KR101357958B1 - 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법 - Google Patents

포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법 Download PDF

Info

Publication number
KR101357958B1
KR101357958B1 KR1020130118605A KR20130118605A KR101357958B1 KR 101357958 B1 KR101357958 B1 KR 101357958B1 KR 1020130118605 A KR1020130118605 A KR 1020130118605A KR 20130118605 A KR20130118605 A KR 20130118605A KR 101357958 B1 KR101357958 B1 KR 101357958B1
Authority
KR
South Korea
Prior art keywords
channel
cpld
line
port
cpu
Prior art date
Application number
KR1020130118605A
Other languages
English (en)
Inventor
양신학
서정웅
남성용
박강현
Original Assignee
주식회사 엘지유플러스
(주)유비쿼스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘지유플러스, (주)유비쿼스 filed Critical 주식회사 엘지유플러스
Priority to KR1020130118605A priority Critical patent/KR101357958B1/ko
Application granted granted Critical
Publication of KR101357958B1 publication Critical patent/KR101357958B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/07Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems
    • H04B10/075Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal
    • H04B10/079Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal using measurements of the data signal
    • H04B10/0795Performance monitoring; Measurement of transmission parameters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/03Arrangements for fault recovery
    • H04B10/032Arrangements for fault recovery using working and protection systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0067Provisions for optical access or distribution networks, e.g. Gigabit Ethernet Passive Optical Network (GE-PON), ATM-based Passive Optical Network (A-PON), PON-Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0005Switch and router aspects
    • H04Q2011/0007Construction
    • H04Q2011/0015Construction using splitting combining

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Optical Communication System (AREA)

Abstract

본 발명의 PON 이중화 절체 시스템은, 액티브 포트와 스탠바이 포트가 각각 액티브 라인과 스탠바이 라인을 통해 각각 광 스플리터와 연결됨으로써, OLT와 다수의 ONT가 2 : N으로 간선 이중화되는 PON 이중화 절체 시스템에 있어서, 상기 액티브 포트와 스탠바이 포트는 각각 광 신호를 제공하거나 수신하는 광 모듈, 상기 광 모듈로부터 검출 신호를 수신하여 이벤트 발생 여부를 판단하는 라인용 CPLD, 및 PON 프로토콜 처리를 담당하는 PON MAC 칩으로 구성됨으로써, 상기 라인용 CPLD와 상기 PON MAC 칩이 각각 제1 I/O 채널 및 제2 I/O 채널을 통해 상기 광 모듈을 제어하는 라인 카드, 및 상기 PON MAC 칩과 IPC 채널을 통해 연결되는 CPU, 및 상기 라인용 CPLD가 제3 I/O 채널을 통해 연결되는 메인용 CPLD로 구성됨으로써, 상기 CPU가 통신 이상 검출 시 상기 메인용 CPLD 및 상기 라인용 CPLD를 통한 제어 신호 전달 경로 및 상기 PON MAC 칩을 통한 제어 신호 전달 경로로 상기 액티브 포트를 상기 스탠바이 포트로 절체하는 메인 보드를 포함한다.

Description

포트 이중화 OLT, 이를 포함하는 PON 이중화 절체 시스템 및 방법 {System and method for switching PON duplicate path having dual port}
본 발명은, PON 구간에 사용된 ODN의 스플리터를 2 : N으로 구성하여 OLT 포트를 액티브 포트(Active Port)와 스탠바이 포트(Standby Port)로 구분하고, 각 이중화 포트에는 액티브 라인(Active Line)과 스탠바이 라인(Standby Line)이 각각 형성됨으로써, 활성화되어 있는 액티브 포트 및 액티브 라인에 장애가 발생할 경우 50ms 수준에서 스탠바이 포트 및 스탠바이 라인으로 절체 함으로써, 데이터 서비스 중단을 방지하도록 하는 것이다. 이를 위하여 OLT 이중화 포트 각각에 PON 프로토콜을 처리하는 PON MAC 칩 외에 광 모듈의 입력 신호를 모니터링하고 출력 신호를 제어하는 라인용 CPLD를 더 설치하고, 메인 포트에 라인용 CPLD와 대응되는 메인용 CPLD를 설치하되, CPU와 PON MAC 칩 간에 IPC 채널을 이용하고, 대응되는 메인용 CPLD와 라인용 CPLD 간에 I/O 채널을 이용하여 메인 보드와 라인 카드의 제어 신호 전달 경로를 복수로 설정하는 포트 이중화 OLT, 이를 포함하는 PON 이중화 절체 시스템 및 방법에 관한 것이다.
일반적으로, 수동 광 가입자 망(PON)은 기업 또는 일반 가정까지 광섬유 기반의 초고속 서비스를 제공하는 광 가입자 구축 방식의 하나로서, 하나의 광 회선 종단장치(OLT)와 이에 접속된 복수의 광 통신 단말장치(ONT) 그리고 하나의 광 회선 종단장치(OLT)를 다수의 광 통신 단말장치(ONT)와 연결시키는 광 분배기(ODN)로 구성될 수 있다.
수동 광 가입자 망(PON)에서, 광 회선 종단장치(OLT)는 광 회선에 의해 물리적으로 연결된 복수의 광 통신 단말장치(ONT)로부터 그에 대한 정보들을 입력받아 데이터베이스에 그 내용들을 기록하는 광 통신 단말장치 등록 과정을 거쳐 광 링크를 형성하게 된다. 이어서 광 회선 종단장치(OLT)는 등록 과정에 의해 데이터베이스에 기록된 정보들을 이용하여 광 통신 단말장치(ONT)와 광 통신을 하게 된다.
이와 같은 수동 광 가입자 망(PON)에서, 광 회선 종단장치(OLT)와 광 통신 단말장치(ONT) 사이에 광 회선의 절체가 발생하는 경우, 종래에는 광 회선 종단장치(OLT)와 광 통신 단말장치(ONT) 간에 형성된 광 링크가 단절됨으로써, 다시 광 통신을 재개하기 위해서는 전술한 것과 같은 광 통신 단말장치(ONT)를 등록하는 과정이 필요하다. 이에 따라, 광 링크를 다시 형성하여야 하므로 광 통신 서비스가 긴 시간 동안 중단되는 등의 문제가 발생한다.
특히, 광 링크의 고장 발생 시 수동 광 가입자 망(PON) 전체 차원에서 광 링크가 50ms 이내에 절체 될 수 있어야 투자비가 2배 이상 소요되는 광 링크의 이중화를 효과적으로 실현할 수 있다.
따라서 본 발명은 상기한 바와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 이벤트 발생에도 불구하고 광 통신 서비스의 중단 없이 광 링크가 50ms 이내에 절체 될 수 있는 포트 이중화 OLT, 이를 포함하는 PON 이중화 절체 시스템 및 방법을 제공하는 것이다.
본 발명의 다른 목적은 메인 보드와 각 포트 사이의 동기화를 지속적으로 수행함으로써 절체 시 새로운 등록 절차를 거치지 않아도 되는 포트 이중화 OLT, 이를 포함하는 PON 이중화 절체 시스템 및 방법을 제공하는 것이다.
전술한 바와 같은 목적을 달성하기 위한 본 발명의 특징에 따르면, 본 발명의 포트 이중화 OLT는, 이상 검출 시 메인 보드의 제어에 따라 액티브 포트에서 스탠바이 포트로 트래픽이 절체되는 포트 이중화 OLT에 있어서, 상기 액티브 포트 및 상기 스탠바이 포트는 각각, ONT와 광 송/수신하는 광 모듈, 상기 광 모듈의 검출 신호를 저장하고 상기 메인 보드로 출력하는 라인용 CPLD, 및 ONT 토폴로지 정보를 처리하는 PON MAC 칩을 포함하고, 상기 메인 보드는 상기 PON MAC 칩과 IPC 채널을 통해 ONT 토폴로지 정보를 포함한 링크 관련 정보를 지속적으로 동기화하는 CPU, 및 상기 라인용 CPLD로부터 I/O 채널을 통해 상기 검출 신호가 일정 시간 내에 입력되지 않으면 상기 CPU에 인터럽트를 발생시키는 메인용 CPLD를 포함한다.
본 발명의 다른 특징에 의하면, 본 발명의 PON 이중화 절체 시스템은, 액티브 포트와 스탠바이 포트가 각각 액티브 라인과 스탠바이 라인을 통해 각각 광 스플리터와 연결됨으로써, OLT와 다수의 ONT가 2 : N으로 간선 이중화되는 PON 이중화 절체 시스템에 있어서, 상기 액티브 포트와 스탠바이 포트는 각각 광 신호를 제공하거나 수신하는 광 모듈, 상기 광 모듈로부터 검출 신호를 수신하여 이벤트 발생 여부를 판단하는 라인용 CPLD, 및 PON 프로토콜 처리를 담당하는 PON MAC 칩으로 구성됨으로써, 상기 라인용 CPLD와 상기 PON MAC 칩이 각각 제1 I/O 채널 및 제2 I/O 채널을 통해 상기 광 모듈을 제어하는 라인 카드, 및 상기 PON MAC 칩과 IPC 채널을 통해 연결되는 CPU, 및 상기 라인용 CPLD가 제3 I/O 채널을 통해 연결되는 메인용 CPLD로 구성됨으로써, 상기 CPU가 통신 이상 검출 시 상기 메인용 CPLD 및 상기 라인용 CPLD를 통한 제어 신호 전달 경로 및 상기 PON MAC 칩을 통한 제어 신호 전달 경로로 상기 액티브 포트를 상기 스탠바이 포트로 절체하는 메인 보드를 포함한다.
본 발명의 또 다른 특징에 의하면, 본 발명의 PON 이중화 절체 방법은, OLT가 2:N 스플리터를 이용하여 다수의 ONT와 이중화되고, 상기 OLT는 상기 이중화를 위해 적어도 한 쌍의 액티브 포트와 스탠바이 포트로 구분됨으로써, 상기 각 포트는 광 모듈, 라인용 CPLD, 및 PON MAC 칩으로 구성되는 라인 카드, 및 CPU, 및 메인용 CPLD로 구성되는 메인 보드;를 포함하는 PON 시스템의 이중화 절체 방법에 있어서, 상기 CPU와 상기 PON MAC 칩 사이의 IPC 채널을 통한 이중화 절체 단계, 및 상기 메인용 CPLD와 상기 라인용 CPLD 사이의 I/O 채널을 통한 이중화 절체 단계를 포함한다.
위에서 설명한 바와 같이, 본 발명의 구성에 의하면 다음과 같은 효과를 기대할 수 있다.
첫째, OLT와 ODN 간 광 링크 이중화로 50ms 수준의 완벽한 보호 절체를 실현하여 품질 향상의 효과가 기대된다.
둘째, IPC 채널과 I/O 채널을 통하여 광 모듈 제어 신호 전달 경로를 복수로 설정함으로써, 이상 검출 시 서비스 무 중단 자동 절체를 통해 데이터 서비스의 연속성과 안정성이 증진되고, 품질 경쟁력이 제고되는 효과가 있다.
도 1은 본 발명에 의한 포트 이중화 OLT를 포함하는 PON 이중화 절체 시스템을 나타내는 블록도.
도 2는 본 발명에 의한 포트 이중화 OLT를 포함하는 PON 이중화 절체 방법을 나타내는 순서도.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해 질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려 주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 도면에서 층 및 영역들의 크기 및 상대적인 크기는 설명의 명료성을 위해 과장된 것일 수 있다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
이하, 상기한 바와 같은 구성을 가지는 본 발명에 의한 이중 포트 OLT를 이용하는 PON 이중화 절체 시스템의 바람직한 실시예를 첨부된 도면을 참고하여 상세하게 설명한다.
도 1에 도시된 바와 같이, 본 발명의 PON 이중화 절체 시스템(100)은 상위 시스템에 해당되는 하나의 광 회선 종단장치(Optical Line TerminatI/On : 이하 OLT라 함)(110), 하위 시스템에 해당되는 다수의 광 통신 단말장치(Optical Network TerminatI/On 혹은 Optical Network Unit: 이하 ONT라 함)(120), 및 하나의 OLT(110)가 다수의 ONT들(120)과 접속할 수 있게 하는 광 분배기(Optical DistributI/On Network : 이하 ODN이라 함)(130)를 포함한다.
PON 이중화 절체 시스템(100)은, FTTH 망(Fiber To The Home) 또는 FTTC 망(Fiber To The Curb) 등의 가입자 접속 노드와 망 단말기 사이에 수동 분배기 또는 파장 분할 다중화 소자를 사용하는 구조로서, 상기 노드는 버스나 트리 구조형태의 망을 구성할 수 있다. 본 발명의 PON 이중화 절체 시스템(100)은 APON(ATM : Asynchronous Transfer Mode, PON)의 형태 또는 EPON(Ethernet PON) 또는 GPON(Gigabit PON) 형태를 가질 수 있다.
본 발명의 실시예 의하면, PON 이중화 절체 시스템(100)은 상기 FTTH 망에 제한되지 않고, HFC 망을 포함하는 넓은 의미로 해석될 수 있다. 가령, CATV 방송 및 인터넷 통신을 수행하는 HFC(Hybrid Fiber Coaxial) 망을 이용하게 되면, 상위 시스템의 헤드엔드(H/E)로부터 방송 및 데이터가 하위 시스템에 해당되는 유선 가입자의 모뎀으로 전송될 수 있다.
본 발명의 이중 포트 OLT(110)는, 적어도 한 쌍의 액티브 포트(Pa)와 스탠바이 포트(Ps)로 이중화되는 라인 카드(200a, 200b), 및 통신 이상 검출 시 액티브 포트(Pa)를 스탠바이 포트(Ps)로 절체하는 메인 보드(300)를 포함한다.
라인 카드(200a, 200b)의 각 포트(Pa, Ps)는 다운 링크되는 광 회선(La)으로 광 신호를 제공하거나 업 링크되는 광 회선(La)으로부터 광 신호를 검출하는 광 모듈(210), 광 모듈(210)로부터 검출 신호를 수신하여 이벤트 발생 여부를 판단하는 라인용 CPLD(220), 및 PON 프로토콜 처리하는 PON MAC 칩(230)을 포함함으로써, 라인용 CPLD(220)와 PON MAC 칩(230)이 각각 제1 I/O 채널(C1) 및 제2 I/O 채널(C2)을 통해 광 모듈(210)을 제어할 수 있다.
메인 보드(300)는, PON MAC 칩(230)과 IPC 채널(C4)을 통해 연결되는 CPU(310), 및 라인용 CPLD(220)와 제3 I/O 채널(C3)을 통해 연결되는 메인용 CPLD(320)를 포함함으로써, 통신 이상 유무를 판단하고, 이벤트 발생 시 스탠바이 포트(Ps)를 활성화한다.
본 발명의 실시예에서 액티브 포트(Pa) 및 스탠바이 포트(Ps)는 각각 별개의 라인 카드(200a, 200b)에 설치되는 것으로 설명되고 있으나, 반드시 여기에 제한되는 것은 아니고 동일한 라인 카드(가령, 200a)에 설치되는 것을 배제하지 않는다.
액티브 포트(Pa)와 스탠바이 포트(Ps)는 각각 별개의 광 회선(La, Ls)을 통해 ODN(120)과 연결되어 있기 때문에, ODN(130)은 2개의 포트(Pa, Ps)와 복수의 ONT(130) 사이의 광 분배를 담당하는 2 : N 광 스플리터(spillter)를 포함한다. 즉, 본 발명의 PON 이중화 절체 시스템(100)에서, PON 구간에 사용된 ODN(130)의 스플리터(splitter)를 2 : N을 구성함으로써, OLT(110)의 광 링크 포트를 액티브 포트(Pa)와 스탠바이 포트(Ps)로 구분할 수 있다.
따라서 OLT(110)와 ODN(130)에는 각각 광 링크 포트가 이중화되며, 각 이중화 포트(Pa, Ps)에는 액티브 라인(Active Line: La)과 스탠바이 라인(Standby Line: Ls)이 각각 대응되어, 간선 이중화됨으로써, 활성화되어 있는 액티브 포트(Pa) 및 액티브 라인(La)에 장애가 발생 할 경우 스탠바이 포트(Ps) 및 스탠바이 라인(Ls)으로 절체 함으로써, 데이터 서비스에 장애가 발생 하지 않는다.
메인 보드(300)는, 적어도 2개 이상의 포트 중에서 정상적으로 작동되는 액티브 포트(Pa)와 이벤트 발생을 대비하여 예비적으로 준비되는 스탠바이 포트(Ps)를 설정하고, 이상 검출 시 액티브 포트(Pa)에서 스탠바이 포트(Ps)로의 절체 여부를 판단한다. 따라서 액티브 포트(Pa)와 스탠바이 포트(Ps)는 CPU(310) 제어에 따라 선택적으로 활성화될 수 있다.
메인 보드(300)는, 각 ONT(120)에 대한 정보를 저장하는 데이터베이스를 포함할 수 있다. 데이터베이스에 저장된 각 ONT(120)에 대한 정보를 이용하여 이벤트 발생 시 보호 절체를 신속하게 수행할 수 있다. 또한, 데이터베이스에 저장된 각 ONT 정보를 이용하여 액티브 포트(Pa)와 스탠바이 포트(Ps)의 동기화를 수행할 수 있다.
IPC 채널(C4)은, 메인 보드(300)의 CPU(310)와 라인 카드(200a, 200b)의 PON MAC 칩(230) 사이의 통신 채널로서, 메인 보드(300)의 CPU(310)는 IPC 채널(C4)을 통하여 ONT(120)와의 통신 상태나 PON MAC 칩(230)의 보드 상태를 확인하고 PON MAC 칩(230)에 제어 신호를 전달할 수 있게 된다.
제1 I/O 채널(C1)은 라인 카드(200a, 200b) 내에서 라인용 CPLD(220)와 광 모듈(210) 사이의 통신을 수행하고, 제2 I/O 채널(C2)은 라인 카드(200a, 200b) 내에서 PON MAC 칩(230)과 광 모듈(210) 사이의 통신을 수행하며, 제3 I/O 채널(C3)은 메인 보드(300)와 라인 카드(200a, 200b) 사이에서 대응 CPLD(220, 320) 간의 통신을 수행한다.
이로써 라인용 CPLD(220)를 통해 광 모듈(210)을 제어하는 경우 다음과 같다. 다운 링크 시 CPU(310)는 제1 I/O 채널(C1) 및 제3 I/O 채널(C3)을 통해서 광 모듈(210)의 출력 신호를 제어하고, 업 링크 시 라인용 CPLD(220)는 광 모듈(210)의 입력 신호를 지속적으로 모니터링하며, 이벤트 발생 시 메인용 CPLD(320)를 통해 CPU(310)에 인터럽트(interrupt)를 발생시킬 수 있다.
또한 PON MAC 칩(230)을 통해 광 모듈(210)을 제어하는 경우는 다음과 같다. CPU(310)는 다운 링크 시 IPC 채널(C4)과 제2 I/O 채널(C2)을 통해 광 모듈(210)의 출력 신호를 제어하고, 업 링크 시 제2 I/O 채널(C2)을 통해 광 모듈(210)의 입력 신호는 지속적으로 모니터링 할 수 있다.
이와 같이, 본 발명은 CPU(310)가 PON MAC 칩(230)과 라인용 CPLD(220)를 통하여 광 모듈(210)의 출력을 조절하는 것을 특징으로 한다. 따라서 라인용 CPLD(220)와 PON MAC 칩(230)은 각각 제1 I/O 채널(C1) 및 제2 I/O 채널(C2)을 이용하여 광 모듈(210)의 출력 신호를 제어하기 때문에, 상호 충돌의 가능성을 배제할 수 없다. 따라서 로직 회로 등을 이용하여 이의 충돌을 조정할 수 있다. 가령, 제1 I/O 채널(C1)의 출력 신호를 로우(low)로 하고, 제2 I/O 채널(C2)의 출력 신호를 하이(high)로 하여, 전자의 출력 신호를 후자의 출력 신호에 우선할 수 있다.
CPU(310)는, 액티브 포트(Pa)의 검출 신호를 4.2ms 주기로 감시하고, 검출 신호의 이상 유무를 판단하되, 이상 신호가 감지되면 액티브 포트(Pa)의 광 모듈(210)을 턴 오프하고, 스탠바이 포트(Ps)의 광 모듈(210)을 턴 온하여 액티브 포트(Pa)에서 스탠바이 포트(Ps)로 통신 라인을 전환한다.
한편, 도면에는 도시되어 있지 않지만 이중 포트(Pa, Ps)는 스위칭 칩 셋(switching chip sets)에서 트렁크 그룹(trunk group)의 멤버 포트로 관리되기 때문에, 개별 포트가 아닌 트렁크 그룹으로 정보를 관리함으로써 절체 시 스위칭 칩에서 트래픽이 중단 없이 포워딩(forwarding) 될 수 있다.
이하, 본 발명에 의한 PON 이중화 절체 방법을 도면을 참조하여 상세히 설명한다.
본 발명의 이중화 절체 방법은, 다시 도 1을 참조하면 OLT(110)가 2 : N 스플리터를 이용하여 다수의 ONT(120)와 이중 간선(가령, 액티브 라인과 스탠바이 라인)으로 연결되고, OLT(110)는 상기 이중화를 위해 적어도 한 쌍의 액티브 포트(Pa)와 스탠바이 포트(Ps)로 구분됨으로써, 상기 각 포트(Pa, Ps)는 전술한 광 모듈(210), 라인용 CPLD(220), 및 PON MAC 칩(230)으로 구성되는 라인 카드(200a, 200b)와, CPU(310), 및 메인용 CPLD(320)로 구성되는 메인 보드(300)를 포함하는 PON 이중화 절체 시스템(100)에 관한 것이다.
도 2를 참조하면 이중화 절체 방법은, CPU(310)와 PON MAC 칩(230) 사이의 IPC 채널(C4)을 통한 이중화 절체 단계(S100)와, 메인용 CPLD(320)와 라인용 CPLD(220) 사이의 I/O 채널(C3)을 통한 이중화 절체 단계를 포함할 수 있다. 각 단계는 독자적으로 수행되고, 충돌 시 I/O 채널(C3)을 통한 이중화 절체가 IPC 채널(C4)을 통한 이중화 절체보다 우선할 수 있다.(S150)
IPC 채널(C4)을 통한 이중화 절체 단계(S100)는, PON MAC 칩(230)과 IPC 채널(C4)을 통해 지속적으로 ONT(120)와의 통신 상태를 모니터링 하는 단계(S110), 상기 통신 상태의 이상 판단 시 PON MAC 칩(230)은 CPU(310)로 상기 이상 메시지를 전송하는 단계(S120), IPC 채널(C4)을 통해 CPU(310)에서 PON MAC 칩(230)으로의 광 모듈 출력 신호를 제어하여 액티브 포트(Pa)의 광 모듈(210)을 오프(off)하고, 스탠바이 포트(Ps)의 광 모듈(210)을 온(on)하는 단계(S130)를 포함할 수 있다.
그리고 CPU(310)에서 PON MAC 칩(230)과 IPC 채널(C4)을 통해 액티브 포트(Pa)에서 스탠바이 포트(Ps)로 트래픽을 절체 시킴으로써 새로운 등록 절차를 가지지 않고 통신 서비스를 계속할 수 있다.(S200) 이때, 상기 모니터링 하는 단계(S110) 후에, CPU(310)로부터 PON MAC 칩(230)과 IPC 채널(C4)을 통해 ONT 토폴로지 정보를 포함하는 링크 관련 정보를 액티브 포트(Pa)에서 스탠바이 포트(Ps)로 지속적으로 동기화하는 단계가 더 포함된다.(S140)
I/O 채널(C3)을 통한 이중화 절체 단계(S300)는, 라인용 CPLD(220)와 메인용 CPLD(320)를 통해 광 모듈(210)로부터 수신되는 검출 신호(SD)의 상태를 지속적으로 모니터링 하는 단계(S310), 상기 검출 신호(SD)의 이상 판단 시 CPU(310)로 인터럽트를 발생시키는 단계(320), I/O 채널(C3)을 통해 메인용 CPLD(320)에서 라인용 CPLD(220)로의 광 모듈 출력 신호를 제어하여 액티브 포트(Pa)의 광 모듈(210)을 오프(off)하고, 스탠바이 포트(Ps)의 광 모듈(210)을 온(on)하는 단계(S330)를 포함할 수 있다.
마찬가지로, CPU(310)에서 PON MAC 칩(230)과 IPC 채널(C4)을 통해 액티브 포트(Pa)에서 스탠바이 포트(Ps)로 트래픽을 절체 시켜 통신 서비스를 중단 없이 제공할 수 있다.(S200)
이상에서 살펴본 바와 같이, 본 발명은 활성화되어 있는 액티브 포트 및 액티브 라인에 장애가 발생 할 경우 50ms 수준에서 스탠바이 포트 및 스탠바이 라인으로 절체하기 위하여, OLT 이중화 포트 각각에 PON MAC 칩 외에 광 모듈의 입력 신호를 모니터링하고 출력 신호를 제어하는 라인용 CPLD를 더 설치하고, 메인 포트에 라인용 CPLD와 대응되는 메인용 CPLD를 설치하되, CPU와 PON MAC 칩 간에 IPC 채널을 이용하고, 대응되는 메인용 CPLD와 라인용 CPLD 간에 I/O 채널을 이용하여 메인 보드와 라인 카드의 제어 신호 전달 경로를 복수로 설정하는 구성을 기술적 사상으로 하고 있음을 알 수 있다. 이와 같은 본 발명의 기본적인 기술적 사상의 범주 내에서, 당업계의 통상의 지식을 가진 자에게 있어서는 다른 많은 변형이 가능할 것이다.
100: PON 시스템 110: OLT
120: ONT 130: ODN
200a, 200b: 라인 카드 210: 광 모듈
220: 라인용 CPLD 230: PON MAC 칩
300: 메인 보드 310: CPU
320: 메인용 CPLD
Pa: 액티브 포트 Ps: 스탠바이 포트
La: 액티브 라인 Ls: 스탠바이 라인
C4: IPC 채널
C1, C2, C3: 제1, 제2, 제3 I/O 채널

Claims (12)

  1. 이상 검출 시 메인 보드의 제어에 따라 액티브 포트에서 스탠바이 포트로 트래픽이 절체되는 포트 이중화 OLT에 있어서,
    상기 액티브 포트 및 상기 스탠바이 포트는 각각,
    ONT와 광 송/수신하는 광 모듈;
    상기 광 모듈의 검출 신호를 저장하고 상기 메인 보드로 출력하는 라인용 CPLD; 및
    ONT 토폴로지 정보를 처리하는 PON MAC 칩;을 포함하고,
    상기 메인 보드는,
    상기 PON MAC 칩과 IPC 채널을 통해 상기 ONT 토폴로지 정보를 포함한 링크 관련 정보를 지속적으로 동기화하되, 통신 상태의 이상 판단 시 상기 PON MAC 칩이 이상 메시지를 전송하면, 상기 IPC 채널을 통하여 상기 PON MAC 칩으로 상기 광 모듈 출력 신호를 제어하는 CPU; 및
    상기 라인용 CPLD로부터 I/O 채널을 통해 상기 검출 신호가 일정 시간 내에 입력되지 않으면 상기 CPU에 인터럽트를 발생시키는 메인용 CPLD;를 포함함으로써,
    상기 CPU와 상기 액티브 포트의 제어 신호 전달 경로, 혹은 상기 CPU와 상기 스탠바이 포트의 제어 신호 전달 경로가 각각 상기 IPC 채널과 상기 I/O 채널로 이중화하는 것을 특징으로 하는 포트 이중화 OLT.
  2. 제 1 항에 있어서,
    상기 PON MAC 칩과 상기 라인용 CPLD는, 각각 I/O 채널을 통하여 상기 광 모듈 입력 신호를 모니터링하고, 상기 광 모듈 출력 신호를 제어하는 것을 특징으로 하는 포트 이중화 OLT.
  3. 제 2 항에 있어서,
    상기 PON MAC 칩의 광 모듈 출력 신호와 상기 라인용 CPLD의 광 모듈 출력 신호의 충돌 시 로직 회로를 통해 조정하는 것을 특징으로 하는 포트 이중화 OLT.
  4. 액티브 포트와 스탠바이 포트가 각각 액티브 라인과 스탠바이 라인을 통해 각각 광 스플리터와 연결됨으로써, OLT와 다수의 ONT가 2 : N으로 간선 이중화되는 PON 이중화 절체 시스템에 있어서,
    상기 액티브 포트와 스탠바이 포트는 각각
    광 신호를 제공하거나 수신하는 광 모듈,
    상기 광 모듈로부터 검출 신호를 수신하여 이벤트 발생 여부를 판단하는 라인용 CPLD, 및
    PON 프로토콜 처리를 담당하는 PON MAC 칩으로 구성됨으로써, 상기 라인용 CPLD와 상기 PON MAC 칩이 각각 제1 I/O 채널 및 제2 I/O 채널을 통해 상기 광 모듈을 제어하는 라인 카드; 및
    상기 PON MAC 칩과 IPC 채널을 통해 연결되는 CPU, 및
    상기 라인용 CPLD가 제3 I/O 채널을 통해 연결되는 메인용 CPLD로 구성됨으로써, 상기 CPU가 통신 이상 검출 시 상기 메인용 CPLD 및 상기 라인용 CPLD를 통한 제어 신호 전달 경로 및 상기 PON MAC 칩을 통한 제어 신호 전달 경로로 상기 액티브 포트를 상기 스탠바이 포트로 절체하는 메인 보드;를 포함하여 구성됨으로써,
    상기 CPU와 상기 라인 카드의 제어 신호 전달 경로가 상기 IPC 채널과 상기 제3I/O 채널로 이중화되는 것을 특징으로 하는 PON 이중화 절체 시스템.
  5. 제 4 항에 있어서,
    상기 IPC 채널은, 상기 CPU와 상기 PON MAC 칩 사이의 통신 채널로서, 상기 IPC 채널을 이용하여 상기 CPU는 상기 PON MAC 칩의 보드 상태 혹은 상기 ONT와의 통신 상태를 확인하고, 상기 PON MAC 칩에 제어 신호를 전달하는 것을 특징으로 하는 PON 이중화 절체 시스템.
  6. 제 4 항에 있어서,
    상기 제1 I/O 채널은 상기 라인 카드 내에서 상기 라인용 CPLD와 상기 광 모듈 사이의 통신 채널이고, 상기 제2 I/O 채널은 상기 라인 카드 내에서 상기 PON MAC 칩과 광 모듈 사이의 통신 채널이며, 상기 제3 I/O 채널은 상기 메인 보드와 상기 라인 카드 사이에서 대응되는 상기 메인용 CPLD와 상기 라인용 CPLD 간의 통신 채널이며,
    상기 CPU는, 상기 제1 I/O 채널 및 제3 I/O 채널을 통해서 상기 광 모듈의 출력 신호를 제어하고, 입력 신호를 모니터링 하는 것을 특징으로 하는 PON 이중화 절체 시스템.
  7. 제 4 항에 있어서,
    상기 메인용 CPLD는 상기 액티브 포트의 동작 신호가 4.2ms 주기 내에 감지되지 않을 때, 상기 CPU에 인터럽트를 발생시키는 것을 특징으로 하는 PON 이중화 절체 시스템.
  8. OLT가 2:N 스플리터를 이용하여 다수의 ONT와 이중화되고,
    상기 OLT는 상기 이중화를 위해 적어도 한 쌍의 액티브 포트와 스탠바이 포트로 구분됨으로써, 상기 각 포트는 광 모듈, 라인용 CPLD, 및 PON MAC 칩으로 구성되는 라인 카드; 및
    CPU, 및 메인용 CPLD로 구성되는 메인 보드;를 포함하는 PON 시스템의 이중화 절체 방법에 있어서,
    상기 CPU와 상기 PON MAC 칩 사이의 IPC 채널을 통한 이중화 절체 단계; 및
    상기 메인용 CPLD와 상기 라인용 CPLD 사이의 I/O 채널을 통한 이중화 절체 단계;를 포함하여 구성됨으로써,
    상기 I/O 채널을 통한 이중화 절체 단계는,
    상기 라인용 CPLD와 상기 메인용 CPLD를 통해 상기 광 모듈로부터 수신되는 검출 신호의 상태를 지속적으로 모니터링 하는 단계;
    상기 검출 신호의 이상 판단 시 상기 CPU로 인터럽트를 발생시키는 단계;
    상기 I/O 채널을 통해 상기 메인용 CPLD에서 상기 라인용 CPLD로의 광 모듈 출력 신호를 제어하여 상기 액티브 포트의 광 모듈을 오프(off)하고, 상기 스탠바이 포트의 광 모듈을 온(on)하는 단계; 및
    상기 CPU 에서 상기 PON MAC 칩과 상기 IPC 채널을 통해 상기 액티브 포트에서 상기 스탠바이 포트로 트래픽을 절체시키며,
    상기 메인 보드와 상기 라인 카드 사이의 신호 전달 경로가 이중화되는 것을 특징으로 하는 PON 이중화 절체 방법.
  9. 제 8 항에 있어서,
    상기 IPC 채널을 통한 이중화 절체 단계, 및 상기 I/O 채널을 통한 이중화 절체 단계는 독자적으로 수행되되 충돌 시 상기 I/O 채널을 통한 이중화 절체 단계가 우선하는 것을 특징으로 하는 PON 이중화 절체 방법.
  10. 제 8 항에 있어서,
    상기 IPC 채널을 통한 이중화 절체 단계는,
    상기 PON MAC 칩과 상기 IPC 채널을 통해 상기 ONT와의 통신 상태를 지속적으로 모니터링 하는 단계;
    상기 통신 상태의 이상 판단 시 상기 PON MAC 칩은 상기 CPU로 상기 이상 메시지를 전송하는 단계;
    상기 IPC 채널을 통해 상기 CPU에서 상기 PON MAC 칩으로의 광 모듈 출력 신호를 제어하여 상기 액티브 포트의 광 모듈을 오프(off)하고, 상기 스탠바이 포트의 광 모듈을 온(on)하는 단계; 및
    상기 CPU에서 상기 PON MAC 칩과 상기 IPC 채널을 통해 상기 액티브 포트에서 상기 스탠바이 포트로 트래픽을 절체 시키는 단계;를 포함하는 것을 특징으로 하는 PON 이중화 절체 방법.
  11. 제 10 항에 있어서,
    상기 모니터링 하는 단계 후에,
    상기 CPU에서 상기 PON MAC 칩과 상기 IPC 채널을 통해 ONT 토폴로지 정보를 포함하는 링크 관련 정보를 상기 액티브 포트에서 상기 스탠바이 포트로 동기화하는 단계를 더 포함하는 것을 특징으로 하는 PON 이중화 절체 방법.
  12. 삭제
KR1020130118605A 2013-10-04 2013-10-04 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법 KR101357958B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130118605A KR101357958B1 (ko) 2013-10-04 2013-10-04 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130118605A KR101357958B1 (ko) 2013-10-04 2013-10-04 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법

Publications (1)

Publication Number Publication Date
KR101357958B1 true KR101357958B1 (ko) 2014-02-12

Family

ID=50269741

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130118605A KR101357958B1 (ko) 2013-10-04 2013-10-04 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법

Country Status (1)

Country Link
KR (1) KR101357958B1 (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101552490B1 (ko) * 2014-06-09 2015-09-21 (주)유비쿼스 예비 포트에서 예비 간선 라인의 수신 광 감도 측정 가능한 포트 이중화 광 회선 종단장치(olt), 수동형 광 네트워크(pon) 시스템, 및 이를 이용한 예비 간선 라인의 안정성 판단 방법
KR20160128853A (ko) * 2015-04-29 2016-11-08 주식회사 엘지유플러스 Pon 간선 이중화 시스템, 및 그 예비 간선 라인의 수신 광 레벨 검출 방법
CN107294594A (zh) * 2017-07-03 2017-10-24 博为科技有限公司 一种无源光网络设备、切换方法及系统
CN108399137A (zh) * 2018-03-07 2018-08-14 广州芯德通信科技股份有限公司 Pon模块基于cpld的i2c切换方法
CN113839816A (zh) * 2021-09-23 2021-12-24 新华三信息安全技术有限公司 一种配线装置及其故障切换方法
KR102355095B1 (ko) * 2020-10-23 2022-02-07 주식회사 엘지유플러스 Rf 오버레이 처리 장치 및 그 제어방법
KR102451708B1 (ko) 2021-06-21 2022-10-07 (주)자람테크놀로지 선로 장애 진단 및 이중화 기능을 구비한 pon 송수신 장치와 이를 이용한 선로 장애 진단 및 이중화 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040015678A (ko) * 2002-08-13 2004-02-19 삼성전자주식회사 기가비트 이더넷 수동형 광 네트워크의 이중화 장치 및방법과 그 제어를 위한 프레임 구조
KR20050048995A (ko) * 2003-11-20 2005-05-25 주식회사 케이티 가입자망에서 이더넷 수동 광 네트웍 시스템의 물리계층보호 및 절체 장치
WO2008146344A1 (ja) * 2007-05-25 2008-12-04 Mitsubishi Electric Corporation 光アクセスネットワーク
KR20120016209A (ko) * 2009-05-14 2012-02-23 지티이 코포레이션 이더넷 수동 광 가입자망에서 간선 광섬유 보호를 실현하는 방법 및 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040015678A (ko) * 2002-08-13 2004-02-19 삼성전자주식회사 기가비트 이더넷 수동형 광 네트워크의 이중화 장치 및방법과 그 제어를 위한 프레임 구조
KR20050048995A (ko) * 2003-11-20 2005-05-25 주식회사 케이티 가입자망에서 이더넷 수동 광 네트웍 시스템의 물리계층보호 및 절체 장치
WO2008146344A1 (ja) * 2007-05-25 2008-12-04 Mitsubishi Electric Corporation 光アクセスネットワーク
KR20120016209A (ko) * 2009-05-14 2012-02-23 지티이 코포레이션 이더넷 수동 광 가입자망에서 간선 광섬유 보호를 실현하는 방법 및 장치

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101552490B1 (ko) * 2014-06-09 2015-09-21 (주)유비쿼스 예비 포트에서 예비 간선 라인의 수신 광 감도 측정 가능한 포트 이중화 광 회선 종단장치(olt), 수동형 광 네트워크(pon) 시스템, 및 이를 이용한 예비 간선 라인의 안정성 판단 방법
KR20160128853A (ko) * 2015-04-29 2016-11-08 주식회사 엘지유플러스 Pon 간선 이중화 시스템, 및 그 예비 간선 라인의 수신 광 레벨 검출 방법
KR101682805B1 (ko) 2015-04-29 2016-12-05 주식회사 엘지유플러스 Pon 간선 이중화 시스템, 및 그 예비 간선 라인의 수신 광 레벨 검출 방법
CN107294594A (zh) * 2017-07-03 2017-10-24 博为科技有限公司 一种无源光网络设备、切换方法及系统
CN107294594B (zh) * 2017-07-03 2023-11-14 博为科技有限公司 一种无源光网络设备、切换方法及系统
CN108399137A (zh) * 2018-03-07 2018-08-14 广州芯德通信科技股份有限公司 Pon模块基于cpld的i2c切换方法
CN108399137B (zh) * 2018-03-07 2021-07-23 广州芯德通信科技股份有限公司 Pon模块基于cpld的i2c切换方法
KR102355095B1 (ko) * 2020-10-23 2022-02-07 주식회사 엘지유플러스 Rf 오버레이 처리 장치 및 그 제어방법
KR102451708B1 (ko) 2021-06-21 2022-10-07 (주)자람테크놀로지 선로 장애 진단 및 이중화 기능을 구비한 pon 송수신 장치와 이를 이용한 선로 장애 진단 및 이중화 방법
CN113839816A (zh) * 2021-09-23 2021-12-24 新华三信息安全技术有限公司 一种配线装置及其故障切换方法
CN113839816B (zh) * 2021-09-23 2024-01-19 新华三信息安全技术有限公司 一种配线装置及其故障切换方法

Similar Documents

Publication Publication Date Title
KR101357958B1 (ko) 포트 이중화 olt, 이를 포함하는 pon 이중화 절체 시스템 및 방법
KR101276442B1 (ko) 이더넷 수동 광 가입자망에서 간선 광섬유 보호를 실현하는 방법 및 장치
US8422887B2 (en) System for redundancy in Ethernet passive optical networks (EPONs)
US8855491B2 (en) Techniques for protecting passive optical networks
EP2393237B1 (en) Passive optical network protection method, master-standby switch control device and system
US9276670B2 (en) Self-diagnostic method for PON protection system, and PON protection system
JP5204234B2 (ja) Ponシステムおよび冗長化方法
US20110038629A1 (en) Immediate protection scheme for passive optical network
KR20140021061A (ko) 데이터 센터에서의 보호를 위한 장치 및 방법
US20130330078A1 (en) Fast protection scheme for passive optical network
US10009137B2 (en) Optical communication system, station-side device, subscriber device, and optical communication method
US20150358076A1 (en) Port-dualized optical line terminal and passive optical network system capable of measuring rssi of standby line in standby port, and method of determining stability of standby line using the same
US9209925B2 (en) Passive optical networking redundancy via two or more auto sensing optical line terminals
CN102035597A (zh) 一种无源光网络的主备切换方法、装置和系统
KR101360848B1 (ko) 광 네트워크 시스템
JP4821738B2 (ja) 光伝送システム
JP2012130079A (ja) ポイント−マルチポイントシステムにおける冗長化伝送システム
KR20080089089A (ko) 수동광네트워크 시스템에서 고속 절체가 가능한 이중화방법 및 장치
US20030058505A1 (en) Passive distribution of wavelengths in optical networks
JP6287404B2 (ja) 局側装置
CN101938319B (zh) 一种无源光网络环网系统及信号传输方法
JP2009212668A (ja) 光伝送システム
JP5330885B2 (ja) 光伝送システム
KR100825745B1 (ko) 광링크 보호 장치를 포함한 수동형 광 가입자망(pon) 및 그 pon에서의 광링크 보호 방법
US10291325B2 (en) Optical network unit, PON system, and method of controlling optical network unit

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161208

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180103

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181204

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191209

Year of fee payment: 7