KR101355326B1 - 포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신장치에서 이용하기 위한 장치 및 데이터 통신 시스템 - Google Patents

포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신장치에서 이용하기 위한 장치 및 데이터 통신 시스템 Download PDF

Info

Publication number
KR101355326B1
KR101355326B1 KR1020070087901A KR20070087901A KR101355326B1 KR 101355326 B1 KR101355326 B1 KR 101355326B1 KR 1020070087901 A KR1020070087901 A KR 1020070087901A KR 20070087901 A KR20070087901 A KR 20070087901A KR 101355326 B1 KR101355326 B1 KR 101355326B1
Authority
KR
South Korea
Prior art keywords
state
port
standby
transition
standby state
Prior art date
Application number
KR1020070087901A
Other languages
English (en)
Other versions
KR20080020574A (ko
Inventor
진송 리우
키안가오 수
하이펭 조우
웬 주
Original Assignee
에이저 시스템즈 엘엘시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이저 시스템즈 엘엘시 filed Critical 에이저 시스템즈 엘엘시
Publication of KR20080020574A publication Critical patent/KR20080020574A/ko
Application granted granted Critical
Publication of KR101355326B1 publication Critical patent/KR101355326B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/12Arrangements for remote connection or disconnection of substations or of equipment thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)

Abstract

통신 시스템에서의 포트를 활성 상태로부터 대기 상태로 전이하는 방법은 포트를 대기 상태로 전이하기 위한 신호를 송신하는 단계와, 포트를 대기 상태로 전이하기 위한 신호의 송신시에, 중지 상태로 진입하지 않고서, 포트를 활성 상태로부터 대기 상태로 전이하는 단계를 포함한다. 포트는 물리 층 인터페이스 포트일 수 있으며, 통신 시스템은 IEEE 1394-호환 통신 시스템일 수 있다.

Description

포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신 장치에서 이용하기 위한 장치 및 데이터 통신 시스템{TRANSITIONING OF A PORT IN A COMMUNICATIONS SYSTEM FORM AN ACTIVE STATE TO A STANDBY STATE}
도 1은 본 발명의 기법이 구현되는 예시적인 2-장치 통신 시스템을 도시하는 블록도,
도 2는 종래의 IEEE 1394b 통신 프로토콜에 따라 구현된 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도,
도 3은 종래의 IEEE 1394b 통신 표준에 따른, 포트를 활성 상태로부터 대기 상태로 전이시에 포함된 시뮬레이션 신호를 도시하는 예시적인 타이밍도,
도 4는 본 발명의 실시예에 따른, IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도,
도 5는 본 발명의 실시예에 따른, IEEE 1394b 노드를 활성 상태로부터 대기 상태로 전이시에 포함된 시뮬레이션 신호를 도시하는 예시적인 타이밍도,
도 6은 본 발명의 다른 실시예에 따른, IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도,
도 7은 본 발명의 실시예에 따른, IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도,
도 8은 본 발명의 다른 실시예에 따른, IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도.
도면의 주요 부분에 대한 부호의 설명
102, 104 : 장치 108, 114 : 링크 층
110, 112 : PHY 포트
전반적으로, 본 발명은 데이터 통신에 관한 것으로서, 특히, 직렬 통신 버스를 이용한 둘 이상의 장치들 사이의 데이터 통신에 관한 것이다.
현재, 공통의 버스 또는 대안적인 통신 링크를 통해 함께 접속된 둘 이상의 전자 장치들 사이의 통신을 용이하게 하는데 이용되는 다양한 알려진 프로토콜들이 존재한다. 이들 프로토콜 중 가장 잘 알려지고, 가장 널리 이용되는 프로토콜은 USB(Universal Serial Bus), SATA(Serial Advanced Technology Attachment), HDMI(High-Definition Multimedia Interface), 화이버 채널(Fiber Channel) 및 IEEE 1394가 있다.
상표명 FireWire®(애플 컴퓨터사의 등록 상표) 및 i.LINK®(소니 코포레이션 의 등록 상표)하의 IEEE 1394는, 다양한 소비자, 컴퓨터 및 산업 전자 장치에서 이용하기 위해 널리 채택되고 있다. 그것은 QoS(Quality of Service)가 보장되고, 대기시간이 낮고, 처리 오버헤드가 낮을 뿐만 아니라, 높은 데이터 전송 레이트에서의 비동시 및 동시 데이터, 피어-투-피어 및 마스터-슬레이브 둘다의 구성, 데이지-체인(daisy-chain) 및 허브-앤드-스포크(hub-and-spoke) 둘다의 구성을 지원하기 때문에, 데이터 저장, 오디오 및 비디오, 네트워킹 및 버스 전력공급 주변장치와 같은 응용에서 이용하기에 특히 적합하다.
네트워크는, 다른 층들 중에서, 물리 층(PHY) 및 링크 층을 포함하는 층으로 고려될 수 있다. PHY는 네트워크 하드웨어, 물리적 케이블링 및/또는 무선 접속을 의미한다. PHY는 링크 층의 인코딩된 출력을 송신하는 유일한 수단을 제공하는, 가장 기본적인 네트워크 층이다. 사용자 장치에서의 디지털 데이터의 표현과 통신 채널을 통해 송신되는 대응 신호 사이의 변환에 책임이 있는 PHY는, 시그널링 사양 및 네트워킹 규칙이 상세화되는 층이다. 링크 층은 PHY 위의 다음 층이다. 링크 층은 네트워크내의 인접한 노드들 사이에 데이터를 전송하며, 일반적으로, 응용과의 인터페이스를 위해 PHY를 통해 전송된 데이터를 포맷 및/또는 조작한다.
IEEE 1394 표준은 IEEE(Institute of Electrical and Electronics Engineers)에 의해, "IEEE Standard for a High Performance Serial Bus" 라는 명칭의 IEEE 1394-1995에서 처음에 지정되고, "IEEE Standard for a High Performance Serial Bus-Amendment 1" 라는 명칭의 IEEE 1394a-2000 및 "IEEE Standard for a High Performance Serial Bus-Amendment 2" 라는 명칭의 IEEE 1394b-2002에서 2회 개정되었으며, 이들 모두는 본 명세서에서 참조로 인용된다.
IEEE 1394a는 중지 상태(Suspended state)(IEEE 1394a-2000 3.9.5.2에 규정됨) 및 전력 관리를 위한 대응하는 재개 상태(Resume state)를 도입하였다. IEEE 1394b는 대기 상태(Standby state)(IEEE 1394b-2002 3.10.7.3.1에 규정됨) 및 베타 모드(Beta mode)에서 동작하는 장치를 위한 대응하는 복원 상태(Restore state)를 추가하였다. 중지 상태 및 대기 상태 둘다 통상적인 직렬 버스 중재를 위해 동작가능하지 않지만, 그렇지 않은 경우, 물리적 케이블 접속해제 또는 재개 혹은 복원 신호를 검출할 수 있으므로, 물리적 접속의 계속적인 모니터링을 제공하면서, 전력 소모를 감소시킨다.
IEEE 1394b에서의 대기 상태는, 기본적으로 대기 상태로 진입하거나 대기 상태를 벗어나는 포트의 결과로서 버스 리셋이 발생되지 않기 때문에, 디스에이블링 또는 중지 상태에 비해 소정의 이점을 갖는다. 이것은 버스 리셋이 전체 버스로 하여금 버스 초기화 절차를 수행하도록 할 것이라는 점에서 이로운 것이다. PHY의 관점으로부터, 일반적으로 버스 초기화는 루프가 없는 베타 전용 버스에 대해 약 200 ㎲를 취하며, 버스 상에 루프가(또는 루프들이) 존재하거나 또는 버스가 하이브리드 버스(즉, 적어도 하나의 경계 노드를 포함하는 동작 버스)인 경우, 버스 초기화 절차는 상당히 긴 시간을 취할 수 있다. 트랜잭션 레벨로부터, 버스 리셋은 버스상의 트래픽을 파괴하고, PHY에서의 미처리된(pending) 요청을 클리어할 수 있다. 확실히, 빈번한 버스 리셋은 버스 성능을 크게 저하시킬 것이고, 따라서, 전체 시스템 성능을 저하시킬 것이므로, 바람직하지 않은 것이다.
불행히도, 현재의 IEEE 1394b 사양에 따르면, PHY 포트는 의도한 대기 상태로 항상 전이하지는 않을 것이다. 그 대신에, PHY 포트는, 그의 피어 포트가 대기 상태로 전이하는 동안, 중지 상태로 전이할 것이다. 이것은 2개의 포트가 단일의 복원 동작에 의해 기동되도록 하지 않을 것이므로, 대기 상태에서의 접속은 활성 상태로 리턴되며, 따라서 바람직하지 않은 것이다. 더욱이, PHY 포트가 바람직하지 않은 그의 중지 상태로 진입하거나 또는 그의 중지 상태로부터 재개될 때, 버스 리셋이 발생될 것이다.
따라서, 대기 상태가 아닌 중지 상태로의 원하지 않는 전이를 방지하기 위해, IEEE 1394b 프로토콜 또는 다른 통신 프로토콜의 대기 상태로의 전이를 향상시킬 필요성이 존재한다.
전술한 필요성 및 다른 목적에 따르면, 본 발명은 예시적인 실시예에서, 통신 시스템에서의 포트를, 중지 상태 또는 다른 의도하지 않은 상태로 진입하지 않고서, 활성 상태로부터 대기 상태로 전이하는 기법을 제공한다. 이러한 방식으로, 본 발명의 실시예는 활성 상태로부터 감소된 전력 소모 상태로의 전이시에 버스 리셋을 발생하는 것을 회피한다. 본 발명의 예시적인 실시예에서, 포트는 PHY 포트일 수 있고, 통신 시스템은 IEEE 1394 호환 통신 시스템일 수 있다.
본 발명의 하나의 양상에 따르면, 통신 시스템에서 포트를 활성 상태로부터 대기 상태로 전이하는 방법은 포트를 대기 상태로 전이하기 위한 신호를 송신하는 단계와, 포트를 대기 상태로 전이하기 위한 신호의 송신시에, 중지 상태로 진입하지 않고서, 포트를 활성 상태로부터 대기 상태로 전이하는 단계를 포함한다. 포트는 물리 층 인터페이스 포트일 수 있으며, 통신 시스템은 IEEE 1394-호환 통신 시스템일 수 있다.
본 발명의 다른 양상에 따르면, 통신 시스템에서 이용하기 위한 장치는 적어도 제 1 포트와, 메모리와, 메모리 및 제 1 포트에 접속된 적어도 하나의 프로세서를 포함한다. 프로세서는 제 1 포트로 하여금, 적어도 제 2 포트를 활성 상태로부터 대기 상태로 전이하기 위한 신호를 송신하도록 하며, 제 2 포트를 활성 상태로부터 대기 상태로 전이하기 위한 신호의 송신시에, 중지 상태로 진입하지 않고서, 제 1 포트를 활성 상태로부터 대기 상태로 전이시키도록 구성된다.
본 발명의 다른 양상에 따른 데이터 통신 시스템은 데이터를 적어도 하나의 다른 포트로 송신하고/하거나 다른 포트로부터 데이터를 수신하도록 적응된 적어도 하나의 포트를 포함한다. 데이터 통신 시스템은 포트에 접속된 적어도 하나의 제어기를 포함하고, 제어기는 중지 상태로 진입하지 않고서, 포트를 대기 상태로 전이시키도록 동작한다.
본 발명의 이들 및 다른 특징과 이점은, 첨부 도면을 참조한 본 발명의 예시적인 실시예에 대한 이하의 상세한 설명으로부터 명백할 것이다.
본 발명은 본 명세서에서, 공통 통신 버스상에 함께 접속된 통신 시스템 포 트 및 피어 포트를 활성 상태로부터 대기 상태로 전이하는 예시적인 방법 및 장치의 문맥으로 기술될 것이다. 본 발명의 예시적인 실시예는 중지 상태로 진입하지 않고서, 포트 및 그의 피어 포트가 활성 상태로부터 대기 상태로 전이하는 것을 용이하게 함으로써, 버스 속도 및/또는 이용된 동작 모드에 관계없이, 버스 리셋이 발생되는 것을 회피한다.
본 발명은 본 명세서에서, 물리 층 인터페이스 포트와 관련하여 기술되지만, 당업자라면 본 명세서에서의 개시 내용의 관점에서 명백히 알 수 있듯이, 본 발명의 기법은 변형되거나 또는 변형되지 않고서, 대기 또는 대안적인 전력 보존 상태를 지원하는 다른 포트에도 마찬가지로 적용될 수 있음을 이해할 것이다. 본 발명은 본 명세서에서, IEEE 1394 호환 표준과 관련하여 기술되지만, 당업자라면 본 명세서에서의 개시 내용의 관점에서 명백히 알 수 있듯이, 본 발명의 기법은 변형되거나 또는 변형되지 않고서, 대기 또는 대안적인 전력 보존 상태를 통합하는 다른 통신 표준 및/또는 비표준 프로토콜에도 마찬가지로 적용될 수 있음을 이해할 것이다. 소정의 용어들은 IEEE 1394b 표준과 관련하여 이용될 수 있지만, 동일하고/하거나 대안적인 기능적 언어가, 본 발명의 기법이 적용될 수 있는 다른 통신 프로토콜에 마찬가지로 적용될 수 있다. 마찬가지로, 본 명세서에서 이용된 변수, 함수, 상수, 신호, 상태 등의 소정의 명칭들은 IEEE 1394b 표준에 의해 지정된 것들이다. 당업자라면, 특정 명칭, 내부 구조 및 구현 수단은, 본 발명의 기능을 크게 변경하지 않고서도 변경될 수 있음을 명백히 알 것이다.
일반적으로, 명세서내에서 정의된 변수들은, 달리 특정되지 않는 한, 부울 변수(Boolean variable)로서 작용하는 것으로 가정한다. 변수가 TRUE인 경우, 변수의 조건이 만족된 것이다. 유사하게, 변수가 FALSE인 경우, 변수의 하나 이상의 조건이 만족되지 않은 것이다. 본 명세서에서 이용된 심볼 "!"는 그것에 대응하는 변수의 논리적 콤플리먼트(logical complement)를 나타내고, 심볼 "&&" 및 "||"는 논리적 AND 및 논리적 OR 연산자를 각각 나타낸다.
도 1은 본 발명의 기법이 구현되는 예시적인 2-장치 데이터 통신 시스템(100)을 도시하는 블록도이다. 통신은, 예를 들면, 비디오 편집 시스템, 다중매체 방송 시스템, 네트워킹 시스템 등으로서 구현될 수 있다. 통신 시스템(100)은 통신 링크(106)에 의해 상호접속된 제 1 장치(102) 및 제 2 장치(104)를 포함한다. 설명의 용이성을 위해 단지 2개의 장치만이 도시되지만, 본 발명은 임의의 특정 개수의 상호접속된 장치에 한정되지 않음을 이해해야 한다. 통신 링크(106)는, 예를 들면, 셀룰라, 무선 주파수(RF), 적외선(IR), 마이크로파, 위성 등과 같은 무선 통신 링크를 포함할 수 있고, 예를 들면, 전화, 케이블, 광섬유 등과 같은 전용 통신 링크를 포함할 수도 있다. 통신 링크(106)는 데이터가 제 1 및 제 2 장치(102, 104) 사이에서 전송될 수 있게 하는 다수의 채널을 운반할 수 있다. 채널은 그것과 관련된 소정의 데이터 레이트를 가지며, 그것은 해당 특정 매체상에서, 초당 얼마나 많은 샘플이 송신될 수 있는지를 결정한다. 당업자라면 이해하듯이, 예를 들면, 다중화기를 이용함으로써, 보다 낮은 레이트의 채널들이 단일의 보다 높은 레이트의 채널내로 모아질 수 있다. 유사하게, 예를 들면, 역다중화기를 이용함으로써, 보다 높은 레이트의 채널로부터 보다 낮은 레이트의 채널들이 추출될 수 있다.
제 1 및 제 2 장치(102, 104)는, 예를 들면, 디지털 카메라, 디지털 캠코더, PDA(personal digital assistant), MPEG(Moving Picture Experts Group) 계층-3 오디오(MP3) 장치, 셀룰라 폰 등을 포함하지만 그것에 제한되지는 않는 임의의 수의 소비자 전자 장치와, 개인용 컴퓨터, 프린터, 프레임 그래버(frame grabber), 외부 하드 드라이브, 스캐너, 네트워킹 허브 등을 포함하지만 그것에 제한되지는 않는 컴퓨터 주변 장치를 포함할 수 있다. 제 1 장치(102)내에서 링크 층(108)이 제 1 장치(102)내의 회로로부터 데이터를 수신하고, 제 1 장치(102)내의 PHY 포트(110)로 데이터를 전송한다. PHY 포트(110)는 통신 링크(106)를 통한 송신을 위해 데이터를 적절한 통신 프로토콜로 코딩한다. 제 2 장치(104)내의 피어 PHY 포트(112)는 제 1 장치(102)내의 PHY 포트(110)에 의해 송신된 데이터를 수신한다. 그 후, 피어 PHY 포트(112)는 수신 데이터를 디코딩하고, 디코딩된 데이터에 따라 제 2 장치(104)를 제어하기 위해, 제 2 장치(104)내의 링크 층(114)에 그러한 디코딩된 데이터를 제공한다.
본 명세서에서 도시된 예시적인 실시예의 경우, 장치(102, 104)는 IEEE 1394b 통신 프로토콜을 이용하여 서로 통신하는 것으로 가정하지만, 본 발명은 이러한 통신 프로토콜 또는 임의의 표준 혹은 비표준 통신 프로토콜에 한정되지 않는다. 제 1 장치(102)로부터 제 2 장치(104)로의 데이터 전송을 참조할 수 있지만, 데이터는 제 2 장치(104)로부터 제 1 장치(102)로 유사하게 전송되어, 2개의 장치들 사이의 데이터 전송이 양방향성이 되도록 할 수 있다.
본 명세서에서 기술된 본 발명의 예시적인 실시예는 직렬 통신 프로토콜, 즉, IEEE 1394b 표준의 대기 특성을 향상시키는 것에 관한 것이므로, 제 1 및 제 2 장치(102, 104) 각각에서의 PHY 포트(110, 112)가, 포트가 인데이블링되고 모든 직렬 버스 신호 상태를 검출할 수 있고 정상적인 버스 활동(예를 들면, 리셋, 트리 식별, 자체 식별 및 정상 중재 상태)에 참여하는 활성 상태로부터 대기 상태로의 직접적인 전이가 본 발명에 기본적으로 관련된다. 대기 라는 용어는 주어진 포트 또는 포트들에 대한 저전력 소모 동작 모드를 기술하는데 이용된다. IEEE 1394b 표준에 따르면, 대기는 베타 모드 동작만의 특성이다. 노드가 단지 하나의 활성 포트만을 갖는다면, 이러한 포트에 대한 접속은 대기로 될 수 있다. 접속이 대기중인 동안, 노드는 정상 버스 활동에 참여하지 않으며, 동일한 버스상의 다른 노드는 대기로 된 노드의 임의의 상태 변화를 알지 못한다. 접속의 중지 동작 모드와는 반대로, 전술한 바와 같이, 버스 리셋은 노드의 일부가 대기로 진입하거나 또는 대기로부터 노드를 복원함에 따라 발생되지 않는다.
제 2 장치(104)내의 PHY 포트(112)는 제 1 장치(102)내의 PHY 포트(110)에 대한 피어 PHY로서 고려될 수 있다. 본 명세서에서, "네퓨(nephew)" 라는 용어는, 대기 상태에서 하나의 포트를 갖고, 다른 모든 포트는(만약 존재한다면) 디스에이블링, 접속해제 또는 중지되는 리프 노드(leaf node)를 정의하는데 이용될 수 있다. 하나보다 많은 활성 포트를 갖는 노드 또는 이미 대기 상태에 있는 다른 포트를 갖는 노드인 루트 노드(root node)는 네퓨가 될 수 없다. 네퓨 노드에 접속된 활성 노드는 "엉클(uncle)" 노드로서 지칭될 수 있다. 노드는 그것의 노드 ID(identification) 및 포트 어드레스를 포함하는 대기 코맨드 패킷을 검출하는 경 우에 네퓨가 된다. 네퓨 노드는 정상 버스 활동에 참여하지 않지만, 그 네퓨 노드가 멤버인 활성 버스는 일반적으로, 그것이 네퓨로 됨에 따라 노드의 상태 변화를 알지 못한다(예를 들면, 버스 리셋이 발생되지 않음). 네퓨 노드가 대기의 포트를 갖는 동안 버스 리셋이 발생된다면, 피어 엉클 노드는 네퓨 노드를 대신하여 자체 ID 패킷(예를 들면, 자체 식별 상태 동안에 또는 PHY 핑(ping) 패킷에 응답하여 케이블 PHY에 의해 송신된 PHY 패킷)을 대행한다.
도 2는 종래의 IEEE 1394b 통신 프로토콜에 따라 구현된 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 상태 전이도(200)이다. 화살표는 상태들간의 전이를 나타내며, 각 화살표 위의 텍스트는 해당 전이가 발생되도록 하는데 필요하고 충분한 조건들을 나타낸다. 수직 라인 및 수반되는 라벨은 상태, 및 상태로의 진입시에 호출되는 함수를 나타낸다. IEEE 1394b 사양에 포함된 포트 접속 관리자 상태 머신은 13개의 상태, 즉, 접속해제(Disconnected)(P0), 재개(Resuming)(P1), 활성(Active)(P2), 개시자 중지(Suspend Initiator)(P3), 타겟 중지(Suspend Target)(P4), 중지(Suspended)(P5), 디스에이블링(Disabled)(P6), 개시자 대기(Standby Initiator)(P7), 타겟 대기(Standby Target)(P8), 대기(Standby)(P9), 복원(Restoring)(P10), 미테스트(Untested)(P11) 및 루프 디스에이블링(Loop Disabled)(P12)을 포함한다. 그러나, 상태 전이도(200)는 본 발명의 예시적인 실시예가 바람직하게 관련되는 전이들, 즉, 활성, 개시자 대기, 타겟 대기, 대기, 개시자 중지, 타겟 중지 및 중지 상태들(예를 들면, P2:P7, P2:P8, P2:P3, P2:P4) 중 하나 이상의 상태들 사이의 전이들만을 도시한다.
포트는 특히 변수 "rx_ok", "do_standby" 및 "signaled" 또는 그것의 기능적인 등가물이 모두 TRUE인 경우에만, 도 2에 도시된 바와 같이 표준 IEEE 1394b 프로토콜에 따라 활성 상태(P2)로부터 개시자 대시 상태(P7)로 전이할 것이다(예를 들면, P2:P7 전이). 마찬가지로, 포트는 특히 변수 "rx_ok"가 FALSE 이거나 또는 변수 "suspend_request" 및 "signaled" 둘다 TRUE인 경우에만, 도 2에 도시된 바와 같이 표준 IEEE 1394b 프로토콜에 따라 활성 상태(P2)로부터 개시자 중지 상태(P3)로 전이할 것이다(예를 들면, P2:P3 전이).
이후에 제공되는 부록 1은 PHY 포트(110)에 의해 이용될 수 있는 C 프로그래밍 언어에서의 예시적인 소스 코드를 도시한다. 이러한 예시적인 예는 IEEE 1394b 표준으로부터의 "start_tx_packet()" 함수이며, 코맨트는 생략 및 대체된다. 대기 상태로 진입하는 처리를 개시하기 위해, PHY 포트는 이러한 함수를 호출할 것이며, 그것은 (여기서, "STANDBY"로 라벨링된 코드의 라인에서의) "STANDBY" 신호를 송신하고, 규정된 시간 기간을 대기(대기 시간)한 후, ("SIGNALED"라고 라벨링된 코드의 라인에서의) "signaled" 변수를 TRUE로 설정한다. 이러한 대기 시간의 길이는 접속 속도 및 다른 설정에 따라 변할 것이며, 그것은 버스가 레거시(legacy)(IEEE 1394 및/또는 IEEE 1394a) 및 IEEE 1394b 노드들 둘다를 포함함을 의미하는 것으로서의, 버스가 하이브리드 버스인 경우에 가장 길 것이다(예를 들면, 대략 320 ns). 표 1은 하이브리드 버스의 경우에 특정 라인이 나노초로 책임이 있는 대기 시간의 부분으로 라벨링된 이러한 대기 시간을 구현하는 기능을 하는 예시적인 코드의 각 라인을 갖는다. 이들 대기 시간(예를 들면, 80 ns, 20 ns, 40 ns, 20 ns 및 160 ns)은 전체 320 ns이며, 그것은 하이브리드 버스에 대한 대략적인 타임아웃 기간이다.
"STANDBY" 신호를 수신시에, 그것의 피어 포트(112)는, 도 2에 도시된 상태도에 따라, 활성 상태(P2)로부터 타겟 대기 상태(P8)로 전이할 것이고, 따라서 "standby_target_actions()" 함수를 실행할 것이며, 이러한 함수는 "active_connect_detect(RECEIVE_OK_HANSHAKE)" 함수를 호출할 것이다. 후자의 함수는 (함수 "receive_ok_monitor()"에서 나타낸 바와 같이, 베타 포트에 대한 "rx_ok"와 등가인) "bport_sync_ok"를 PHY 포트에 대해 FALSE로 설정할 것이다. 이것이 전술한 타임아웃 기간내에 발생된다면, "rx_ok"는 "signaled"가 TRUE가 되기 전에 FALSE일 것이다. 따라서, PHY 포트(110)는, "rx_ok"가 FALSE이므로, 활성 상태(P2)로부터, 개시자 대기 상태(P7)가 아닌 개시자 중지 상태(P3)로 전이할 것이며, 그 이유는, "signaled"는 "rx_ok"가 더 이상 TRUE가 아닐 때까지 TRUE로 되지 않기 때문이다.
도 3은 종래의 IEEE 1394b 통신 표준에 따른, PHY 노드를 활성 상태로부터 대기 상태로 전이시에 포함된 시뮬레이션 신호를 도시하는 예시적인 타이밍도(300)이다. 도면으로부터 명백한 바와 같이, PHY 포트(110)(도 1 참조)는 종래의 IEEE 1394b 프로토콜 하에서, 의도된 개시자 대기 상태(P7)로 전이하기보다는 개시자 중지 상태(P3)로 전이한다. 시간 t0에서, 변수 "rx_ok"는 TRUE이고, 변수 "signaled"는 FALSE이고, 변수 "do_standby"는 FALSE이고, 변수 "force_disconnect"는 FALSE이며, "port_state"는 포트가 활성 상태에 있음을 나타 내는 P2이다. 시간 t1에서, "do_standby"는 TRUE이며, 포트가 개시자 대기 상태(P7)로 전이할 것을 요청함을 나타낸다. 대시 시간(예를 들면, 320 ns) 이후에, "signaled"는 FALSE로 유지되므로, "do_standby"는 FALSE로 되고, "rx_ok"는 FALSE로 되며, "port_state"는 포트가 의도된 개시자 대기 상태가 아닌 개시자 중지 상태로 전이했음을 나타내는 P3이다. 시간 t3에서, "signaled"는 TRUE로 되지만, 이러한 시점에서 포트는 이미 개시자 중지 상태로 전이하였다. 따라서, 이러한 상황하에서, 포트는 의도된 개시자 대기 상태로 전이하지 않을 것이다. 그 대신에, 포트는 개시자 중지 상태로 전이할 것이고, 결국 중지 상태로 전이할 것이므로, 중지 상태로 진입하고 중지 상태를 벗어날 때에, 바람직하지 않게 버스 리셋을 발생시키게 된다.
본 발명의 양상은 대기 상태가 요청될 때, PHY 포트(110)가 개시자 중지 상태로 전이하는 것을 회피함으로써, 종래의 IEEE 1394b 프로토콜에서의 고유의 결함을 바람직하게 정정한다. 이러한 문제점을 정정하기 위해, 본 발명의 다른 양상에 따르면, 활성 상태(P2)로부터 개시자 중지 상태(P3)로의 전이는, "do_standby"가 TRUE일 때 "rx_ok"의 손실을 무시하도록 변형된다. 즉, FALSE인 "rx_ok"는, "do_standby"가 또한 FALSE가 아닌 한, 전이를 트리거링하지 않아야 한다. 일실시예에서, P2:P3 전이는 IEEE 1394b 사양에서의 그것, 즉,
Figure 112007063412445-pat00001
로부터
Figure 112007063412445-pat00002
로 변경된다.
본 발명의 다른 양상은 활성 상태(P2)로부터 개시자 대기 상태(P7)로의 전이를 변경하여, 그것이 더 이상 "rx_ok"가 TRUE일 것을 요구하지 않도록 한다. 이러한 변형은, "signaled"가 어서트(assert)되자마자, 그리고 "rx_ok"가 어서트되기 전에, 포트가 P2로부터 P7로 전이하도록 허용한다. 일실시예에서, P2:P3 전이는 IEEE 1394b 사양에서의 그것, 즉,
Figure 112007063412445-pat00003
로부터
Figure 112007063412445-pat00004
로 변경된다.
본 발명의 실시예는 전술한 양상들 중 어느 하나를 다른 것과는 독립적으로 구현할 수 있다. 그러나, 바람직한 실시예는 이들 양상 둘다를 포함한다.
도 4를 참조하면, 전술한 양상들을 통합하는 본 발명의 실시예에 따른, IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도(400)가 도시되어 있다. 도 2에 도시된 상태 전이도(200)에서와 같이, 예시적인 상태 전이도(400)는 활성 상태(P2)와 개시자 중지(P3), 타겟 중지(P4), 중지(P5), 개시자 대기(P7), 타겟 대기(P8) 및 대기(P9) 상태들 중 하나 이상의 상태 사이의 전이들을 도시한다. 도면으로부터 명백한 바와 같이, 소정의 상태 전이들은 도 2에 도시된 상태 전이도(200)에 비해 변형되었다.
도 5는 본 발명의 실시예에 따른, PHY 노드를 활성 상태로부터 대기 상태로 전이시에 포함된 시뮬레이션 신호를 도시하는 예시적인 타이밍도(500)이다. 도면으로부터 명백한 바와 같이, 타이밍도(500)는 PHY 포트(110)(도 1 참조)가 개시자 중지 상태가 아닌, 의도된 개시자 대기 상태로 전이하는 방법을 시뮬레이팅한다. 시간 t0에서, 변수 "rx_ok"는 TRUE이고, 변수 "signaled"는 FALSE이고, 변수 "do_standby"는 FALSE이고, 변수 "force_disconnect"는 FALSE이며, "port_state"는 포트가 활성 상태에 있음을 나타내는 P2이다. 시간 t1에서, "do_standby"는 TRUE이며, 포트가 개시자 대기 상태(P7)로 전이할 것을 요청함을 나타낸다. 시간 t2에서, "rx_ok"는 FALSE로 되지만, 본 발명의 양상의 구현으로 인해, 이것은 더 이상 개시자 중지 상태로의 전이를 초래하지 않는다. 시간 t3에서, "signaled"는 TRUE로 되고, "port_state"는 P7로 되어, 포트가 개시자 대기 상태로 전이했음을 나타낸다. 이러한 전이는 "rx_ok"가 FALSE이지만, 본 발명의 양상의 구현으로 인해, "signaled"가 TRUE로 되자마자 발생된다. 따라서, 본 발명의 이러한 실시예는 원래의 IEEE 1394b 프로토콜에서의 고유한 문제점을 정정한다.
본 발명은 전술한 전이를 시작 및 종료하는 것에 한정되지 않음을 주지해야 한다. 예를 들어, 1394b Clarifications and Errata 라는 명칭의 IEEE 1394 Trade Association's Technical Bulletin TB2002001의 조항 4.25(이하, "Erratum 4.25" 라고 지칭함)에 따라 이미 변경된 상태 머신에 대하여 본 발명의 하나 이상의 양상 을 구현하는 것이 바람직할 수 있다. Erratum 4.25는 "rx_ok"의 부정을 무시하도록 P2:P3 전이를 변형함으로써, 장치가 활성 상태(P2)로부터, 개시자 중지 상태(P3)가 아닌, 디스에이블링 상태(P6)로 전이할 것을 보장하도록 제안한다.
도 6은 Erratum 4.25에 따라 P2:P3 전이가 변형된 IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도(600)이다. 도 2에 도시된 상태 전이도(200)에서와 같이, 예시적인 상태 전이도(600)는 활성 상태(P2)와 개시자 중지(P3), 타겟 중지(P4), 중지(P5), 개시자 대기(P7), 타겟 대기(P8) 및 대기(P9) 상태들 중 하나 이상의 상태 사이의 전이들을 도시한다. 구체적으로, 도면으로부터 명백한 바와 같이, P2:P3 전이는 본 발명의 양상에 따라,
Figure 112007063412445-pat00005
로부터
Figure 112007063412445-pat00006
로 변형되었다.
도 7은 Erratum 4.25에 따라서, 그리고 본 발명의 적어도 하나의 양상에 따라서 P2:P3 전이가 변형된 IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도(700)이다. 도 2에 도시된 상태 전이도(200)에서와 같이, 예시적인 상태 전이도(700)는 활성 상태(P2)와 개시자 중지(P3), 타겟 중지(P4), 중지(P5), 개시자 대기(P7), 타겟 대기(P8) 및 대기(P9) 상태들 중 하나 이상의 상태 사이의 전이들을 도시한다. 구체적으로, 도면으로부터 명백한 바와 같이, P2:P3 전이는 본 발명의 양상에 따라,
Figure 112007063412445-pat00007
로부터
Figure 112007063412445-pat00008
로 변형되었다.
도 8은 Erratum 4.25에 따라서, 그리고 본 발명의 적어도 하나의 양상에 따라서 P2:P3 전이가 변형되고, 본 발명의 다른 양상에 따라 P2:P7 전이가 변형된 IEEE 1394b 포트 접속 관리자 상태 머신의 적어도 일부분을 도시하는 예시적인 상태 전이도(800)이다. 도 2에 도시된 상태 전이도(200)에서와 같이, 예시적인 상태 전이도(800)는 활성 상태(P2)와 개시자 중지(P3), 타겟 중지(P4), 중지(P5), 개시자 대기(P7), 타겟 대기(P8) 및 대기(P9) 상태들 중 하나 이상의 상태 사이의 전이들을 도시한다. 구체적으로, 도면으로부터 명백한 바와 같이, P2:P3 전이는 본 발명의 양상에 따라,
Figure 112007063412445-pat00009
로부터
Figure 112007063412445-pat00010
로 변형되었고,
P2:P7 전이는 본 발명의 양상에 따라,
Figure 112007063412445-pat00011
로부터
Figure 112007063412445-pat00012
로 변형되었다.
단지 예로써, Erratum 4.25는 포트 접속 관리자 상태 머신의 관련 부분을, 도 2에 도시된 상태 전이도(200)에 도시된 것으로부터 도 6에 도시된 상태 전이도(600)에 도시된 것으로 변경함으로써, 표준 IEEE 1394b 포트상에서 구현될 수 있고, 포트 접속 관리자 상태 머신의 관련 부분을, 도 6에 도시된 상태 전이도(600)에 도시된 것으로부터 도 8에 도시된 상태 전이도(800)에 도시된 것으로 변경함으로써, 본 발명의 하나 이상의 양상을 구현할 수 있다. 다른 예로서, 본 발명의 하나의 양상은 포트 접속 관리자 상태 머신의 관련 부분을, 도 6에 도시된 상태 전이도(600)에 도시된 것으로부터 도 7에 도시된 상태 전이도(700)에 도시된 것으로 변경함으로써, Erratum 4.25에 따라 이미 변형된 IEEE 1394b 포트상에서 구현될 수 있고, 본 발명의 다른 양상은 포트 접속 관리자 상태 머신의 관련 부분을, 도 7에 도시된 상태 전이도(700)에 도시된 것으로부터 도 8에 도시된 상태 전이도(800)에 도시된 것으로 변경함으로써 구현될 수 있다. 또한, Erratum 4.25 및 본 발명의 양상(양상들)은 포트 접속 관리자 상태 머신의 관련 부분을, 도 2에 도시된 상태 전이도(200)에 도시된 것으로부터 도 6에 도시된 상태 전이도(600)에 도시된 것으 로 변경함으로써, 표준 IEEE 1394b 포트상에서 구현될 수 있고, 본 발명의 다른 양상은 포트 접속 관리자 상태 머신의 관련 부분을, 도 6에 도시된 상태 전이도(600)에 도시된 것으로부터 도 8에 도시된 상태 전이도(800)에 도시된 것으로 변경함으로써 구현될 수 있다.
표준 IEEE 1394b 포트에 대한 바람직한 실시예는, 그의 포트 접속 관리자 상태 머신을, 도 2에 도시된 상태 전이도(200)에 도시된 것으로부터 도 8에 도시된 상태 전이도(800)에 도시된 것으로 변경하여, Erratum 4.25 및 본 발명의 예시적인 실시예 둘다에서 개시된 바람직한 변형을 구현하는 것일 수 있다.
도 1을 참조하면, 본 발명의 실시예의 방법은 하나 이상의 장치(102, 104)에서 구현될 수 있다. 예를 들어, 장치(102)는 프로세서와, (예를 들면, 버스 또는 대안적인 접속 수단을 통해) 프로세서에 접속된 메모리 뿐만 아니라, 프로세서와 인터페이스하도록 동작하는 입/출력(I/O) 회로를 포함할 수 있다. 프로세서는 본 발명의 방법의 적어도 일부분을 수행하도록 구성될 수 있다.
본 명세서에서 이용된 "프로세서" 라는 용어는, 예를 들면, CPU(central processing unit) 및/또는 다른 처리 회로(예를 들면, 네트워크 프로세서, DSP(digital signal processor), 마이크로프로세서 등)를 포함하는 것과 같은 임의의 처리 장치를 포함하는 것으로 의도됨을 이해해야 한다. 또한, "프로세서" 라는 용어는 하나보다 많은 처리 장치를 지칭할 수 있으며, 처리 장치와 관련된 다양한 요소들이 다른 처리 장치에 의해 공유될 수 있음을 이해해야 한다. 본 명세서에서 이용된 "메모리" 라는 용어는 예를 들면, RAM, ROM, 고정 저장 매체(예를 들면, 하 드 드라이브), 제거가능 저장 매체(예를 들면, 디스켓), 플래시 메모리 등과 같은, 프로세서 또는 CPU와 관련된 메모리 및 다른 컴퓨터 판독가능 매체를 포함하는 것으로 의도된다. 더욱이, 본 명세서에서 이용된 "I/O 회로" 라는 용어는 예를 들면, 프로세서에 데이터를 입력하기 위한 하나 이상의 입력 장치(예를 들면, 키보드, 마우스 등) 및/또는 프로세서와 관련된 결과를 제공하기 위한 하나 이상의 출력 장치(예를 들면, 프린터, 모니터 등)를 포함하는 것으로 의도된다.
따라서, 본 명세서에서 기술된 바와 같이, 본 발명의 방법을 수행하기 위한 인스트럭션 또는 코드를 포함하는 응용 프로그램 또는 그것의 소프트웨어 구성요소는, 하나 이상의 관련된 저장 매체(예를 들면, ROM, 고정 또는 제거가능 저장 장치)에 저장될 수 있으며, 이용될 준비가 되는 경우, 전체적으로 또는 부분적으로 (예를 들면, RAM 내로) 로딩되어, 프로세서에 의해 실행된다. 어떠한 경우이든, 도 1에 도시된 구성요소들의 적어도 일부분은 다양한 형태의 하드웨어, 소프트웨어, 또는 이들의 조합(예를 들면, 관련된 메모리를 갖는 하나 이상의 DSP, 응용 특정적 집적 회로(들), 기능 회로, 관련 메모리를 갖는 하나 이상의 동작가능하게 프로그래밍된 범용 디지털 컴퓨터 등)으로 구현될 수 있다. 본 명세서에서 제공된 본 발명의 개시 내용에 의해, 당업자라면 본 발명의 구성요소들의 다른 구현을 고려할 수 있을 것이다.
본 발명의 기법들의 적어도 일부분은 집적 회로에서 구현될 수 있다. 집적 회로를 형성시에, 전형적으로, 복수의 동일한 다이가 반도체 웨이퍼 표면상의 반복 패턴으로 제조된다. 각각의 다이는 본 명세서에서 기술된 장치를 포함하며, 다른 구조 또는 회로를 포함할 수 있다. 개별적인 다이는 웨이퍼로부터 컷팅 또는 다이싱된 후, 집적 회로로서 패키징된다. 당업자라면, 웨이퍼를 다이싱하고, 다이를 패키징하여, 집적 회로를 생성하는 방법을 알 것이다. 그렇게 제조된 집적 회로는 본 발명의 일부인 것으로 고려된다.
본 명세서에서는, 첨부 도면을 참조하여 본 발명의 예시적인 실시예가 기술되었지만, 본 발명은 그러한 특정 실시예에 한정되지 않으며, 당업자라면, 첨부된 특허 청구 범위의 영역을 벗어나지 않고서도, 다양한 변경 및 변형이 가능함을 이해할 것이다.
본 발명에 따르면, 통신 시스템에서의 포트를, 중지 상태 또는 다른 의도하지 않은 상태로 진입하지 않고서, 활성 상태로부터 대기 상태로 전이하는 기법을 제공함으로써, 활성 상태로부터 감소된 전력 소모 상태로의 전이시에 버스 리셋을발생하는 것을 회피할 수 있다.
Figure 112007063412445-pat00013
Figure 112007063412445-pat00014

Claims (10)

  1. IEEE 1394-호환 통신 시스템에서의 포트를 활성 상태(active state)로부터 대기 상태(standby state)로 전이하는 방법에 있어서,
    상기 포트를 상기 대기 상태로 전이하기 위한 신호를 송신하는 단계와,
    상기 포트를 상기 대기 상태로 전이하기 위한 상기 신호의 송신시에, 중지 상태(suspended state)로의 진입 없이, 상기 포트의 상기 활성 상태로부터 상기 대기 상태로의 전이를 보장하는 단계를 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  2. 제 1 항에 있어서,
    상기 포트를 상기 대기 상태로 전이하기 위한 상기 신호가 송신될 때, 지시자(indicator)를 활성화하는 단계와,
    상기 지시자가 활성화될 때, 상기 활성 상태로부터 상기 중지 상태로 진입하지 않도록 보장하는 단계를 더 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  3. 제 1 항에 있어서,
    제 2 지시자가 활성화되는 경우, 제 1 지시자의 비활성화시에, 상기 대기 상태로 진입하는 단계를 더 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  4. 제 1 항에 있어서,
    제 2 지시자의 상태와 관계없이, 제 1 지시자의 활성화시에, 즉각적으로 상기 대기 상태로 진입하는 단계를 더 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  5. 제 1 항에 있어서,
    상기 방법은 제 1 변수 "rx_ok"가 FALSE인 경우, 제 2 변수 "do_standby"가 또한 FALSE인 경우를 제외하고는, 상기 중지 상태로 진입하지 않도록 보장하는 단계를 더 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  6. 제 5 항에 있어서,
    상기 보장하는 단계는 포트 접속 상태 머신에서의 상기 활성 상태로부터 상기 중지 상태로의 전이를 통제하는 논리적 표현을 수정하는 단계를 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  7. 제 5 항에 있어서,
    상기 보장하는 단계는 포트 접속 상태 머신에서 조건 "!rx_ok"를 조건 "(!do_standby && !rx_ok)"로 대체함으로써, 포트 접속 상태 머신에서의 상기 활성 상태로부터 상기 중지 상태로의 전이를 통제하는 논리적 표현을 수정하는 단계―여기서, "!"는 논리적 콤플리먼트를 나타내고, "&&"는 논리적 AND 기능을 나타냄―를 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  8. 제 6 항에 있어서,
    상기 수정하는 단계는 상기 포트 접속 상태 머신에서의 상기 활성 상태로부터 상기 중지 상태로의 전이를 통제하는 상기 논리적 표현에서의 조건으로서, 변수 "rx_ok"의 평가를 제거하는 단계를 포함하는
    포트를 활성 상태로부터 대기 상태로 전이하는 방법.
  9. IEEE 1394-호환 통신 시스템에서 이용하기 위한 장치에 있어서,
    적어도 제 1 포트와,
    메모리와,
    상기 메모리 및 상기 적어도 제 1 포트에 접속된 적어도 하나의 프로세서를 포함하되,
    상기 적어도 하나의 프로세서는 상기 적어도 제 1 포트로 하여금, 적어도 제 2 포트를 활성 상태로부터 대기 상태로 전이하기 위한 신호를 송신하도록 하며, 상기 적어도 제 2 포트를 상기 활성 상태로부터 상기 대기 상태로 전이하기 위한 상기 신호의 송신시에, 중지 상태로의 진입 없이, 상기 적어도 제 1 포트의 상기 활성 상태로부터 상기 대기 상태로의 전이를 보장하도록 구성되는
    IEEE 1394-호환 통신 시스템에서 이용하기 위한 장치.
  10. IEEE 1394-호환 데이터 통신 시스템에 있어서,
    적어도 하나의 다른 포트로의 데이터 송신 및 상기 적어도 하나의 다른 포트로부터의 데이터 수신 중 적어도 하나를 수행하는 적어도 하나의 포트와,
    상기 포트에 접속된 적어도 하나의 제어기를 포함하되,
    상기 제어기는 중지 상태로의 진입 없이, 상기 적어도 하나의 포트의 활성 상태로부터 대기 상태로의 전이를 보장하도록 동작하는
    데이터 통신 시스템.
KR1020070087901A 2006-08-30 2007-08-30 포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신장치에서 이용하기 위한 장치 및 데이터 통신 시스템 KR101355326B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/468,439 US7681051B2 (en) 2006-08-30 2006-08-30 Transitioning of a port in a communications system from an active state to a standby state
US11/468,439 2006-08-30

Publications (2)

Publication Number Publication Date
KR20080020574A KR20080020574A (ko) 2008-03-05
KR101355326B1 true KR101355326B1 (ko) 2014-02-04

Family

ID=38863137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070087901A KR101355326B1 (ko) 2006-08-30 2007-08-30 포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신장치에서 이용하기 위한 장치 및 데이터 통신 시스템

Country Status (6)

Country Link
US (1) US7681051B2 (ko)
EP (1) EP1895710B1 (ko)
JP (1) JP5242100B2 (ko)
KR (1) KR101355326B1 (ko)
CN (1) CN101136918B (ko)
TW (1) TWI408559B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080140913A1 (en) * 2006-12-07 2008-06-12 Huan-Hui Chiang Storage Device With 1394 Interface
KR100804831B1 (ko) * 2006-12-28 2008-02-20 삼성전자주식회사 무선 usb 호스트 및 무선 usb 디바이스간에 세션을생성하고 관리하는 방법, 무선 usb 호스트 및 무선usb 디바이스
JP4829806B2 (ja) * 2007-01-30 2011-12-07 キヤノン株式会社 データ処理装置及びコンピュータプログラム
JP4376931B2 (ja) * 2007-10-31 2009-12-02 株式会社東芝 表示装置及び表示方法
US8107365B2 (en) * 2008-11-24 2012-01-31 Cisco Technology, Inc. Interim PHY solution for LPI compatibility with legacy devices
EP2785052B1 (en) 2011-11-25 2019-03-13 Panasonic Corporation Baseband video data transmission device and receiving device, and transceiver system
JP5958177B2 (ja) * 2012-08-22 2016-07-27 ソニー株式会社 電子機器起動制御装置、電子機器起動制御システム、および電子機器起動制御方法、並びにプログラム
DE102014216444A1 (de) * 2014-08-19 2016-02-25 Volkswagen Aktiengesellschaft Switch-Einheit, Ethernet-Netzwerk und Verfahren zur Aktivierung von Komponenten in einem Ethernet-Netzwerk

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003044184A (ja) 2001-08-01 2003-02-14 Canon Inc データ処理装置及び電力制御方法
JP2005508041A (ja) * 2001-10-31 2005-03-24 マイクロソフト コーポレーション バスデバイスの選択的サスペンド
KR20060084319A (ko) * 2005-01-19 2006-07-24 삼성전자주식회사 범용 입출력 포트를 이용한 이기종 모듈간 서비스 제어시스템 및 그 방법

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3601205B2 (ja) * 1996-08-26 2004-12-15 ソニー株式会社 電子機器及びその動作モード制御方法
US6021506A (en) * 1998-07-31 2000-02-01 Intel Corporation Method and apparatus for stopping a bus clock while there are no activities on a bus
JP3293779B2 (ja) * 1998-08-25 2002-06-17 キヤノン株式会社 信号処理装置およびその制御方法
CN1175338C (zh) * 1998-11-09 2004-11-10 精工爱普生株式会社 接口装置以及其控制方法
JP2001016222A (ja) * 1999-06-30 2001-01-19 Toshiba Corp ネットワークシステム、電子機器及び電源制御方法
US6523073B1 (en) * 1999-08-23 2003-02-18 Palm Computing, Inc. Handheld computer system and method to detect and identify a peripheral device
JP3544932B2 (ja) * 2000-10-05 2004-07-21 Necエレクトロニクス株式会社 電子装置及びその電力制御方法
JP3884322B2 (ja) * 2001-05-16 2007-02-21 株式会社リコー ネットワークインターフェース
TW561332B (en) * 2002-02-01 2003-11-11 Via Tech Inc Method for determining power-saving mode
US6912596B2 (en) * 2002-08-02 2005-06-28 Texas Instruments Incorporated Automatic resume from suspend for IEEE-1394 PHY
US8576820B2 (en) * 2003-07-03 2013-11-05 Broadcom Corporation Standby mode for use in a device having a multiple channel physical layer
US20050097378A1 (en) * 2003-07-29 2005-05-05 Hwang Andrew S. Method and system for power management in a gigabit Ethernet chip
US7240189B2 (en) * 2003-09-24 2007-07-03 Texas Instruments Incorporated Fast resume to normal operation of a computer in a power saving mode
US20050182978A1 (en) * 2004-02-17 2005-08-18 Anderson Jason M. Always ready computing device
US7299372B2 (en) * 2004-08-05 2007-11-20 International Business Machines Corporation Hierarchical management for multiprocessor system with real-time attributes
EP1785809A1 (en) * 2005-11-14 2007-05-16 Texas Instruments Inc. Standby mode for power management

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003044184A (ja) 2001-08-01 2003-02-14 Canon Inc データ処理装置及び電力制御方法
JP2005508041A (ja) * 2001-10-31 2005-03-24 マイクロソフト コーポレーション バスデバイスの選択的サスペンド
KR20060084319A (ko) * 2005-01-19 2006-07-24 삼성전자주식회사 범용 입출력 포트를 이용한 이기종 모듈간 서비스 제어시스템 및 그 방법

Also Published As

Publication number Publication date
KR20080020574A (ko) 2008-03-05
US20080065916A1 (en) 2008-03-13
EP1895710B1 (en) 2015-03-25
TWI408559B (zh) 2013-09-11
JP2008061248A (ja) 2008-03-13
TW200811662A (en) 2008-03-01
JP5242100B2 (ja) 2013-07-24
US7681051B2 (en) 2010-03-16
EP1895710A2 (en) 2008-03-05
CN101136918A (zh) 2008-03-05
EP1895710A3 (en) 2011-03-02
CN101136918B (zh) 2012-07-04

Similar Documents

Publication Publication Date Title
KR101355326B1 (ko) 포트를 활성 상태로부터 대기 상태로 전이하는 방법, 통신장치에서 이용하기 위한 장치 및 데이터 통신 시스템
US8935441B2 (en) USB 3.0 device and control method thereof
CN109597782B (zh) 用于通过扩展介质来扩展usb 3.0兼容通信的方法和设备
US20150347335A1 (en) USB 3.0 Link Layer Timer Adjustment to Extend Distance
TWI512449B (zh) 用於減少嵌入式系統中耗電量之方法與裝置
US20140006654A1 (en) Device connect detection
US10380049B2 (en) Multi-host supported universal serial bus hub and automobile head unit using the same
US8082370B2 (en) Apparatus, method, and system for controlling communication between host device and USB device
JP2010055284A (ja) 記憶装置
CN112100100A (zh) Spi通信方法及spi设备
US6912596B2 (en) Automatic resume from suspend for IEEE-1394 PHY
US8788734B2 (en) Methods and devices for universal serial bus port event extension
WO2019042421A1 (zh) Usb数据传输的速率调整方法、装置、设备和存储介质
US8527669B2 (en) Communication apparatus and method for communicating with an external device through USB interface using a high-speed or low-speed communication mode
JP2010244457A (ja) Usb通信制御方法、usb通信制御システム及びusbハブ機器
JP5309932B2 (ja) ホットプラグ形式のデバイス機器を接続するための中継機器
WO2013128499A1 (ja) マスタ装置、通信システム及び通信方法
US20130198548A1 (en) Apparatus and method for saving power of usb device
CN107402898B (zh) 一种信息处理的方法及电子设备
WO2022267625A1 (zh) 连接等时链路信息反馈方法、装置、存储介质及电子设备
EP4318250A1 (en) Management system, processing chip, apparatus, device, and method
KR102252094B1 (ko) 단말 및 단말의 전력 관리 방법
JP2013105450A (ja) Usb3.0装置及び制御方法
KR20130005037A (ko) 이중화 제어를 위한 atca 시스템
CN116762049A (zh) 一种掉电隔离装置及相关方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee