KR101328912B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101328912B1
KR101328912B1 KR1020060118952A KR20060118952A KR101328912B1 KR 101328912 B1 KR101328912 B1 KR 101328912B1 KR 1020060118952 A KR1020060118952 A KR 1020060118952A KR 20060118952 A KR20060118952 A KR 20060118952A KR 101328912 B1 KR101328912 B1 KR 101328912B1
Authority
KR
South Korea
Prior art keywords
pad
line width
liquid crystal
region
crystal display
Prior art date
Application number
KR1020060118952A
Other languages
English (en)
Other versions
KR20080048690A (ko
Inventor
정용채
홍진철
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060118952A priority Critical patent/KR101328912B1/ko
Publication of KR20080048690A publication Critical patent/KR20080048690A/ko
Application granted granted Critical
Publication of KR101328912B1 publication Critical patent/KR101328912B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes

Abstract

본 발명은 해상도를 향상시킴과 아울러 비용을 점감할 수 있는 액정표시장치에 관한 것이다.
본 발명에 따른 액정표시장치는 제1 패드가 형성되는 액정표시패널과; 상기 제1 패드와 전기적으로 접속되는 제2 패드가 구비됨과 아울러 상기 액정표시패널에 구동신호를 공급하는 구동회로부를 구비하고, 제1 및 제2 패드 각각은 상대적으로 큰 선폭을 가지는 영역과 작은 선폭을 가지는 영역으로 구분되고, 상기 제1 패드의 큰 선폭을 가지는 영역은 상기 제2 패드의 작은 선폭을 가지는 영역과 중첩되고, 상기 제1 패드의 작은 선폭을 가지는 영역은 상기 제2 패드의 큰 선폭을 가지는 영역과 중첩되는 것을 특징으로 한다.

Description

액정표시장치{Liquid Crystal Display Device}
도 1은 종래 액정표시장치를 나타내는 평면도.
도 2는 구동회로부의 출력패드와 액정표시패널의 패널패드의 접촉상태를 나타내는 평면도.
도 3은 도 2에서 선"Ⅰ-Ⅰ'"를 따라 절취한 단면도.
도 4는 본 발명의 실시예에 따른 액정표시장치를 나타내는 평면도.
도 5는 도 4의 출력패드 및 패널패드를 각각 분리하여 나타낸 평면도.
도 6은 도 4에서 선"Ⅱ-Ⅱ'"를 따라 절취한 단면도.
도 7은 도 2에서의 출력패드들 간의 간격 및 패널패드들 간의 간격을 각각 줄임에 따라 발생되는 접속불량을 나타내는 도면.
도 8은 본 발명에 따른 구동회로부의 출력패드와 액정표시패널의 패널패드의 접촉상태를 나타내는 도면.
도 9는 도 6의 출력패드 및 패널패드 구조를 도입함에 따라 구동회로부의 수가 저감된 액정표시장치를 나타내는 평면도.
<도면의 주요부분에 대한 부호의 간단한 설명>
20,12 : 데이터 구동회로부 30,130 : 게이트 구동회로부
22,122 : 데이터 드라이브 IC 32,132 : 게이트 드라이브 IC
24,124 : 테이프 캐리어 패키지(TCP)
10,110 : 액정표시패널 12,112 : 박막 트랜지스터 어레이 기판
14,114 : 컬러필터 어레이 기판 40 : 인쇄회로기판(PCB)
8,108 : 접촉홀 26 : 출력패드
6,106 : 패널 패드 62 : 이방성 도전필름(ACF)
61,161 : 도전 볼 52,152 : 하부 기판
54,154 : 게이트 절연막 58,158 : 보호막
60,160 : 데이터 패드 상부전극 59,159 : 데이터 패드 하부전극
본 발명은 액정표시장치에 관한 것으로, 특히 한정된 공간 내에 많은 수의 패드 형성이 가능한 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다.
도 1은 통상적인 액정표시장치를 개략적으로 나타내는 도면이다.
도 1에 도시된 액정표시장치는 액정표시패널(10)과, 액정표시패널(10)을 구 동하기 위한 데이터 구동회로부(20)들 및 게이트 구동회로부(30)들과, 데이터 구동회로부(20)들 및 게이트 구동회로부(30)들을 제어하기 위한 타이밍 콘트롤러(42)와, 타이밍 콘트롤러(42)가 실장되는 인쇄회로기판(PCB : Printed Circuit Board)(40)을 구비한다.
액정표시패널(10)은 액정을 사이에 두고 박막 트랜지스터 어레이 기판(12)과 컬러필터 어레이 기판(14)으로 구성된다. 또한, 액정표시패널(10)은 박막 트랜지스터 어레이 기판(12) 상에 형성된 게이트라인(2)들과 데이터라인(4)들의 교차영역에 정의되는 액정 셀(liquid cell:LC)들이 매트릭스 형태로 배열된 구조를 가지게 된다.
타이밍 콘트롤러(42)는 데이터 구동회로부(20)들 및 게이트 구동회로부(30)들의 구동 타이밍을 제어함과 아울러 데이터 구동회로부(20)들에 화소데이터 신호를 공급한다.
게이트 구동회로부(30)들은 스캐닝신호를 게이트라인(2)들에 순차적으로 공급하여 액정표시패널(10) 상의 액정셀(LC)들을 1라인분씩 순차적으로 구동한다. 데이터 구동회로부(20)들는 게이트라인(2)들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인(4)들 각각에 화소전압 신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
데이터 구동회로부(20)와 게이트 구동회로부(30) 각각은 집적회로(IC : Integrated Circuit)들이 칩(Chip) 형태로 제작된 후 테이프 캐리어 패키지(이하 "TCP : Tape Carrier Package" 라 한다.)에 실장된 상태를 나타낸다. 즉, 데이터 구동회로부(20)는 데이터 드라이브 IC(22) 및 TCP(24)로 구분되고, 게이트 구동회로부(30)는 게이트 드라이브 IC(32) 및 TCP(24)로 구분된다.
이러한, 데이터 구동회로부(20)와 게이트 구동회로부(30)들은 TAB 방식으로 액정표시패널(10) 및 PCB(40)에 접속된다.
데이터 드라이브 IC(22) 및 게이트 드라이브 IC(32)는 TCP(24,34)에 접속되어진 PCB(40)에 실장되어진 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다.
게이트 드라이브 IC(32) 및 데이터 드라이브 IC(22)들은 TCP(24)에 마련된 출력패드에 의해 액정표시패널(10)에 형성된 패널패드와 전기적으로 접속되어 있다.
패널 패드는 박막 트랜지스터 어레이 기판(12)의 게이트 라인(2)과 연결되는 게이트 패드와, 데이터 라인(4)과 연결되는 데이터 패드로 구분되게 된다.
도 2는 데이터 및 게이트 구동회로부(20,30)의 출력패드(26)들과, 액정표시패널(10)에 형성된 패널패드(6)를 나타내는 평면도이고, 도 3은 도 2에서의 Ⅰ-Ⅰ' 선을 절취하여 도시한 단면도이다.
도 3에서는 데이터 구동회로부(20)의 출력패드(26)들과, 데이터 패드(6a) 만을 도시하였다.
데이터 패드(6a)는 하부기판(52) 위에 형성된 게이트 절연막(54), 게이트 절연막 상에 형성되는 데이터 패드 하부전극(59), 데이터 패드 하부전극(59)과 게이 트 절연막(54) 사이에 위치하는 반도체 패턴(57), 데이터 패드 하부전극(59)을 보호하는 보호막(58), 보호막(58)을 관통하는 접촉홀(8)을 통해 데이터 패드 하부전극(59)과 접촉되는 데이터 패드 상부전극(60)으로 구성된다. 반도체 패턴(57)은 활성층(55)과 오믹접촉층(56)으로 이루어지며, 데이터 패드 상부전극(60)은 데이터 패드 하부전극(59) 까지 관통하여 데이터 패드 하부전극(59)과 측면으로 접촉할 수도 있다.
데이터 패드 상부전극(60)은 도전 볼(61)을 함유하는 이방성 도전필름( ACF : Anisotropic Conductive Film)(62)을 통해 출력패드(26)와 전기적으로 연결되게 된다.
위와 같은 구성을 가지는 액정표시장치는 점차 고해상도화가 요구됨에 따라 한정된 공간내에 더 많은 수의 액정셀(또는 화소(pixel))을 형성하기 위한 노력이 진행되고 있다.
따라서, 본 발명의 목적은 해상도를 향상시킴과 아울러 비용을 절감할 수 있는 액정표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 제1 패드가 형성되는 액정표시패널과; 상기 제1 패드와 전기적으로 접속되는 제2 패드가 구비 됨과 아울러 상기 액정표시패널에 구동신호를 공급하는 구동회로부를 구비하고, 제1 및 제2 패드 각각은 상대적으로 큰 선폭을 가지는 영역과 작은 선폭을 가지는 영역으로 구분되고, 상기 제1 패드의 큰 선폭을 가지는 영역은 상기 제2 패드의 작은 선폭을 가지는 영역과 중첩되고, 상기 제1 패드의 작은 선폭을 가지는 영역은 상기 제2 패드의 큰 선폭을 가지는 영역과 중첩된다.
상기 제2 패드의 작은 선폭을 가지는 영역과 상기 제1 패드의 큰 선폭을 가지는 영역은 이방성 도전 필름을 통해 전기적으로 연결된다.
상기 제1 패드는 기판 상에 형성된 패드 하부전극과; 상기 큰 선폭을 가지는 영역에 형성되며 상기 패드 하부전극을 부분적으로 노출시키는 접촉홀을 가지는 보호막과; 상기 접촉홀을 통해 상기 패드 하부전극과 접촉되는 패드 상부전극을 구비하고, 상기 제2 패드의 작은 선폭은 상기 접촉홀의 선폭보다 작은 것을 특징으로 한다.
상기 제2 패드의 작은 선폭을 가지는 영역은 상기 제1 패드의 큰 선폭을 가지는 영역의 중심에 위치하고, 상기 제1 패드의 작은 선폭을 가지는 영역은 상기 제2 패드의 큰 선폭을 가지는 영역의 중심에 위치하는 것을 특징으로 한다.
상기 액정표시패널은 게이트 라인 및 데이터 라인에 의해 정의되는 액정셀들이 매트릭스 형태로 배열된 구조를 가지며, 상기 제1 패드는 상기 게이트 라인과 접속되는 게이트 패드 및 상기 데이터 라인과 접속되는 데이터 패드 중 어느 하나인 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발 명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 4 내지 도 9를 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 나타내는 평면도이다.
도 4에 도시된 액정표시장치는 액정표시패널(110)과, 액정표시패널(110)을 구동하기 위한 데이터 구동회로부(120)들 및 게이트 구동회로부(130)들과, 데이터 구동회로부(120)들 및 게이트 구동회로부(130)들을 제어하기 위한 타이밍 콘트롤러(142)와, 타이밍 콘트롤러(142)가 실장되는 PCB(140)를 구비한다.
액정표시패널(110)은 액정을 사이에 두고 박막 트랜지스터 어레이 기판(112)과 컬러필터 어레이 기판(114)으로 구성된다. 또한, 액정표시패널(110)은 박막 트랜지스터 어레이 기판(112) 상에 형성된 게이트라인(102)들과 데이터라인(104)들의 교차영역에 정의되는 액정 셀(LC)들이 매트릭스 형태로 배열된 구조를 가지게 된다.
타이밍 콘트롤러(142)는 데이터 구동회로부(120)들 및 게이트 구동회로부(130)들의 구동 타이밍을 제어함과 아울러 데이터 구동회로부(120)들에 화소데이터 신호를 공급한다.
게이트 구동회로부(130)들은 스캐닝신호를 게이트라인(102)들에 순차적으로 공급하여 액정표시패널(110) 상의 액정셀(LC)들을 1라인분씩 순차적으로 구동한다. 데이터 구동회로부(120)들는 게이트라인(102)들 중 어느 하나에 스캐닝신호가 공급 될 때마다 데이터라인(104)들 각각에 화소전압 신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
데이터 구동회로부(120)는 데이터 드라이브 IC(122) 및 데이터 드라이브 IC(122)가 실장된 TCP(124)로 구분되고, 게이트 구동회로부(130)는 게이트 드라이브 IC(132) 및 게이트 드라이브 IC(132)가 실장된 TCP(124)로 구분된다.
이러한, 데이터 구동회로부(120)와 게이트 구동회로부(130)들은 TAB 방식으로 액정표시패널(110) 및 PCB(140)에 접속된다.
데이터 드라이브 IC(122) 및 게이트 드라이브 IC(132)는 TCP(124,134)에 접속되어진 PCB(140)에 실장된 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 드라이브 IC(122)들은 PCB(140)에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 콘트롤러(142)로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다. 게이트 드라이브 IC(132)들은 타이밍 콘트롤러(140)로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
게이트 드라이브 IC(132) 및 데이터 드라이브 IC(122)들은 TCP(124)에 마련된 출력패드(126)에 의해 액정표시패널(110)에 형성된 패널패드(106)와 전기적으로 접속되어 있다.
구동회로부(120,130) 각각에는 종래 보다 더 많은 수의 출력패드(126)들이 형성되고 액정표시패널(110) 또한 종래 보다 많은 수의 패널패드(106)가 형성된다. 한정된 공간 내에 종래 보다 많은 수의 출력패드(126) 및 패널패드(106)가 형성될 수 있도록 하기 위해 본원발명에서의 출력패드(126) 및 패널패드(106) 각각은 서로 다른 선폭을 가지는 두개의 영역으로 분리되고 서로 대칭되는 형상으로 중첩되게 된다.
도 5는 도 4의 출력패드(126)와 패널패드(106)를 각각 분리하여 나타낸 도면이고, 도 6은 도 5의 선"Ⅱ-Ⅱ'"를 따라 절취한 단면도이다.
도 5 및 6을 참조하면, 출력패드(126)는 상대적으로 큰 선폭(d1)을 가지는 영역(이하, "출력패드의 제1 영역(P1)"이라 함)과 작은 선폭(d2)을 가지는 영역(이하, "출력패드의 제2 영역(P2)"이라 함)으로 구분된다. 패널패드(126) 또한 상대적으로 큰 선폭(E1)을 가지는 영역(이하, "패널패드의 제1 영역(A1)"이라 함)과 작은 선폭(E2)을 가지는 영역(이하, "패널패드의 제2 영역(A2)"이라 함)으로 구분된다.
여기서, 패널패드(126)는 액정표시패널(110)의 게이트 라인(102)과 접속되는 게이트 패드이거나, 데이터 라인(104)과 접속되는 데이터 라인(104) 중 어느 하나이다.
도 6에서는 데이터 패드(106a)만을 나타내었다.
데이터 패드(106a)는 하부기판(152) 위에 형성된 게이트 절연막(154), 게이트 절연막(154) 상에 형성되는 데이터 패드 하부전극(159), 데이터 패드 하부전극(159)과 게이트 절연막(154) 사이에 위치하는 반도체 패턴(157), 데이터 패드 하부전극(159)을 보호하는 보호막(158), 보호막(158)을 관통하는 접촉홀(108)을 통해 데이터 패드 하부전극(159)과 접촉되는 데이터 패드 상부전극(160)으로 구성된다. 반도체 패턴(157)은 활성층(155)과 오믹접촉층(156)으로 이루어지며, 데이터 패드 상부전극(160)은 데이터 패드 하부전극(159) 까지 관통하여 데이터 패드 하부전극(159)과 측면으로 접촉함과 동시에 반도체 패턴(157)과 집적 접촉할 수 있다.
데이터 패드 상부전극(160)은 도전 볼(161)을 함유하는 이방성 도전필름( ACF)(162)을 통해 출력패드(126)와 전기적으로 연결된다.
출력패드(126)의 제2 영역(P2)의 선폭(d2)은 접촉홀(108)의 선폭(W2)보다 작은 선폭을 가지게 된다.
이러한 구조를 가지는 본원발명에서의 출력패드(126) 및 패널패드(106) 각각은 서로 다른 선폭을 가지는 두개의 영역으로 분리되고 서로 대칭되는 형상으로 중첩되게 된다.
즉, 출력패드(126)의 제2 영역(P2)이 패널패드(106)의 제1 영역(A1)의 중심에 위치하고, 패널패드(106)의 제2 영역(A2)이 출력패드(126)의 제1 영역(P1)의 중심에 위치시킨다. 이에 따라, 한정된 공간 내에 더 많은 양의 출력패드(126) 및 패널패드(106)를 형성시킬 수 있게 된다.
이하, 도 5에 도시된 출력패드(126) 패널패드(106) 구조를 채용함에 따라 한정된 공간 내에 더 많은 양의 출력패드(126) 및 패널패드(106)를 형성시킬 수 있는 근거를 도 7 및 도 8을 참조하여 상세히 설명하면 다음과 같다.
동일 공간 대비 종래 액정표시장치보다 더 많은 양의 화소들을 형성하기 위하여는 더 많은 수의 게이트 라인 및 게이트 패드, 데이터 라인 및 데이터 패드 들 이 필요하게 된다. 뿐만 아니라, 게이트 패드 및 데이터 패드의 증가에 따라 구동회로부 및 출력패드의 수 또한 증가되어야 한다.
여기서, 한정된 공간 내에 더 많은 양의 화소들을 형성하기 위하여는 패널패드 들의 선폭을 좁게 형성하는 방법을 생각해볼 수 있다. 그러나, 출력패드와의 정상적인 접촉을 위한 최소한의 크기를 가지는 접촉홀 및 패드 상부전극이 마련되어야 하므로 패널패드의 선폭을 줄이는 방법에는 한계가 있다.
패널패드와 출력패드 간의 본딩(bonding) 공정은 수동적으로 이루어지게 되므로 공정 편차가 상대적으로 크게 발생 된다. 따라서, 도 7에 도시된 바와 같이 이웃하는 패널패드(6)들 간의 간격(y-α)과 출력패드(26)들 간의 간격(x-α)을 줄이게 되면 출력패드(26)와 패널패드(6)가 비정상적으로 접촉될 우려가 있다. 즉, 수동적으로 이루어지는 본딩공정에서의 편차가 크게 발생 되면 출력패드(26)가 이웃하는 패널패드(6)와 접속됨으로써 정상적인 데이터 공급이 불가능해지게 된다. 따라서, 출력패드(26)와 이웃하는 패널패드(6) 들과의 간격은 종래 도 2에서의 간격(Z)을 유지하여야 한다.
따라서, 본원발명에서는 도 2에 도시된 종래 구조와 대비하여 출력패드(26)와 이웃하는 패널패드(6) 들과의 간격(Z)을 유지하면서 패널패드(6)들 간의 간격(y)과 출력 패드(26)들 간의 간격(x)을 줄이는 방안을 제안하는 것입니다.
도 5에 도시된 바와 같이, 출력패드(126) 및 패널패드(106) 각각을 상대적으로 큰 선폭을 가지는 영역과 작은 선폭을 가지는 영역으로 구분하여 형성한다. 그리고 패널패드(106)의 큰 선폭을 가지는 영역은 출력패드(126)의 작은 선폭을 가지 는 영역과 중첩시키고, 패널패드의 작은 선폭을 가지는 영역은 출력패드(126)의 큰 선폭을 가지는 영역과 중첩시킴에 따라 공간을 최대한 활용할 수 있게 된다.
그리고, 도 8에 도시된 바와 같이 출력패드(126)와 이웃하는 패널패드(108) 간의 간격(Z)을 종래 도 2에서의 출력패드(126)와 이웃하는 패널패드(108) 간의 간격(Z)과 동일하게 유지하고 출력패드(126)들 간의 간격(y-β)과 패널 패드(106)들 사이의 간격(x-β)을 줄인다. 출력패드(126) 및 패널패드(108) 각각의 포토리쏘그래피 공정에 의해 형성됨으로써 출력패드(126)들 간의 간격(y-β)과 패널 패드(106)들 간의 간격(x-β)은 큰 오차 없이 정확하게 제어될 수 있게 된다. 문제가 되는 것은 수동으로 이루어지는 출력패드(126)와 패널패드(106)간의 본딩공정에서의 오차 발생이지만, 본원발명에서는 출력패드(126)와 이웃하는 패널 패드(108) 간의 간격(Z)을 충분이 이격시킬 수 있게 됨으로써 도 7에서의 비정상적인 본딩 문제는 일어나지 않게 된다.
이와 같이, 본원발명에서의 출력패드(126) 및 패널패드(106) 각각을 서로 다른 면적을 가지도록 형성하고 서로 대칭되도록 중첩시킴에 따라 한정된 공간내에서 종래 대비 많은 양의 출력패드(126) 및 패널패드(106)를 형성할 수 있게 된다. 그 결과, 액정표시패널(110)에 더 많은 수의 화소들을 형성할 수 있게 됨으로써 해상도를 높일 수 있게 된다.
도 9는 본원발명의 출력패드(126) 및 패널패드(106) 구조를 채용함에 따라 종래와 동일한 해상도를 나타내면서 구동회로부의 수가 감소된 액정표시장치를 나타내는 도면이다.
즉, 8에 도시된 액정표시패널(110)은 한정된 공간에 더 많은 양의 출력 패드(126) 및 패널패드(106)를 형성할 수 있게 됨으로써 데이터 구동회로부(120) 및 게이트 구동회로부(130)의 개수를 줄일 있게 된다. 따라서, 액정표시장치의 제조비용을 절감할 수 있다.
한편, 본 발명에서의 출력패드 및 패널패드의 구조는 액정표시장치에 한정되지 않고 유기전계발광표시장치, 플라즈마 디스플레이 패널 등 어떠한 디스플레이 소자에도 적용될 수 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 구동회로부의 출력패드 및 액정표시패널의 패널패드 각각은 서로 다른 선폭을 가지는 두개의 영역으로 구분되고 서로 대칭되는 형상으로 중첩되게 된다. 이에 따라, 한정된 공간 내에 출력패드 및 패널패드를 최대한 많이 형성시킬 수 있게 됨으로써 종래 대비 더 많은 화소 형성이 가능해진다. 그 결과, 해상도를 높일 수 있고 구동회로부의 수를 줄일 수 있게 됨으로써 액정표시장치의 제작 비용을 절감할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (5)

  1. 제1 패드가 형성되는 액정표시패널과;
    상기 제1 패드와 전기적으로 접속되는 제2 패드가 구비됨과 아울러 상기 액정표시패널에 구동신호를 공급하는 구동회로부를 구비하고,
    상기 제1 및 제2 패드 각각은 상대적으로 큰 선폭을 가지는 영역과 작은 선폭을 가지는 영역으로 구분되고,
    상기 제1 패드의 큰 선폭을 가지는 영역은 상기 제2 패드의 작은 선폭을 가지는 영역과 중첩되고, 상기 제1 패드의 작은 선폭을 가지는 영역은 상기 제2 패드의 큰 선폭을 가지는 영역과 중첩되고, 상기 제2 패드의 작은 선폭을 가지는 영역과 상기 제1 패드의 큰 선폭을 가지는 영역은 전기적으로 연결되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제2 패드의 작은 선폭을 가지는 영역과 상기 제1 패드의 큰 선폭을 가지는 영역은 이방성 도전 필름을 통해 전기적으로 연결되는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 제1 패드는
    기판 상에 형성된 패드 하부전극과;
    상기 큰 선폭을 가지는 영역에 형성되며 상기 패드 하부전극을 부분적으로 노출시키는 접촉홀을 가지는 보호막과;
    상기 접촉홀을 통해 상기 패드 하부전극과 접촉되는 패드 상부전극을 구비하고,
    상기 제2 패드의 작은 선폭은 상기 접촉홀의 선폭보다 작은 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 제2 패드의 작은 선폭을 가지는 영역은 상기 제1 패드의 큰 선폭을 가지는 영역의 중심에 위치하고,
    상기 제1 패드의 작은 선폭을 가지는 영역은 상기 제2 패드의 큰 선폭을 가지는 영역의 중심에 위치하는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 액정표시패널은 게이트 라인 및 데이터 라인에 의해 정의되는 액정셀들이 매트릭스 형태로 배열된 구조를 가지며,
    상기 제1 패드는
    상기 게이트 라인과 접속되는 게이트 패드 및 상기 데이터 라인과 접속되는 데이터 패드 중 어느 하나인 것을 특징으로 하는 액정표시장치.
KR1020060118952A 2006-11-29 2006-11-29 액정표시장치 KR101328912B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060118952A KR101328912B1 (ko) 2006-11-29 2006-11-29 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060118952A KR101328912B1 (ko) 2006-11-29 2006-11-29 액정표시장치

Publications (2)

Publication Number Publication Date
KR20080048690A KR20080048690A (ko) 2008-06-03
KR101328912B1 true KR101328912B1 (ko) 2013-11-13

Family

ID=39804751

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060118952A KR101328912B1 (ko) 2006-11-29 2006-11-29 액정표시장치

Country Status (1)

Country Link
KR (1) KR101328912B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101682363B1 (ko) * 2010-08-06 2016-12-06 엘지디스플레이 주식회사 평판 표시장치 및 그의 제조 방법
CN109143699A (zh) * 2018-10-08 2019-01-04 惠科股份有限公司 一种显示面板及其制造方法和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034283A (ko) * 2000-10-31 2002-05-09 윤종용 제어 신호부 및 그 제조 방법과 이를 포함하는 액정 표시장치 및 그 제조 방법
KR20040078447A (ko) * 2003-03-04 2004-09-10 비오이 하이디스 테크놀로지 주식회사 액정표시 모듈의 패드 구조
KR20060088683A (ko) * 2005-02-02 2006-08-07 비오이 하이디스 테크놀로지 주식회사 액정표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034283A (ko) * 2000-10-31 2002-05-09 윤종용 제어 신호부 및 그 제조 방법과 이를 포함하는 액정 표시장치 및 그 제조 방법
KR20040078447A (ko) * 2003-03-04 2004-09-10 비오이 하이디스 테크놀로지 주식회사 액정표시 모듈의 패드 구조
KR20060088683A (ko) * 2005-02-02 2006-08-07 비오이 하이디스 테크놀로지 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR20080048690A (ko) 2008-06-03

Similar Documents

Publication Publication Date Title
US10838532B2 (en) Display device with sensor
US8754332B2 (en) Display device
KR101347846B1 (ko) 박막 트랜지스터 기판, 이를 포함하는 액정표시장치 및이의 리페어 방법
US10886643B2 (en) Display device
US8319763B2 (en) Display apparatus and manufacturing method therefor, and active matrix substrate
US8502950B2 (en) Substrate for gate-in-panel (GIP) type liquid crystal display device and method for manufacturing the same
US10725354B2 (en) Wiring substrate and display device
US7821588B2 (en) TFT substrate having first and second pad sections formed in peripheral area each with overlapping metal patterns receiving driving signals to repair electrically opened lines
US9097921B2 (en) Active matrix display device
US20080024407A1 (en) Liquid crystal display device
KR20070065626A (ko) 액정 표시 장치 및 그 제조방법
EP3712874B1 (en) Array substrate, display panel and display device
US9507231B2 (en) Display device
US20060244892A1 (en) Liquid crystal display device
US9431438B2 (en) Display device and method for fabricating the same
US9261734B2 (en) Display apparatus with uniform cell gap
KR101328912B1 (ko) 액정표시장치
KR100592005B1 (ko) 표시 장치용 전극 기판
US9651836B2 (en) Display device
KR100843478B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR101648934B1 (ko) 액정표시장치
KR101032439B1 (ko) 박막트랜지스터 어레이 기판 및 그 제조방법
US8368832B2 (en) LCD panel and method for manufacturing the same
US20100002181A1 (en) Display device
KR100909423B1 (ko) 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191015

Year of fee payment: 7