KR101262785B1 - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101262785B1
KR101262785B1 KR1020060067498A KR20060067498A KR101262785B1 KR 101262785 B1 KR101262785 B1 KR 101262785B1 KR 1020060067498 A KR1020060067498 A KR 1020060067498A KR 20060067498 A KR20060067498 A KR 20060067498A KR 101262785 B1 KR101262785 B1 KR 101262785B1
Authority
KR
South Korea
Prior art keywords
voltage
bias voltage
node
pulse signal
negative bias
Prior art date
Application number
KR1020060067498A
Other languages
English (en)
Other versions
KR20080008067A (ko
Inventor
여상재
김형걸
오세춘
문종원
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020060067498A priority Critical patent/KR101262785B1/ko
Priority to US11/763,830 priority patent/US20080018634A1/en
Publication of KR20080008067A publication Critical patent/KR20080008067A/ko
Application granted granted Critical
Publication of KR101262785B1 publication Critical patent/KR101262785B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 절대치가 대칭 형태를 이루는 정극성 바이어스 전압과 부극성 바이어스 전압을 생성할 수 있는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
본 발명에 따른 액정 표시 장치는 펄스 신호를 생성하는 펄스 생성부와; 상기 펄스 신호를 이용하여 정극성 바이어스 전압을 생성하는 정극성 바이어스 전압 생성부와; 상기 펄스 신호를 이용하여 상기 정극성 바이어스 전압과 절대값이 동일한 부극성 바이어스 전압을 생성하는 부극성 바이어스 전압 생성부를 구비하며, 상기 펄스 생성부는 상기 정극성 및 부극성 바이어스 전압 생성부 중 적어도 어느 하나에 포함된 정류부의 정류레벨을 고려하여 상기 펄스 신호를 생성하는 것을 특징으로 한다.

Description

액정 표시 장치 및 그 구동 방법{LIQUID CRYSTAL DISPLAY AND METHOD OF DRIVING THE SAME}
도 1은 본 발명에 따른 액정 표시 장치를 나타내는 블럭도이다.
도 2는 도 1에 도시된 DC-DC 컨버터의 상세 회로도이다.
도 3a 및 도 3b는 도 2에 도시된 정극성 바이어스 전압을 생성하는 과정을 나타내는 파형도들이다.
도 4a 및 도 4b는 도 2에 도시된 부극성 바이어스 전압을 생성하는 과정을 나타내는 파형도들이다.
도 5는 도 2에 도시된 DC-DC 컨버터에서 생성된 정극성 및 부극성 바이어스 전압을 이용하여 감마 전압을 생성하는 감마 전압 생성부를 나타내는 회로도이다.
도 6은 도 2에 도시된 DC-DC 컨버터에서 생성된 정극성 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 공통 전압 생성부를 나타내는 회로도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
102 : DC-DC 컨버터 104 : 공통전압/감마 전압 생성부
106 : 데이터 드라이버 108 : 게이트 드라이버
110 : 액정 패널 112 : 타이밍 제어부
116 : 정극성 바이어스 전압 생성부
118 : 부극성 바이어스 전압 생성부
120 : 펄스 생성부
본 발명은 액정 표시 장치 및 그 구동방법에 관한 것으로, 특히 절대치가 대칭 형태를 이루는 정극성 바이어스 전압과 부극성 바이어스 전압을 생성할 수 있는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
액정 표시 모듈은 액정셀 매트릭스를 통해 화상을 표시하는 액정 패널과, 액정 패널에 광을 공급하는 백라이트 유닛과, 액정 패널을 구동하는 구동 회로를 구비한다. 액정 패널은 액정셀 각각이 충전 전압에 따라 액정을 구동하여 광투과율을 조절함으로써 화상을 표시하게 된다.
이러한 액정 표시 장치의 DC-DC 컨버터는 입력 전원에 의해 정극성 바이어스 전압, 부극성 바이어스 전압, 공통 전압, 감마 전압, 게이트 온 전압, 게이트 오프 전압을 생성하여 각 회로 블록에 공급하게 된다.
이 중 감마 전압 및 공통 전압은 부극성 바이어스 전압과 정극성 바이어스 전압에 의해 형성된다. 이러한 부극성 바이어스 전압과 정극성 바이어스 전압이 대칭 형태를 이루어야만 최적의 감마 전압을 생성할 수 있다. 그러나, 종래 정극성 바이어스 전압과 부극성 바이어스 전압을 생성하는 DC-DC 컨버터의 회로 구조 특성상 정극성 바이어스 전압 및 부극성 바이어스의 절대치는 비대칭 형태를 이루는 문제점이 있다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 절대치가 대칭 형태를 이루는 정극성 바이어스 전압과 부극성 바이어스 전압을 생성할 수 있는 액정 표시 장치 및 그 구동 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위하여, 본 발명에 따른 액정 표시 장치는 펄스 신호를 생성하는 펄스 생성부와 상기 펄스 신호를 이용하여 정극성 바이어스 전압을 생성하는 정극성 바이어스 전압 생성부와 상기 펄스 신호를 이용하여 상기 정극성 바이어스 전압과 대칭 형태의 절대치를 가지는 부극성 바이어스 전압을 생성하는 부극성 바이어스 전압 생성부를 구비하며, 상기 펄스 생성부는 상기 정극성 및 부극성 바이어스 전압 생성부 중 적어도 어느 하나에 포함된 정류부의 정류레벨을 고려하여 상기 펄스 신호를 생성하는 것을 특징으로 한다.
여기서, 상기 정극성 바이어스 전압 생성부는 상기 펄스 신호를 정류하며 다수의 다이오드들과 캐패시터를 구비하는 제1 정류부를 포함하는 것을 특징으로 한 다.
그리고, 상기 부극성 바이어스 전압 생성부는 상기 펄스 신호가 인버팅하여 제2 펄스 신호를 출력하는 제1 캐패시터와 상기 제1 캐패시터에서 인버팅된 제2 펄스 신호를 정류하며 다수의 다이오드들과 캐패시터를 구비하는 제2 정류부를 포함하는 것을 특징으로 한다.
구체적으로, 상기 제1 정류부는 직렬로 접속된 제1 및 제2 다이오드를 포함하는 것을 특징으로 한다.
그리고, 상기 제2 정류부는 상기 제2 펄스 신호의 로우 전압과 하이 전압 각각을 자신의 문턱 전압만큼 하강시키는 제3 및 제4 다이오드를 포함하는 것을 특징으로 한다.
이 때, 상기 펄스 신호는 상기 정극성 바이어스 전압과 상기 제1 다이오드의 문턱 전압 및 제2 다이오드의 문턱 전압이 더해진 전압인 하이 전압과 기저 전압인 로우 전압 사이를 스윙하는 것을 특징으로 한다.
한편, 본 발명에 따른 액정 표시 장치는 상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 감마 전압을 생성하는 감마 전압 생성부를 추가로 구비하는 것을 특징으로 한다.
또한, 본 발명에 따른 액정 표시 장치는 상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 공통 전압 생성부를 추가로 구비하는 것을 특징으로 한다.
상기 기술적 과제를 달성하기 위하여, 본 발명에 따른 액정 표시 장치의 구 동 방법은 펄스 생성부에서 펄스 신호를 생성하는 단계와 상기 펄스 신호를 이용하여 정극성 바이어스 전압 생성부에서 정극성 바이어스 전압을 생성하는 단계와 상기 펄스 신호를 이용하여 부극성 바이어스 전압 생성부에서 상기 정극성 바이어스 전압과 대칭 형태의 절대치를 가지는 부극성 바이어스 전압을 생성하는 단계를 포함하며, 상기 펄스 생성부는 상기 정극성 및 부극성 바이어스 전압 생성부 중 적어도 어느 하나에 포함된 정류부의 정류레벨을 고려하여 상기 펄스 신호를 생성하는 것을 특징으로 한다.
여기서, 상기 정극성 바이어스 전압을 생성하는 단계는 다수의 다이오드들과 캐패시터를 구비하는 제1 정류부를 이용하여 상기 펄스 신호를 정류하는 단계를 포함하는 것을 특징으로 한다.
그리고, 상기 부극성 바이어스 전압을 생성하는 단계는 상기 펄스 신호를 인버팅하여 제2 펄스 신호를 출력하는 단계와 다수의 다이오드들과 캐패시터를 구비하는 제2 정류부를 이용하여 상기 제2 펄스 신호를 정류하는 단계를 포함하는 것을 특징으로 한다.
구체적으로, 상기 펄스 신호를 생성하는 단계는 상기 제1 및 제2 정류부 각각에 포함된 다이오드들에 의해 정류되는 정류레벨만큼 높은 펄스 신호를 생성하는 단계를 포함하는 것을 특징으로 한다.
한편, 본 발명에 따른 액정 표시 장치의 구동 방법은 상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 감마 전압을 생성하는 단계를 추가로 포함하는 것을 특징으로 한다.
그리고, 본 발명에 따른 액정 표시 장치의 구동 방법은 상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 단계를 추가로 포함하는 것을 특징으로 한다.
상기 기술적 과제 외에 본 발명의 다른 기술적 과제 및 이점들은 첨부한 도면을 참조한 실시 예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 첨부한 도 1 내지 도 6을 참조하여 상세하게 설명하기로 한다.
도 1은 본 발명에 따른 액정 표시 장치를 나타내는 블럭도이다.
도 1에 도시된 액정 표시 장치는 화상을 표시하는 액정 패널(110)과, 액정 패널(110)을 구동하는 게이트 드라이버(108) 및 데이터 드라이버(106)와, 게이트 드라이버(108) 및 데이터 드라이버(106)를 제어하는 타이밍 제어부(112)와, 감마 전압과 공통 전압 생성하여 데이터 드라이버(106)와 액정 패널(110)에 공급하는 감마 전압/공통 전압 생성부(104)와, 상기 회로 블록에 필요한 다수의 구동 전압을 생성하여 공급하는 DC-DC 컨버터(102)를 구비한다.
액정 패널(110)은 액정셀 매트릭스와, 게이트 라인 및 데이터 라인과 접속되어 액정셀 각각을 구동하는 박막 트랜지스터를 구비한다. 액정 패널(110)의 박막 트랜지스터는 게이트 라인의 턴-온 전압(VON)에 의해 턴-온되어 데이터 라인의 데이터 신호가 액정셀에 공급되어 액정셀은 공통 전압(VCOM)과 데이터 신호와의 차만큼의 전압이 인가되고, 턴-오프 전압(VOFF)에 의해 턴-오프되어 액정셀에 인가된 전압이 유지되게 한다. 액정셀은 인가된 전압에 따라 액정을 구동하여 광투과율을 조절함으로써 액정 패널은 화상을 표시하게 된다.
DC-DC 컨버터(102)는 시스템을 통해 입력된 구동 전압(VIN)을 이용하여 정극성 바이어스 전압(VDD), 부극성 바이어스 전압(VSS), 턴-온 전압(VON), 턴-오프 전압(VOFF)를 생성하여 출력한다. 정극성 및 부극성 바이어스 전압(VDD,VSS)은 공통 전압/감마 전압 생성부(104)로 공급되고, 턴-온 전압(VON)과 턴-오프 전압(VOFF)은 게이트 드라이버(108)로 공급된다. 이 때, 정극성 바이어스 전압(VDD)과 부극성 바이어스 전압(VSS)은 대칭 구조를 이룬다. 즉, 정극성 바이어스 전압(VDD)의 절대값과 부극성 바이어스 전압(VSS)의 절대값은 동일하다.
타이밍 제어부(112)는 시스템(도시하지 않음)를 통해 입력된 다수의 동기 신호를 이용하여 다수의 제어 신호를 생성하고 게이트 드라이버(108)와 데이터 드라이버(106)로 공급한다. 그리고, 타이밍 제어부(112)는 외부로부터 입력된 데이터 신호를 정렬하여 데이터 드라이버(106)로 공급한다.
게이트 드라이버(108)는 타이밍 제어부(112)로부터의 제어 신호에 응답하여 턴-온 전압(VON)을 게이트 라인에 순차적으로 공급하고, 그 외의 기간에는 턴-오프 전압(VOFF)을 공급한다.
공통 전압/감마 전압 생성부(106)는 아날로그 구동 전압(AVDD)을 분압하여 공통 전압(VCOM)과 계조별로 다른 레벨을 갖는 다수의 감마 전압(GMA)을 생성하고 다수의 감마 전압(GMA)은 데이터 드라이버(106)로, 공통 전압(VCOM)은 데이터 드라이버(106)를 경유하여 액정 패널(110)로 공급한다.
데이터 드라이버(106)는 타이밍 제어부(112)로부터의 제어 신호 및 감마 전 압(GMA)을 이용하여 디지털 데이터 신호를 아날로그 전압으로 변환하고, 변화된 아날로그 전압을 데이터 라인에 공급한다.
도 2는 도 1에 도시된 DC-DC 컨버터(102)의 상세 회로를 도시한 것이다.
도 2에 도시된 DC-DC 컨버터(102)는 펄스 생성부(120)와, 그 펄스 생성부(120)로부터 생성된 제1 펄스 신호를 이용하여 정극성 바이어스 전압(VDD)을 생성하는 정극성 바이어스 전압 생성부(116)와, 그 펄스 신호를 이용하여 부극성 바이어스 전압(VSS)을 생성하는 부극성 바이어스 전압 생성부(118)를 구비한다.
펄스 생성부(120)는 PWM IC(114)와, 제1 노드(N1)를 통해 PWM IC(114)의 스위치 단자와 입력 전압원 사이에 접속된 리액턴스(L)와, 입력전압원(VIN)과 기저전압원(GND) 사이에 접속된 제1 캐패시터(C1)를 구비한다.
PMW IC(114)는 입력 전압원으로부터 공급된 입력 전압(VIN)에 의해 구동되어 내부에서 발진된 펄스 신호를 펄스 폭 변조하여 변조된 펄스 신호를 발생한다.
리액턴스(L)는 스위치 단자와 접속되어 변조된 펄스 신호에 의해 스위칭되는 출력 스위치의 도통 시간 동안에 입력 전압원으로부터의 전류를 저장하고, 출력 스위치의 차단 시간에 저장된 전류를 제1 노드(N1)에 공급한다.
제1 캐패시터(C1)는 리액턴스(L)에 공급되는 입력 전압(VIN)을 안정화시킨다.
정극성 바이어스 전압 생성부(116)는 제1 노드(N1) 및 제2 노드(N2) 사이에 순방향으로 직렬로 접속된 제1 및 제2 다이오드(D1,D2)와, 제2 노드(N2)와 기저전압원 사이에 접속된 제2 캐패시터(C2)를 구비한다.
제1 및 제2 다이오드(D1,D2)는 펄스 생성부(120)로부터 방출되는 전류를 정류함과 아울러 역방향 전류를 차단하게 된다. 이러한 제1 및 제2 다이오드(D1,D2)는 고속 동작이 가능한 쇼트키 다이오드(Schottky Diode)로 형성된다.
제2 캐패시터(C2)는 제2 다이오드(D2)를 통해 출력되는 전압을 저장함과 아울러 저장된 전압값을 출력하게 된다.
부극성 바이어스 전압 생성부(118)는 제1 노드(N1)와 제3 노드(N3) 사이에 접속된 제3 캐패시터(C3)와, 제3 노드(N3)에 애노드가 접속되고 기저전압(GND)원에 캐소드가 접속된 제3 다이오드(D3)와, 제3 노드(N3)에 캐소드가 접속되고 제4 노드(N4)에 애노드가 접속된 제4 다이오드(D4)와, 제4 노드(N4)와 기저전압(GND)원 사이에 접속된 제4 캐패시터(C4)를 구비한다.
제3 및 제4 다이오드(D3,D4)는 제1 및 제2 다이오드(D1,D2)와 마찬가지로 고속 동작이 가능한 쇼트키 다이오드(Schottky Diode)로 형성된다.
제3 캐패시터(C3)는 제1 노드(N1)를 통해 출력되는 전압을 저장함과 아울러 저장된 전압값을 출력하게 된다. 제4 캐패시터는 제4 다이오드(D4)를 통해 출력되는 전압을 저장함과 아울러 저장된 전압값을 출력하게 된다.
이러한 DC-DC 컨버터(102)의 동작을 살펴보면, PMW IC(114)는 입력 전압원으로 공급된 입력 전압(VIN)에 의해 구동되어 내부에서 발진된 펄스 신호를 펄스 폭 변조하여 변조된 펄스 신호를 발생한다. 그리고 PMW IC(114)는 변조된 펄스 신호에 의해 출력 단자(VSW)와 접속된 출력 스위치를 스위칭하여 리액턴스(L)가 전류를 충방전하게 함으로써 도 3a에 도시된 바와 같이 제1 노드(N1)에 증폭된 제1 펄스 신호(P1)가 발생되게 한다. 이 때, 제1 펄스 신호(P1)는 정극성 바이어스 전압 생성부(116)에 위치하는 다수의 다이오드들(D1,D2)의 문턱전압의 합(2VFD)에 정극성 바이어스 전압(VDD)이 더해진 전압(VDD+2VFD)인 하이 전압과 기저 전압인 로우 전압 사이를 스윙한다.
이러한 제1 펄스 신호(P1)가 정극성 바이어스 전압 생성부(116)에 공급되면, 제1 펄스 신호(P1)는 직렬로 연결된 제1 및 제2 다이오드(D1,D2) 및 제2 캐패시터(C2)로 구성된 제1 정류부를 통해 정류된 후 제 2 노드(N2)를 통해 정극성 바이어스 전압(VDD)으로 출력된다. 구체적으로, 제1 노드(N1)에 제1 펄스 신호(P1)의 하이 전압(VDD+2VFD)이 공급되면, 제1 및 제2 다이오드(D1,D2)에는 순방향 바이어스가 걸리게 되어 제1 및 제2 다이오드(D1,D2)는 턴 온상태가 된다. 이에 따라, 제2 노드(N2)에는 제1 펄스 신호(P1)의 하이 전압(VDD+2VFD)에서 제1 및 제2 다이오드(D1,D2) 각각의 문턱전압의 합 레벨(2VFD)만큼 하강된 전압인 정극성 바이어스 전압(VDD)이 공급된다. 이 때, 제2 캐패시터(C2)에는 제2 노드(N2)에 공급된 정극성 바이어스 전압(VDD)이 충전된다. 이 후, 제1 노드(N1)에 제1 펄스 신호(P1)의 로우 전압(GND)이 공급되면, 제1 및 제2 다이오드(D1,D2)에는 역방향 바이어스가 걸리게 되어 제1 및 제2 다이오드(D1,D2)는 턴 오프 상태가 된다. 이 때, 제2 캐패시터(C2)에 충전된 정극성 바이어스 전압(VDD)이 방전됨으로써 제2 노드(N2)는 소정 시간 동안 정극성 바이어스 전압(VDD)을 유지한다.
한편, 제1 펄스 신호(P1)가 부극성 바이어스 전압 생성부(116)에 공급되면, 제1 펄스 신호(P1)는 제3 캐패시터(C3)에 의해 인버팅된 후, 제3 및 제4 다이오드 (D3,D4)와 제4 캐패시터(C4)로 구성된 제2 정류부를 통해 정류된 후 제4 노드(N4)를 통해 부극성 바이어스 전압(VSS)으로 출력된다. 구체적으로, 제1 노드(N1)에 하이 레벨의 제1 펄스 신호(P1)가 공급되면, 제3 캐패시터(C3)는 제3 다이오드(D3)의 문턱 전압(VFD)과 제1 펄스 신호(P1)의 하이 전압(VDD+2VFD)의 차전압(-VDD-VFD)이 충전된다. 그리고, 제1 노드(N1)에 제1 펄스 신호(P1)의 로우 전압(GND)이 공급되면, 제3 캐패시터(C3)는 제3 다이오드(D3)의 문턱 전압(VFD)과 제1 펄스 신호(P1)의 로우 전압(GND)의 차전압(VFD)이 충전된다. 이에 따라, 제3 노드(N3)에는 도 4a에 도시된 바와 같이 제3 다이오드(D3)의 문턱 전압(VFD)과 제1 펄스 신호(P1)의 로우 전압(GND)의 차전압인 하이 전압(VFD)과, 제3 다이오드(D3)의 문턱 전압(VFD)과 제1 펄스 신호(P1)의 하이 전압(VDD+2VFD)의 차전압(-VDD-VFD)인 로우 전압 사이를 스윙하는 제2 펄스 신호(P2)가 공급된다. 이러한 제2 펄스 신호(P2)는 제4 다이오드(D4) 및 제4 캐패시터(C4)에 의해 정류되어 부극성 바이어스 전압(VSS)으로 변환된다.
구체적으로, 제3 노드(N3)에 제2 펄스 신호(P2)의 하이 전압(VFD)이 공급되면, 제4 다이오드(D4)에는 역방향 바이어스가 걸리게 되어 제4 다이오드(D4)는 턴 오프상태가 된다. 이에 따라, 제4 노드(N4)에는 기저 전압(GND)이 공급된다. 이 후, 제3 노드(N3)에 제2 펄스 신호(P2)의 로우 전압(-VDD-VFD)이 공급되면, 제4 다이오드(D4)에는 순방향의 바이어스가 걸리게 되고 제4 다이오드(D4)는 턴 온상태가 된다. 이에 따라, 제4 노드(N4)에는 제2 펄스 신호(P2)의 로우 전압(-VDD-VFD)에서 제4 다이오드(D4) 문턱전압의 레벨(VFD)만큼 상승된 전압인 부극성 바이어스 전압 (-VDD)이 공급된다.
이 때, 제4 캐패시터(C4)에는 제4 노드(N4)에 공급된 부극성 바이어스 전압(-VDD)이 충전된다. 이 후, 제3 노드(N3)에 제2 펄스 신호(P2)의 하이 전압(VFD)이 공급되면, 제4 다이오드(D4)에 역방향 바이어스가 걸리게 되어 제4 다이오드(D4)는 턴 오프 상태가 된다. 이 때, 제4 캐패시터(C4)에 충전된 부극성 바이어스 전압(-VDD)이 방전됨으로써 제4 노드(N4)는 소정 시간 동안 부극성 바이어스 전압(-VDD)을 유지한다.
도 5는 도 2에 도시된 DC-DC 컨버터에서 생성된 정극성 및 부극성 바이어스 전압을 이용하여 감마 전압을 생성하는 감마 전압 생성부를 나타내는 회로도이다.
도 5에 도시된 감마 전압 생성부(104)는 정극성 바이어스 전압(VDD)원과 부극성 바이어스 전압(VSS)원 사이에 직렬로 접속된 서로 다른 저항값을 가지는 다수개의 저항으로 이루어진 저항 스트링(122)을 구비한다. 이러한 감마 전압 생성부(104)는 각 분압저항들 사이의 분압 노드에서 서로 다른 감마 전압(GMA1 내지 GMAn)을 생성한다.
도 6은 도 2에 도시된 DC-DC 컨버터에서 생성된 정극성 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 공통 전압 생성부를 나타내는 회로도이다.
도 5에 도시된 공통 전압 생성부는 연산 증폭기(Operational Amplifier)(124)와, 연산 증폭기(124)의 출력단과 공통전압 발생부(40)의 출력단과 연결된 출력노드(N5) 사이에 접속된 제5 저항(R5) 및 출력노드(N5)와 기저전압원(GND)사이에 접속된 캐패시터(C)를 구비한다.
연산 증폭기(124)의 비반전 입력 단자에는 정극성 바이어스 전압과 부극성 바이어스 전압 사이에 직렬 접속된 제1 저항(R1), 가변저항(VR) 및 제2 저항(R2)을 포함한 분압회로에 의해 분압된 전압이 공급된다. 이 때, 가변저항(VR)의 저항값이 바뀌면 공통전압(VCOM)이 조정된다.
연산 증폭기(124)의 반전단자에는 직류 또는 교류의 입력 전압(Vin)이 공급된다. 이 입력 전압(Vin)에 따라 공통전압(VCOM)의 전압레벨이나 극성이 변할 수 있다. 그리고, 연산 증폭기(124)는 제3 저항(R3)과 제4 저항(R4)에 의해 결정되는 증폭비에 따라 입력전압을 증폭한다.
제5 저항(R5)과 캐패시터(C)는 적분기를 구성하여 연산 증폭기(124)의 출력전압을 평활하여 공통전압(VCOM)의 변동을 억제한다.
상술한 바와 같이, 본 발명에 따른 액정 표시 장치 및 그 구동 방법은 정극성 바이어스 전압 및 부극성 바이어스 전압 생성시 이용되는 펄스 신호의 정류레벨을 고려하여 펄스 신호를 생성한다. 이에 따라, 본 발명에 따른 액정 표시 장치 및 그 구동방법은 대칭 형태의 절대치를 가지는 대칭 형태의 부극성 및 정극성 바이어스 전압이 생성된다. 이러한 부극성 및 정극성 바이어스 전압을 이용하여 형성되는 감마 전압이 최적화된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발 명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (14)

  1. 제1 노드에 제1 펄스 신호를 생성하는 펄스 생성부;
    상기 제1 펄스 신호를 이용하여 제2 노드에 정극성 바이어스 전압을 생성하는 정극성 바이어스 전압 생성부; 및
    상기 제1 펄스 신호를 이용하여 상기 정극성 바이어스 전압과 대칭 형태의 절대치를 가지는 부극성 바이어스 전압을 생성하는 부극성 바이어스 전압 생성부를 포함하고,
    상기 정극성 바이어스 전압 발생부는,
    상기 제1 노드와 상기 제2 노드 사이에 순방향으로 직렬로 연결된 제1 및 제2 다이오드들; 및
    상기 제2 노드와 기저 전압원 사이에 연결된 제1 캐패시터를 포함하고,
    상기 부극성 바이어스 전압 발생부는,
    상기 제1 노드와 제3 노드 사이에 연결되고, 상기 제1 펄스 신호를 인버팅하여 상기 제3 노드에 제2 펄스 신호를 발생하는 제2 캐패시터; 및
    상기 제2 펄스 신호를 이용하여 제4 노드에 부극성 바이어스 전압을 생성하는 정류기를 포함하는 것을 특징으로 하는 액정 표시 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 정류기는,
    상기 제3 노드에 애노드가 연결되고, 상기 기저 전압원에 캐소드가 연결되는 제3 다이오드;
    상기 제3 노드에 캐소드가 연결되고, 상기 제4 노드에 애노드가 연결된 제4 다이오드; 및
    상기 제4 노드와 상기 기저 전압원 사이에 연결된 제3 캐패시터를 포함하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 3 항에 있어서,
    상기 제3 및 제4 다이오드들은 상기 제2 펄스 신호의 로우 전압과 하이 전압 각각을 자신의 문턱 전압만큼 하강시키는 것을 특징으로 하는 액정 표시 장치.
  5. 삭제
  6. 제 1 항에 있어서,
    상기 제1 펄스 신호는 상기 정극성 바이어스 전압과 상기 제1 다이오드의 문턱 전압 및 상기 제2 다이오드의 문턱 전압이 더해진 전압인 하이 전압과 상기 기저 전압인 로우 전압 사이를 스윙하는 것을 특징으로 하는 액정 표시 장치.
  7. 제 1 항에 있어서,
    상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 감마 전압 을 생성하는 감마 전압 생성부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치.
  8. 제 1 항에 있어서,
    상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 공통 전압 생성부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치.
  9. 펄스 생성부에서 제1 노드에 제1 펄스 신호를 생성하는 단계;
    상기 제1 펄스 신호를 이용하여 정극성 바이어스 전압 생성부에서 제2 노드에 정극성 바이어스 전압을 생성하는 단계; 및
    상기 제1 펄스 신호를 이용하여 부극성 바이어스 전압 생성부에서 상기 정극성 바이어스 전압과 대칭 형태의 절대치를 가지는 부극성 바이어스 전압을 생성하는 단계를 포함하고,
    상기 정극성 바이어스 전압 발생부는,
    상기 제1 노드와 상기 제2 노드 사이에 순방향으로 직렬로 연결된 제1 및 제2 다이오드들; 및
    상기 제2 노드와 기저 전압원 사이에 연결된 제1 캐패시터를 포함하고,
    상기 부극성 바이어스 전압 발생부는,
    상기 제1 노드와 제3 노드 사이에 연결되고, 상기 제1 펄스 신호를 인버팅하여 상기 제3 노드에 제2 펄스 신호를 발생하는 제2 캐패시터; 및
    상기 제2 펄스 신호를 이용하여 제4 노드에 부극성 바이어스 전압을 생성하는 정류기를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 정극성 바이어스 전압을 생성하는 단계는,
    상기 제1 및 제2 다이오드와 상기 제1 캐패시터를 이용하여 상기 제1 펄스 신호를 정류하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  11. 제 10 항에 있어서,
    상기 부극성 바이어스 전압을 생성하는 단계는,
    상기 제2 캐패시터에서 상기 제1 펄스 신호를 인버팅하여 제2 펄스 신호를 출력하는 단계; 및
    상기 정류기에서 상기 제2 펄스 신호를 정류하는 단계를 포함하고,
    상기 정류기는,
    상기 제3 노드에 애노드가 연결되고, 상기 기저 전압원에 캐소드가 연결되는 제3 다이오드;
    상기 제3 노드에 캐소드가 연결되고, 상기 제4 노드에 애노드가 연결된 제4 다이오드; 및
    상기 제4 노드와 상기 기저 전압원 사이에 연결된 제3 캐패시터를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  12. 삭제
  13. 제 9 항에 있어서,
    상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 감마 전압을 생성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정 표시 장치의 구동방 법.
  14. 제 9 항에 있어서,
    상기 정극성 바이어스 전압 및 부극성 바이어스 전압을 이용하여 공통 전압을 생성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정 표시 장치의 구동방법.
KR1020060067498A 2006-07-19 2006-07-19 액정 표시 장치 및 그 구동 방법 KR101262785B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060067498A KR101262785B1 (ko) 2006-07-19 2006-07-19 액정 표시 장치 및 그 구동 방법
US11/763,830 US20080018634A1 (en) 2006-07-19 2007-06-15 Liquid crystal display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060067498A KR101262785B1 (ko) 2006-07-19 2006-07-19 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080008067A KR20080008067A (ko) 2008-01-23
KR101262785B1 true KR101262785B1 (ko) 2013-05-10

Family

ID=38970987

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060067498A KR101262785B1 (ko) 2006-07-19 2006-07-19 액정 표시 장치 및 그 구동 방법

Country Status (2)

Country Link
US (1) US20080018634A1 (ko)
KR (1) KR101262785B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8031247B2 (en) * 2008-08-20 2011-10-04 Aptina Imaging Corporation Method and apparatus providing an imager with a shared power supply and readout line for pixels
CN102630367A (zh) * 2009-11-25 2012-08-08 夏普株式会社 电源电路和具有该电源电路的液晶显示装置
KR101117641B1 (ko) * 2010-05-25 2012-03-05 삼성모바일디스플레이주식회사 표시 장치 및 그 구동 방법
TWI455016B (zh) * 2010-10-25 2014-10-01 Wistron Corp 電子紙的寫入裝置
KR101998078B1 (ko) * 2012-12-10 2019-07-09 삼성전자 주식회사 하이브리드 차지 펌프 및 그 구동 방법, 파워 관리 회로, 및 디스플레이 장치
CN103680455B (zh) * 2013-12-24 2016-04-13 京东方科技集团股份有限公司 一种显示面板公共电压调节电路和显示装置
CN104753366A (zh) * 2013-12-31 2015-07-01 鸿富锦精密工业(深圳)有限公司 正负电压产生电路、液晶显示模组驱动系统及网络电话机
KR102501694B1 (ko) * 2018-04-11 2023-02-21 삼성디스플레이 주식회사 전원 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 데이터 구동부의 보호 방법
CN113920957B (zh) * 2021-10-29 2022-07-26 重庆惠科金渝光电科技有限公司 液晶显示设备及其驱动方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994001855A2 (en) * 1992-06-30 1994-01-20 Westinghouse Electric Corporation Symmetric drive for an electroluminescent display panel
JP3329077B2 (ja) * 1993-07-21 2002-09-30 セイコーエプソン株式会社 電源供給装置、液晶表示装置及び電源供給方法
JPH07120718A (ja) * 1993-08-31 1995-05-12 Sharp Corp 液晶表示装置の駆動電圧発生装置
CN1134693C (zh) * 1995-01-11 2004-01-14 精工爱普生株式会社 电源电路、液晶显示装置和电子设备
US6121945A (en) * 1995-08-09 2000-09-19 Sanyo Electric Co., Ltd. Liquid crystal display device
JPH09152847A (ja) * 1995-09-29 1997-06-10 Sharp Corp 液晶表示パネルの駆動方法及びその駆動回路
JP3228215B2 (ja) * 1998-03-11 2001-11-12 株式会社村田製作所 スイッチング電源装置
JP3395760B2 (ja) * 1999-06-01 2003-04-14 セイコーエプソン株式会社 電圧生成方法、電気光学装置及び電子機器
KR100806903B1 (ko) * 2001-09-27 2008-02-22 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
JP4007354B2 (ja) * 2004-09-14 2007-11-14 セイコーエプソン株式会社 電圧供給回路、電気光学装置および電子機器

Also Published As

Publication number Publication date
US20080018634A1 (en) 2008-01-24
KR20080008067A (ko) 2008-01-23

Similar Documents

Publication Publication Date Title
KR101262785B1 (ko) 액정 표시 장치 및 그 구동 방법
US10140944B2 (en) Display device compensating clock signal with temperature
TWI395175B (zh) 產生類比驅動電壓及共同電極電壓之裝置及用以控制該類比驅動電壓及該共同電極電壓之方法
KR101385229B1 (ko) 게이트 온 전압 발생 회로, 구동 장치 및 이를 포함하는표시 장치
JP5690565B2 (ja) バックライトアセンブリ及びそれを有する表示装置
JP4634971B2 (ja) 液晶表示素子のハイブリッドバックライト駆動装置
KR101624501B1 (ko) 게이트 오프 전압 발생 회로, 구동 장치 및 이를 포함하는액정 표시 장치
JPWO2007094194A1 (ja) 電源装置、発光制御装置、表示装置
KR20140042310A (ko) Dc-dc 변환기 제어 회로와 이를 이용한 영상 표시장치 및 그 구동방법
US20090021508A1 (en) Light source module for display device and display device having the same
KR20210113527A (ko) 전원 제공부 및 그 구동 방법
US20070008347A1 (en) Voltage generator for flat panel display
KR102424554B1 (ko) 백라이트 드라이버 및 이를 포함하는 액정표시장치
KR101296637B1 (ko) 액정표시장치
KR20080040851A (ko) 액정 표시 장치
KR102023932B1 (ko) 전원 공급부 및 이를 이용한 평판 표시 장치
US20080122826A1 (en) Driving circuit for adjusting common voltage and liquid crystal display using same
KR100514185B1 (ko) 유기전계발광표시장치의 직류-직류 컨버터
KR101778770B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20050106578A (ko) 출력단의 부하의 크기에 따라 전류 구동능력이 가변되는드라이버를 포함하는 lcd 드라이버의 차지펌프 회로
KR20080046934A (ko) 액정표시장치 및 이의 구동방법
KR100732837B1 (ko) Lcd 구동 ic의 네거티브 전압 발생기
JP6010966B2 (ja) 集積回路装置、電気光学装置及び電子機器
KR20150027432A (ko) 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
TWI752610B (zh) 電壓調節電路、電壓調節方法及顯示裝置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee