KR101213808B1 - 액정표시장치 및 그 구동방법 - Google Patents
액정표시장치 및 그 구동방법 Download PDFInfo
- Publication number
- KR101213808B1 KR101213808B1 KR1020060056118A KR20060056118A KR101213808B1 KR 101213808 B1 KR101213808 B1 KR 101213808B1 KR 1020060056118 A KR1020060056118 A KR 1020060056118A KR 20060056118 A KR20060056118 A KR 20060056118A KR 101213808 B1 KR101213808 B1 KR 101213808B1
- Authority
- KR
- South Korea
- Prior art keywords
- sensor
- electrode
- thin film
- film transistor
- storage capacitor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/13338—Input devices, e.g. touch panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
Abstract
본 발명은 문서, 이미지 스캔, 터치 입력 및 입력된 이미지를 화상에 구현할 수 있는 이미지 센싱 기능을 가지는 액정표시장치 및 그 구동방법에 관한 것이다.
본 발명에 액정표시장치는 광을 센싱하는 센서 박막 트랜지스터와 상기 센서 박막 트랜지스터로부터의 센싱 신호를 저장하는 센서 스토리지 캐패시터를 구비하여 디스플레이 모드 및 센서 모드 기능을 가지는 액정표시패널과; 제1 기간 동안 상기 센서 스토리지 캐패시터에 저장된 센싱 신호를 검출하고 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 제1 소스전극 사이의 제1 노드에 리셋 전압을 공급하여 상기 센서 스토리지 캐패시터를 초기화시키는 집적회로부를 구비하고, 상기 액정표시패널은 기판 상에 서로 교차되게 형성되어 화소영역을 정의하는 게이트 라인 및 데이터 라인과; 상기 게이트 라인 및 데이터 라인의 교차영역에 위치하는 제1 박막 트랜지스터와; 상기 센서 박막 트랜지스터의 제1 소스전극에 제1 구동전압을 공급하는 제1 구동전압 공급라인과; 상기 센서 박막 트랜지스터의 제1 게이트 전극에 제2 구동전압을 공급하는 제2 구동전압 공급라인과; 상기 센서 스토리지 캐패시터와 상기 집적회로 사이에서 상기 센싱 신호를 선택적으로 상기 집적회로에 공급하는 제2 박막 트랜지스터를 구비하고, 상기 제2 구동전압 공급라인은 상기 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 게이트 전극 사이의 제2 노드 사이에 상기 리셋 전압과 동일한 크기의 제3 구동전압을 공급하는 것을 특징으로 한다.
Description
도 1은 통상적인 TFT 어레이 기판의 일부를 도시한 평면도.
도 2은 도 1에 도시된 TFT 어레이 기판을 Ⅰ-Ⅰ'선을 따라 절단하여 도시한 단면도.
도 3은 종래의 포토 센싱 소자를 나타내는 단면도.
도 4는 본 발명의 제1 실시예에 따른 이미지 센싱 기능을 가지는 액정표시장치의 박막 트랜지스터 어레이 기판을 나타내는 도면.
도 5는 도 4의 Ⅱ-Ⅱ'선, Ⅲ-Ⅲ'선 및 Ⅳ-Ⅳ'선을 절취하여 도시한 단면도.
도 6은 도 4에 도시된 하나의 화소를 개략적으로 나타내는 회로도.
도 7은 본 발명에 따른 액정표시장치를 나타내는 단면도.
도 8a 내지 도 8e는 본 발명의 제1 실시예에 따른 이미지 센싱 기능을 가지는 박막 트랜지스터 어레이 기판의 제조방법을 설명하기 위한 공정도.
도 9는 본 발명에 따른 액정표시장치의 센서 박막 트랜지스터가 광을 센싱하는 과정을 나타내는 모식도.
도 10 및 도 11은 본 발명의 따른 포토 센싱 과정을 구체적으로 설명하기 위 한 회로도.
도 12는 본 발명의 제1 실시예에 따른 액정표시장치의 센싱된 신호를 검출하는 단계 및 초기화 단계에서의 구동 파형도.
도 13은 본 발명의 제2 실시예에 따른 액정표시장치를 개략적으로 나타내는 블럭도.
도 14는 DC/DC 변환부로부터의 생성전압들의 공급을 개략적으로 나타내는 블럭도.
도 15는 본 발명의 제2 실시예에 따른 액정표시장치의 센싱된 신호를 검출하는 단계 및 초기화 단계에서의 구동 파형도.
도 16은 도 15의 초기화 단계에서 액정표시장치에 공급되는 구동전압을 나타내는 회로도.
< 도면의 주요 부분에 대한 부호의 설명 >
102 : 게이트 라인 104 : 데이터 라인
106 : 제1 박막 트랜지스터 108a,108b,108c : 게이트 전극
110a,110b,110c : 소스 전극 112a,112b,112c : 드레인 전극
14, 114a,114b,114c : 활성층 115a,115b,115c,115d,115e : 접촉홀
18, 118 : 화소전극 120 : 제1 스토리지 캐패시터
180,280 : 제2 스토리지 캐패시터 44,144 : 게이트 절연막
50,150 : 보호막 140 : 센서 박막 트랜지스터
170 : 제2 박막 트랜지스터 152 : 제1 구동전압 공급라인
171 : 제2 구동전압 공급라인 155 : 제1 투명전극 패턴
156 : 제2 투명전극 패턴 160 : 타이밍 콘트롤러
166 : 제1 게이트 구동부 188 : 제2 게이트 구동부
202 : 리드 아웃 집적회로부 174 : DC/DC 변환부
162 : 전원 공급부 210 : 액정표시패널
본 발명은 액정표시장치에 관한 것으로, 특히 문서, 이미지 스캔, 터치 입력을 할 수 있는 이미지 센싱 기능을 가지는 액정표시장치 및 그 구동방법에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정표시패널과, 액정표시패널을 구동하기 위한 구동회로를 구비한다.
액정표시패널은 서로 대향하는 박막 트랜지스터 어레이 기판 및 컬러필터 어레이 기판과, 두 기판 사이에 일정한 셀갭 유지를 위해 위치하는 스페이서와, 그 셀갭에 채워진 액정을 구비한다.
박막 트랜지스터 어레이 기판은 게이트 라인들 및 데이터 라인들과, 그 게이 트 라인들과 데이터 라인들의 교차부마다 스위치소자로 형성된 박막 트랜지스터와, 액정셀 단위로 형성되어 박막 트랜지스터에 접속된 화소 전극 등과, 그들 위에 도포된 배향막으로 구성된다. 게이트 라인들과 데이터 라인들은 각각의 패드부를 통해 구동회로들로부터 신호를 공급받는다. 박막 트랜지스터는 게이트 라인에 공급되는 스캔신호에 응답하여 데이터 라인에 공급되는 화소전압신호를 화소 전극에 공급한다.
컬러필터 어레이 기판은 액정셀 단위로 형성된 컬러필터들과, 컬러필터들간의 구분 및 외부광 반사를 위한 블랙 매트릭스와, 액정셀들에 공통적으로 기준전압을 공급하는 공통 전극 등과, 그들 위에 도포되는 배향막으로 구성된다.
액정표시패널은 박막 트랜지스터 어레이 기판과 컬러필터 어레이 기판을 별도로 제작하여 합착한 다음 액정을 주입하고 봉입함으로써 완성하게 된다.
도 1은 종래 액정표시장치의 박막 트랜지스터 어레이 기판을 도시한 평면도이고, 도 2는 도 1에 도시된 박막 트랜지스터 어레이 기판을 Ⅰ-Ⅰ'선을 따라 절단하여 도시한 단면도이다.
도 1 및 도 2에 도시된 박막 트랜지스터 어레이 기판은 하부기판(42) 위에 게이트 절연막(44)을 사이에 두고 교차하게 형성된 게이트 라인(2) 및 데이터 라인(4)과, 그 교차부마다 형성된 박막 트랜지스터(Thin Film Transistor ; 이하 "TFT"라 함)(6)와, 그 교차구조로 마련된 셀영역에 형성된 화소 전극(18)을 구비한다. 그리고, TFT 어레이 기판은 화소전극(18)과 이전단 게이트 라인(2)의 중첩부에 형성된 스토리지 캐패시터(20)를 구비한다.
TFT(6)는 게이트 라인(2)에 접속된 게이트 전극(8)과, 데이터 라인(4)에 접속된 소스 전극(10)과, 화소 전극(18)에 접속된 드레인 전극(12)과, 게이트 전극(8)과 중첩되고 소스 전극(10)과 드레인 전극(12) 사이에 채널을 형성하는 활성층(14)을 구비한다. 활성층(14)은 데이터 라인(4), 소스 전극(10) 및 드레인 전극(12)과 중첩되게 형성되고 소스 전극(10)과 드레인 전극(12) 사이의 채널부를 더 포함한다. 활성층(14) 위에는 데이터 라인(4), 소스 전극(10) 및 드레인 전극(12)과 오믹접촉을 위한 오믹접촉층(48)이 더 형성된다. 여기서, 통상적으로 활성층(14) 및 오믹접촉층(48)을 반도체 패턴(45)이라 명명한다.
이러한 TFT(6)는 게이트 라인(2)에 공급되는 게이트 신호에 응답하여 데이터 라인(4)에 공급되는 화소전압 신호가 화소 전극(18)에 충전되어 유지되게 한다.
화소전극(18)은 보호막(50)을 관통하는 접촉홀(16)을 통해 TFT(6)의 드레인 전극(12)과 접속된다. 화소 전극(18)은 충전된 화소전압에 의해 도시하지 않은 상부 기판에 형성되는 공통 전극과 전위차를 발생시키게 된다. 이 전위차에 의해 TFT 어레이 기판과 컬러필터 어레이 기판 사이에 위치하는 액정이 유전 이방성에 의해 회전하게 되며 도시하지 않은 광원으로부터 화소전극(18)을 경유하여 입사되는 광을 상부 기판 쪽으로 투과시키게 된다.
스토리지 캐패시터(20)는 전단 게이트라인(2)과 화소전극(18)의해 형성된다. 게이트라인(2)과 화소전극(18) 사이에는 게이트 절연막(44) 및 보호막(50)이 위치하게 된다. 이러한 스토리지 캐패시터(20)는 화소 전극(18)에 충전된 화소전압이 다음 화소전압이 충전될 때까지 유지되도록 도움을 주게 된다.
이러한, 종래의 액정표시장치는 디스플레이 기능만을 가질 뿐 외부 문서 또는 이미지 등의 내용 화상으로 구현할 수 있는 등의 외부 이미지를 센싱하여 디스플레이 할 수 있는 기능을 가지고 있지 않다.
도 3은 종래의 이미지 센싱소자를 나타내는 도면이다.(도 3에 도시된 이미지 센싱소자 내의 각 구성요소 들 중 통상의 TFT에 포함되는 구성요소는 도 1 및 2에 도시된 TFT의 구성요소와 동일한 도면부호를 부여하기로 한다.)
도 3에 도시된 이미지 센싱소자는 포토 TFT(40), 포토 TFT(40)와 접속된 스토리지 캐패시터(80), 스토리지 캐패시터(80)를 사이에 두고 포토 TFT(40)와 반대방향에 위치하는 스위치 TFT(6)를 구비한다.
포토 TFT(40)는 기판(42) 상에 형성된 게이트 전극(8)과, 게이트 절연막(44)을 사이에 두고 게이트 전극(8)과 중첩되는 활성층(14), 활성층(14)과 전기적으로 접속되는 구동 소스전극(60), 구동 소스전극(60)과 마주보는 구동 드레인 전극(62)을 구비한다. 활성층(14)은 구동 소스전극(60) 및 구동 드레인 전극(62)과 중첩되게 형성되고 구동 소스전극(60)과 구동 드레인전극(62) 사이의 채널부를 더 포함한다. 활성층(14) 위에는 구동 소스전극(60) 및 구동 드레인전극(62)과 오믹접촉을 위한 오믹접촉층(48)이 더 형성된다. 이러한, 포토 TFT(40)는 문서 또는 사람의 지문 등 소정의 이미지에 의한 입사되는 광을 센싱하는 역할을 한다.
스토리지 캐패시터(80)는 포토 TFT(40)의 게이트 전극(8)과 접속된 스토리지 하부전극(72), 절연막(44)을 사이에 두고 스토리지 하부전극(72)과 중첩되게 형성되며 포토 TFT(40)의 구동 드레인 전극(62)과 접속된 스토리지 상부전극(74)을 구 비한다. 이러한, 스토리지 캐패시터(80)는 포토 TFT(40)에서 발생된 광전류에 의한 전하를 저장하는 역할을 한다.
스위칭 TFT(6)는 기판(42) 상에 형성된 게이트 전극(8)과, 스토리지 상부전극(74)과 접속된 소스전극(10), 소스전극(10)과 마주보는 드레인전극(12)과, 게이트 전극(8)과 중첩되고 소스전극(10)과 드레인전극(12) 사이에 채널을 형성하는 활성층(14)을 구비한다. 활성층(14)은 소스전극(10) 및 드레인전극(12)과 중첩되게 형성되고 소스전극(10)과 드레인전극(12) 사이의 채널부를 더 포함한다. 활성층(14) 위에는 소스전극(10) 및 드레인전극(12)과 오믹접촉을 위한 오믹접촉층(48)이 더 형성된다.
이러한, 구조를 가지는 이미지 센싱 소자의 구동을 간략하게 설명하면, 포토 TFT(40)의 구동 소스전극(60)에 예를 들어 약, 10V 정도의 구동전압이 인가됨과 아울러 게이트 전극(8)에 예를 들어, 약 -5V 정도의 역바이어스 전압이 인가되고 활성층(14)에 광이 센싱되면 센싱된 광량에 따라 구동 소스전극(60)에서 채널을 경유하여 구동 드레인전극(62)으로 흐르는 광전류(Photo Current) 패스가 발생된다. 광전류 패스는 구동 드레인전극(62)에서 스토리지 상부전극(74)으로 흐르게 됨과 동시에 스토리지 하부전극(72)은 포토 TFT(40)의 게이트 전극(8)과 접속되어 있으므로 스토리지 캐패시터(80)에는 광전류에 의한 전하가 충전되게 된다. 이와 같이 스토리지 캐패시터(80)에 충전된 전하는 스위치 TFT(6)에 전달되어 포토 TFT(40)에 의해 센싱된 이미지를 읽어낼 수 있게 된다.
이와 같이 종래의 액정표시장치는 디스플레이를 위한 기능만을 가지고 종래 의 이미지 센싱소자는 이미지를 센싱하는 기능만을 가진다.
따라서, 본 발명의 목적은 문서, 사람의 지문 등의 이미지가 입력됨과 아울러 입력된 이미지를 화상에 나타낼 수 이미지 센싱 기능을 가지는 액정표시장치 및 그 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 광을 센싱하는 센서 박막 트랜지스터와 상기 센서 박막 트랜지스터로부터의 센싱 신호를 저장하는 센서 스토리지 캐패시터를 구비하여 디스플레이 모드 및 센서 모드 기능을 가지는 액정표시패널과; 제1 기간 동안 상기 센서 스토리지 캐패시터에 저장된 센싱 신호를 검출하고 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 제1 소스전극 사이의 제1 노드에 리셋 전압을 공급하여 상기 센서 스토리지 캐패시터를 초기화시키는 집적회로부를 구비하고, 상기 액정표시패널은 기판 상에 서로 교차되게 형성되어 화소영역을 정의하는 게이트 라인 및 데이터 라인과; 상기 게이트 라인 및 데이터 라인의 교차영역에 위치하는 제1 박막 트랜지스터와; 상기 센서 박막 트랜지스터의 제1 소스전극에 제1 구동전압을 공급하는 제1 구동전압 공급라인과; 상기 센서 박막 트랜지스터의 제1 게이트 전극에 제2 구동전압을 공급하는 제2 구동전압 공급라인과; 상기 센서 스토리지 캐패시터와 상기 집적회로 사이에서 상기 센싱 신호를 선택적으로 상기 집적회로에 공급하는 제2 박막 트랜지스터를 구비하고, 상기 제2 구동전압 공급라인은 상기 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 게이트 전극 사이의 제2 노드 사이에 상기 리셋 전압과 동일한 크기의 제3 구동전압을 공급하는 것을 특징으로 한다.
상기 액정표시패널은 상기 제1 박막 트랜지스터와 접속됨과 아울러 상기 화소영역에 위치하는 화소전극과; 상기 화소전극에 충전된 화소전압을 저장하는 화소 스토리지 캐패시터와; 상기 제2 박막 트랜지스터로부터의 센싱된 신호를 상기 집적회로부로 전달하기 위한 센싱신호전달라인을 구비하는 것을 특징으로 한다.
상기 센서 박막 트랜지스터는 상기 제1 게이트 전극을 덮도록 형성된 게이트 절연막과; 상기 게이트 절연막을 사이에 두고 상기 제1 게이트 전극과 중첩되는 제1 반도체 패턴과; 상기 제1 반도체 패턴과 접촉되며 상기 제1 소스전극과 마주보는 제1 드레인 전극을 구비하는 것을 특징으로 한다.
상기 센서 박막 트랜지스터를 덮도록 형성된 보호막과; 상기 보호막 및 게이트 절연막을 관통하여 상기 제1 구동전압 공급라인을 노출시키는 제1 홀과; 상기 보호막을 관통하여 상기 제1 소스전극을 노출시키는 제2 홀과; 상기 제1 홀을 통해 상기 제1 구동전압 공급라인과 접촉되고 상기 제2 홀을 통해 상기 제1 소스전극과 접촉되어 상기 제1 소스전극과 상기 제1 구동전압 공급라인을 전기적으로 연결시키는 제1 투명전극 패턴을 구비하는 것을 특징으로 한다.
상기 화소 스토리지 캐패시터는 상기 제2 구동전압 공급라인에서 신장된 제1 스토리지 하부전극과; 상기 게이트 절연막을 사이에 두고 상기 제1 스토리지 하부전극과 중첩되는 제1 스토리지 상부전극을 구비하고, 상기 제1 스토리지 상부전극은 상기 보호막을 관통하여 제3 홀을 통해 상기 화소전극과 접촉되는 것을 특징으로 한다.
상기 센서 스토리지 캐패시터는 상기 센서 박막 트랜지스터의 제1 드레인전극 및 상기 제2 박막 트랜지스터와 접촉된 제2 스토리지 전극, 상기 게이트 절연막을 사이에 두고 상기 제2 스토리지 전극과 중첩되는 상기 제2 구동전압 공급라인으로 이루어지는 센서 제1 스토리지 캐패시터와; 상기 게이트 절연막을 사이에 두고 상기 제2 스토리지 전극과 중첩되는 상기 제1 구동전압 공급라인으로 이루어지는 센서 제2 스토리지 캐패시터와; 상기 보호막을 사이에 두고 상기 제2 스토리지 전극과 중첩되며 상기 제2 구동전압 공급라인을 노출시키는 제4 홀을 통해 상기 제2 구동전압 공급라인과 접촉되는 제2 투명전극 패턴으로 이루어지는 센서 제3 스토리지 캐패시터를 포함하는 것을 특징으로 한다.
상기 제2 박막 트랜지스터는 상기 전단 게이트 라인과 접촉되는 제2 게이트 전극과; 상기 게이트 절연막을 사이에 두고 상기 제2 게이트 전극과 중첩되는 제2 반도체 패턴과; 상기 제2 반도체 패턴과 전기적으로 접속됨과 아울러 상기 제2 스토리지 전극에서 신장된 제2 소스전극과; 상기 제2 소스전극과 마주보며 상기 센싱신호전달라인과 접속된 제2 드레인 전극을 구비하는 것을 특징으로 한다.
상기 제1 박막 트랜지스터는 상기 게이트 라인에서 신장된 제3 게이트 전극과; 상기 게이트 절연막을 사이에 두고 상기 제3 게이트 전극과 중첩되게 형성되는 제3 반도체 패턴과; 상기 제3 반도체 패턴과 전기적으로 접속됨과 아울러 상기 데이터 라인에서 신장된 제3 소스전극과; 상기 제3 소스전극과 마주보며 상기 화소전극과 접속된 제3 드레인 전극을 구비하는 것을 특징으로 한다.
상기 액정표시패널이 디스플레이 모드인 경우 상기 게이트 라인에 제1 게이트 전압을 공급하는 제1 게이트 구동부 및 상기 데이터 라인에 데이터 전압을 공급하는 데이터 구동부와; 상기 제1 기간 동안 상기 센서 박막 트랜지스터의 제1 게이트 전극에 제2 게이트 전압을 공급하고 상기 제2 기간 동안 상기 제2 구동전압 공급라인에 상기 제3 전압을 공급하는 제2 게이트 구동부를 구비하는 것을 특징으로 한다.
상기 제1 노드 및 제2 노드는 등전위를 이루는 것을 특징으로 한다.
상기 센서 스토리지 캐패시터가 초기화되는 경우 상기 센서 스토리지 캐패시터는 전기적으로 방전되는 것을 특징으로 한다.
상기 액정표시장치는 디스플레이 모드와 센서 모드에 따라 백라이트 광량이 차등 공급된다.
본 발명에 따른 액정표시패널의 구동방법은 액정표시패널 내에 형성된 센서 박막 트랜지스터에 이미지 정보를 가지는 광이 센싱되는 단계와; 상기 센서 박막 트랜지스터에 조사된 광이 이미지 정보를 가지는 센싱 신호로 변환되어 센서 스토리지 캐패시터에 저장되는 단계와; 상기 스토리지 캐패시터에 저장된 센싱 신호를 이용하여 상기 이미지 정보를 검출하는 단계와; 상기 센서 스토리지 캐패시터와 센서 박막 트랜지스터의 소스전극 사이의 제1 노드에 리셋 전압을 공급하고 상기 센 서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 게이트 전극 사이의 제2 노드에 상기 리셋 전압과 동일한 제1 전압을 공급하여 상기 센서 스토리지 캐패시터를 초기화시키는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 4 내지 도 16을 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 제1 실시예에 따른 이미지 센싱 기능을 가지는 액정표시장치의 박막 트랜지스터 어레이 기판을 나타내는 평면도이고, 도 5는 도 4에 도시된 Ⅱ-Ⅱ'선, Ⅲ-Ⅲ'선, Ⅳ-Ⅳ'을 각각 절취하여 도시한 단면도이다.
도 4 및 도 5에 도시된 박막 트랜지스터 어레이 기판은 하부기판(142) 위에 게이트 절연막(144)을 사이에 두고 교차하게 형성된 게이트 라인(102) 및 데이터 라인(104)과, 그 교차부마다 형성된 화소(Pixel)스위칭 TFT(이하 "제1 TFT"라 한다.)(106)와, 그 교차구조로 마련된 셀영역에 형성된 화소전극(118), 화소전극(118)을 사이에 두고 데이터 라인(104)과 나란하게 형성된 리드아웃 라인(Read-Out Line)(204), 게이트 라인(102)과 나란하게 형성되는 제1 및 제2 구동전압공급라인(152,171), 제1 및 제2 구동전압공급라인(152,171) 사이에 위치하며 제1 및 제2 구동전압공급라인(152,171)으로부터의 제1 및 제2 구동전압이 공급되는 센서 TFT(140), 전단 게이트 라인(102)과 리드아웃 라인(204)의 교차영역에 형성된 스위칭 TFT(이하 "제2 TFT" 라 한다.)(170)와, 제2 구동전압공급라인(171)과 화소전 극(118)의 중첩부에 형성된 화소 데이터 저장용 스토리지 캐패시터(이하, "제1 스토리지 캐패시터" 라 한다.)와, 제2 TFT(170)와 센서 TFT(140) 사이에 위치하는 센싱 신호 저장용 스토리지 캐패시터(이하, "제2 스토리지 캐패시터"라 한다)(180)를 구비한다.
제1 TFT(106)는 게이트 라인(102)에 접속된 게이트 전극(108a)과, 데이터 라인(104)에 접속된 소스 전극(110a)과, 화소 전극(118)에 접속된 드레인 전극(112a)과, 게이트 전극(108a)과 중첩되고 소스 전극(110a)과 드레인 전극(112a) 사이에 채널을 형성하는 활성층(114a)을 구비한다. 활성층(114a)은 소스전극(110a) 및 드레인전극(112a)과 부분적으로 중첩되게 형성되고 소스전극(110a)과 드레인전극(112a) 사이의 채널부를 더 포함한다. 활성층(114a) 위에는 소스전극(110a) 및 드레인전극(112a)과 오믹접촉을 위한 오믹접촉층(148a)이 더 형성된다. 여기서, 통상적으로 활성층(114a) 및 오믹접촉층(148a)을 반도체 패턴(145a)이라 명명한다.
이러한 제1 TFT(106)는 게이트 라인(102)에 공급되는 게이트 신호에 응답하여 데이터 라인(104)에 공급되는 화소전압 신호가 화소전극(118)에 충전되어 유지되게 한다.
화소전극(118)은 보호막(150)을 관통하는 제1 접촉홀(115a)을 통해 제1 TFT(106)의 드레인전극(112a)과 접속된다. 화소전극(118)은 충전된 화소전압에 의해 도시하지 않은 상부 기판(예를 들어, 컬러필터 어레이 기판)에 형성되는 공통 전극과 전위차를 발생시키게 된다. 이 전위차에 의해 TFT 어레이 기판과 컬러필터 어레이 기판 사이에 위치하는 액정이 유전 이방성에 의해 회전하게 되며 도시하지 않은 광원으로부터 화소전극(118)을 경유하여 입사되는 광을 상부 기판 쪽으로 투과시키게 된다.
제1 스토리지 캐패시터(120)는 제2 구동전압공급라인(171)에서 신장된 제1 스토리지 하부전극(121), 게이트 절연막(144)을 사이에 두고 제1 스토리지 하부전극(121)과 중첩되는 제1 스토리지 상부전극(123)으로 구성된다. 제1 스토리지 상부전극(123)은 보호막(150)을 관통하여 제2 접촉홀(115b)을 통해 화소전극(118)과 접촉된다.
이러한 제1 스토리지 캐패시터(120)는 화소 전극(118)에 충전된 화소전압이 다음 화소전압이 충전될 때까지 유지되게 한다.
센서 TFT(140)는 제2 구동전압 공급라인(171)에서 신장된 게이트 전극(108b)과, 게이트 절연막(144)을 사이에 두고 게이트 전극(108b)과 중첩되는 활성층(114b), 활성층(114b)과 전기적으로 접속됨과 아울러 제1 구동전압 공급라인(152)과 접속된 소스전극(110b), 소스전극(110b)과 마주보는 드레인전극(112b)을 구비한다. 센서 TFT(140)의 드레인 전극(112b)은 "U" 형으로 형성되어 광을 수광하기 위한 채널 영역이 넓게 형성될 수 있게 된다.
또한, 센서 TFT(140)는 보호막(150) 및 게이트 절연막(144)을 관통하여 제1 구동전압 공급라인(152)을 일부 노출시키는 제3 접촉홀(115c) 및 보호막(150)을 관통하여 소스전극(110b)을 노출시키는 제4 접촉홀(115d)을 구비하며, 제3 접촉홀(115c)을 통해 소스전극(110b)과 접촉되고 제4 접촉홀(115d)을 통해 제1 구동전압 공급라인(152)과 접촉되는 제1 투명전극 패턴(155)을 구비한다. 이러한, 제1 투 명전극 패턴(155)은 소스전극(110b)과 제1 구동전압 공급라인(152)을 전기적으로 연결시키는 역할을 한다. 활성층(114b)은 소스전극(110b) 및 드레인전극(112b)과 부분적으로 중첩되게 형성되고 소스전극(110b)과 드레인전극(112b) 사이의 채널부를 더 포함한다. 활성층(114b) 위에는 소스전극(110b) 및 드레인전극(112b)과 오믹접촉을 위한 오믹접촉층(148b)이 더 형성된다. 이러한, 센서 TFT(140)는 문서 또는 사람의 지문 등 소정의 이미지에 의한 입사되는 광을 센싱하는 역할을 한다.
제2 스토리지 캐패시터(180)는 적어도 3 이상의 스토리지 캐패시터로 이루어진다. 도 5에서는 게이트 절연막(144)을 사이에 두고 서로 중첩되는 제2 스토리지 전극(182)과 제2 구동전압공급라인(171)으로 이루어지는 제2-1 스토리지 캐패시터(180a), 게이트 절연막(144)을 사이에 두고 서로 중첩되는 제2 스토리지 전극(182)과 제1 구동전압공급라인(152)으로 이루어지는 제2-2 스토리지 캐패시터(180b), 보호막(150)을 사이에 두고 서로 중첩되는 제2 스토리지 전극(182)과 제2 투명전극 패턴(156)으로 이루어지는 제2-3 스토리지 캐패시터(180c)를 나타내었다. 여기서, 제2 스토리지 전극(182)은 제2 TFT(170)의 소스전극(110c) 및 센서 TFT(140)의 드레인 전극(112b)과 각각 연결되며, 제2 투명전극 패턴(156)은 게이트 절연막(144) 및 보호막(150)을 관통하는 제5 접촉홀(115e)을 통해 제2 구동전압공급라인(171)과 접촉된다.
이러한, 제2 스토리지 캐패시터(180)는 포토 TFT(140)에서 발생된 광전류에 의한 전하를 저장하는 역할을 한다.
제2 TFT(170)는 전단 게이트 라인(102)의 일부분인 게이트 전극(108c)과, 제 2 스토리지 전극(182)과 접속된 소스전극(110c), 소스전극(110c)과 마주보는 드레인전극(112c)과, 게이트 전극(108c)과 중첩되고 소스전극(110c)과 드레인 전극(112c) 사이에 채널을 형성하는 활성층(114c)을 구비한다. 제2 TFT(170)에서의 게이트 전극(108c)은 제1 TFT(106)에서의 게이트 전극(108a)과는 구분된다. 즉, 제1 TFT(106)에서의 게이트 전극(108a)은 게이트 라인(102)에서 돌출된 형태를 가짐에 비하여, 제2 TFT(170)에서의 게이트 전극(108c)은 실질적으로 게이트 라인(102)의 일영역을 나타내고 있다. 활성층(114c)은 소스전극(110c) 및 드레인전극(112c)과 부분적으로 중첩되게 형성되고 소스 전극(110c)과 드레인전극(112c) 사이의 채널부를 더 포함한다. 활성층(114c) 위에는 소스전극(110c) 및 드레인전극(112c)과 오믹접촉을 위한 오믹접촉층(148c)이 더 형성된다.
이러한, 구조를 가지는 본 발명에서의 액정표시장치에서의 광센싱 과정을 도 6에 도시된 회로도를 참조하여 설명하면 다음과 같다.
먼저, 센서 TFT(140)의 소스전극(110b)에 제1 구동전압(Vdrv)이 인가됨과 아울러 센서 TFT(140)의 게이트 전극(108b)으로 제2 구동전압(Vbias)이 인가되고 센서 TFT(140)의 활성층(114b)에 소정의 광이 센싱되면 센싱된 광량에 따라 센서 TFT(140)의 소스전극(110b)에서 채널을 경유하여 드레인전극(112b)으로 흐르는 광전류(Photo Current) 패스가 발생된다. 광전류는 센서 TFT(140)의 드레인전극(112b)에서 제2 스토리지 전극(182)으로 흐르게 된다. 이에 따라, 제2 구동전압 공급라인(172)과 제2 스토리지 전극(182)에 의한 제2-1 스토리지 캐패시터(180a), 제2 스토리지 전극(182)과 제1 구동전압공급라인(152)에 의한 제2-2 스토리지 캐패 시터(180b), 제2 스토리지 전극(182)과 제2 투명전극 패턴(156)에 의한 제2-3 스토리지 캐패시터(180c) 들을 포함하는 제2 스토리지 캐패시터(180)에 광전류에 의한 전하가 충전되게 된다. 이와 같이 제2 스토리지 캐패시터(180)에 충전된 전하는 제2 TFT(170) 및 리드아웃 라인(204)을 경유하여 리드아웃 집적회로(Read Out IC)에서 읽혀지게 된다.
즉, 센서 TFT(140)에서 센싱된 광량에 따른 리드아웃 집적회로(Read Out IC)에서 검출되는 신호가 달라지게 됨으로써 문서, 이미지 스캔, 터치 입력 등의 이미지를 센싱할 수 있게 된다. 센싱된 이미지는 제어부 등에 전달되거나 사용자의 조절에 따라 액정표시패널의 화상에 구현될 수 도 있다.
한편, 이러한 본발명에서의 이미지 센싱 기능을 가지는 액정표시장치는 도 4 및 도 5에 도시된 박막 트랜지스터 어레이 기판과 대향되는 컬러필터 어레이 기판이 합착됨으로써 형성된다.
즉, 도 7에 도시된 바와 같이 상부기판(193) 상에 셀영역을 구획함과 아울러 빛샘을 방지하는 블랙 매트릭스(194)와, 블랙 매트릭스(194)에 의해 구획된 셀영역에 형성된 컬러필터(196), 컬러필터(196) 및 블랙 매트릭스(194) 상에 형성되는 박막 트랜지스터 어레이 기판(190)의 화소전극(116)과 수직전계를 이루는 공통전극(199) 등이 형성되는 컬러필터 어레이 기판(192)이 별도로 형성된 후, 박막 트랜지스터 어레이 기판(190)과 액정(197)을 사이에 두고 합착됨으로써 이미지 센싱을 가지는 액정표시패널(210)이 형성된다.
이러한, 구성을 가지는 액정표시패널(210)은 백라이트(205)로부터의 광을 공 급받는다.
한편, 이와 같이 이미지 센싱이 가능한 액정표시장치는 문서, 이미지 등을 센서, 스캔 등이 기능과 디스플레이가 모두 가능하지만, 실질적으로 센서로서의 사용 빈도보다는 디스플레이로의 사용빈도가 높을 것이다. 따라서, 액정표시패널(210)에 광을 공급하는 백라이트(205)는 디스플레이 모드와 이미지 센서 또는 스캔너 모드에서 각각 다른 광량을 공급하게 된다. 즉, 백라이트(205)는 사용자의 의해 제어되어 디스플레이 모드에서는 통상의 디스플레이 소자에서 요구되는 정도의 광량을 액정표시패널(210)에 공급하고, 이미지 센서 또는 스캔너 모드의 경우에는 상대적으로 강한 광을 필요로 함으로서 디스플레이 소자에서 요구되는 광보다 상대적으로 강한 광을 공급하게 된다. 여기서, 백라이트(205)의 광량은 공지된 어떠한 백라이트의 제어방법에 의해서도 제어될 수 있다.
이하, 도 8a 내지 도 8e를 참조하여 본 발명에 따른 이미지 센싱 기능을 가지는 액정표시장치의 박막 트랜지스터 어레이 기판의 제조방법을 구체적으로 살펴 본다.
먼저, 하부기판(142) 상에 스퍼터링 방법 등의 증착방법을 통해 게이트 금속층이 형성된 후 포토리쏘그래피 공정과 식각공정으로 게이트 금속층이 패터닝됨으로써 도 8a에 도시된 바와 같이, 제1 TFT(106)의 게이트전극(108a), 제2 TFT(170)의 게이트 전극(108c), 제1 구동전압 공급라인(152), 제2 구동전압 공급라인(171), 제2 구동전압 공급라인(171)에서 신장된 센서 TFT(140)의 게이트전극(108b), 제1 스토리지 하부 전극(121), 게이트라인(미도시)을 포함하는 게이트 패턴들이 형성된 다. 여기서, 제2 구동전압 공급라인(171)은 제1 스토리지 캐패시터(180)의 제1 스토리지 하부전극(121) 및 센서 TFT(140)의 게이트전극(108b)과 일체화된다.
게이트 패턴들이 형성된 하부기판(142) 상에 PECVD 등의 증착방법을 통해 게이트 절연막(144)이 형성된다. 게이트 절연막(144)이 형성된 하부기판(142) 상에 비정질 실리콘층, n+ 비정질 실리콘층이 순차적으로 형성된다.
이후, 마스크를 이용한 포토리쏘그래피 공정과 식각공정으로 비정질 실리콘층, n+ 비정질 실리콘층이 패터닝됨으로써 도 8b에 도시된 바와 같이 제1, 제2 TFT(106,170) 및 센서 TFT(140)들에 각각 대응되는 반도체 패턴(145a,145b,145c)들이 형성된다. 여기서, 반도체 패턴(145a,145b,145c)들은 활성층(114a,114b,114c) 및 오믹접촉층(148a,148b,148c)의 이중층으로 이루어진다.
반도체 패턴(145a,145b,145c)들이 형성된 하부기판(142) 상에 소스/드레인 금속층이 순차적으로 형성된 후 마스크를 이용한 포토리쏘그래피 공정 및 식각공정 등을 이용하여 도 8c에 도시된 바와 같이 데이터 라인(104), 제1 TFT(106)의 소스전극(110a) 및 드레인 전극(112a), 제2 TFT(170)의 소스전극(110c) 및 드레인 전극(112c), 센서 TFT(140)의 소스전극(110b) 및 드레인 전극(112b), 게이트 절연막(144)을 사이에 두고 제1 스토리지 하부전극(121)과 중첩되는 제1 스토리지 상부전극(123), 센서 TFT(140)의 드레인 전극(112b)과 접속된 제2 스토리지 전극(182)을 포함하는 소스/드레인 패턴들이 형성된다.
이후, 소스/드레인 패턴들이 형성된 게이트 절연막(144) 상에 PECVD 등의 증착방법으로 보호막(150)이 전면 형성된 후 포토리쏘그래피 공정과 식각공정으로 패 터닝됨으로써 도 8d에 도시된 바와 같이 제1 TFT(106)의 드레인 전극(112a)을 노출시키는 제1 접촉홀(115a), 제1 스토리지 상부전극(123)을 노출시키는 제2 접촉홀(115b), 제1 구동전압 공급라인(152)을 노출시키는 제3 접촉홀(115c), 센서 TFT(140)의 소스전극(110b)을 노출시키는 제4 접촉홀(115d), 제2 스토리지 캐패시터(180)에서의 제2 구동전압 공급라인(171)을 노출시키는 제5 접촉홀(115e)이 형성된다.
보호막(150) 상에 스퍼터링 등의 증착방법으로 투명전극 물질이 전면 증착된 후 포토리쏘그래피 공정과 식각공정을 통해 투명전극 물질이 패터닝됨으로써 도 8e에 도시된 바와 같이 화소전극(118), 제1 투명전극 패턴(155), 제2 투명전극 패턴(156)이 형성된다.
화소전극(118)은 제1 접촉홀(115a)을 통해 제1 TFT(106)의 드레인 전극(112a)과 접촉됨과 동시에 제2 접촉홀(115b)을 통해 제1 스토리지 상부전극(123)과 접촉된다.
제1 투명전극 패턴(155)은 제3 접촉홀(115c)을 통해 제1 구동전압 공급라인(152)과 접촉됨과 동시에 제4 접촉홀(115d)을 통해 센서 TFT(140)의 소스전극(110b)과 접촉된다.
제2 투명전극 패턴(156)은 제2 스토리지 전극(182)과 일부 중첩됨과 동시에 제5 접촉홀(115e)을 통해 제2 구동전압 공급라인(171) 접촉된다.
이후, 별도의 공정에 의해 상부기판(193) 상에 셀영역(또는 화소영역(P1))을 구획하며 액정표시장치의 구동시 빛샘을 방지하는 블랙 매트릭스(194), 블랙 매트 릭스(194)에 의해 구획되는 셀영역에 형성되는 컬러필터(196), 공통전극(199) 등을 구비하는 컬러필터 어레이 기판(192)이 형성된다. 블랙 매트릭스(194)는 제2 TFT(170) 등은 마스킹하고 화소영역(P1) 및 센서 TFT(140)와 대응되는 수광영역(P2)은 개구시키고, 컬러필터(196)는 화소전극(118)이 위치하는 화소영역과 대응된다. 공통전극(118)은 컬러필터(196) 및 블랙 매트릭스(194) 상에 전면 형성되어 액정표시장치가 디스플레이 모드 즉, 화상을 구현하는 경우 박막 트랜지스터 어레이 기판 화소전극(118)과 수직전계를 이루게 된다.
여기서, 컬러필터 어레이 기판(192)에는 배향막, 스페이서 등이 선택적으로 더 형성될 수 있다.
이후, 합착공정에 의해 박막 트랜지스터 어레이 기판(190)과 컬러필터 어레이 기판(192)이 액정(197)을 사이에 두고 합착됨으로써 도 7에 도시된 바와 같은 액정표시장치가 형성된다.
도 9는 상술한 액정표시장치가 이미지를 센싱하는 과정을 나타내는 단면도이고, 도 10은 외부광이 센서 TFT로 입사되어 센싱되는 과정을 나타내는 회로도이고, 도 11은 센싱된 신호가 리드 아웃 집적회로(Read Out IC)로 검출되는 과정을 나타내는 회로도이다.
먼저, 도 9에서의 액정표시장치는 액정이 위치하는 액정층을 사이에 두고 센서 TFT(140)가 형성된 TFT 어레이 기판과 대향되는 컬러필터 어레이 기판을 구비한다. 컬러필터 어레이 기판의 상부에는 인쇄물(문서,사진 등)(185)이 위치한다. 도면에서는 편의상 광을 센신하는 센서 TFT(140)를 중심으로 나타내었다.
이러한, 액정표시장치는 도 10에 도시된 바와 같이 제1 구동전압 공급라인(152)으로부터 센서 TFT(140)의 소스전극(110b)에 약 10V 정도의 제1 구동전압(Vdrv)이 인가됨과 아울러 제2 구동전압 공급라인(171)으로부터 센서 TFT(140)의 게이트 전극(108b)에 약 -5V 정도의 제2 구동전압(Vbias)이 인가되고 도 9와 같이 센서 TFT(140)의 활성층(114b)에 광(예를 들어, 외부광)이 센싱되면 센싱된 광량에 따라 센서 TFT(140)의 소스전극(110b)에서 활성층(114b)의 채널을 경유하여 드레인전극(112b)으로 흐르는 광전류(Photo Current) 패스가 발생된다. 광전류는 센서 TFT(140)의 드레인전극(112b)에서 제2 스토리지 전극(182)으로 흐르게 된다. 이에 따라, 제2 스토리지 캐패시터(180)를 이루는 제2-1 스토리지 캐패시터(180a), 제2-2 스토리지 캐패시터(180b), 제2-3 스토리지 캐패시터(180c)에 광전류에 의한 전하가 충전되게 된다. 여기서, 제2 스토리지 캐패시터(180)에 최대 충전량은 센서 TFT(140)의 소스전극(110b)과 제2 구동전압 공급라인(171)의 전압차 예를 들어, 15V 정도가 충전될 수 있게 된다.
이와 같이, 센서 TFT(140)가 광을 센싱하고 제2 스토리지 캐패시터(180)에 전하가 충전되는 동안 제2 TFT(170)의 게이트 전극(108c)에는 게이트 로우 전압 예를 들어 -5V 가 인가됨으로써 제2 TFT(170)는 턴-오프(off) 상태를 유지하게 된다.
이후, 도 11에 도시된 바와 같이 제2 TFT(170)가 턴-온(on) 되어 제2 스토리지 캐패시터(180)에 충전된 전하에 의한 전류가 리드아웃 집적회로(Read Out IC)로 공급(A)된 후 리드아웃 집적회로(IC)로부터의 리셋 신호에 따라 제2 스토리지 캐패시터(180)는 초기화(B)된다.
이를 도 12에 도시된 파형도를 참조하여 좀더 상세히 설명하면 다음과 같다.
도 12에 도시된 파형도는 제2 스토리지 캐패시터(180)에 충전된 전하에 의한 전류가 리드아웃 집적회로(IC)로 공급되는 단계(A)와, 리드아웃 집적회로(Read Out IC)로부터의 리셋 신호에 따라 제2 스토리지 캐패시터(180)가 초기화되는 단계(B)로 구분된다.
먼저, A 단계에서는 제2 TFT(170)의 게이트 전극(108c)에 약 20~25V 정도의 게이트 하이전압(Vhigh)이 공급되고, 리드아웃 집적회로(Read Out IC)에서는 리셋 로우 전압(Vreset1)이 공급되며, 제2 스토리지 캐패시터(Cst2)를 이루는 제2 구동전압 공급라인(171)에는 약 -5V 정도의 제2 구동전압(Vbias) 공급이 유지된다.
이에 따라, 제2 TFT(170)가 턴-온이 되면서 제2 스토리지 캐패시터(180)에 충전된 전하에 의한 전류패스가 제2 TFT(170)의 소스전극(110c), 활성층(114c)의 채널, 드레인 전극(112c) 및 리드아웃라인(204)을 경유하여 리드아웃 집적회로(Read Out IC)로 공급된다. 이와 같이 공급된 전류 패스에 의한 센싱 신호를 리드아웃 집적회로(IC)에서 읽어내게 된다.
다음으로, 제2 스토리지 캐패시터(Cst2)를 초기화 시키기 위한 B 단계에서는 제2 TFT(170)의 게이트 전극(108c)에 약 20~25V 정도의 게이트 하이전압(Vhigh)이 유지되고, 리드아웃 집적회로(IC)에서는 리셋 하이 전압(Vreset2)이 공급되며, 제2 스토리지 캐패시터(Cst2)를 이루는 제2 구동전압 공급라인(171)에는 약 -5V 정도의 제2 구동전압(Vbias) 공급이 유지된다.
이에 따라, 제2 TFT(170)가 턴-온이 되면서 리드아웃 집적회로(IC)에서 리셋 하이 전압(Vreset2)이 제2 스토리지 캐패시터(Cst2)에 공급됨으로써 제2 스토리지 캐패시터(Cst2)가 초기화된다.
이와 같이, 본 발명에 따른 이미지 센싱 기능을 가지는 액정표시장치는 화상을 구현하는 디스플레이 기능 뿐만 아니라 이미지 센싱 능력을 가지게 됨으로써 외부 문서, 터치 등을 입력함과 아울러 입력된 이미지를 사용자의 요구에 따라 출력할 수 있는 기능을 모두 가질 수 있게 된다.
한편, 이러한, 이미지 센싱 기능을 가지는 액정표시장치는 도 11 및 12에서의 초기화 단계(B)에서 제2 스토리지 캐패시터(Cst2)가 충분히 방전되지 않게 됨으로써 센서 TFT(140)에서 센싱된 신호 보다 큰 신호가 제2 TFT(170) 및 리드아웃 집적회로(Read Out IC)로 공급될 우려가 있다.
즉, 도 11 및 도 12의 B 단계에서 제2 스토리지 캐패시터(Cst2)와 제2 TFT(170) 사이의 제1 노드(N1)에는 약 2.5V 정도의 리셋 하이 전압(Vreset2)이 공급되고, 제2 구동전압 공급라인(171)에는 약 -5V 정도의 제2 구동전압(Vbias) 공급이 유지되게 된다. 이에 따라, B 단계에서 제2 스토리지 캐패시터(Cst2)에 약 7.5V 정도의 잉여 전압이 충전되어 있게 된다.
그 결과, 센서 TFT(140)에 의해 센싱된 신호에 대응되는 전류 뿐만 아니라 초기화 단계에서 제거되지 않은 제2 스토리지 캐패시터(Cst2)에서의 잉여 전압에 의한 불필요한 전류가 제2 TFT(140)를 경유하여 리드아웃 집적회로(Read Out IC)로 공급되게 된다. 이에 따라, 센서 TFT(140)로부터의 센싱 신호의 신뢰성이 저하되거나 센싱된 신호를 이용한 이미지 구현시 비정상적인 화상이 구현될 수 있다.
이러한, 문제를 미연에 방지하기 위하여 본 발명의 제2 실시예에 따른 액정표시장치를 더 제안한다.
도 13은 본 발명의 제2 실시예에 따른 액정표시장치를 개략적으로 나타내는 블럭도이다.
도 13을 도시된 액정표시장치는 액정표시패널(210)과, 액정표시패널(210)의 데이터라인들(DL1 내지 DLm)에 데이터신호를 공급하기 위한 데이터 구동부(164)와, 게이트라인들(GL1 내지 GLn)에 스캔신호를 공급하기 위한 제1 게이트 구동부(166)와, 제2 구동전압 공급라인(SL1 내지 SLn)에 제2 구동전압(Vbias)을 공급하는 제2 게이트 구동부(188), 액정표시패널(152)의 리드아웃 라인(read-out line)(RL1 내지 RLm)들이 공통으로 접속된 리드아웃 집적회로부(202)와, 리드아웃 집적회로부(202)로부터의 아날로그전압을 디지털 신호로 변환하는 아날로그-디지털 변환기(Analog-Digital Convertor : ADC)(220)와, 데이터 구동부(164)에 감마전압을 공급하기 위한 감마전압 공급부(168)와, 시스템(170)으로부터 공급되는 동기신호를 이용하여 데이터 구동부(164)와 게이트 구동부(166)를 제어하기 위한 타이밍 콘트롤러(160)와, 전원 공급부(162)로부터 공급되는 전압을 이용하여 액정표시패널(152)에 공급되는 전압들을 발생하기 위한 직류/직류 변환부(이하 "DC/DC 변환부"라 함)(174)와, 백라이트(178)를 구동하기 위한 인버터(176)를 구비한다. 한편, 전원 공급부(162)는 시스템(170) 내부에 위치할 수 도 있다.
시스템(170)은 수직/수평 동기신호(Vsync, Hsync), 클럭신호(DCLK), 데이터 인에이블 신호(DE) 및 데이터(R,G,B)를 타이밍 콘트롤러(160)로 공급한다.
액정표시패널(151)은 도 4, 5 및 7에 도시된 구조와 동일한 구조이므로 상세한 설명은 생략한다.
감마전압 공급부(168)는 다수의 감마전압을 데이터 구동부(164)로 공급한다.
데이터 구동부(164)는 타이밍 콘트롤러(160)로부터의 제어신호(CS)에 응답하여 디지털 비디오 데이터(R,G,B)를 계조값에 대응하는 아날로그 감마전압(데이터신호)으로 변환하고, 이 아날로그 감마전압을 데이터라인들(DL1 내지 DLm)에 공급한다.
제1 게이트 구동부(166)는 타이밍 콘트롤러(160)로부터의 제어신호(CS)에 응답하여 스캔펄스를 게이트라인들(GL1 내지 GLn)에 순차적으로 공급하여 데이터신호가 공급되는 액정표시패널(151)의 수평라인을 선택한다. 즉, 제1 게이트 구동부(166)는 게이트 라인들(GL1 내지 GLn)을 경유하여 게이트 전극(108a)에 스캔펄스를 공급함으로써 제1 TFT(106)들을 순차적으로 구동시킨다.
리드 아웃 집적회로부(202)는 센서 TFT(140)에서 감지되어 리드 아웃라인(204)으로 공급되는 센싱 전압을 리딩함과 아울러 센싱 전압을 리딩 한 후 제2 스토리지 캐패시터(180)를 초기화시키는 역할을 한다.
ADC(220)는 리드아웃 집적회로부(202)로부터 아날로그 센싱 전압을 디지털 신호로 변환시키고 변환된 디지털 신호를 타이밍 콘트롤러(160)에 공급한다.
타이밍 콘트롤러(160)는 시스템(170)으로부터 입력되는 수직/수평 동기신호(Vsync, Hsync) 및 클럭신호(DCLK)를 이용하여 제1 게이트 구동부(166) 및 데이터 구동부(164)를 제어하기 위한 제어신호(CS)를 생성한다. 여기서, 제1 게이트 구동부(166)를 제어하기 위한 제어신호(CS)에는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭(Gate Shift Clock : GSC), 게이트 출력 신호(Gate Output Enable : GOE)등이 포함된다. 그리고, 데이터 구동부(64)를 제어하기 위한 제어신호(CS)에는 소스 스타트 펄스(Source Start Pulse : SSP), 소스 쉬프트 클럭(Source Shift Clock : SSC), 소스 출력 신호(Source Output Enable : SOE) 및 극성신호(Polarity : POL)등이 포함된다. 그리고, 타이밍 콘트롤러(160)는 시스템(170)으로부터 공급되는 데이터(R,G,B)를 재정렬하여 데이터 구동부(164)로 공급한다. 또한, 타이밍 콘트롤러(160)는 ADC(220)로부터의 디지털 신호를 공급받고 리셋 전압(Vreset)을 공급하는 리드아웃 집적회로부(202)를 제어하고 제2 구동전압 공급라인(SL1 내지 SLn)을 경유하여 센서 TFT(140)의 게이트 전극(108b)에 제2 구동전압(Vbias)을 공급하는 제2 게이트 구동부(188)를 제어한다.
인버터(176)는 전원공급부(162) 또는 시스템(170) 중 어느 하나에서 공급되는 구동전압(Vinv)을 이용하여 백라이트(178)를 구동시킨다. 백라이트(178)는 인버터(176)에 의해 제어되어 빛을 생성하여 액정표시패널(152)로 공급한다.
DC/DC 변환부(174)는 전원 공급부(162)로부터 입력되는 3.3V의 VCC 전압을 승압 또는 감압하여 액정표시패널(210)로 공급되는 전압을 생성한다.
즉, 도 14에 도시된 바와 같이 전원 공급부(162)로부터 입력되는 3.3V의 VCC 전압을 승압 또는 감압하여 기준 감마전압(VDD)을 생성하고 감마전압 공급부(168)에 기준 감마전압(VDD)을 공급하고, 공통전압(Vcom)을 생성하여 데이터 구동부(164)를 경유하여 액정표시패널(152)에 공급하고, 액정표시장치가 디스플레이 모 드일 경우에는 제1 TFT(106)에 제1 게이트 하이전압(VGH) 및 제1 게이트 로우전압(VGL)을 생성하여 제1 게이트 구동부(166)에 공급하며, 액정표시장치가 센서 모드일 경우 제2 TFT(170)의 온-오프를 위한 제2 게이트 하이전압(Vhigh) 및 제2 게이트 로우 전압(Vlow) 전압을 생성하여 제1 게이트 구동부(166)에 공급하며, 제1 구동전압(Vdrv)을 생성하여 제1 게이트 구동부(166)를 경유하여 액정표시패널(151)에 공급하고, 제2 구동전압(Vbias)을 생성하여 제2 게이트 구동부(188)에 공급하고, 리셋전압(Vreset)을 생성하여 리드 아웃 집적회로부(202)에 공급한다.
제2 게이트 구동부(188)는 제2 스토리지 캐패시터(180)가 초기화되는 단계(B)에서 리셋 하이 전압(Vreset2)의 크기와 동일한 크기의 제2 구동전압(Vbias)을 제2 스토리지 캐패시터(180)에 공급한다. 이에 따라, 센서 TFT(140)에 의해 센싱된 신호를 저장하는 제2 스토리지 캐패시터(180) 내에 불필요한 잉여 전압이 잔류하지 않게 됨으로써 이미지 센서의 신뢰성이 더 향상된다.
이를 도 15에 도시된 파형도를 참조하여 좀더 상세히 설명하면 다음과 같다.
먼저, A 단계(구간)은 스토리지 캐패시터(180)에 충전된 전하에 의한 전류가 리드아웃 집적회로부(202)로 공급되는 단계로서, 제2 TFT(170)의 게이트 전극(108c)에 약 20~25V 정도의 제2 게이트 하이전압(Vhigh)이 공급되고, 리드아웃 집적회로부(202)로부터 리셋 로우 전압(Vreset1)이 공급되며, 제2 스토리지 캐패시터(Cst2)를 이루는 제2 구동전압 공급라인(171)에는 약 -5V 정도의 제2 구동 로우 전압(Vbias1) 공급된다.
이에 따라, 제2 TFT(170)가 턴-온이 되면서 제2 스토리지 캐패시터(180)에 충전된 전하에 의한 전류가 제2 TFT(170)의 소스전극(110c), 활성층(114c)의 채널, 드레인 전극(112c) 및 리드아웃라인(204)을 경유하여 리드아웃 집적회로부(202)로 공급된다. 이에 따라, 리드아웃 집적회로부(202)는 센서 TFT(140)에 의해 센싱된 이미지 정보를 검출할 수 있게 된다.
다음으로, B 단계(구간)는 제2 스토리지 캐패시터(Cst2)를 초기화되는 단계로서, 도 16을 참조하면 제2 TFT(170)의 게이트 전극(108c)에 약 20~25V 정도의 제2 게이트 하이전압(Vhigh)이 공급되고, 리드아웃 집적회로(IC)부에서는 약 2.5V 정도의 리셋 하이 전압(Vreset2)이 공급되며, 제2 스토리지 캐패시터(Cst2)를 이루는 제2 구동전압 공급라인(171)에 리셋 하이 전압(Vreset2)과 동일한 크기를 가지는 제2 구동 하이 전압(Vbias2)이 공급된다.
즉, A 단계에서는 스토리지 캐패시터(180)를 이루는 제2 구동전압 공급라인(171)에 제2 TFT(170)의 턴-오프시키는 -5V 정도의 제2 게이트 로우전압(Vlow)과 동일한 크기의 제2 구동 로우 전압(Vbias1)이 공급되고, B 단계에서는 리셋 하이 전압(Vreset2) 전압과 동일한 크기를 가지는 제2 구동 하이전압(Vbias2)(2.5V)이 공급된다. 그 결과, B 단계에서 제2 스토리지 캐패시터(Cst2)와 센서 TFT(140)의 소스전극 사이의 제1 노드(N1)에는 약 2.5V 정도의 리셋 하이 전압(Vreset2)이 공급되고, 센서 TFT(140)의 게이트 전극과 스토리지 캐패시터(Cst2) 사이의 제2 노드(N2)에는 제2 구동전압 공급라인(171)으로부터의 2.5V 정도의 제2 구동 하이전압(Vbias2) 공급됨으로써 제1 노드(N1)와 제2 노드(N2)는 서로 등전위를 이룰 수 있게 되어 제2 스토리지 캐패시터(Cst2)는 전기적으로 충분히 방전되게 된다. 그 결과, 초기화 단계 후, 센서 TFT(150)에 의해 센싱된 신호를 저장하는 제2 스토리지 캐패시터(Cst2) 내에 불필요한 잉여 전압이 잔류하지 않게 됨으로써 센서 TFT(140)로부터 센싱된 신호를 정확하게 검출할 수 있고 그에 대응되는 이미지 구현이 정상적으로 구현될 수 있게 되는 등 이미지 센서의 신뢰성이 더 향상된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 제조방법은 화상만을 구현할 수 있는 액정표시장치에 문서, 이미지 등을 센싱할 수 있는 센싱 소자를 포함할 수 있게 됨으로써 하나의 액정표시장치를 이용하여 이미지 등을 입력할 수 있을 뿐만 아니라 필요에 따라 입력된 이미지를 화상에 구현할 수 있게 된다. 특히, 액정표시장치에 이미지를 센싱 기능을 부가함으로써 액정표시장치 내로 이미지의 입, 출력이 가능하게 되어 비용면에서도 부피면에서도 매우 큰 장점을 가지게 된다.
또한, 본 발명에 따른 액정표시장치의 구동방법은 스토리지 캐패시터의 초기와 단계에서 제2 스토리지 캐패시터(Cst2)의 양단에 동일한 크기의 전압을 공급한다. 이에 따라, 제2 스토리지 캐패시터 내에 불필요한 잉여 전압이 잔류하지 않게 됨으로써 이미지 센서의 신뢰성이 더 향상된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
Claims (15)
- 광을 센싱하는 센서 박막 트랜지스터와 상기 센서 박막 트랜지스터로부터의 센싱 신호를 저장하는 센서 스토리지 캐패시터를 구비하여 디스플레이 모드 및 센서 모드 기능을 가지는 액정표시패널과;제1 기간 동안 상기 센서 스토리지 캐패시터에 저장된 센싱 신호를 검출하고 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 제1 소스전극 사이의 제1 노드에 리셋 전압을 공급하여 상기 센서 스토리지 캐패시터를 초기화시키는 집적회로부를 구비하고,상기 액정표시패널은기판 상에 서로 교차되게 형성되어 화소영역을 정의하는 게이트 라인 및 데이터 라인과;상기 게이트 라인 및 데이터 라인의 교차영역에 위치하는 제1 박막 트랜지스터와;상기 센서 박막 트랜지스터의 제1 소스전극에 제1 구동전압을 공급하는 제1 구동전압 공급라인과;상기 센서 박막 트랜지스터의 제1 게이트 전극에 제2 구동전압을 공급하는 제2 구동전압 공급라인과;상기 센서 스토리지 캐패시터와 상기 집적회로 사이에서 상기 센싱 신호를 선택적으로 상기 집적회로에 공급하는 제2 박막 트랜지스터를 구비하고,상기 제2 구동전압 공급라인은 상기 제2 기간 동안 상기 센서 스토리지 캐패시터와 상기 센서 박막 트랜지스터의 게이트 전극 사이의 제2 노드 사이에 상기 리셋 전압과 동일한 크기의 제3 구동전압을 공급하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 액정표시패널은상기 제1 박막 트랜지스터와 접속됨과 아울러 상기 화소영역에 위치하는 화소전극과;상기 화소전극에 충전된 화소전압을 저장하는 화소 스토리지 캐패시터와;상기 제2 박막 트랜지스터로부터의 센싱된 신호를 상기 집적회로부로 전달하기 위한 센싱신호전달라인을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 2 항에 있어서,상기 센서 박막 트랜지스터는상기 제1 게이트 전극을 덮도록 형성된 게이트 절연막과;상기 게이트 절연막을 사이에 두고 상기 제1 게이트 전극과 중첩되는 제1 반도체 패턴과;상기 제1 반도체 패턴과 접촉되며 상기 제1 소스전극과 마주보는 제1 드레인 전극을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 3 항에 있어서,상기 센서 박막 트랜지스터를 덮도록 형성된 보호막과;상기 보호막 및 게이트 절연막을 관통하여 상기 제1 구동전압 공급라인을 노출시키는 제1 홀과;상기 보호막을 관통하여 상기 제1 소스전극을 노출시키는 제2 홀과;상기 제1 홀을 통해 상기 제1 구동전압 공급라인과 접촉되고 상기 제2 홀을 통해 상기 제1 소스전극과 접촉되어 상기 제1 소스전극과 상기 제1 구동전압 공급라인을 전기적으로 연결시키는 제1 투명전극 패턴을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 4 항에 있어서,상기 화소 스토리지 캐패시터는상기 제2 구동전압 공급라인에서 신장된 제1 스토리지 하부전극과;상기 게이트 절연막을 사이에 두고 상기 제1 스토리지 하부전극과 중첩되는 제1 스토리지 상부전극을 구비하고,상기 제1 스토리지 상부전극은 상기 보호막을 관통하여 제3 홀을 통해 상기 화소전극과 접촉되는 것을 특징으로 하는 액정표시장치.
- 제 4 항에 있어서,상기 센서 스토리지 캐패시터는상기 센서 박막 트랜지스터의 제1 드레인전극 및 상기 제2 박막 트랜지스터와 접촉된 제2 스토리지 전극, 상기 게이트 절연막을 사이에 두고 상기 제2 스토리지 전극과 중첩되는 상기 제2 구동전압 공급라인으로 이루어지는 센서 제1 스토리지 캐패시터와;상기 게이트 절연막을 사이에 두고 상기 제2 스토리지 전극과 중첩되는 상기 제1 구동전압 공급라인으로 이루어지는 센서 제2 스토리지 캐패시터와;상기 보호막을 사이에 두고 상기 제2 스토리지 전극과 중첩되며 상기 제2 구동전압 공급라인을 노출시키는 제4 홀을 통해 상기 제2 구동전압 공급라인과 접촉되는 제2 투명전극 패턴으로 이루어지는 센서 제3 스토리지 캐패시터를 포함하는 것을 특징으로 하는 액정표시장치.
- 제 2 항에 있어서,상기 제2 박막 트랜지스터는상기 게이트 라인의 전단 게이트라인과 접촉되는 제2 게이트 전극과;상기 게이트 절연막을 사이에 두고 상기 제2 게이트 전극과 중첩되는 제2 반도체 패턴과;상기 제2 반도체 패턴과 전기적으로 접속됨과 아울러 상기 제2 스토리지 전극에서 신장된 제2 소스전극과;상기 제2 소스전극과 마주보며 상기 센싱신호전달라인과 접속된 제2 드레인 전극을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 2 항에 있어서,상기 제1 박막 트랜지스터는상기 게이트 라인에서 신장된 제3 게이트 전극과;상기 게이트 절연막을 사이에 두고 상기 제3 게이트 전극과 중첩되게 형성되는 제3 반도체 패턴과;상기 제3 반도체 패턴과 전기적으로 접속됨과 아울러 상기 데이터 라인에서 신장된 제3 소스전극과;상기 제3 소스전극과 마주보며 상기 화소전극과 접속된 제3 드레인 전극을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 액정표시패널이 디스플레이 모드인 경우 상기 게이트 라인에 제1 게이트 전압을 공급하는 제1 게이트 구동부 및 상기 데이터 라인에 데이터 전압을 공급하는 데이터 구동부와;상기 제1 기간 동안 상기 센서 박막 트랜지스터의 제1 게이트 전극에 제2 게이트 전압을 공급하고 상기 제2 기간 동안 상기 제2 구동전압 공급라인에 상기 제3 전압을 공급하는 제2 게이트 구동부를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 제1 노드 및 제2 노드는 등전위를 이루는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 센서 스토리지 캐패시터가 초기화되는 경우 상기 센서 스토리지 캐패시터는 전기적으로 방전되는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 액정표시장치는 디스플레이 모드와 센서 모드에 따라 백라이트 광량이 차등 공급되는 것을 특징으로 하는 액정표시장치.
- 액정표시패널 내에 형성된 센서 박막 트랜지스터에 이미지 정보를 가지는 광이 센싱되는 단계와;상기 센서 박막 트랜지스터에 조사된 광이 이미지 정보를 가지는 센싱 신호로 변환되어 센서 스토리지 캐패시터에 저장되는 단계와;상기 센서 스토리지 캐패시터에 저장된 센싱 신호를 이용하여 상기 이미지 정보를 검출하는 단계와;상기 센서 스토리지 캐패시터와 센서 박막 트랜지스터의 소스전극 사이의 제1 노드에 리셋 전압을 공급하고 상기 센서 스토리지 캐패시터와 상기 센서 박막 트 랜지스터의 게이트 전극 사이의 제2 노드에 상기 리셋 전압과 동일한 제1 전압을 공급하여 상기 센서 스토리지 캐패시터를 초기화시키는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
- 제 13 항에 있어서,상기 제1 노드 및 제2 노드는 서로 등전위를 이루는 것을 특징으로 하는 액정표시장치의 구동방법.
- 제 14 항에 있어서,상기 센서 스토리지 캐패시터를 초기화시키는 단계는상기 센서 스토리지 캐패시터를 전기적으로 방전시키는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060056118A KR101213808B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060056118A KR101213808B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070121283A KR20070121283A (ko) | 2007-12-27 |
KR101213808B1 true KR101213808B1 (ko) | 2012-12-18 |
Family
ID=39138699
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060056118A KR101213808B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101213808B1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100932205B1 (ko) * | 2008-03-31 | 2009-12-16 | 한양대학교 산학협력단 | 화소 회로, 이를 포함하는 디스플레이 장치 및 화소 회로의동작 방법 |
KR101415725B1 (ko) | 2008-05-21 | 2014-07-21 | 서울대학교산학협력단 | 표시 장치와 그 구동 방법 |
KR101243822B1 (ko) * | 2008-05-27 | 2013-03-18 | 엘지디스플레이 주식회사 | 액정 표시 장치 |
KR101705357B1 (ko) * | 2009-12-21 | 2017-02-10 | 엘지디스플레이 주식회사 | 정전용량 방식 터치 센서 내장형 표시장치 |
KR20120114020A (ko) | 2011-04-06 | 2012-10-16 | 삼성디스플레이 주식회사 | 입체 영상 표시 장치 및 그 구동 방법 |
KR101889915B1 (ko) * | 2012-03-29 | 2018-08-21 | 삼성디스플레이 주식회사 | 광 센서를 포함하는 표시 장치 및 그 구동 방법 |
KR102377119B1 (ko) * | 2014-12-30 | 2022-03-22 | 엘지디스플레이 주식회사 | 표시장치 |
KR102554262B1 (ko) * | 2018-12-28 | 2023-07-11 | 엘지디스플레이 주식회사 | 구동 회로, 디스플레이 패널 및 디스플레이 장치 |
KR102571923B1 (ko) * | 2019-10-02 | 2023-08-29 | 엘지디스플레이 주식회사 | 디스플레이 장치 및 구동회로 |
-
2006
- 2006-06-21 KR KR1020060056118A patent/KR101213808B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR20070121283A (ko) | 2007-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101213808B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR101211345B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR101256663B1 (ko) | 액정표시장치와 그의 제조 및 구동방법 | |
US10133384B2 (en) | Display device and method of driving the same | |
KR100961072B1 (ko) | 이미지 센싱 기능을 가지는 액정표시장치 및 그 제조방법과이를 이용한 이미지 센싱 방법 | |
KR101279275B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR101061849B1 (ko) | 정보 인식 장치 및 정보 인식 표시 장치 | |
WO2011104957A1 (ja) | 表示装置 | |
CN102165363B (zh) | 显示装置 | |
KR20070121915A (ko) | 액정표시장치와 그의 제조 및 구동방법 | |
JP2006133788A (ja) | 感知素子を内装した液晶表示装置 | |
US8519943B2 (en) | Liquid crystal display device including image sensor and method of driving the same | |
KR20080113567A (ko) | 표시 장치 | |
KR101277819B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR101266768B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR101248228B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR20060128240A (ko) | 이미지 센싱 기능을 가지는 액정표시장치 및 그 제조방법과이를 이용한 이미지 센싱 방법 | |
KR101678209B1 (ko) | 터치 감지장치와 그 구동 방법 | |
KR101340444B1 (ko) | 액정표시장치 및 제조방법 | |
KR20070118457A (ko) | 필드 시퀀셜 컬러 액정표시장치 및 그 구동방법 | |
KR101201041B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR20070052922A (ko) | 액정표시장치 및 그 제조방법 | |
KR101254794B1 (ko) | 필드 시퀀셜 컬러 액정표시장치 및 그 제조방법과 이를이용한 이미지 센싱 방법 | |
KR20050121068A (ko) | 표시장치 및 이의 제어방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20161118 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20171116 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20181114 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20191113 Year of fee payment: 8 |