KR101201112B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101201112B1
KR101201112B1 KR1020050058229A KR20050058229A KR101201112B1 KR 101201112 B1 KR101201112 B1 KR 101201112B1 KR 1020050058229 A KR1020050058229 A KR 1020050058229A KR 20050058229 A KR20050058229 A KR 20050058229A KR 101201112 B1 KR101201112 B1 KR 101201112B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
gate
signal
crystal panel
flicker
Prior art date
Application number
KR1020050058229A
Other languages
English (en)
Other versions
KR20070002620A (ko
Inventor
강연수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050058229A priority Critical patent/KR101201112B1/ko
Publication of KR20070002620A publication Critical patent/KR20070002620A/ko
Application granted granted Critical
Publication of KR101201112B1 publication Critical patent/KR101201112B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

피드 스로우 전압(ㅿVp)을 최소화하여 플리커 현상을 방지할 수 있는 액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 복수의 게이트라인과 데이터라인의 교차부에 형성된 박막트랜지스터를 포함하는 액정패널과, 상기 액정패널의 타측에 구비되어 제 1 또는 제 2 스캔신호를 상기 액정패널로 공급하는 제 1 게이트 드라이버와, 상기 제 1 게이트 드라이버로 공급하기 위한 상기 제 1 또는 제 2 스캔신호 중 하나를 선택적으로 출력하는 제 1 스위치와, 상기 제 2 게이트 드라이버로 공급하기 위한 상기 제 1 또는 제 2 스캔신호 중 하나를 선택적으로 출력하는 제 2 스위치와, 상기 제 1 또는 제 2 스위치 중 하나를 스위칭 제어하는 타이밍 컨트롤러 및 상기 액정패널로부터 감지된 플리커 발생위치에 관한 정보를 상기 타이밍 컨트롤러로 공급하는 플리커 감지부를 포함한다.
제 1 및 제 2 게이트 하이 전압, 게이트 로우 전압

Description

액정표시장치{Liquid Crystal Display device}
도 1은 종래의 액정표시장치를 나타낸 도면.
도 2는 도 1의 액정표시장치에 인가되는 전압을 나타낸 파형도이다.
도 3은 본 발명의 일 실시예에 따른 액정표시장치를 나타낸 도면.
도 4는 본 발명의 다른 실시예에 따른 액정표시장치를 나타낸 도면.
삭제
<도면의 주요부분에 대한 간단한 설명>
102, 202:액정패널 104:게이트 드라이버
204a,:제 1 게이트 드라이버 204b:제 2 게이트 드라이버
106, 206:데이터 드라이버 108, 208:타이밍 컨트롤러
110, 210:게이트 모듈레이션부 212a:제 1 스위칭부;
212b:제 2 스위칭부 214:전원 공급부
216:플리커 감지부
본 발명은 액정표시장치에 관한 것으로 특히, 플리커 현상을 방지할 수 있는 액정표시장치에 관한 것이다.
액정표시장치는 화상신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액정표시장치 중 액정셀별로 스위칭 소자가 마련된 액티브 매트릭스(Active Matrix) 타입은 동영상을 표시하기에 적합하다. 액티브 매트릭스 타입의 액정표시장치에서 스위칭소자로는 주로 박막트랜지스터(TFT)가 이용되고 있다. 이러한 액정표시장치는 CRT 에 비하여 소형화가 가능하여 퍼스널 컴퓨터(PC)와 노트북 컴퓨터는 물론, 복사기 등의 사무자동화기기, 휴대전화기나 호출기 등의 휴대기기 까지 광범위하게 이용되고 있다.
도 1은 종래의 액정표시장치를 나타낸 도면이다.
도 1에 도시된 바와 같이, 종래의 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(2)과, 상기 액정패널(2)의 복수개의 게이트라인(GL0 ~ GLn)을 구동하기 위한 게이트 드라이버(4)와, 상기 액정패널(2)의 데이터라인(DL1 ~ DLm)을 구동하기 위한 데이터 드라이버(6)와, 상기 게이트 드라이버(4)와 데이터 드라이버(6)를 제어하기 위한 타이밍 컨트롤러(8)를 구비한다.
상기 액정표시장치는 널리 공지된 것으로 상기 액정표시장치의 상세한 설명은 생략한다.
상기 데이터 드라이버(6)는 상기 타이밍 컨트롤러(8)로부터 생성된 데이터 제어신호에 따라 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압을 공급한다. 한편, 상기 화소전극에 같은 방향의 데이터 전압(Vd)이 계속해서 인가되면 상기 액정셀(Clc)이 열화된다.
이를 방지하기 위해 상기 데이터라인(DL1 ~ DLm)으로부터 공급된 데이터전압(Vd)을 정극성(+), 부극성(-)이 되도록 반복하여 구동한다.
이와 같은 방식으로 구동되는 액정표시장치의 게이트라인(GL0 ~ GLn)에는 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)이 공급된다. 여기서, 상기 게이트라인(GL0~ GLn)에 해당하는 수평기간동안(1H) 게이트 하이 전압(VGH)을 공급하고, 나머지 기간에는 게이트 로우 전압(VGL)을 인가한다.
이때, 상기 게이트 하이 전압(VGH)은 상기 액정패널(2)상의 박막트랜지스터(TFT)를 턴-온(turn-on) 시키며 상기 박막트랜지스터(TFT)가 턴-온(turn-on) 되는 기간동안 상기 데이터 드라이버(6)로부터 공급된 데이터 전압이 상기 화소전극에 충전된다.
상기 게이트라인(GL0 ~ GLn)에 공급된 게이트 하이 전압(VGH)이 게이트 로우 전압(VGL)으로 바뀌면서 상기 박막트랜지스터(TFT)는 턴-오프(turn-off) 상태로 바뀌게 되고 그순간 상기 화소전극에 충전된 데이터 전압(Vd)은 도 2에 도시된 바와 같이, 상기 박막트랜지스터(TFT)의 기생 용량(Cgs)에 의해 피드 스로우(feed-through)전압(ㅿVp) 만큼 전압강하가 발생한다.
상기 피드 스로우 전압(ㅿVp)으로 인해 상기 액정패널(2) 상에 표시되는 화상에는 플리커 및 잔상이 발생되어 화질이 저하되는 문제점을 초래하게 된다.
본 발명은 플리커 현상을 방지하여 화질을 향상시킬 수 있는 액정표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 복수의 게이트라인과 데이터라인의 교차부에 형성된 박막트랜지스터를 포함하는 액정패널과, 상기 액정패널의 타측에 구비되어 제 1 또는 제 2 스캔신호를 상기 액정패널로 공급하는 제 1 게이트 드라이버와, 상기 제 1 게이트 드라이버로 공급하기 위한 상기 제 1 또는 제 2 스캔신호 중 하나를 선택적으로 출력하는 제 1 스위치와, 상기 제 2 게이트 드라이버로 공급하기 위한 상기 제 1 또는 제 2 스캔신호 중 하나를 선택적으로 출력하는 제 2 스위치와, 상기 제 1 또는 제 2 스위치 중 하나를 스위칭 제어하는 타이밍 컨트롤러 및 상기 액정패널로부터 감지된 플리커 발생위치에 관한 정보를 상기 타이밍 컨트롤러로 공급하는 플리커 감지부를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.
도 3은 본 발명의 일 실시예에 따른 액정표시장치를 나타낸 도면이다.
도 3에 도시된 바와같이, 상기 액정표시장치는 소정의 화상을 표시하는 액정패널(102)과, 상기 액정패널(102)을 구동하는 게이트 드라이버(104) 및 데이터 드라이버(106)와, 상기 게이트 드라이버(104) 및 데이터 드라이버(106)를 제어하는 타이밍 컨트롤러(108) 및 제 2 게이트 하이 전압(VGH_2)을 생성하는 게이트 모듈레이션부(110)를 구비한다.
상기 액정패널(102)에는 화소영역을 정의하는 복수개의 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열되어 있고 상기 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)의 교차부에는 박막트랜지스터(TFT)가 형성되어 있다.
상기 박막트랜지스터(TFT)는 상기 게이트라인(GL0 ~ GLn)으로부터 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)이 공급되면 턴-온(turn-on) 된다. 상기 박막트랜지스터(TFT)는 문턱전압(Vth) 이상의 전압이 공급되면 계속해서 턴-온(turn-on)된다.
상기 제 1 게이트 하이 전압(VGH_1)은 도시되지 않은 전원 공급부에서 생성되어 일예로 1 수평구간(1H)의 절반인 1/2 수평구간(1/2H) 동안 상기 게이트 드라이버(104)로 공급된다. 상기 제 2 게이트 하이 전압(VGH_2)은 상기 게이트 모듈레이션부(110)에서 생성되어 상기 1 수평구간(1H)의 나머지 1/2 수평구간(1/2H) 동안 상기 게이트 드라이버(104)로 공급된다.
상기 박막트랜지스터(TFT)는 상기 게이트라인(GL0 ~ GLn)과 라인별로 연결되어 있다. 상기 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)과 게이트 로우 전압(VGL)은 상기 게이트라인(GL0 ~ GLn)을 통해 상기 박막트랜지스터(TFT)로 공급된다.
상기 게이트 모듈레이션부(110)는 상기 전원 공급부(미도시)로부터 상기 제 1 게이트 하이 전압(VGH_1)을 공급받는다. 상기 게이트 모듈레이션부(110)는 상기 제 1 게이트 하이 전압(VGH_1)을 소정의 저항들로 전압 분배하여 대략 10V 정도의 제 2 게이트 하이 전압(VGH_2)을 생성하게 된다.
상기 박막트랜지스터(TFT)는 문턱전압(Vth)이상의 전압이 공급되면 턴-온(turn-on)되므로 상기 제 2 게이트 하이 전압(VGH_2)으로도 턴-온(turn-on)된다.
이와 같이 구동되는 액정표시장치에서 상기 게이트 드라이버(104)로 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 공급하는 이유는 위에서 언급한 피드 스로우 전압(ㅿVp)값을 줄이기 위해서이다.
종래의 액정표시장치에서 게이트라인에 공급된 게이트 하이 전압(VGH)이 게이트 로우 전압(VGL)으로 바뀌면서 박막트랜지스터(TFT)는 턴-오프(turn-off) 상태로 바뀌게 된다. 그 순간 상기 화소전극에 충전된 데이터 전압(Vd)은 박막트랜지스터(TFT)의 기생용량(Cgs)에 의해 피드 스로우(feed-through)전압(ㅿVp) 만큼 전압강하가 발생한다.
즉, 상기 피드 스로우 전압(ㅿVp)은 상기 게이트 하이 전압(VGH)이 게이트 로우 전압(VGL)으로 바뀌면서 그 영향을 받는 기생 용량(예를 들면, Cgs 등)로 인해 발생하게 된다. 상기 피드 스로우 전압(ㅿVp)으로 인해 액정패널상에 표시되는 화상에는 플리커 및 잔상이 발생되어 화질이 저하되는 문제점을 초래하게 된다.
따라서, 상기 피드 스로우 전압(ㅿVp)을 줄이는 방법으로는 여러가지 방법이 있다. 본 발명에서는 상기 박막트랜지스터(TFT)의 턴-온(turn-on)상태를 유지하면서 상기 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)의 차이값을 감소시켜 상기 피드 스로우 전압(ㅿVp)을 감소시킨다.
상기 피드 스로우 전압(ㅿVp)은 하기 수학식 1으로 표현된다.
Figure 112005035542446-pat00001
여기서,
Figure 112005035542446-pat00002
는 에 피드 스로우 전압(ㅿVp)이고
Figure 112005035542446-pat00003
는 박막트랜지스터(TFT)의 게이트 전극(G)과 소스전극(C) 사이의 캐패시터이다. 또한,
Figure 112005035542446-pat00004
는 스토리지 캐패시터이고,
Figure 112005035542446-pat00005
는 액정셀의 캐패시터이며,
Figure 112005035542446-pat00006
는 게이트 하이 전압이고,
Figure 112005035542446-pat00007
은 게이트 로우 전압을 나타낸다.
상기 수학식 1 에서 상기 피드 스로우 전압(ㅿVp)을 감소시키기 위해서는 상기 기생 캐패시터(Cgs)와 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)의 차인 게이트 전압(ㅿVg)을 줄이고 스토리지 캐패시터(Cst)를 증가시켜야 한다.
상기 게이트 하이 전압(VGH)을 감소시키게 되면 상기 게이트 전압의 변화량(ㅿVg)을 줄일 수 있게 되어 결과적으로 상기 피드 스로우 전압(ㅿVp)을 줄일 수 있게 된다.
따라서 본 발명은 상기 피드 스로우 전압(ㅿVp)을 감소시키기 위해서 상기 게이트 하이 전압(VGH)을 줄이고자 한다.
상기 게이트 모듈레이션부(110)는 제 1 게이트 하이 전압(VGH_1)보다 절반정도 낮은 제 2 게이트 하이 전압(VGH_2)을 생성하여 상기 타이밍 컨트롤러(108)에서 생성된 제어신호에 따라 상기 게이트 드라이버(104)로 공급한다.
상기 게이트 드라이버(104)는 상기 제 2 게이트 하이 전압(VGH_2)을 상기 게이트라인(GL0 ~ GLn)으로 순차적으로 공급한다. 이로인해, 상기 게이트라인(GL0 ~ GLn)에는 상기 제 2 게이트 하이 전압(VGH_2)이 공급되어 상기 제 1 게이트 하이 전압(VGH_1)으로 턴-온(turn-on)된 박막트랜지스터(TFT)의 상태를 유지시킨다.
상기 제 2 게이트 하이 전압(VGH_2)이 공급된 박막트랜지스터(TFT)에 상기 게이트 로우 전압(VGL)이 공급되는 순간 상기 피드 스로우 전압(ㅿVp)이 발생하게 되는데, 이때 상기 피드 스로우 전압(ㅿVp)은 종래의 경우보다 감소된다.
상기 제 2 게이트 하이 전압(VGH_2)으로 인해 상기 피드 스로우 전압(ㅿVp)이 종래의 액정표시장치보다 감소되어 상기 액정패널(102) 상에 표시되는 플리커 및 잔상을 극복할 수 있다.
한편, 상기 액정표시장치가 대형화되면서 상기 액정패널(102) 또한 사이즈와 픽셀 수가 증가하게 된다. 상기 대형화된 액정패널(102)의 경우 픽셀의 위치마다 캐패시턴스의 특성이 달라짐에 따라 상기 제 2 게이트 하이 전압(VGH_2)이 상기 게이트라인(GL0 ~ GLn)으로 공급되어도 플리커 및 잔상에 대한 보상이 쉽게 이루어지지 않게된다.
도 4는 본 발명의 다른 실시예에 따른 액정표시장치를 나타낸 도면이다.
도 4에 도시된 바와 같이, 상기 액정표시장치는 소정의 화상이 표시되는 액정패널(202)과, 제 1 프레임동안 상기 액정패널(202)에서 발생한 플리커를 감지하는 플리커 감지부(216)와, 상기 액정패널(202)을 구동시키는 제 1 및 제 2 게이트 드라이버(204a, 204b) 및 데이터 드라이버(206)와, 소정의 제어신호를 생성하는 타이밍 컨트롤러(208)와, 제 1 게이트 하이 전압(VGH_1)을 포함한 소정의 전압들을 생성하는 전원 공급부(214)와, 제 2 게이트 하이 전압(VGH_2)을 생성하는 게이트 모듈레이션부(210) 및 상기 타이밍 컨트롤러(208)로부터 생성된 제어신호에 따라 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 상기 제 1 및 제 2 게이트 드라이버(204a, 204b)로 공급하는 제 1 및 제 2 스위칭부(212a, 212b)를 포함한다.
본 발명의 일 실시예에서 설명한 것과 동일한 설명은 생략한다.
상기 제 1 및 제 2 게이트 드라이버(204a, 204b)는 상기 액정표시장치가 대형화됨에 따라 구비된 것이다.
상기 플리커 감지부(216)는 제 1 프레임동안 상기 액정패널(202) 상에 발생한 플리커를 감지한다. 상기 플리커 감지부(216)는 상기 액정패널(202)의 박막트랜지스터(TFT)와 연결된 화소전극(미도시)에 충전된 데이터 전압값에 변화가 발생하였을때 플리커를 감지한다.
상기 플리커 감지부(216)가 제 1 프레임동안 상기 액정패널(202) 상의 오른쪽 부분에서 플리커를 감지하면 상기 타이밍 컨트롤러(208)로 하이(High) 제어신호를 공급한다.
또한, 상기 플리커 감지부(216)가 제 1 프레임동안 상기 액정패널(202) 상의 왼쪽 부분에서 플리커를 감지하면 상기 타이밍 컨트롤러(208)로 로우(Low) 제어신호를 공급한다.
상기 하이(High) 제어신호를 공급받는 상기 타이밍 컨트롤러(208)는 상기 제 2 스위칭부(212b)로 소정의 제어신호를 공급한다. 상기 로우(Low) 제어신호를 공급받는 상기 타이밍 컨트롤러(208)는 상기 제 1 스위칭(212a)로 소정의 제어신호를 공급한다.
제 1 프레임동안 상기 액정패널(202)의 오른쪽에서 플리커가 발생하면, 상기 타이밍 컨트롤러(208)는 상기 제 2 스위칭부(212b)로 소정의 제어신호를 공급한다.
이때, 상기 제 1 및 제 2 게이트 드라이버(204a, 204b)는 상기 게이트라인(GL0 ~ GLn)과 연결되어 있다.
상기 제 1 및 제 2 스위칭부(212a, 212b)에는 상기 전원 공급부(212)에서 생성된 제 1 게이트 하이 전압(VGH_1)과 상기 게이트 모듈레이션부(210)에서 생성된 제 2 게이트 하이 전압(VGH_2)이 공급된다.
상기 제 1 게이트 드라이버(204a)는 상기 타이밍 컨트롤러(208)로부터 공급된 제어신호에 따라 상기 제 1 게이트 하이 전압(VGH_1)을 상기 게이트라인(GL0 ~ GLn)에 순차적으로 공급한다.
상기 제 2 게이트 드라이버(204b)에는 상기 제 2 스위칭부(212b)를 통해 상기 게이트 모듈레이션(210)에서 생성된 제 2 게이트 하이 전압(VGH_2) 및 전원 공급부(214)에서 생성된 제 1 게이트 하이 전압(VGH_1)이 공급된다.
이때, 상기 제 2 스위칭부(212b)에 상기 타이밍 컨트롤러(208)로부터 생성된 제어신호가 공급되는데, 상기 제어신호가 하이(High)일때 상기 제 2 스위칭부(212b)는 상기 제 2 게이트 하이 전압(VGH_2)을 제 2 게이트 드라이버(204b)로 공급한다.
상기 제어신호가 로우(Low)인 경우 상기 제 2 스위칭부(212b)는 상기 제 1 게이트 하이 전압(VGH_1)을 상기 제 2 게이트 드라이버(204b)로 공급한다.
상기 로우(Low) 제어신호는 일예로 1 수평구간(1H) 중 1/2 수평구간(1/2H) 동안 상기 제 2 스위칭부(212b)로 공급되고 상기 하이(High) 제어신호는 상기 1 수평구간(1H) 중 나머지 1/2 수평구간(1/2H) 동안 상기 제 2 스위칭부(212b)로 공급된다.
상기 제 2 게이트 드라이버(204b)는 상기 제 2 스위칭부(212b)로부터 공급된 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 상기 제어신호에 따라 상기 액정패널(202)에 배열된 게이트라인(GL0 ~ GLn)으로 공급한다.
제 1 프레임 구간에서 상기 액정패널(202) 상의 오른쪽 부분에서 플리커가 발생하게 됨에 따라, 상기 액정패널(202)의 오른쪽 부분에 위치하는 상기 제 2 게이트 드라이버(204b)에는 상기 제 2 스위치(212b)를 통해 상기 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)이 공급된다.
이에 따라 제 1 프레임을 제외한 나머지 프레임 동안 상기 플리커 현상을 감소시킬 수 있게된다.
상기 제 1 프레임 구간에서 액정표시장치를 구동시켜 플리커가 발생하는 부분을 감지하고 그 다음 프레임부터 상기 플리커가 발생한 부분으로 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 공급한다. 피드 스로우 전압(ΔVp)을 감소시킴에 따라 상기 플리커 현상을 감소시킬 수 있다.
상기 제 1 프레임 동안 플리커가 발생한 상기 액정패널(202)의 오른쪽 부분에 위치하는 박막트랜지스터(TFT)로 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 공급함으로써 상기 피드 스로우 전압(ΔVp)을 감소시킬 수 있다.
상기 피드 스로우 전압(ΔVp)이 감소됨에 따라 플리커 현상이 상기 액정패널 (202) 상에 발생하지 않게된다.
상기 액정표시장치를 제 1 프레임구간 동안 구동시킴에 따라 액정패널(202)의 오른쪽 부분에서 발생한 플리커를 감지하였다. 이에 따라 다음 프레임에서 상기 액정패널(202)의 오른쪽 부분에서 발생하는 피드 스로우 전압(ΔVp)을 감소시켜 상기 플리커 현상을 극복할 수 있다.
한편, 상기 액정패널(202)의 왼쪽에서 플리커가 발생하면, 상기 타이밍 컨트롤러(208)는 상기 제 1 스위칭부(212a)로 소정의 제어신호를 공급한다.
이때, 상기 제 1 및 제 2 게이트 드라이버(204a, 204b)는 상기 게이트라인(GL0 ~ GLn)과 연결되어 있다.
상기 제 1 및 제 2 스위칭부(212a, 212b)에는 상기 전원 공급부(212)에서 생성된 제 1 게이트 하이 전압(VGH_1)과 상기 게이트 모듈레이션부(210)에서 생성된 제 2 게이트 하이 전압(VGH_2)이 공급된다.
상기 제 2 게이트 드라이버(204b)는 상기 타이밍 컨트롤러(208)로부터 공급된 제어신호에 따라 상기 제 1 게이트 하이 전압(VGH_1)을 상기 게이트라인(GL0 ~ GLn)에 순차적으로 공급한다.
상기 제 1 게이트 드라이버(204a)에는 상기 제 1 스위칭부(212a)를 통해 상기 게이트 모듈레이션(210)에서 생성된 제 2 게이트 하이 전압(VGH_2) 및 전원 공급부(214)에서 생성된 제 1 게이트 하이 전압(VGH_1)이 공급된다.
상기 제 1 스위칭부(212a)에 상기 타이밍 컨트롤러(208)로부터 생성된 제어신호가 공급되는데, 상기 제어신호가 하이(High)일때 상기 제 1 스위칭부(212a)는 상기 제 2 게이트 하이 전압(VGH_2)을 제 1 게이트 드라이버(204a)로 공급한다.
상기 제어신호가 로우(Low)인 경우 상기 제 1 스위칭부(212a)는 상기 제 1 게이트 하이 전압(VGH_1)을 상기 제 1 게이트 드라이버(204a)로 공급한다.
상기 로우(Low) 제어신호는 일예로 1 수평구간(1H) 중 1/2 수평구간(1/2H) 동안 상기 제 1 스위칭부(212a)로 공급되고 상기 하이(High) 제어신호는 상기 1 수평구간(1H) 중 나머지 1/2 수평구간(1/2H) 동안 상기 제 1 스위칭부(212a)로 공급된다.
상기 제 1 게이트 드라이버(204a)는 상기 제 1 스위칭부(212a)로부터 공급된 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 상기 제어신호에 따라 상기 액정패널(202)에 배열된 게이트라인(GL0 ~ GLn)으로 공급한다.
제 1 프레임 구간에서 상기 액정패널(202) 상의 왼쪽 부분에서 플리커가 발생하게 됨에 따라, 상기 액정패널(202)의 왼쪽 부분에 위치하는 상기 제 1 게이트 드라이버(204a)에는 상기 제 1 스위치(212a)를 통해 상기 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)이 공급된다.
이에 따라 제 1 프레임을 제외한 나머지 프레임 동안 상기 플리커 현상을 감소시킬 수 있게된다.
상기 제 1 프레임 구간에서 액정표시장치를 구동시켜 플리커가 발생하는 부분을 감지하고 그 다음 프레임부터 상기 플리커가 발생한 부분으로 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 공급한다. 피드 스로우 전압(ΔVp)을 감소시킴에 따라 상기 플리커 현상을 감소시킬 수 있다.
상기 제 1 프레임 동안 플리커가 발생한 상기 액정패널(202)의 왼쪽 부분에 위치하는 박막트랜지스터(TFT)로 제 1 및 제 2 게이트 하이 전압(VGH_1, VGH_2)을 공급함으로써 상기 피드 스로우 전압(ΔVp)을 감소시킬 수 있다.
상기 피드 스로우 전압(ΔVp)이 감소됨에 따라 플리커 현상이 상기 액정패널(202) 상에 발생하지 않게된다.
상기 액정표시장치를 제 1 프레임구간 동안 구동시킴에 따라 액정패널(202)의 왼쪽 부분에서 발생한 플리커를 감지하였다. 이에 따라 다음 프레임에서 상기 액정패널(202)의 왼쪽 부분에서 발생하는 피드 스로우 전압(ΔVp)을 감소시켜 상기 플리커 현상을 극복할 수 있다.
본 발명에 따른 액정표시장치는 제 1 프레임 구간동안 상기 액정표시장치를 구동시켜 플리커가 발생한 부분을 감지하여 그 다음 프레임에서 상기 플리커가 발생한 부분의 피드 스로우 전압(ΔVp)을 감소시켜 플리커 현상을 극복할 수 있다. 이에 따라 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
이상에서 살펴본 바와 같이, 본 발명에 따른 액정표시장치는 플리커가 발생하는 부분에 위치하는 박막트랜지스터(TFT)로 공급되는 게이트 전압(ΔVg)의 값을 줄임으로써 피드 스로우 전압(ΔVp)을 감소시킴에 따라 플리커 현상을 극복할 수 있다. 또한, 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.

Claims (13)

  1. 복수의 게이트라인과 데이터라인의 교차부에 형성된 박막트랜지스터를 포함하는 액정패널;
    상기 액정패널의 게이트라인으로 공급되는 제1 스캔신호를 생성하는 전원 공급부;
    상기 제1 스캔신호와 상이한 레벨을 갖는 제2 스캔신호를 생성하는 스캔신호 변조부;
    상기 제1 및 제2 스캔신호 중 어느 하나의 스캔신호를 상기 액정패널의 게이트라인으로 공급하는 제1 및 제2 게이트 드라이버;
    상기 액정패널로부터 발생하는 플리커를 센싱하고, 상기 센싱된 플리커의 위치에 따라 서로 상이한 레벨의 제어신호를 생성하는 플리커 감지부;
    상기 플리커 감지부로부터 제어신호를 제공받아 상기 제어신호의 레벨에 대응되는 선택신호를 생성하는 타이밍 컨트롤러; 및
    상기 전원 공급부 및 스캔신호 변조부로부터 각각 상기 제1 및 제2 스캔신호를 제공받아 상기 타이밍 컨트롤러로부터 제공된 선택신호의 레벨에 따라 상기 제1 및 제2 스캔신호 중 어느 하나의 스캔신호를 선택하여 상기 제1 및 제2 게이트 드라이버로 출력하는 스위칭부;를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제 1항에 있어서,
    상기 제 2 스캔신호는 상기 제 1 스캔신호보다 낮은 전압값을 갖는 것을 특징으로 하는 액정표시장치.
  3. 제 2항에 있어서,
    상기 제2 스캔신호는 상기 제1 스캔신호의 절반 크기의 전압값을 갖는 것을 특징으로 하는 액정표시장치.
  4. 삭제
  5. 제1 항에 있어서,
    상기 액정패널의 박막트랜지스터는 상기 제1 스캔신호가 공급되면 턴-온 되고 상기 제2 스캔신호가 공급되면 턴-온 상태를 유지하는 것을 특징으로 하는 액정표시장치.
  6. 제1 항에 있어서,
    상기 스위칭부는,
    상기 타이밍 컨트롤러로부터 제공되는 선택신호의 레벨에 따라 상기 제1 및 제2 스캔신호 중 어느 하나의 스캔신호를 선택하여 상기 제1 게이트 드라이버로 제공하는 제1 스위칭부와,
    상기 타이밍 컨트롤러로부터 제공되는 선택신호의 레벨에 따라 상기 제1 및 제2 스캔신호 중 어느 하나의 스캔신호를 선택하여 상기 제2 게이트 드라이버로 제공하는 제2 스위칭부를 포함하는 것을 특징으로 하는 액정표시장치.
  7. 제1 항에 있어서,
    상기 플리커 감지부는 제1 프레임 동안 상기 액정패널 상의 우측에서 플리커가 센싱되면 하이(High) 레벨의 제어신호를 생성하고, 상기 액정패널 상의 좌측에서 플리커가 센싱되면 로우(Low) 레벨의 제어신호를 생성하여 상기 하이(High) 및 로우(Low) 레벨의 제어신호를 상기 타이밍 컨트롤러로 제공하는 것을 특징으로 하는 액정표시장치.
  8. 제7 항에 있어서,
    상기 타이밍 컨트롤러는 상기 플리커 감지부로부터 하이(High) 레벨의 제어신호가 제공되면, 하이(High) 및 로우(Low) 레벨의 선택신호를 생성하여 상기 제1 스위칭부로 제공하는 것을 특징으로 하는 액정표시장치.
  9. 제8 항에 있어서,
    상기 제1 스위칭부는 상기 하이(High) 레벨의 선택신호에 의해 상기 제2 스캔신호를 선택하여 상기 제2 게이트 드라이버로 출력하고, 상기 로우(Low) 레벨의 선택신호에 의해 상기 제1 스캔신호를 선택하여 상기 제2 게이트 드라이버로 출력하는 것을 특징으로 하는 액정표시장치.
  10. 제9 항에 있어서,
    상기 하이(High) 레벨의 선택신호는 1 수평구간 중 전반 1/2 수평구간 동안 상기 제1 스위칭부로 제공되고, 상기 로우(Low) 레벨의 선택신호는 1 수평구간 중 후바 1/2 수평구간 동안 상기 제1 스위칭부로 제공되는 것을 특징으로 하는 액정표시장치.
  11. 제7 항에 있어서,
    상기 타이밍 컨트롤러는 상기 플리커 감지부로부터 로우(Low) 레벨의 제어신호가 제공되면, 하이(High) 및 로우(Low) 레벨의 선택신호를 생성하여 상기 제2 스위칭부로 제공하는 것을 특징으로 하는 액정표시장치.
  12. 제11 항에 있어서,
    상기 제2 스위칭부는 상기 하이(High) 레벨의 선택신호에 의해 상기 제2 스캔신호를 선택하여 상기 제1 게이트 드라이버로 출력하고, 상기 로우(Low) 레벨의 선택신호에 의해 상기 제1 스캔신호를 선택하여 상기 제1 게이트 드라이버로 출력하는 것을 특징으로 하는 액정표시장치.
  13. 제12항에 있어서,
    상기 하이(High) 레벨의 선택신호는 1 수평구간 중 전반 1/2 수평구간 동안 상기 제2 스위칭부로 제공되고, 상기 로우(Low) 레벨의 선택신호는 1 수평구간 중 후반 1/2 수평구간 동안 상기 제2 스위칭부로 제공되는 것을 특징으로 하는 액정표시장치.
KR1020050058229A 2005-06-30 2005-06-30 액정표시장치 KR101201112B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050058229A KR101201112B1 (ko) 2005-06-30 2005-06-30 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050058229A KR101201112B1 (ko) 2005-06-30 2005-06-30 액정표시장치

Publications (2)

Publication Number Publication Date
KR20070002620A KR20070002620A (ko) 2007-01-05
KR101201112B1 true KR101201112B1 (ko) 2012-11-13

Family

ID=37869585

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050058229A KR101201112B1 (ko) 2005-06-30 2005-06-30 액정표시장치

Country Status (1)

Country Link
KR (1) KR101201112B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106157858B (zh) * 2016-08-31 2020-02-07 深圳市华星光电技术有限公司 液晶显示面板的栅极驱动电路的测试电路及其工作方法

Also Published As

Publication number Publication date
KR20070002620A (ko) 2007-01-05

Similar Documents

Publication Publication Date Title
KR101597407B1 (ko) 표시 장치 및 그 구동 방법
KR101132051B1 (ko) 액정표시장치
JP4330059B2 (ja) 液晶表示装置及びその駆動制御方法
US20080136764A1 (en) Liquid crystal display and driving method thereof
US20130293526A1 (en) Display device and method of operating the same
JP2008003546A (ja) 液晶パネル、液晶表示装置及びその駆動方法
KR100899500B1 (ko) 전기 광학 장치 및 전자 기기
KR20080002237A (ko) 게이트 구동 회로, 그를 이용한 액정 표시 장치 및 그의구동 방법
KR20070059337A (ko) 액정표시장치 및 그의 구동 방법
KR100840331B1 (ko) 공통 전압 발생 장치 및 이를 이용한 액정 표시 장치
KR101232527B1 (ko) 데이터 변조장치, 이를 구비한 액정표시장치 및 그의구동방법
US9412324B2 (en) Drive device and display device
KR101354432B1 (ko) 액정표시장치와 그 구동방법
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
KR20070080314A (ko) 액정 표시 패널 및 그의 구동 장치
KR101201112B1 (ko) 액정표시장치
KR20100063170A (ko) 액정표시장치
KR101123075B1 (ko) 킥백전압 보상방법과 이를 이용한 액정표시장치
KR101321173B1 (ko) 액정표시장치 및 그의 구동방법
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR20090129558A (ko) 액정표시패널
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
KR101232173B1 (ko) 화상 표시장치의 구동장치와 그 구동방법
KR20060118702A (ko) 액정표시장치
KR20070014561A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20191015

Year of fee payment: 8