KR101190868B1 - 매트릭스구조를 이용한 피더 id 부여방법 - Google Patents

매트릭스구조를 이용한 피더 id 부여방법 Download PDF

Info

Publication number
KR101190868B1
KR101190868B1 KR20070119232A KR20070119232A KR101190868B1 KR 101190868 B1 KR101190868 B1 KR 101190868B1 KR 20070119232 A KR20070119232 A KR 20070119232A KR 20070119232 A KR20070119232 A KR 20070119232A KR 101190868 B1 KR101190868 B1 KR 101190868B1
Authority
KR
South Korea
Prior art keywords
axis
input
specific
output port
feeder
Prior art date
Application number
KR20070119232A
Other languages
English (en)
Other versions
KR20090052626A (ko
Inventor
권용찬
Original Assignee
삼성테크윈 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성테크윈 주식회사 filed Critical 삼성테크윈 주식회사
Priority to KR20070119232A priority Critical patent/KR101190868B1/ko
Publication of KR20090052626A publication Critical patent/KR20090052626A/ko
Application granted granted Critical
Publication of KR101190868B1 publication Critical patent/KR101190868B1/ko

Links

Images

Abstract

본 발명은 매트릭스구조를 이용한 피더 ID 부여방법에 관한 것이다.
본 발명의 매트릭스구조를 이용한 피더 ID 부여방법은 X축을 구성하는 N 개의 입출력포트와, Y축을 구성하는 N 개의 입출력포트로 메트릭스 구조를 형성하되, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여한다.
본 발명에 의하면, 종래의 아나로그 방식의 ID 부여방법이나 EEPROM 방식의 ID 부여방법보다는 매니저 모듈(Manager Module)에 존재하는 마이크로프로세서를 충분하게 이용하여, 안정적인 ID 부여가 가능하고, 회로 연결라인을 최소화하는 데에 유용하다.
입출력포트, 매트릭스

Description

매트릭스구조를 이용한 피더 ID 부여방법{Feeder Identification Endowment Method Using Matrix Structure}
본 발명은 매트릭스 구조를 이용한 피더 ID 부여방법에 관한 것으로, 좀더 상세하게는 회로 연결라인을 최소화하면서도 안정적인 ID 부여가 가능 한 매트릭스구조를 이용한 피더 ID 부여방법에 관한 것이다.
일반적으로 칩마운터는 반도체 소자를 인쇄회로기판에 자동으로 실장하는 장치이다. 이 칩마운터는 장치의 일 측에 롤 형태 등으로 된 다수의 피더가 장착되고, 이 다수의 피더로부터 해당 반도체 칩을 공급받아 인쇄회로기판에 해당 반도체 칩을 실장한다.
이와 같은 칩마운터가 칩을 마운팅함에 있어서 가장 중요한 것 중 하나는 칩이 마운팅되어야 할 위치에 칩을 정확하게 마운팅하는 것이다.
따라서, 칩마운터는 칩을 마운팅하기 전, 장착시 고유 ID를 부여받는다.
종래에는 아날로그 방식의 ID 부여방법과 디지털 방식의 ID 부여방법이 주로 사용되고 있다.
도 1은 종래 아날로그 방식의 ID 부여방법을 보인 것이고, 도 2는 디지털 방 식의 ID 부여방법을 보인 것이다.
도 1에 도시된 바와 같이, 종래 아날로그 방식의 ID 부여방법은 반도체 칩의 장착지점에 저항값을 달리하여 다른 아날로그 전압을 독립적인 모듈(Module)에 공급하여 이를 ADC(Analog Digital Converter)통해 디지털 값을 갖게 하는 것이다.
그리고, 도 2에 도시된 바와 같이, 종래 디지털방식의 ID 부여방법은 EEPROM을 이용하는 것으로 반도체 칩의 장착지점에 고유한 ID를 사전에 EEPROM에 저장하여 장착시 독립적인 모듈(Module)에 공급하는 것이다
그러나, 종래 아나로그 방식의 ID 부여방법에 있어서는 아나로그의 특성상 전원 옵셋 등에 민감하여 오동작 발생율이 높다. 그리고 종래 EEPROM을 이용한 디지털방식의 ID 부여방법에 있어서는 생산관리 복잡도가 있으며, 가격 적인 측면에서 부담이 크다.
본 발명은 전술한 문제점을 해결하기 위하여 고안된 것으로, 매트릭스 구조를 채택하여 X축의 특정 입출력포트와 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여함으로써, 안정적인 ID 부여가 가능하고, 회로 연결라인을 최소화하는데에 유용한, 매트릭스구조를 이용한 피더 ID 부여방법을 제공함에 그 목적이 있다.
전술한 목적을 달성하기 위하여, 본 발명의 일 실시 예에 따른 매트릭스구조를 이용한 피더 ID 부여방법은, X축을 구성하는 N 개의 입출력포트와, Y축을 구성하는 N 개의 입출력포트로 메트릭스 구조를 형성하되, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여한다.
상기 X축의 특정 입출력포트를 통해서 인에이블 신호를 전달하고, 상기 Y축의 특정 입출력포트를 통해 상기 피더의 ID 데이터를 송부하여, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여한다.
예를 들어, 상기 X축의 입출력포트는 8개, 상기 Y축의 입출력포트는 8개로 구성되며, 64개의 피더의 ID가 저장될 수 있다.
이상에서 설명한 바와 같이, 종래의 아나로그 방식의 ID 부여방법이나 EEPROM 방식의 ID 부여방법보다는 매니저 모듈(Manager Module)에 존재하는 마이크로프로세서를 충분하게 이용하여, 안정적인 ID 부여가 가능하고, 회로 연결라인을 최소화하는 데에 유용하다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 설명하면 다음과 같다.
도 3은 본 발명에 따른 피더 ID 부여방법을 설명하는 흐름도이고, 도 4는 본 발명에 따른 피더 ID 부여방법에 있어서, 매트리트 구조를 보인 개념도이며, 도 5는 ID부여를 위한 타이밍 다이아그램을 보인 도면이다.
도 3 내지 도 5에 도시된 바와 같이, 본 발명의 일 실시 예에 따른 매트릭스구조를 이용한 피더 ID 부여방법은, X축을 구성하는 N 개의 입출력포트(110)와, Y축을 구성하는 N 개의 입출력포트(120)로 메트릭스 구조(200)를 형성하되, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여한다.
상기 X축의 특정 입출력포트를 통해서 인에이블 신호를 전달하고, 상기 Y축의 특정 입출력포트를 통해 상기 피더의 ID 데이터를 송부하여, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여한다.
도 4에 도시된 바와 같이, 상기 X축의 입출력포트는 8개, 상기 Y축의 입출력 포트는 8개로 구성되며, 64개의 피더의 ID가 저장될 수 있다.
예를 들어, X축의 입출력포트 X1을 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y1를 통해서 ID 데이터를 송부하면, 상기 X축의 X1 입출력포트와 상기 Y축의 Y1 입출력포트의 교차점에 해당하는 특정 ID 01를 특정 피더에 부여할 수 있다.
또, X축의 입출력포트 X1를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y2를 통해서 ID 데이터를 송부하면, 상기 X축의 X1 입출력포트와 상기 Y축의 Y2 입출력포트의 교차점에 해당하는 특정 ID 11를 특정 피더에 부여할 수 있다.
또, X축의 입출력포트 X1를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y3를 통해서 ID 데이터를 송부하면, 상기 X축의 X1 입출력포트와 상기 Y축의 Y3 입출력포트의 교차점에 해당하는 특정 ID 21를 특정 피더에 부여할 수 있다.
이러한 원리로 X축의 입출력포트 X1를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y8를 통해서 ID 데이터를 송부하면, 상기 X축의 X1 입출력포트와 상기 Y축의 Y8 입출력포트의 교차점에 해당하는 특정 ID 71를 특정 피더에 부여할 수 있는 것이다.
또한, X축의 입출력포트 X2를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y1를 통해서 ID 데이터를 송부하면, 상기 X축의 X2 입출력포트와 상기 Y축의 Y1 입출력포트의 교차점에 해당하는 특정 ID 12를 특정 피더에 부여할 수 있다.
또, X축의 입출력포트 X2를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y2를 통해서 ID 데이터를 송부하면, 상기 X축의 X2 입출력포트와 상기 Y축의 Y2 입출력포트의 교차점에 해당하는 특정 ID 12를 특정 피더에 부여할 수 있다.
또, X축의 입출력포트 X2를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y3를 통해서 ID 데이터를 송부하면, 상기 X축의 X2 입출력포트와 상기 Y축의 Y3 입출력포트의 교차점에 해당하는 특정 ID 22를 특정 피더에 부여할 수 있다.
이러한 원리로 X축의 입출력포트 X2를 통해서 인에이블 신호를 전달하고, Y축의 입출력포트 Y8를 통해서 ID 데이터를 송부하면, 상기 X축의 X1 입출력포트와 상기 Y축의 Y8 입출력포트의 교차점에 해당하는 특정 ID 72를 특정 피더에 부여할 수 있는 것이다.
이상 설명한 바와 같이, 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예에 관하여 설명하였으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 본 발명의 범주에서 벗어나지 않는 한도 내에서 여러 가지 변형 가능함은 물론이다.
따라서 본 발명의 권리 범위는 설명된 실시 예에 국한되어 정해져서는 안되며, 후술하는 특허청구범위뿐만 아니라, 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.
도 1은 종래 아날로그 방식의 ID 부여방법을 설명하는 도면
도 2는 디지털 방식의 ID 부여방법을 설명하는 도면
도 3은 본 발명에 따른 피더 ID 부여방법을 설명하는 흐름도
도 4는 본 발명에 따른 피더 ID 부여방법에 있어서, 매트리트 구조를 보인 개념도
도 5는 ID부여를 위한 타이밍 다이아그램을 보인 도면
*주요부분에 대한 도면설명
110: X축을 구성하는 N 개의 입출력포트
120: Y축을 구성하는 N 개의 입출력포트
200: 메트릭스 구조

Claims (3)

  1. X축을 구성하는 N 개의 입출력포트와, Y축을 구성하는 N 개의 입출력포트로 메트릭스 구조를 형성하되, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여하되,
    상기 X축의 특정 입출력포트를 통해서 인에이블 신호를 전달하고, 상기 Y축의 특정 입출력포트를 통해 상기 피더의 ID 데이터를 송부하여, 상기 X축의 특정 입출력포트와 상기 Y축의 특정 입출력포트의 교차점에 해당하는 특정 ID를 특정 피더에 부여하는 것을 특징으로 하는 매트릭스구조를 이용한 피더 ID 부여방법.
  2. 삭제
  3. 제 1항에 있어서,
    상기 X축의 입출력포트는 8개, 상기 Y축의 입출력포트는 8개로 구성되며, 64개의 피더의 ID가 저장되는 것을 특징으로 하는, 매트릭스구조를 이용한 피더 ID 부여방법.
KR20070119232A 2007-11-21 2007-11-21 매트릭스구조를 이용한 피더 id 부여방법 KR101190868B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20070119232A KR101190868B1 (ko) 2007-11-21 2007-11-21 매트릭스구조를 이용한 피더 id 부여방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20070119232A KR101190868B1 (ko) 2007-11-21 2007-11-21 매트릭스구조를 이용한 피더 id 부여방법

Publications (2)

Publication Number Publication Date
KR20090052626A KR20090052626A (ko) 2009-05-26
KR101190868B1 true KR101190868B1 (ko) 2012-10-12

Family

ID=40860334

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20070119232A KR101190868B1 (ko) 2007-11-21 2007-11-21 매트릭스구조를 이용한 피더 id 부여방법

Country Status (1)

Country Link
KR (1) KR101190868B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328344B1 (ko) * 1999-09-01 2002-03-12 정문술 표면실장기의 피딩장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328344B1 (ko) * 1999-09-01 2002-03-12 정문술 표면실장기의 피딩장치

Also Published As

Publication number Publication date
KR20090052626A (ko) 2009-05-26

Similar Documents

Publication Publication Date Title
US7761625B2 (en) Methods for main memory with non-volatile type memory modules, and related technologies
KR102438889B1 (ko) 반도체 기억 장치
US20090125687A1 (en) Method of controlling internal voltage and multi-chip package memory prepared using the same
US9360957B2 (en) Semiconductor device
JP4819121B2 (ja) メモリモジュール製造方法
JP2015153935A5 (ko)
JP2019168755A (ja) メモリシステム、電源制御回路及び制御方法
TW200620306A (en) Memory card and semiconductor device
JP2020506544A (ja) 半導体デバイスアレイを分散制御するための装置および方法
JP2007042934A (ja) 多面取り基板の生産履歴管理方法及び多面取り基板
GB2436505A (en) A single chip having a magnetoresistive memory
US20180145091A1 (en) Display substrate, display device and display device identification method
KR101190868B1 (ko) 매트릭스구조를 이용한 피더 id 부여방법
CN106664826A (zh) 检查装置及方法和包括其的部件贴装系统及方法
JP2010073958A (ja) 部品実装機のフィーダ配置最適化方法
WO2017135605A1 (ko) 메모리칩, 메모리 장치 및 이 장치를 구비하는 메모리 시스템
JP2004531048A (ja) 改良されたインタフェースを有する基板整列画像捕捉装置
US7386635B2 (en) Electronic device circuit having a sensor function for expandably connecting a plurlity of electronic devices
JP2011216797A (ja) 多数個取り基板の電子部品実装方法
US10568243B2 (en) Electronic component supply system
JP2015191489A (ja) データ書込みシステム及びデータ書込み方法
TW200702785A (en) Display and tape carrier package structure
CN101566840A (zh) 用于优化元件安装顺序的控制方法及系统
TW200604777A (en) Motherboard structure for preventing short circuit
US20040087132A1 (en) Switching metal line configurations in metal layer structures

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151001

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee