KR101174784B1 - 발광표시장치 - Google Patents

발광표시장치 Download PDF

Info

Publication number
KR101174784B1
KR101174784B1 KR1020050082683A KR20050082683A KR101174784B1 KR 101174784 B1 KR101174784 B1 KR 101174784B1 KR 1020050082683 A KR1020050082683 A KR 1020050082683A KR 20050082683 A KR20050082683 A KR 20050082683A KR 101174784 B1 KR101174784 B1 KR 101174784B1
Authority
KR
South Korea
Prior art keywords
period
during
voltage
control signal
node
Prior art date
Application number
KR1020050082683A
Other languages
English (en)
Other versions
KR20070027265A (ko
Inventor
김중철
허진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050082683A priority Critical patent/KR101174784B1/ko
Publication of KR20070027265A publication Critical patent/KR20070027265A/ko
Application granted granted Critical
Publication of KR101174784B1 publication Critical patent/KR101174784B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver

Abstract

본 발명은 구동 스위칭소자의 문턱전압을 검출하여 저장하고, 이 문턱전압을 반영한 전압값을 상기 구동 트랜지스터의 게이트단자에 공급함으로써 상기 문턱전압의 변화를 보상할 수 있는 발광표시장치를 제공하는데 그 특징이 있다.
발광표시장치, 문턱전압, 다이오드, 구동 트랜지스터

Description

발광표시장치{A electro-luminescence display device}
도 1은 종래의 액티브 매트릭스형 발광표시장치의 기본 화소 구조를 나타낸 도면
도 2는 본 발명의 제 1 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 3은 도 2의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
도 4a 내지 도 4c는 본 발명의 제 1 실시예에 따른 발광표시장치에 있어서, 각 기간별 화소의 동작을 설명하기 위한 도면
도 5는 본 발명의 제 2 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 6은 도 5의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
도 7은 본 발명의 제 3 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 8은 도 5의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
도 9는 본 발명의 제 4 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 10은 도 9의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
도 11은 본 발명의 제 5 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 12는 도 11의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
도 13은 본 발명의 제 6 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면
도 14는 도 13의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면
*도면의 주요부에 대한 부호 설명
SW1 : 제 1 스위칭소자 SW2 : 제 2 스위칭소자
SW3 : 제 3 스위칭소자 SW4 : 제 4 스위칭소자
SW5 : 제 5 스위칭소자 n1 : 제 1 노드
n2 : 제 2 노드 n3 : 제 3 노드
Cst : 커패시터 201 : 제 1 제어 라인
202 : 제 2 제어 라인 203 : 제 3 제어 라인
251 : 제 1 전원 라인 252 : 제 2 전원 라인
253 : 데이터 라인 Vdd : 제 1 전압
Vss : 제 2 전압
본 발명은 발광표시장치에 관한 것으로, 특히 구동 트랜지스터의 문턱전압을 보상할 수 있는 발광표시장치에 대한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판표시장치들이 개발되고 있다. 이러한 평판표시장치는 액정표시장치(Liquid Crystal Display), 전계 방출 표시장치(Field Emission Display), 플라즈마 디스플레이 패널(Plasma Display Panel) 및 전계발광(Electro-Luminescence)표시장치 등이 있다.
최근에 이와 같은 평판표시장치의 표시품질을 높이고 대화면화를 시도하는 연구들이 활발히 진행되고 있다. 이들 중 전계발광표시장치는 스스로 발광하는 자발광소자이다. 전계발광표시장치는 전자 및 정공 등의 캐리어를 이용하여 형광물질을 여기시킴으로써 비디오 영상을 표시하게 된다. 이 전계발광표시장치는 사용하는 재료에 따라 무기 전계발광표시장치와 발광표시장치로 크게 나뉘어진다. 상기 발광표시장치는 100~200V의 높은 전압을 필요로 하는 무기 전계발광표시장치에 비해 5~20V 정도의 낮은 전압으로 구동됨으로써 직류 저전압 구동이 가능하다. 또한, 발광표시장치는 넓은 시야각, 고속 응답성, 고 콘트라스트비(contrast ratio) 등의 뛰어난 특징을 갖고 있으므로, 그래픽 디스플레이의 픽셀(pixel), 텔레비전 영상 디스플레이나 표면 광원(Surface Light Source)의 픽셀로서 사용될 수 있으며, 얇고 가벼우며 색감이 좋기 때문에 차세대 평면 디스플레이로서 적합하다.
한편, 이러한 발광표시장치의 구동방식으로는 별도의 박막트랜지스터를 구비하지 않는 패시브 매트릭스 방식(Passive matrix type)이 주로 이용되고 있다.
그러나, 상기 패시브 매트릭스 방식은 해상도나 소비전력, 수명 등에 많은 제한적인 요소를 가지고 있기 때문에, 고해상도나 대화면을 요구하는 차세대 디스플레이 제조를 위한 액티브 매트릭스형 전계발광표시장치가 연구/개발되고 있다.
도 1은 종래의 액티브 매트릭스형 발광표시장치의 기본 화소 구조를 나타낸 도면이다.
종래의 액티브 매트릭스형 발광표시장치의 기본 화소 구조는, 도 1에 도시된 바와 같이, 일방향으로 배열된 스캔라인(SL)과, 상기 스캔라인(SL)에 교차되도록 형성된 데이터 라인(DL)과, 상기 스캔라인(SL)과 상기 데이터 라인(DL)에 의해서 정의되는 각 화소(Pixel)에 형성되는 발광소자(OLED)와, 상기 발광소자(OLED)의 애노드에 직류전압을 전송하기 위한 전원라인(110)과, 상기 스캔라인(SL)에 게이트단자가 연결되고 상기 데이터 라인(DL)에 드레인단자가 연결된 제 1 스위칭소자(SW1)와, 상기 제 1 스위칭소자(SW1)의 소스단자에 게이트단자가 연결되고 상기 발광소자(OLED)의 캐소드에 드레인단자가 연결되며 접지단자에 소스단자가 연결된 제 2 스위칭소자(SW2)와, 상기 제 2 스위칭소자(SW2)의 게이트단자와 소스단자 사이에 연결된 커패시터(Cst)를 구비하여 구성된다.
여기서, 상기 제 1 스위칭소자(SW1)는 상기 스캔라인(SL)으로부터의 스캔신호에 응답하여 턴-온됨으로써 자신의 소스단자와 드레인단자 사이에 전류패스를 형성시킴과 아울러, 상기 스캔라인(SL) 상의 전압이 자신의 문턱전압(Threshold Voltage :Vth) 이하일 때 턴-오프 상태를 유지하게 된다. 상기 제 1 스위칭소자(SW1)의 턴-온 타임기간에, 상기 데이터 라인(DL)으로부터의 데이터 전압은 제 1 스위칭소자(SW1)의 드레인단자를 통해 상기 제 2 스위칭소자(SW2)의 게이트단자에 인가된다. 이와 반대로, 상기 제 1 스위칭소자(SW1)의 오프타임기간에는 상기 제 1 스위칭소자(SW1)의 소스단자와 드레인단자 사이의 전류패스가 오픈되어 상기 데이터 전압이 상기 제 2 스위칭소자(SW2)에 인가되지 않는다.
상기 제 2 스위칭소자(SW2)는 자신의 게이트단자에 공급되는 데이터 전압에 따라 자신의 소스단자와 드레인단자간을 흐르는 전류의 양을 조절하여 상기 데이터 전압에 대응하는 밝기로 발광소자(OLED)를 발광시킨다.
상기 커패시터(Cst)는 상기 제 2 스위칭소자(SW2)의 게이트단자에 인가되는 데이터 전압을 한 프레임기간동안 일정하게 유지함과 아울러 상기 발광소자(OLED)에 인가되는 전류를 한 프레임기간 동안 일정하게 유지시킨다.
이러한 종래의 발광표시장치는 소비전력이 적은 장점을 가지지만, 시간에 따라 발광소자(OLED)를 통해 흐르는 전류세기가 변하여 표시불균일을 초래하는 문제점을 갖는다. 이는 발광소자(OLED)를 구동하는 구동 트랜지스터, 즉 상기 제 2 스위칭소자(SW2)의 문턱전압(threshold voltage)이 변하여 상기 발광소자(OLED)를 통해 흐르는 전류가 변하기 때문이다.
즉, 상기 제 2 스위칭소자용 박막 트랜지스터는 제조공정변수에 따라 문턱전압이 변하게 되므로, 모든 트랜지스터의 문턱전압이 동일하게 되도록 트랜지스터를 제조하는 것이 어려우며, 이에 따라 화소간 문턱전압의 편차가 존재하기 때문이다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 구동 트랜지스터의 문턱전압을 검출하여 저장하고, 이 문턱전압을 반영한 전압값을 상기 구동 트랜지스터의 게이트단자에 공급함으로써 상기 문턱전압의 변화를 보상할 수 있는 발광표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 발광 기간 및 초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자; 프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정 기간 및 상기 초기화 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 소정 기간 및 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 소정 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키 고, 상기 발광 기간에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및, 상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자; 상기 초기화 기간 및 프로그램 기간의 소정기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정기간 및 상기 초기화 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 소정 기간 및 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간에 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간동안에 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및, 상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자 에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 발광 기간 및 초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자; 상기 프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정 기간 및 초기화 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 프로그램 기간의 소정 기간 및 상기 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및, 상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 그 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 발광 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자; 프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 소정 기간동안 다이오드 방식으로 구동되어 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자; 및, 초기화 기간동안 상기 커패시터를 상기 발광소자의 문턱전압으로 방전시키는 제 6 스위칭소자를 포함하여 구성됨을 그 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 발광 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자; 프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 소정 기간동안 다이오드 방식으로 구동되어 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커 패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자; 및, 초기화 기간동안 상기 커패시터를 외부로부터의 초기화 전압으로 방전시키는 제 6 스위칭소자를 포함하여 구성됨을 그 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 발광표시장치는, 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자; 상기 발광 기간에 상기 제 1 노드에 기준전압을 공급하는 제 1 스위칭소자; 프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 제 1 노드에 공급하는 제 2 스위칭소자; 상기 제 1 노드와 제 2 노드 사이에 접속된 커패시터; 상기 프로그램 기간의 소정기간 및 초기 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자; 상기 제 1 노드, 제 2 노드, 및 상기 제 1 전원라인간에 접속되어, 상기 프로그램 기간의 소정 기간 및 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 소정 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및, 상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 그 특징 으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 2는 본 발명의 제 1 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면이고, 도 3은 도 2의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
도 2에 도시된 바와 같이, 제 1 실시예에 따른 발광표시장치의 하나의 화소는 화상을 표시하기 위한 발광소자(OLED)와, 상기 발광소자(OLED)의 온/오프 타이밍을 제어하기 위한 제 1 내지 제 5 스위칭소자(SW1 내지 SW5)와, 상기 발광소자(OLED)가 한 프레임동안 온 상태를 유지하도록 하는 커패시터(Cst)를 포함한다.
여기서, 상기 제 1 내지 제 5 스위칭소자(SW1 내지 SW5)는 모두 PMOS 트랜지스터 또는 NMOS 트랜지스터를 사용할 수 있으며, 도 2에 도시된 제 1 내지 제 5 스위칭소자(SW1 내지 SW5)는 모두 PMOS 트랜지스터이다.
상기 각 화소에 구비된 각 구성요소를 좀 더 구체적으로 설명하면 다음과 같다.
상기 제 1 스위칭소자(SW1)는, 상기 발광 기간(Temit) 및 초기화 기간(Tint)동안 제 1 전원 라인(251)으로부터의 제 1 전압(Vdd)을 제 1 노드(n1)에 공급한다. 즉, 상기 각 기간동안 상기 제 1 스위칭소자(SW1)는 제 1 제어 신호(CS1)에 따라 상기 제 1 전압(Vdd)을 상기 제 1 노드(n1)에 공급한다. 이를 위해, 상기 제 1 스위칭소자(SW1)의 게이트단자는 상기 제 1 제어 신호(CS1)를 전송하는 제 1 제어 라 인(201)에 접속되며, 소스단자는 상기 제 1 전압(Vdd)을 전송하는 제 1 전원 라인(251)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 제 2 스위칭소자(SW2)는, 프로그램 기간(Tprog)의 일부 기간동안 데이터 라인(253)으로부터의 데이터 신호(Vdata)를 상기 제 1 노드(n1)에 공급한다. 즉, 상기 일부 기간동안 상기 제 2 스위칭소자(SW2)는 제 2 제어 신호(CS2)에 따라 상기 제 1 노드(n1)에 데이터 신호(Vdata)를 공급한다. 이를 위해, 상기 제 2 스위칭소자(SW2)의 게이트단자는 상기 제 2 제어 신호(CS2)를 전송하는 제 2 제어 라인(202)에 접속되며, 소스단자는 데이터 신호(Vdata)를 전송하는 데이터 라인(253)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 커패시터(Cst)는 상기 제 1 전원 라인(251)과 제 2 노드(n2) 사이에 접속된다.
상기 제 3 스위칭소자(SW3)는, 상기 프로그램 기간(Tprog)의 일부 기간 및 상기 초기화 기간(Tint)동안 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 즉, 상기 각 기간동안 상기 제 3 스위칭소자(SW3)는 제 3 제어 신호(CS3)에 따라 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 이를 위해, 상기 제 3 스위칭소자(SW3)의 게이트단자는 상기 제 3 제어 신호(CS3)를 전송하는 제 3 제어 라인(203)에 접속되며, 소스단자는 상기 제 3 노드(n3)에 접속되며, 드레인단자는 상기 제 2 노드(n2)에 접속된다.
상기 제 4 스위칭소자(SW4)는 구동 트랜지스터로서, 상기 제 1, 제 2, 및 제 3 노드(n1, n2, n3)에 접속된다. 구체적으로, 상기 제 4 스위칭소자(SW4)의 게이트 단자는 상기 제 2 노드(n2)에 접속되며, 소스단자는 상기 제 1 노드(n1)에 접속되며, 드레인단자는 상기 제 3 노드(n3)에 접속된다. 이와 같이 접속된 상기 제 4 스위칭소자(SW4)는 다음과 같이 동작한다.
즉, 상기 제 4 스위칭소자(SW4)는 프로그램 기간(Tprog)의 일부 기간, 그리고 초기화 기간(Tint)동안 다이오드 형태로 동작한다. 이는 상기 프로그램 기간(Tprog)의 일부 기간, 그리고 상기 초기화 기간(Tint)동안 상기 제 3 스위칭소자(SW3)가 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자간을 서로 연결시키기 때문이다.
상기 초기화 기간(Tint)동안 상기 제 4 스위칭소자(SW4)는 상기 제 1 노드(n1)에 공급된 제 1 전압(Vdd)에 의해 초기화 전류(Iint)를 발생시킨다. 즉, 이 초기화 전류(Iint)는, 상기 제 1 전원 라인(251), 제 1 스위칭소자(SW1), 제 1 노드(n1), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰를 따라 흐르게된다. 이때, 이 초기화 전류(Iint)가 흐름에 따라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 신호가 방전된다.
그리고, 상기 프로그램 기간(Tprog)의 일부 기간동안 상기 제 4 스위칭소자(SW4)는 상기 제 1 노드(n1)에 공급된 데이터 신호(Vdata)에 따라 상기 커패시터(Cst)에 현재 데이터 신호(Vdata)를 저장한다. 이후, 발광 기간(Temit)에 상기 제 4 스위칭소자(SW4)는 상기 저장된 현재 데이터 신호(Vdata)에 따른 구동전류를 발생시킨다.
상기 제 5 스위칭소자(SW5)는, 상기 초기화 기간(Tint)동안 상기 제 4 스위칭소자(SW4)로부터 발생된 초기화 전류(Iint)를 상기 발광소자(OLED)에 공급한다. 또한, 상기 제 5 스위칭소자(SW5)는, 상기 발광 기간(Temit)동안 상기 제 4 스위칭소자(SW4)로부터 발생된 구동전류를 상기 발광소자(OLED)에 공급한다. 즉, 상기 초기화 기간(Tint)에 상기 제 5 스위칭소자(SW5)는 상기 제 1 제어 신호(CS1)에 따라 상기 제 4 스위칭소자(SW4)로부터의 초기화 전류(Iint)를 상기 발광소자(OLED)에 공급한다. 그리고, 상기 발광 기간(Temit)에 상기 제 5 스위칭소자(SW5)는 상기 제 1 제어 신호(CS1)에 따라 상기 제 4 스위칭소자(SW4)로부터의 구동전류를 상기 발광소자(OLED)에 공급한다. 이를 위해, 상기 제 5 스위칭소자(SW5)의 게이트단자는 상기 제 1 제어 라인(201)에 접속되며, 소스단자는 상기 제 4 스위칭소자(SW4)의 드레인단자(제 3 노드(n3))에 접속되며, 드레인단자는 상기 발광소자(OLED)의 애노드에 접속된다.
여기서, 상기 발광소자(OLED)의 캐소드는 제 2 전압(Vss)을 전송하는 제 2 전원 라인(252)에 접속된다. 상기 제 2 전압(Vss)은 접지전압이다.
한편, 도면에 도시하지 않았지만, 본 발명의 제 1 실시예에 따른 발광표시장치는 상기 제 1 내지 제 3 제어 신호(CS1 내지 CS3)를 출력하는 제어 신호발생부를 더 포함한다.
이와 같이 구성된 본 발명의 제 1 실시예에 따른 발광표시장치의 동작을 상세히 설명하면 다음과 같다.
도 4a 내지 도 4c는 본 발명의 제 1 실시예에 따른 발광표시장치에 있어서, 각 기간별 화소의 동작을 설명하기 위한 도면이다.
초기화 기간(Tint)동안, 도 3에 도시된 바와 같이, 제 1 및 제 3 제어 신호(CS1, CS3)가 로우논리전압을 갖는다. 그리고 이 초기화 기간(Tint)동안 제 2 제어신호는 순차적으로 하이논리전압 및 로우논리전압을 갖는다. 즉, 이 초기화 기간(Tint)의 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 가지며, 이 초기화 기간(Tint)의 나머지 일부 기간동안 로우논리전압을 갖는다.
따라서, 도 4a에 도시된 바와 같이. 상기 제 1 제어 신호(CS1)를 입력받는 제 1 및 제 5 스위칭소자(SW1, SW5), 그리고 상기 제 3 제어 신호(CS3)를 입력받는 제 3 스위칭소자(SW3)가 턴-온된다. 반대로, 상기 제 2 제어 신호(CS2)를 입력받는 제 2 스위칭소자(SW2)가 턴-오프된다.
그러면, 상기 턴-온된 제 1 스위칭소자(SW1)를 통해 제 1 전압(Vdd)이 제 1 노드(n1)에 공급된다. 상기 제 1 노드(n1)는 제 4 스위칭소자(SW4)의 소스단자이므로, 결국, 상기 제 1 전압(Vdd)은 상기 제 4 스위칭소자(SW4)의 소스단자에 공급된다.
한편, 상술한 바와 같이, 상기 기간에 상기 제 3 스위칭소자(SW3)가 턴-온상태이므로, 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자는 서로 연결된다. 이로 인해, 상기 제 4 스위칭소자(SW4)는 다이오드 방식으로 동작한다.
따라서, 도 4a에 도시된 바와 같이, 제 1 전원 라인(251), 제 1 스위칭소자(SW1), 제 1 노드(n1), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰가 형성되며, 이 전류패쓰를 따라 초기화 전류(Iint)가 흐른다. 이때, 이 전류가 흐름에 따 라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 신호가 방전된다.
이와 같이 상기 제 2 노드(n2)(제 4 스위칭소자(SW4)의 게이트단자)를 일정 전압으로 초기화시키는 이유는, 이전 프레임시간동안의 데이터 신호(Vdata)가 높은 레벨이고 다음 프레임시간의 데이터 신호(Vdata)가 낮은 레벨의 전압이라면 제 4 스위칭소자(SW4)의 다이오드 연결특성에 의해 상기 제 4 스위칭소자(SW4)의 게이트단자에는 더 이상 데이터 신호(Vdata)가 인가될 수 없기 때문이다. 즉, 이를 방지하기 위해, 상기 제 2 노드(n2)를 매 프레임마다 일정 전압으로 초기화시킨다.
이후, 프로그램 기간(Tprog)동안, 도 3에 도시된 바와 같이, 제 1 제어 신호(CS1)는 하이논리전압을 갖는다. 그리고 이 프로그램 기간(Tprog)동안 제 2 제어 신호(CS2)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 제 2 제어 신호(CS2)는 로우논리전압을 가지며, 이 프로그램의 나머지 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 갖는다. 그리고, 그리고 이 프로그램 기간(Tprog)동안 제 3 제어 신호(CS2)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 제 3 제어 신호(CS3)는 로우논리전압을 가지며, 이 프로그램의 나머지 일부 기간동안 제 3 제어 신호(CS3)는 하이논리전압을 갖는다.
따라서, 도 4b에 도시된 바와 같이. 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 턴-오프되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 턴-온된다. 그리고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 후 나머지 일부 기간동안 턴-오프된다.
그러면, 상기 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 제 1 노드(n1)에 공급된다. 이 제 1 노드(n1)에 공급된 데이터 신호(Vdata)는 상기 제 4 스위칭소자(SW4)를 통해 제 3 노드(n3)에 공급된다. 이때, 상기 제 4 스위칭 소자(SW4)는 상기 턴-온된 제 3 스위칭소자(SW3)에 의해 다이오드 연결되어 있으므로, 상기 제 4 스위칭소자(SW4)의 게이트단자(제 2 노드(n2))에는 상기 데이터 신호(Vdata)와 문턱전압(제 4 스위칭소자(SW4)의 문턱전압)간의 차전압이 공급된다.
결국, 상기 제 2 노드(n2)와 제 1 전원 라인(251)간에 접속된 커패시터(Cst)에는 제 1 전압(Vdd)과 상기 차전압간의 차전압이 저장된다.
한편, 상기 프로그램 기간(Tprog)동안 상기 제 2 스위칭소자(SW2)의 턴-온기간보다 상기 제 3 스위칭소자(SW3)의 턴-온기간이 더 짧기 때문에, 본 발명의 제 1 실시예에 따른 발광표시장치는 상기 제 2 노드(n2)의 전압값이 변동하는 것을 방지할 수 있다.
다음으로, 발광 기간(Temit)동안, 도 3에 도시된 바와 같이, 제 1 제어 신호(CS1)는 로우논리전압을 가지며, 제 2 및 제 3 제어 신호(CS3)는 하이논리전압을 갖는다.
따라서, 도 4c에 도시된 바와 같이, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 턴-온되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 턴-오프되고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 턴-오프된다.
그러면, 상기 제 4 스위칭소자(SW4)의 게이트-소스단자간 전압은 상기 커패시터(Cst)에 충전된 전압으로 유지된다. 이에 따라, 상기 제 4 스위칭소자(SW4)는 상기 커패시터(Cst)에 저장된 전압에 따른 전류를 구동전류를 발생시키고, 이 구동전류를 상기 턴-온된 제 5 스위칭소자(SW5)를 통해 발광소자(OLED)에 공급한다. 그 러면, 상기 발광소자(OLED)는 상기 구동전류의 크기에 대응하는 밝기로 발광한다.
이때, 상기 발광소자(OLED)에 공급되는 구동전류는 하기의 수학식과 같다.
IOLED=β/2(Vgs-Vth)2
=β/2(Vdd-Vdata+Vth-Vth)2
여기서, IOLED는 발광소자(OLED)에 흐르는 구동전류를 나타내며, Vgs는 상기 제 4 스위칭소자(SW4)의 게이트-소스단자간 전압을 나타내며, Vth는 제 4 스위칭소자(SW4)의 문턱전압을 나타내며, Vdata는 데이터 신호(Vdata)를 나타내며, β는 상수값을 나타낸다.
상기의 수학식으로부터 알 수 있는 바와 같이, 제 4 스위칭소자(SW4)의 문턱전압(Vth)에 관계없이 데이터 라인(253)에 인가되는 전압레벨의 데이터 신호(Vdata)에 대응하여 구동전류(IOLED)가 발광소자(OLED)를 통해 흐른다.
이하, 본 발명의 제 2 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 5는 본 발명의 제 2 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면이고, 도 6은 도 5의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
본 발명의 제 2 실시예에 따른 발광표시장치의 화소 구조는, 전술한 제 1 실시예에 따른 발광표시장치의 그것과 동일하다. 단, 제 2 실시예의 화소에 구비된 제 2 스위칭소자(SW2)와 제 3 스위칭소자(SW3)는 하나의 제어 신호를 공통으로 공급받는다.
이와 같이 구성된 본 발명의 제 2 실시예에 따른 발광표시장치의 동작을 상세히 설명하면 다음과 같다.
초기화 기간(Tint)동안, 도 6에 도시된 바와 같이, 제 1 제어 신호(CS1)는 로우논리전압을 갖는다. 그리고, 이 초기화 기간(Tint)동안 제 2 제어 신호(CS2)는 순차적으로 하이논리전압 및 로우논리전압을 갖는다. 즉, 이 초기화 기간(Tint)의 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 가지며, 이 초기화 기간(Tint)의 나머지 일부 기간동안 제 2 제어 신호(CS2)는 로우논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 상기 초기화 기간(Tint)동안 턴-온된다. 그리고 상기 제 2 제어 신호(CS2)를 공급받는 제 2 및 제 3 스위칭소자(SW2, SW3)가 상기 초기화 기간(Tint)의 일부 기간동안 턴-오프된 후 상기 초기화 기간(Tint)의 나머지 일부 기간동안 턴-온된다.
그러면, 상기 턴-온된 제 1 스위칭소자(SW1)를 통해 제 1 전압(Vdd)이 제 1 노드(n1)에 공급된다. 또한, 상기 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 상기 제 1 노드(n1)에 공급된다. 따라서, 상기 제 1 노드(n1)는 상기 제 1 전압(Vdd)과 상기 데이터 신호(Vdata)의 전압에 따른 특정 전압으로 유지된다. 상기 제 1 노드(n1)는 제 4 스위칭소자(SW4)의 소스단자이므로, 결국, 상기 특정 전압은 상기 제 4 스위칭소자(SW4)의 소스단자에 공급된다.
한편, 상술한 바와 같이, 상기 초기화 기간(Tint)의 나머지 일부 기간에 상기 제 3 스위칭소자(SW3)가 턴-온상태이므로, 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자는 서로 연결된다. 이로 인해, 상기 제 4 스위칭소자(SW4)는 다이오드 방식으로 동작한다.
따라서, 제 1 전원 라인(251), 제 1 스위칭소자(SW1), 제 1 노드(n1), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰가 형성되며, 이 전류패쓰를 따라 초기화 전류(Iint)가 흐른다. 이때, 이 초기와 전류(Iint)가 흐름에 따라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 신호가 방전된다.
이후, 프로그램 기간(Tprog)동안, 도 6에 도시된 바와 같이, 상기 제 1 제어 신호(CS1)는 하이논리전압을 갖는다. 그리고, 이 프로그램 기간(Tprog)동안 제 2 제어 신호(CS2)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 상기 제 2 제어 신호(CS2)는 로우논리전압을 가지며, 이 프로그램 기간의 나머지 일부 기간동안 상기 제 2 제어신호(CS2)는 하이논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 상기 프로그램 기간(Tprog)동안 턴-오프된다. 그리고 상기 제 2 제어 신호(CS2)를 공급받는 제 2 및 제 3 스위칭소자(SW2, SW3)가 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 후 상기 프로그램 기간(Tprog)의 나머지 일부 기간동안 턴-오프된다.
그러면, 상기 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 제 1 노드(n1)에 공급된다. 이 제 1 노드(n1)에 공급된 데이터 신호(Vdata)는 상기 제 4 스위칭소자(SW4)를 통해 제 3 노드(n3)에 공급된다. 이때, 상기 제 4 스위칭소자(SW4)는 상기 턴-온된 제 3 스위칭소자(SW3)에 의해 다이오드 연결되어 있으므로, 상기 제 4 스위칭소자(SW4)의 게이트단자(제 2 노드(n2))에는 상기 데이터 신호(Vdata)와 문턱전압(제 4 스위칭소자(SW4)의 문턱전압)간의 차전압이 공급된다.
결국, 상기 제 2 노드(n2)와 제 1 전원 라인(251)간에 접속된 커패시터(Cst)에는 제 1 전압(Vdd)과 상기 차전압간의 차전압이 저장된다.
다음으로, 발광 기간(Temit)동안, 도 6에 도시된 바와 같이, 제 1 제어 신호 (CS1)는 로우논리전압으로 유지되고, 제 2 제어 신호(CS2)는 하이논리전압으로 유지된다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 상기 발광 기간(Temit)동안 턴-온되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 및 제 3 스위칭소자(SW2, SW3)는 상기 발광 기간(Temit)동안 턴-오프된다.
그러면, 상기 제 4 스위칭소자(SW4)의 게이트-소스단자간 전압은 상기 커패시터(Cst)에 충전된 전압으로 유지된다. 이에 따라, 상기 제 4 스위칭소자(SW4)는 상기 커패시터(Cst)에 저장된 전압에 따른 구동전류를 발생시키고, 이 구동전류를 상기 턴-온된 제 5 스위칭소자(SW5)를 통해 발광소자(OLED)에 공급한다. 그러면, 상기 발광소자(OLED)는 상기 구동전류의 크기에 대응하는 밝기로 발광한다.
본 발명의 제 2 실시예에 따른 발광표시장치는 전술한 제 1 실시예의 발광표시장치보다 더 적은 수의 제어 라인을 사용하므로, 본 발명의 제 2 실시예에 따른 발광표시장치의 화소는 상기 제 1 실시예의 화소보다 더 큰 개구율을 갖는다.
이하, 본 발명의 제 3 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 7은 본 발명의 제 3 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면이고, 도 8은 도 5의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
본 발명의 제 3 실시예에 따른 발광표시장치의 화소 구조는, 전술한 제 1 실시예에 따른 발광표시장치의 그것과 동일하다. 단, 제 3 실시예의 화소에 구비된 제 1, 제 2, 및 제 5 스위칭소자(SW1, SW2, SW5)는 하나의 제어 신호를 공통으로 공급받는다.
또한, 본 발명의 제 3 실시예에 따른 발광표시장치의 화소에 구비된 제 1 및 제 5 스위칭소자(SW1, SW5)는 NMOS 트랜지스터이고, 제 2 내지 제 4 스위칭소자(SW2 내지 SW4)는 PMOS 트랜지스터이다.
이와 같이 구성된 본 발명의 제 3 실시예에 따른 발광표시장치의 동작을 상세히 설명하면 다음과 같다.
초기화 기간(Tint)동안, 도 8에 도시된 바와 같이, 제 1 제어 신호(CS1)가 하이논리전압을 갖는다. 그리고 이 초기화 기간(Tint)동안 제 2 제어 신호(CS2)는 순차적으로 하이논리전압 및 로우논리전압을 갖는다. 즉, 이 초기화 기간(Tint)의 일부 기간동안 제 2 제어 신호(CS2)가 하이논리전압을 가지며, 이 초기화 기간(Tint)의 나머지 일부 기간동안 제 2 제어 신호(CS2)가 로우논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 상기 초기화 기간(Tint)동안 턴-온된다. 그리고, 상기 제 2 제어 신호(CS2)를 공급받는 제 3 스위칭소자(SW3)는 상기 초기화 신호(Tint)의 일부 기간동안 턴-온된 후 상기 초기화 기간(Tint)의 나머지 일부 기간동안 턴-온된다.
그러면, 상기 턴-온된 제 1 스위칭소자(SW1)를 통해 제 1 전압(Vdd)이 제 1 노드(n1)에 공급된다. 상기 제 1 노드(n1)는 제 4 스위칭소자(SW4)의 소스단자이므로, 결국, 상기 제 1 전압(Vdd)은 상기 제 4 스위칭소자(SW4)의 소스단자에 공급된다.
한편, 상술한 바와 같이, 상기 초기화 기간(Tint)의 일부 기간동안 상기 제 3 스위칭소자(SW3)가 턴-온상태이므로, 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자는 서로 연결된다. 이로 인해, 상기 제 4 스위칭소자(SW4)는 다이오드 방식으로 동작한다. 도 4a에 도시된 바와 같이, 제 1 전원 라인(251), 제 1 스위칭소자(SW1), 제 1 노드(n1), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰가 형성되며, 이 전류패쓰를 따라 초기화 전류(Iint)가 흐른다. 이때, 이 초기화 전류(Iint)가 흐름에 따라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 전압이 방전된다.
이후, 프로그램 기간(Tprog)동안, 도 8에 도시된 바와 같이, 제 1 제어 신호(CS1)는 로우논리전압을 갖는다. 그리고, 이 프로그램 기간(Tprog)의 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 가지며, 이 프로그램 기간의 나머지 일부 기간동안 제 2 제어 신호(CS2)는 로우논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 상기 프로그램 기간(Tprog)동안 턴-오프된다. 그리고 상기 제 1 제어 신호(CS1)를 공급받는 제 2 스위칭소자(SW2)는 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 후 상기 프로그램 기간(Tprog)의 나머지 일부 기간동안 턴-오프된다.
그러면, 상기 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 제 1 노드(n1)에 공급된다. 이 제 1 노드(n1)에 공급된 데이터 신호(Vdata)는 상기 제 4 스위칭소자(SW4)를 통해 제 3 노드(n3)에 공급된다. 이때, 상기 제 4 스위칭소자(SW4)는 상기 턴-온된 제 3 스위칭소자(SW3)에 의해 다이오드 연결되어 있으므로, 상기 제 4 스위칭소자(SW4)의 게이트단자(제 2 노드(n2))에는 상기 데이터 신호(Vdata)와 문턱전압(제 4 스위칭소자(SW4)의 문턱전압)간의 차전압이 공급된다.
결국, 상기 제 2 노드(n2)와 제 1 전원 라인(251)간에 접속된 커패시터(Cst) 에는 제 1 전압(Vdd)과 상기 차전압간의 차전압이 저장된다.
다음으로, 발광 기간(Temit)동안, 도 8에 도시된 바와 같이, 제 1 및 제 2 제어 신호(CS2)는 하이논리전압으로 유지된다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 상기 발광 기간(Temit)동안 턴-온되고, 상기 제 1 제어 신호(CS1)를 공급받는 제 2 스위칭소자(SW2)는 상기 발광 기간(Temit)동안 턴-오프된다. 그리고, 상기 제 2 제어 신호(CS2)를 공급받는 제 3 스위칭소자(SW3)는 상기 발광 기간(Temit)동안 턴-오프된다.
그러면, 상기 제 4 스위칭소자(SW4)의 게이트-소스단자간 전압은 상기 커패시터(Cst)에 충전된 전압으로 유지된다. 이에 따라, 상기 제 4 스위칭소자(SW4)는 상기 커패시터(Cst)에 저장된 전압에 따른 구동전류를 발생시키고, 이 구동전류를 상기 턴-온된 제 5 스위칭소자(SW5)를 통해 발광소자(OLED)에 공급한다. 그러면, 상기 발광소자(OLED)는 상기 구동전류의 크기에 대응하는 밝기로 발광한다.
이하, 본 발명의 제 4 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 9는 본 발명의 제 4 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면이고, 도 10은 도 9의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
본 발명의 제 4 실시예에 따른 발광표시장치의 화소는, 발광소자(OLED)와, 제 1 내지 제 6 스위칭소자(SW1 내지 SW6)와, 커패시터(Cst)를 포함한다.
상기 제 1 스위칭소자(SW1)는, 상기 발광 기간(Temit)동안 제 1 전원 라인 (251)으로부터의 제 1 전압(Vdd)을 제 1 노드(n1)에 공급한다. 즉, 상기 각 기간동안 상기 제 1 스위칭소자(SW1)는 제 1 제어 신호(CS1)에 따라 상기 제 1 전압(Vdd)을 상기 제 1 노드(n1)에 공급한다. 이를 위해, 상기 제 1 스위칭소자(SW1)의 게이트단자는 상기 제 1 제어 신호(CS1)를 전송하는 제 1 제어 라인(201)에 접속되며, 소스단자는 상기 제 1 전압(Vdd)을 전송하는 제 1 전원 라인(251)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 제 2 스위칭소자(SW2)는, 프로그램 기간(Tprog)동안 데이터 라인(253)으로부터의 데이터 신호(Vdata)를 상기 제 1 노드(n1)에 공급한다. 즉, 상기 기간동안 상기 제 2 스위칭소자(SW2)는 제 2 제어 신호(CS2)에 따라 상기 제 1 노드(n1)에 데이터 신호(Vdata)를 공급한다. 이를 위해, 상기 제 2 스위칭소자(SW2)의 게이트단자는 상기 제 2 제어 신호(CS2)를 전송하는 제 2 제어 라인(202)에 접속되며, 소스단자는 데이터 신호(Vdata)를 전송하는 데이터 라인(253)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 커패시터(Cst)는 상기 제 1 전원 라인(251)과 제 2 노드(n2) 사이에 접속된다.
상기 제 3 스위칭소자(SW3)는, 상기 프로그램 기간(Tprog)의 일부 기간동안 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 즉, 상기 기간동안 상기 제 3 스위칭소자(SW3)는 제 3 제어 신호(CS3)에 따라 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 이를 위해, 상기 제 3 스위칭소자(SW3)의 게이트단자는 상기 제 3 제어 신호(CS3)를 전송하는 제 3 제어 라인(203)에 접속되며, 소스단자는 상기 제 3 노드(n3)에 접속되며, 드레인단자는 상기 제 2 노드(n2)에 접속된다.
상기 제 4 스위칭소자(SW4)는, 상기 제 1, 제 2, 및 제 3 노드(n1, n2, n3)에 접속된다. 구체적으로, 상기 제 4 스위칭소자(SW4)의 게이트단자는 상기 제 2 노드(n2)에 접속되며, 소스단자는 상기 제 1 노드(n1)에 접속되며, 드레인단자는 상기 제 3 노드(n3)에 접속된다. 이와 같이 접속된 상기 제 4 스위칭소자(SW4)는 다음과 같이 동작한다.
즉, 상기 제 4 스위칭소자(SW4)는 프로그램 기간(Tprog)의 일부 기간동안 다이오드 형태로 동작한다. 이는 상기 프로그램 기간(Tprog)의 일부 기간동안 상기 제 3 스위칭소자(SW3)가 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자간을 서로 연결시키기 때문이다.
상기 프로그램 기간(Tprog)의 일정기간동안 상기 제 4 스위칭소자(SW4)는 상기 제 1 노드(n1)에 공급된 데이터 신호(Vdata)에 따라 상기 커패시터(Cst)에 현재 데이터 신호(Vdata)를 저장한다. 이후, 발광 기간(Temit)에 상기 제 4 스위칭소자(SW4)는 상기 저장된 현재 데이터 신호(Vdata)에 따른 구동전류를 발생시킨다.
상기 제 5 스위칭소자(SW5)는, 상기 발광 기간(Temit)동안 상기 제 4 스위칭소자(SW4)로부터 발생된 구동전류를 상기 발광소자(OLED)에 공급한다. 즉, 상기 발광 기간(Temit)에 상기 제 5 스위칭소자(SW5)는 상기 제 1 제어 신호(CS1)에 따라 상기 제 4 스위칭소자(SW4)로부터의 구동전류를 상기 발광소자(OLED)에 공급한다. 이를 위해, 상기 제 5 스위칭소자(SW5)의 게이트단자는 상기 제 1 제어 라인(201)에 접속되며, 소스단자는 상기 제 4 스위칭소자(SW4)의 드레인단자(제 3 노드(n3)) 에 접속되며, 드레인단자는 상기 발광소자(OLED)의 애노드에 접속된다.
여기서, 상기 발광소자(OLED)의 캐소드는 제 2 전압(Vss)을 전송하는 제 2 전원 라인(252)에 접속된다.
상기 제 6 스위칭소자(SW6)는, 초기화 기간(Tint)동안 상기 커패시터(Cst)를 상기 발광소자(OLED)의 문턱전압으로 방전시킨다. 즉, 상기 기간에 상기 제 6 스위칭소자(SW6)는 제 4 제어 신호(CS4)에 따라 상기 커패시터(Cst)를 상기 발광소자(OLED)의 문턱전압으로 방전시킨다. 이를 위해, 상기 제 6 스위칭소자(SW6)의 게이트단자는 상기 제 4 제어 신호(CS4)를 전송하는 제 4 제어 라인(204)에 접속되며, 소스단자는 상기 커패시터(Cst)의 일측(제 2 노드(n2))에 접속되며, 드레인단자는 상기 발광소자(OLED)의 애노드에 접속된다.
한편, 도면에 도시하지 않았지만, 본 발명의 제 4 실시예에 따른 발광표시장치는 상기 제 1 내지 제 4 제어 신호(CS1 내지 CS4)를 출력하는 제어 신호발생부를 더 포함한다.
이와 같이 구성된 본 발명의 제 4 실시예에 따른 발광표시장치의 동작을 상세히 설명하면 다음과 같다.
초기화 기간(Tint)동안, 도 10에 도시된 바와 같이, 제 1 내지 제 3 제어 신호(CS1 내지 CS3)는 하이논리전압을 갖는다. 그리고 제 4 제어 신호(CS4)는 로우논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 입력받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 턴-오프되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자 (SW2)는 턴-오프되며, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 턴-오프되며, 상기 제 4 제어 신호를 공급받는 제 4 스위칭소자(SW4)는 턴-온된다.
그러면, 상기 턴-온된 제 6 스위칭소자(SW6)를 통해 발광소자(OLED)의 문턱전압이 상기 커패시터(Cst)의 일측, 즉 제 2 노드(n2)에 공급된다. 상기 제 2 노드(n2)는 제 4 스위칭소자(SW4)의 게이트단자이므로, 결국, 상기 제 4 스위칭소자(SW4)의 게이트단자의 전압이 상기 문턱전압에 의해 초기화된다.
이후, 프로그램 기간(Tprog)동안, 도 10에 도시된 바와 같이, 상기 제 1 제어 신호(CS1)는 하이논리전압을 갖는다. 그리고, 이 프로그램 기간(Tprog)동안 상기 제 2 제어 신호(CS2)는 로우논리전압을 갖는다. 그리고, 이 프로그램 기간(Tprog)동안 상기 제 3 제어 신호(CS3)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 제 3 제어 신호(CS3)는 로우논리전압을 가지며, 이 프로그램 기간(Tprog)의 나머지 일부 기간동안 제 3 제어 신호(CS3)는 하이논리전압을 갖는다. 그리고, 이 프로그램 기간(Tprog)동안 상기 제 4 제어 신호(CS4)는 하이논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 턴-오프되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 턴-온된다. 그리고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온상태를 유지하고, 나머지 기간동안 턴-오프된다. 그리고, 상기 제 4 제어 신호(CS4)를 공급받는 제 6 스위칭소자(SW6)는 턴-오프된다.
그러면, 상기 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 제 1 노드(n1)에 공급된다. 이 제 1 노드(n1)에 공급된 데이터 신호(Vdata)는 상기 제 4 스위칭소자(SW4)를 통해 제 3 노드(n3)에 공급된다. 이때, 상기 제 4 스위칭 소자(SW4)는 상기 턴-온된 제 3 스위칭소자(SW3)에 의해 다이오드 연결되어 있으므로, 상기 제 4 스위칭소자(SW4)의 게이트단자(제 2 노드(n2))에는 상기 데이터 신호(Vdata)와 문턱전압(제 4 스위칭소자(SW4)의 문턱전압)간의 차전압이 공급된다.
결국, 상기 제 2 노드(n2)와 제 1 전원 라인(251)간에 접속된 커패시터(Cst)에는 제 1 전압(Vdd)과 상기 차전압간의 차전압이 저장된다.
한편, 상기 프로그램 기간(Tprog)동안 상기 제 2 스위칭소자(SW2)의 턴-온기간보다 상기 제 3 스위칭소자(SW3)의 턴-온기간이 더 짧기 때문에, 본 발명의 제 4 실시예에 따른 발광표시장치는 상기 제 2 노드(n2)의 전압값이 변동하는 것을 방지할 수 있다.
다음으로, 발광 기간(Temit)동안, 도 10에 도시된 바와 같이, 제 1 제어 신호(CS1)는 로우논리전압으로 유지되며, 제 2 내지 제 4 제어 신호(CS2 내지 CS4)는 하이논리전압으로 유지된다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 턴-온되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 턴-오프되고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 턴-오프된다. 그리고, 상기 제 4 제어 신호(CS4)를 공급받는 제 6 스위칭소자(SW6)는 턴-오프된다.
그러면, 상기 제 4 스위칭소자(SW4)의 게이트-소스단자간 전압은 상기 커패시터(Cst)에 충전된 전압으로 유지된다. 이에 따라, 상기 제 4 스위칭소자(SW4)는 상기 커패시터(Cst)에 저장된 전압에 따른 구동전류를 발생시키고, 이 구동전류를 상기 턴-온된 제 5 스위칭소자(SW5)를 통해 발광소자(OLED)에 공급한다. 그러면, 상기 발광소자(OLED)는 상기 구동전류의 크기에 대응하는 밝기로 발광한다.
이하, 본 발명의 제 5 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 11은 본 발명의 제 5 실시예에 따른 발광표시장치에서 하나의 화소에 구비된 회로 구조를 나타낸 도면이고, 도 12는 도 11의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
본 발명의 제 5 실시예에 따른 발광표시장치의 화소 구조는, 전술한 제 4 실시예에 따른 발광표시장치의 그것과 동일하다. 단, 제 5 실시예의 화소에 구비된 제 6 스위칭소자는 다음과 같이 동작한다.
즉, 본 발명의 제 5 실시예에 따른 제 6 스위칭소자(SW6)는 초기 기간에 외부로부터의 초기화 전압(Vint)을 공급을 상기 제 4 스위칭소자(SW4)의 게이트단자에 공급함으로써 상기 게이트단자의 전압을 초기화시킨다.
이와 같은 본 발명의 제 5 실시예에 따른 발광표시장치의 동작은, 전술한 제 4 실시예에 따른 발광표시장치의 동작과 동일하다. 단지, 제 5 실시예에 따른 발광표시장치에 구비된 제 6 스위칭소자는 초기화 기간(Tint)에 외부로부터의 초기화 전압(Vint)을 사용하여 상기 게이트단자의 전압을 초기화시킨다.
이하, 본 발명의 제 6 실시예에 따른 발광표시장치를 상세히 설명하면 다음과 같다.
도 13은 본 발명의 제 6 실시예에 따른 발광표시장치에서 하나의 화소에 구 비된 회로 구조를 나타낸 도면이고, 도 14는 도 13의 각 스위칭소자에 공급되는 각 제어 신호의 타이밍도를 나타낸 도면이다.
본 발명의 제 6 실시예에 따른 발광표시장치의 화소는, 도 13에 도시된 바와 같이, 발광소자(OLED)와, 제 1 내지 제 5 스위칭소자(SW1 내지 SW5)와, 커패시터(Cst)를 포함한다.
상기 발광소자(OLED)는 제 1 전원 라인(251)과 제 2 전원 라인(252)사이에 접속되어, 발광 기간(Temit)동안 공급되는 구동전류에 따라 발광한다.
제 1 스위칭소자(SW1)는, 상기 발광 기간(Temit)동안 기준전압(Vref)을 상기 제 1 노드(n1)에 공급한다. 즉, 상기 기간동안 상기 제 1 스위칭소자(SW1)는 제 1 제어 신호(CS1)에 따라 상기 제 1 노드(n1)에 기준전압(Vref)을 공급한다. 이를 위해, 상기 제 1 스위칭소자(SW1)의 게이트단자는 상기 제 1 제어 신호(CS1)를 전송하는 제 1 제어 라인(201)에 접속되며, 소스단자는 상기 기준전압(Vref)을 전송하는 제 3 전원 라인(255)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 제 2 스위칭소자(SW2)는, 프로그램 기간(Tprog)의 일부 기간동안 상기 제 1 노드(n1)에 데이터 신호(Vdata)를 공급한다. 즉, 상기 기간에 상기 제 2 스위칭소자(SW2)는 제 2 제어 신호(CS2)에 따라 상기 제 1 노드(n1)에 상기 데이터 신호(Vdata)를 공급한다. 이를 위해, 상기 제 2 스위칭소자(SW2)의 게이트단자는 상기 제 2 제어 신호(CS2)를 전송하는 제 2 제어 라인(202)에 접속되며, 소스단자는 상기 데이터 신호(Vdata)를 전송하는 데이터 라인(253)에 접속되며, 드레인단자는 상기 제 1 노드(n1)에 접속된다.
상기 커패시터(Cst)는 상기 제 1 노드(n1)와 제 2 노드(n2)간에 접속된다.
상기 제 3 스위칭소자(SW3)는, 프로그램 기간(Tprog)의 일부 기간 및 초기화 기간(Tint)동안 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 즉, 상기 각 기간동안 상기 제 3 스위칭소자(SW3)는 제 3 제어 신호(CS3)에 따라 상기 제 2 노드(n2)와 제 3 노드(n3)간을 접속한다. 이를 위해, 상기 제 2 스위칭소자(SW2)의 게이트단자는 상기 제 3 제어 신호(CS3)를 전송하는 제 3 제어 라인(203)에 접속되며, 소스단자는 상기 제 3 노드(n3)에 접속되며, 드레인단자는 상기 제 2 노드(n2)에 접속된다.
상기 제 4 스위칭소자(SW4)는, 상기 제 2 노드(n2), 제 3 노드(n3), 및 상기 제 1 전원 라인(251)에 접속된다. 구체적으로, 상기 제 4 스위칭소자(SW4)의 게이트단자는 상기 제 2 노드(n2)에 접속되며, 소스단자는 상기 제 1 전원 라인(251)에 접속되며, 드레인단자는 상기 제 3 노드(n3)에 접속된다. 이와 같이 접속된 상기 제 4 스위칭소자(SW4)는 다음과 같이 동작한다.
즉, 상기 제 4 스위칭소자(SW4)는 프로그램 기간(Tprog)의 일부 기간, 그리고 초기화 기간(Tint)동안 다이오드 형태로 동작한다. 이는 상기 프로그램 기간(Tprog)의 일부 기간, 그리고 상기 초기화 기간(Tint)동안 상기 제 3 스위칭소자(SW3)가 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자간을 서로 연결시키기 때문이다.
상기 초기화 기간(Tint)동안 상기 제 4 스위칭소자(SW4)는 상기 제 1 전원 라인(251)으로부터 공급되는 제 1 전압(Vdd)에 의해 초기화 전류(Iint)를 발생시킨다. 즉, 이 초기화 전류(Iint)는, 상기 제 1 전원 라인(251), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰를 따라 흐르게된다. 이때, 이 초기와 전류(Iint)가 흐름에 따라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 신호가 방전된다.
그리고, 상기 프로그램 기간(Tprog)의 일정기간동안 상기 제 4 스위칭소자(SW4)는 상기 제 1 노드(n1)에 공급된 데이터 신호(Vdata)에 따라 상기 커패시터(Cst)에 현재 데이터 신호(Vdata)를 저장한다. 이후, 발광 기간(Temit)에 상기 제 4 스위칭소자(SW4)는 상기 저장된 현재 데이터 신호(Vdata)에 따른 구동전류를 발생시킨다.
상기 제 5 스위칭소자(SW5)는, 상기 초기화 기간(Tint)동안 상기 제 4 스위칭소자(SW4)로부터 발생된 초기화 전류(Iint)를 상기 발광소자(OLED)에 공급한다. 또한, 상기 제 5 스위칭소자(SW5)는, 상기 발광 기간(Temit)동안 상기 제 4 스위칭소자(SW4)로부터 발생된 구동전류를 상기 발광소자(OLED)에 공급한다. 즉, 상기 초기화 기간(Tint)에 상기 제 5 스위칭소자(SW5)는 상기 제 1 제어 신호(CS1)에 따라 상기 제 4 스위칭소자(SW4)로부터의 초기화 전류(Iint)를 상기 발광소자(OLED)에 공급한다. 그리고, 상기 발광 기간(Temit)에 상기 제 5 스위칭소자(SW5)는 상기 제 1 제어 신호(CS1)에 따라 상기 제 4 스위칭소자(SW4)로부터의 구동전류를 상기 발 광소자(OLED)에 공급한다. 이를 위해, 상기 제 5 스위칭소자(SW5)의 게이트단자는 상기 제 1 제어 라인(201)에 접속되며, 소스단자는 상기 제 4 스위칭소자(SW4)의 드레인단자(제 3 노드(n3))에 접속되며, 드레인단자는 상기 발광소자(OLED)의 애노드에 접속된다.
여기서, 상기 발광소자(OLED)의 캐소드는 제 2 전압(Vss)을 전송하는 제 2 전원 라인(252)에 접속된다. 상기 제 2 전압(Vss)은 접지전압이다.
한편, 도면에 도시하지 않았지만, 본 발명의 제 6 실시예에 따른 발광표시장치는 상기 제 1 내지 제 3 제어 신호(CS1 내지 CS3)를 출력하는 제어 신호발생부를 더 포함한다.
이와 같이 구성된 본 발명의 제 6 실시예에 따른 발광표시장치의 동작을 상세히 설명하면 다음과 같다.
초기화 기간(Tint)동안, 도 14에 도시된 바와 같이, 제 1 및 제 3 제어 신호(CS1, CS2)가 로우논리전압을 갖는다. 그리고, 이 초기화 기간(Tint)동안 제 2 제어 신호(CS2)는 순차적으로 하이논리전압 및 로우논리전압을 갖는다. 즉, 이 초기화 기간(Tint)의 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 가지며, 이 초기화 기간(Tint)의 나머지 일부 기간동안 제 2 제어 신호(CS2)는 로우논리전압을 갖는다. 그리고,
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 턴-온되고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)가 턴-온된다. 그리고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 상기 초기화 기간(Tint)의 일부 기간동안 턴-오프된 후 상기 초기화 기간(Tint)의 나머지 일부 기간동안 턴-온된다.
상기 초기화 기간(Tint)에 상기 제 3 스위칭소자(SW3)가 턴-온상태이므로, 상기 제 4 스위칭소자(SW4)의 게이트단자와 드레인단자는 서로 연결된다. 이로 인해, 상기 제 4 스위칭소자(SW4)는 다이오드 방식으로 동작한다.
따라서, 제 1 전원 라인(251), 제 4 스위칭소자(SW4), 제 1 노드(n1), 제 4 스위칭소자(SW4), 제 3 노드(n3), 제 5 스위칭소자(SW5), 발광소자(OLED), 및 제 2 전원 라인(252)간을 연결하는 전류패쓰가 형성되며, 이 전류패쓰를 따라 초기화 전류(Iint)가 흐른다. 이때, 이 초기화 전류(Iint)가 흐름에 따라 상기 제 3 노드(n3)와 연결된 제 2 노드(n2)의 전압이 상기 초기화 전류(Iint)에 대응하는 일정 전압으로 초기화된다. 이에 따라 상기 커패시터(Cst)에 저장된 이전 데이터 신호가 방전된다.
이후, 프로그램 기간(Tprog)동안, 도 14에 도시된 바와 같이, 제 1 제어 신호(CS1)는 하이논리전압을 갖는다. 그리고 이 프로그램 기간(Tprog)동안 제 2 제어 신호(CS2)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 제 2 제어 신호(CS2)는 로우논리전압을 가지며, 이 프로그램 기간(Tprog)의 나머지 일부 기간동안 제 2 제어 신호(CS2)는 하이논리전압을 갖는다. 그리고 이 프로그램 기간(Tprog)동안 제 3 제어 신호(CS3)는 순차적으로 로우논리전압 및 하이논리전압을 갖는다. 즉, 이 프로그램 기간(Tprog)의 일부 기간동안 제 3 제어 신호(CS3)는 로우논리전압을 가지며, 이 프로그램 기간(Tprog)의 나머지 일부 기간동안 제 3 제어 신호(CS3)는 하이논리전압을 갖는다.
따라서, 도 4b에 도시된 바와 같이. 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)는 상기 프로그램 기간(Tprog)동안 턴-오프된다. 그리고 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 후 상기 프로그램 기간(Tprog)의 나머지 일부 기간동안 턴-온된다. 그리고, 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 후 상기 프로그램 기간(Tprog)의 나머지 일부 기간동안 턴-오프된다.
그러면, 상기 프로그램 기간(Tprog)의 일부 기간동안 턴-온된 제 2 스위칭소자(SW2)를 통해 데이터 신호(Vdata)가 제 1 노드(n1)에 공급된다.
그리고, 상기 프로그램 기간(Tprog)동안 턴-오프된 제 5 스위칭소자(SW5), 및 상기 턴-온된 제 3 스위칭소자(SW3)에 의해 다이오드 방식으로 접속된 제 4 스위칭소자(SW4)에 의해 제 2 노드(n2)(상기 제 4 스위칭소자(SW4)의 게이트단자)에 는 제 1 전압(Vdd)과 문턱전압(제 4 스위칭소자(SW4)의 문턱전압)간의 차전압이 인가된다. 이에 따라, 상기 커패시터(Cst)에는 상기 제 1 노드(n1)에 인가된 전압과 상기 제 2 노드(n2)에 인가된 전압간의 차전압이 저장된다.
한편, 상기 프로그램 기간(Tprog)동안 상기 제 2 스위칭소자(SW2)의 턴-온기간보다 상기 제 3 스위칭소자(SW3)의 턴-온기간이 더 짧기 때문에, 본 발명의 제 6 실시예에 따른 발광표시장치는 상기 제 2 노드(n2)의 전압값이 변동하는 것을 방지할 수 있다.
다음으로, 발광 기간(Temit)동안, 도 14에 도시된 바와 같이, 제 1 제어 신호(CS1)는 로우논리전압을 가지며, 제 2 및 제 3 제어 신호(CS2, CS3)는 하이논리전압을 갖는다.
따라서, 상기 제 1 제어 신호(CS1)를 공급받는 제 1 및 제 5 스위칭소자(SW1, SW5)가 상기 발광 기간(Temit)동안 턴-온되고, 상기 제 2 제어 신호(CS2)를 공급받는 제 2 스위칭소자(SW2)는 발광 기간(Temit)동안 턴-오프되고, 그리고 상기 제 3 제어 신호(CS3)를 공급받는 제 3 스위칭소자(SW3)는 발광 기간(Temit)동안 턴-오프된다.
그러면, 상기 턴-온된 제 1 스위칭소자(SW1)를 통해 기준전압(Vref)이 상기 제 1 노드(n1)에 공급된다. 이에 따라, 상기 제 1 노드(n1)의 전압이 변화하고, 커패시터(Cst)에 의해서 상기 제 2 노드(n2)의 전압도 변화하게 된다.
결국, 상기 제 4 스위칭소자(SW4)는 자신의 게이트단자와 소스단자간의 전압, 즉 상기 제 2 노드(n2)의 전압과 상기 제 1 전압(Vdd)간의 전압에 따른 구동전류를 발생시키고, 이 구동전류를 상기 턴-온된 제 5 스위칭소자(SW5)를 통해 발광 소자(OLED)에 공급한다. 그러면, 상기 발광소자(OLED)는 상기 구동전류의 크기에 대응하는 밝기로 발광한다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 발광표시장치에는 다음과 같은 효과가 있다.
첫째, 본 발명에 따른 발광표시장치는, 제 2 스위칭소자, 즉 제 4 스위칭소자의 문턱전압을 검출하고, 이를 커패시터에 저장함으로써 상기 제 4 스위칭소자의 문턱전압의 변화를 보상할 수 있다. 따라서, 본 발명에 따른 발광표시장치는 문턱전압의 변화에 따른 휘도 불균일을 방지할 수 있다.
둘째, 본 발명에 따른 발광표시장치는, 데이터 신호를 스위칭하는 제 2 스위칭소자의 턴-온시간보다 상기 제 4 스위칭소자의 턴-온시간을 더 짧게 설정함으로써 상기 제 4 스위칭소자의 문턱전압의 변화를 방지할 수 있다.

Claims (24)

  1. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    상기 발광 기간 및 초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자;
    프로그램 기간의 일부 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터;
    상기 프로그램 기간의 일부 기간 및 상기 초기화 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 일부 기간 및 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 일부 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및,
    상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  2. 제 1 항에 있어서,
    상기 제 1 내지 제 5 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  3. 제 1 항에 있어서,
    상기 제 1 및 제 5 스위칭소자를 구동시키기 위한 제 1 제어 신호와, 상기 제 2 스위칭소자를 구동시키기 위한 제 2 제어 신호와, 상기 제 3 스위칭소자를 구동시키기 위한 제 3 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  4. 제 3 항에 있어서,
    상기 초기화 기간동안 상기 제 1 및 제 3 제어 신호는 제 3 전압을 가지며, 상기 제 2 제어 신호는 순차적으로 제 4 전압 및 제 3 전압을 가지며;
    상기 프로그램 기간동안 상기 제 1 제어 신호는 제 4 전압을 가지며, 상기 제 2 제어 신호는 순차적으로 제 3 및 제 4 전압을 가지며, 상기 제 3 제어 신호는 순차적으로 제 3 및 제 4 전압을 가지며;
    상기 발광 기간동안 상기 제 1 제어 신호는 제 3 전압을 가지며, 상기 제 2 및 제 3 제어 신호는 제 4 전압을 갖는 것을 특징으로 하는 발광표시장치.
  5. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자;
    상기 초기화 기간의 일부 기간 및 프로그램 기간의 일부 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터;
    상기 초기화 기간의 일부 기간 및 프로그램 기간의 일부 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 일부 기간 및 초기화 기간의 일부 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간의 일부 기간에 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 일부 기간동안에 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및,
    상기 초기화 기간의 일부 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  6. 제 5 항에 있어서,
    상기 제 1 내지 제 5 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  7. 제 5 항에 있어서,
    상기 제 1 및 제 5 스위칭소자를 구동시키기 위한 제 1 제어 신호와, 상기 제 2 및 제 3 스위칭소자를 구동시키기 위한 제 2 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  8. 제 7 항에 있어서,
    상기 초기화 기간에 상기 제 1 제어 신호는 제 3 전압을 가지고, 제 2 제어 신호는 순차적으로 제 4 전압 및 제 3 전압을 가지며;
    상기 프로그램 기간동안 상기 제 1 제어 신호는 제 4 전압을 가지고, 상기 제 2 제어 신호는 순차적으로 제 3 전압 및 제 4 전압을 가지며,
    상기 발광 기간동안 상기 제 1 제어 신호는 제 3 전압을 가지고, 상기 제 2 제어 신호는 제 4 전압을 갖는 것을 특징으로 하는 발광표시장치.
  9. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    상기 발광 기간 및 초기화 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자;
    프로그램 기간의 일부 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터;
    상기 프로그램 기간의 일부 기간 및 초기화 기간의 일부 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 프로그램 기간의 일부 기간 및 상기 초기화 기간의 일부 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간의 일부 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 일부 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및,
    상기 초기화 기간의 일부 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  10. 제 9 항에 있어서,
    상기 제 1 및 제 5 스위칭소자는 NMOS 트랜지스터이고, 상기 제 2 내지 제 4 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  11. 제 9 항에 있어서,
    상기 제 1, 제 2, 및 제 5 스위칭소자를 구동시키기 위한 제 1 제어 신호와, 상기 제 3 스위칭소자를 구동시키기 위한 제 2 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  12. 제 11 항에 있어서,
    상기 초기화 기간동안 상기 제 1 제어 신호는 제 3 전압을 가지고, 상기 제 2 제어 신호는 순차적으로 제 3 전압 및 제 4 전압을 가지며;
    상기 프로그램 기간동안 상기 제 1 제어 신호는 제 4 전압을 가지고, 제 2 제어 신호는 순차적으로 제 4 전압 및 제 3 전압을 가지며;
    상기 발광 기간동안 상기 제 1 및 제 2 제어 신호는 제 3 전압을 갖는 것을 특징으로 하는 발광표시장치.
  13. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    상기 발광 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자;
    프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터;
    상기 프로그램 기간의 일부 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 일부 기간동안 다이오드 방식으로 구동되어 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자;
    상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자; 및,
    초기화 기간동안 상기 커패시터를 상기 발광소자의 문턱전압으로 방전시키는 제 6 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  14. 제 13 항에 있어서,
    상기 제 1 및 제 6 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  15. 제 13 항에 있어서,
    상기 제 1 및 제 5 스위칭소자를 구동하기 위한 제 1 제어 신호와, 상기 제 2 스위칭소자를 구동하기 위한 제 2 제어 신호와, 상기 제 3 스위칭소자를 구동하기 위한 제 3 제어 신호와, 상기 제 6 스위칭소자를 구동하기 위한 제 4 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  16. 제 15 항에 있어서,
    상기 초기화 기간동안 상기 제 1 내지 제 3 제어 신호는 제 3 전압을 가지고, 상기 제 4 제어 신호는 제 4 전압을 가지며;
    상기 프로그램 기간동안 상기 제 1 및 제 4 제어 신호는 제 3 전압을 가지고, 상기 제 2 제어 신호는 제 4 전압을 가지고, 상기 제 3 제어 신호는 순차적으로 제 4 및 제 3 전압을 가지며,
    상기 발광 기간동안 상기 제 1 제어 신호는 제 4 전압을 가지며, 상기 제 2 내지 제 4 제어 신호는 제 3 전압을 갖는 것을 특징으로 하는 발광표시장치.
  17. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    상기 발광 기간동안 제 1 전원라인으로부터의 제 1 전압을 제 1 노드에 공급하는 제 1 스위칭소자;
    프로그램 기간동안 데이터 라인으로부터의 데이터 신호를 상기 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 전원라인과 제 2 노드 사이에 접속된 커패시터;
    상기 프로그램 기간의 일부 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1, 제 2, 및 제 3 노드간에 접속되며, 상기 프로그램 기간의 일부 기간동안 다이오드 방식으로 구동되어 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간동안 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자;
    상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자; 및,
    초기화 기간동안 상기 커패시터를 외부로부터의 초기화 전압으로 방전시키는 제 6 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  18. 제 17 항에 있어서,
    상기 제 1 및 제 6 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  19. 제 17 항에 있어서,
    상기 제 1 및 제 5 스위칭소자를 구동하기 위한 제 1 제어 신호와, 상기 제 2 스위칭소자를 구동하기 위한 제 2 제어 신호와, 상기 제 3 스위칭소자를 구동하기 위한 제 3 제어 신호와, 상기 제 6 스위칭소자를 구동하기 위한 제 4 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  20. 제 19 항에 있어서,
    상기 초기화 기간동안 상기 제 1 내지 제 3 제어 신호는 제 3 전압을 가지고, 상기 제 4 제어 신호는 제 4 전압을 가지며;
    상기 프로그램 기간동안 상기 제 1 및 제 4 제어 신호는 제 3 전압을 가지고, 상기 제 2 제어 신호는 제 4 전압을 가지고, 상기 제 3 제어 신호는 순차적으로 제 4 및 제 3 전압을 가지며,
    상기 발광 기간동안 상기 제 1 제어 신호는 제 4 전압을 가지며, 상기 제 2 내지 제 4 제어 신호는 제 3 전압을 갖는 것을 특징으로 하는 발광표시장치.
  21. 제 1 전원라인과 제 2 전원라인 사이에 접속되어, 발광 기간동안 공급되는 구동전류에 따라 발광하는 발광소자;
    상기 발광 기간에 상기 제 1 노드에 기준전압을 공급하는 제 1 스위칭소자;
    프로그램 기간의 일부 기간동안 데이터 라인으로부터의 데이터 신호를 제 1 노드에 공급하는 제 2 스위칭소자;
    상기 제 1 노드와 제 2 노드 사이에 접속된 커패시터;
    상기 프로그램 기간의 일부 기간 및 초기화 기간동안 상기 제 2 노드와 제 3 노드간을 연결하는 제 3 스위칭소자;
    상기 제 1 노드, 제 2 노드, 및 상기 제 1 전원라인간에 접속되어, 상기 프로그램 기간의 일부 기간 및 초기화 기간동안 다이오드 방식으로 구동되어 상기 초기화 기간동안 초기화 전류를 발생시켜 상기 커패시터에 저장된 이전 데이터 신호를 방전시키고, 상기 프로그램 기간의 일부 기간동안 상기 커패시터에 현재 데이터 신호를 저장시키고, 상기 발광 기간에 상기 커패시터에 저장된 현재 데이터 신호에 따라 상기 구동전류를 발생시키는 제 4 스위칭소자; 및,
    상기 초기화 기간동안 상기 제 4 스위칭소자로부터 발생된 초기화 전류를 상기 발광소자에 공급하고, 상기 발광 기간동안 상기 제 4 스위칭소자로부터 발생된 구동전류를 상기 발광소자에 공급하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 하는 발광표시장치.
  22. 제 21 항에 있어서,
    상기 제 1 및 제 5 스위칭소자는 PMOS 트랜지스터인 것을 특징으로 하는 발광표시장치.
  23. 제 21 항에 있어서,
    상기 제 1 및 제 5 스위칭소자를 구동하기 위한 제 1 제어 신호와, 상기 제 2 스위칭소자를 구동하기 위한 제 2 제어 신호와, 상기 제 3 스위칭소자를 구동하기 위한 제 3 제어 신호를 출력하는 제어 신호발생부를 더 포함하여 구성됨을 특징으로 하는 발광표시장치.
  24. 제 23 항에 있어서,
    상기 초기화 기간동안 상기 제 1 및 제 2 제어 신호는 제 3 전압으로 유지되며,
    상기 프로그램 기간동안 상기 제 1 제어 신호는 제 4 전압으로 유지되고, 상기 제 2 제어 신호는 제 3 전압으로 유지되고, 상기 제 3 제어 신호는 제 3 및 제 4 전압으로 유지되며,
    상기 발광 기간동안 상기 제 1 제어 신호는 제 3 전압으로 유지되고, 상기 제 2 제어 신호는 제 4 전압으로 유지되며, 상기 제 3 제어 신호는 제 4 전압으로 유지되는 것을 특징으로 하는 발광표시장치.
KR1020050082683A 2005-09-06 2005-09-06 발광표시장치 KR101174784B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050082683A KR101174784B1 (ko) 2005-09-06 2005-09-06 발광표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050082683A KR101174784B1 (ko) 2005-09-06 2005-09-06 발광표시장치

Publications (2)

Publication Number Publication Date
KR20070027265A KR20070027265A (ko) 2007-03-09
KR101174784B1 true KR101174784B1 (ko) 2012-08-20

Family

ID=38100560

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050082683A KR101174784B1 (ko) 2005-09-06 2005-09-06 발광표시장치

Country Status (1)

Country Link
KR (1) KR101174784B1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101361876B1 (ko) * 2007-03-21 2014-02-12 엘지디스플레이 주식회사 전계발광표시장치 및 이의 구동방법
KR101366885B1 (ko) * 2007-07-06 2014-02-25 엘지디스플레이 주식회사 유기전계발광표시장치와 이의 구동방법
KR100893481B1 (ko) * 2007-11-08 2009-04-17 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그 구동방법
KR101495342B1 (ko) * 2007-12-03 2015-02-24 엘지디스플레이 주식회사 유기발광다이오드 표시장치
JP2009237558A (ja) 2008-03-05 2009-10-15 Semiconductor Energy Lab Co Ltd 半導体装置の駆動方法
KR101419244B1 (ko) * 2008-07-23 2014-07-16 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 이의 구동방법
KR101040806B1 (ko) 2009-12-31 2011-06-14 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP2015011274A (ja) * 2013-07-01 2015-01-19 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 発光表示装置及びその駆動方法
CN104036725B (zh) * 2014-05-29 2017-10-03 京东方科技集团股份有限公司 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104167168B (zh) * 2014-06-23 2016-09-07 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
EP3098805B1 (en) 2015-05-28 2018-07-25 LG Display Co., Ltd. Organic light emitting display and circuit thereof
EP3098804A3 (en) 2015-05-28 2016-12-21 LG Display Co., Ltd. Organic light emitting display
KR101676223B1 (ko) * 2015-05-28 2016-11-15 엘지디스플레이 주식회사 유기발광 표시장치
KR102096563B1 (ko) * 2017-03-07 2020-06-01 아이프라임 리미티드 유기발광 표시 장치
KR102358043B1 (ko) * 2017-11-06 2022-02-04 엘지디스플레이 주식회사 전계 발광 표시장치
CN108492781A (zh) * 2018-03-30 2018-09-04 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及显示装置
US10825387B2 (en) 2018-03-30 2020-11-03 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit and display apparatus
JP7154122B2 (ja) 2018-12-20 2022-10-17 エルジー ディスプレイ カンパニー リミテッド 発光表示装置
CN109523952B (zh) 2019-01-24 2020-12-29 京东方科技集团股份有限公司 一种像素电路及其控制方法、显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100624137B1 (ko) 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100624137B1 (ko) 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법

Also Published As

Publication number Publication date
KR20070027265A (ko) 2007-03-09

Similar Documents

Publication Publication Date Title
KR101174784B1 (ko) 발광표시장치
KR100606416B1 (ko) 유기전계발광 다이오드의 구동 장치 및 구동방법
US8913090B2 (en) Pixel circuit, organic electro-luminescent display apparatus, and method of driving the same
JP4188930B2 (ja) 発光表示装置
KR100602352B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR100812003B1 (ko) 유기전계발광 표시장치
KR101008438B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US7889160B2 (en) Organic light-emitting diode display device and driving method thereof
US8111218B2 (en) Pixel, organic light emitting display using the same, and driving method thereof
KR101056247B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US11398187B2 (en) Display device and method for driving same
US20060124944A1 (en) Pixel circuit and light emitting display using the same
JP2006039544A (ja) 画素回路及びこれを用いた有機発光表示装置
JP2007079580A (ja) 有機電界発光表示装置
JP2010026488A (ja) 画素及びこれを用いた有機電界発光表示装置
JP2007183613A (ja) 電界発光表示装置とその駆動方法
US20060113551A1 (en) Pixel circuit and light emitting display
KR102637292B1 (ko) 유기 발광 다이오드 표시 장치
KR20090059384A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100604057B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR102098143B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20140140272A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US20100128014A1 (en) Pixel and organic light emitting display device using the same
KR20070002189A (ko) 발광표시장치
KR100902221B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150728

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 6