KR101174779B1 - Liquid crystal displayl device of line on glass type - Google Patents

Liquid crystal displayl device of line on glass type Download PDF

Info

Publication number
KR101174779B1
KR101174779B1 KR1020050023860A KR20050023860A KR101174779B1 KR 101174779 B1 KR101174779 B1 KR 101174779B1 KR 1020050023860 A KR1020050023860 A KR 1020050023860A KR 20050023860 A KR20050023860 A KR 20050023860A KR 101174779 B1 KR101174779 B1 KR 101174779B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
gate
data
crystal panel
line
Prior art date
Application number
KR1020050023860A
Other languages
Korean (ko)
Other versions
KR20060102361A (en
Inventor
김광태
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050023860A priority Critical patent/KR101174779B1/en
Publication of KR20060102361A publication Critical patent/KR20060102361A/en
Application granted granted Critical
Publication of KR101174779B1 publication Critical patent/KR101174779B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Abstract

본 발명은 소자의 안정성을 향상시킬 수 있는 LOG형 액정표시장치를 제공하는 것이다.The present invention is to provide a LOG type liquid crystal display device that can improve the stability of the device.

본 발명에 따른 LOG형 액정표시장치는 서로 교차되게 형성된 제1 및 제2 신호라인들을 포함하는 액정패널과; 상기 액정패널의 신호라인들에 구동신호를 공급하는 회로소자들이 실장된 인쇄회로기판와; 제1 및 제2 신호라인들 중 적어도 어느 하나의 신호라인들이 공통으로 접속되며 상기 인쇄회로기판에 마련되는 접지부(GND)에 접속되는 플로팅 라인을 구비하는 것을 특징으로 한다.A liquid crystal display device according to the present invention includes a liquid crystal panel including first and second signal lines formed to cross each other; A printed circuit board on which circuit elements for supplying driving signals to signal lines of the liquid crystal panel are mounted; At least one signal line of the first and second signal lines are commonly connected, and a floating line is connected to a ground part GND provided on the printed circuit board.

Description

라인 온 글래스형 액정표시장치{LIQUID CRYSTAL DISPLAYL DEVICE OF LINE ON GLASS TYPE}Line on glass type liquid crystal display device {LIQUID CRYSTAL DISPLAYL DEVICE OF LINE ON GLASS TYPE}

도 1은 종래의 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도이다. 1 is a plan view schematically showing the configuration of a conventional line on glass type liquid crystal display device.

도 2는 도 1에 도시된 라인 온 글래스형 액정표시장치의 A영역을 구체적으로 나타내는 도면이다.FIG. 2 is a diagram illustrating region A of the line on glass liquid crystal display illustrated in FIG. 1 in detail.

도 3은 본 발명의 실시예에 따른 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도이다. 3 is a plan view schematically illustrating a configuration of a line on glass liquid crystal display according to an exemplary embodiment of the present invention.

도 4는 도 3에 도시된 라인 온 글래스형 액정표시장치의 A영역을 구체적으로 나타내는 도면이다.FIG. 4 is a diagram illustrating region A of the line-on-glass liquid crystal display shown in FIG. 3 in detail.

< 도면의 주요 부분에 대한 부호의 설명 >       Description of the Related Art

1,101 : 액정패널 2,102 : 하부기판1,101: liquid crystal panel 2,102: lower substrate

4,104 : 상부기판 8,108 : 데이터 TCP4,104: Upper board 8,108: Data TCP

10,110 : 데이터 드라이브 IC 12,112 : 데이터 PCB 10110: Data Drive IC 12112: Data PCB

14,114 : 게이트 TCP 16,116 : 게이트 드라이브 IC 14,114: Gate TCP 16,116: Gate Drive IC

18,118 : 데이터라인 20,120 : 게이트라인18,118: data line 20,120: gate line

26,126 : LOG형 신호라인군 39,139 : 그라운드(GND)26,126: LOG signal line group 39,139: ground (GND)

37,137 : 플로팅 라인37,137: Floating Line

본 발명은 액정표시장치에 관한 것으로, 특히 소자의 안정성을 향상시킬 수 있는 LOG형 액정표시장치에 관한 것이다.The present invention relates to a liquid crystal display device, and more particularly to a LOG type liquid crystal display device that can improve the stability of the device.

통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다. A conventional liquid crystal display device displays an image by adjusting the light transmittance of a liquid crystal using an electric field. To this end, the liquid crystal display includes a liquid crystal panel in which liquid crystal cells are arranged in a matrix and a driving circuit for driving the liquid crystal panel.

액정패널에는 제1 박막 패턴들이 형성된 박막 트랜지스터 어레이 기판과 제2 박막 패턴 들이 형성된 컬러필터 어레이 기판이 액정을 사이에 두고 합착된다. 구동회로는 액정패널의 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 제어부와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. The thin film transistor array substrate on which the first thin film patterns are formed and the color filter array substrate on which the second thin film patterns are formed are bonded to the liquid crystal panel with the liquid crystal interposed therebetween. The driving circuit includes a gate driver for driving the gate lines of the liquid crystal panel, a data driver for driving the data lines, a timing controller for controlling the gate driver and the data driver, and various driving voltages used in the liquid crystal display device. It has a power supply for supplying.

이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 드라이브 IC와 게이트 드라이브 IC 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.Among them, a data driver and a gate driver directly connected to the liquid crystal panel are integrated into a plurality of integrated circuits (ICs). Each of the integrated data drive IC and the gate drive IC is mounted on a tape carrier package (TCP) and connected to a liquid crystal panel by a tape automated bonding (TAB) method or mounted on a liquid crystal panel by a chip on glass (COG) method.

여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 드라이브 IC들은 TCP에 접속되어진 PCB(Printed Circuit Board:인쇄회로보드)에 실장되어진 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. COG 방식으로 액정패널에 실장되는 드라이브 IC들은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 LOG라 함) 방식으로 상호 접속됨과 아울러 타이밍 제어부 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.Here, the drive ICs connected to the liquid crystal panel in a TAB manner through TCP receive control signals and DC voltages input from the outside through signal lines mounted on a PCB (Printed Circuit Board) connected to TCP. And interconnected. The drive ICs mounted on the liquid crystal panel in the COG method are interconnected in a line on glass (hereinafter, LOG) method in which signal lines are mounted on the liquid crystal panel, that is, the lower glass, and from the timing controller and the power supply. Control signals and driving voltages are supplied.

한편, 최근에는 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브 IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로서 게이트 PCB를 제거하고 있다. On the other hand, recently, the gate PCB is removed by forming the signal lines connected to the gate drive ICs requiring relatively few signal lines on the liquid crystal panel in a LOG method.

도 1은 종래의 게이트 PCB가 제거된 LOG형(이를 "LOG B형" 이라 한다.) 액정표시장치를 나타내는 도면이다. FIG. 1 is a view showing a LOG type liquid crystal display device in which a conventional gate PCB is removed (referred to as "LOG B type").

도 1에 도시된 LOG형 액정표시장치는 액정패널(1)과, 액정패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP들(8)과, 액정패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP들(14)과, 데이터 TCP들(8) 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP들(14) 각각에 실장되어진 게이트 드라이브 IC들(16)을 구비한다.The LOG type liquid crystal display device shown in FIG. 1 includes a liquid crystal panel 1, a plurality of data TCPs 8 connected between the liquid crystal panel 1 and the data PCB 12, and another of the liquid crystal panel 1; A plurality of gate TCPs 14 connected to the side, data drive ICs 10 mounted on each of the data TCPs 8, and gate drive ICs 16 mounted on each of the gate TCPs 14; It is provided.

액정패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 포함한다. 이러한 액정패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(21)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.The liquid crystal panel 1 is injected between the lower substrate 2 on which the thin film transistor array is formed, the upper substrate 4 on which the color filter array is formed, and the lower substrate 2 and the upper substrate 4 together with various signal lines. Containing liquid crystals. The liquid crystal panel 1 is provided with an image display area 21 composed of liquid crystal cells provided at each intersection of the gate lines 20 and the data lines 18 to display an image. Data pads extended from the data line 18 and gate pads extended from the gate line 20 are positioned in the outer region of the lower substrate 2 positioned at the outer portion of the image display area 21. In addition, in the outer region of the lower substrate 2, a LOG type signal line group 26 for transmitting gate driving signals supplied to the gate drive IC 16 is positioned.

데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드들(24) 및 출력패드들(25)이 형성된다. 데이터 TCP(8)의 입력패드들(24)은 데이터 PCB(12)의 출력패드들과 전기적으로 접속되고, 출력패드들(25)은 하부기판(2) 상의 데이터패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로 접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급하게 된다. A data drive IC 10 is mounted on the data TCP 8, and input pads 24 and output pads 25 electrically connected to the data drive IC 10 are formed. The input pads 24 of the data TCP 8 are electrically connected to the output pads of the data PCB 12, and the output pads 25 are electrically connected to the data pads on the lower substrate 2. In particular, the first data TCP 8 is further formed with a gate drive signal transmission group 22 electrically connected to the LOG signal line group 26 on the lower substrate 2. The gate driving signal transmission group 22 supplies the gate driving signals supplied from the timing controller and the power supply unit to the LOG type signal line group 26 via the data PCB 12.

데이터 드라이브 IC들(10)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(18)에 공급한다.The data drive ICs 10 convert the pixel data signal, which is a digital signal, into a pixel voltage signal, which is an analog signal, and supply the same to the data lines 18 on the liquid crystal panel.

게이트 TCP(14)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이 브 IC(16)와 전기적으로 접속된 게이트 구동신호 전송라인군(28) 및 출력패드들(30)이 형성된다. 게이트 구동신호 전송라인군(28)은 하부기판(2) 상의 LOG 신호라인군(26)과 전기적으로 접속되고, 출력패드들(30)은 하부기판(2) 상의 게이트패드들과 전기적으로 접속된다. A gate drive IC 16 is mounted on the gate TCP 14, and a gate drive signal transmission line group 28 and output pads 30 electrically connected to the gate drive IC 16 are formed. The gate driving signal transmission line group 28 is electrically connected to the LOG signal line group 26 on the lower substrate 2, and the output pads 30 are electrically connected to the gate pads on the lower substrate 2. .

게이트 드라이브 IC들(16)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(16)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.The gate drive ICs 16 sequentially supply the scanning signal, that is, the gate high voltage signal VGH, to the gate lines 20 in response to the input control signals. In addition, the gate drive ICs 16 supply the gate low voltage signal VGL to the gate lines in a period other than the period in which the gate high voltage signal VGH is supplied.

LOG형 신호라인군(26)은 통상 게이트 로우전압 신호(VGL), 전원신호(VCC), 게이트 하이전압 신호(VGH), 그라운드 전압신호(GND)와 같은 전원공급부로부터 공급되는 직류전압신호들과 게이트 이네이블 신호(GOE), 게이트 쉬프트 클럭신호(GSC), 게이트 스타트 펄스(GSP)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.The LOG signal line group 26 typically includes DC voltage signals supplied from a power supply such as a gate low voltage signal VGL, a power signal VCC, a gate high voltage signal VGH, and a ground voltage signal GND. The signal lines are configured to supply the gate control signals supplied from the timing controller, such as the gate enable signal GOE, the gate shift clock signal GSC, and the gate start pulse GSP.

이러한, 구성을 가지는 LOG형 액정표시장치에서는 액정패널(1)의 정전기를 방지하기 위해 데이터 라인(18)들이 정전기 방지소자(35)를 경유하여 하나의 플로팅 라인(37)에 연결되고, 플로팅 라인(37)은 도 2에 도시된 바와 같이 게이트 TCP(14) 상에서의 그라운드(GND)(39)와 연결된다. In the LOG type liquid crystal display device having such a configuration, in order to prevent static electricity of the liquid crystal panel 1, the data lines 18 are connected to one floating line 37 via the antistatic element 35, and the floating line Reference numeral 37 is connected to ground (GND) 39 on the gate TCP 14 as shown in FIG.

그러나, 게이트 TCP(14)는 베이스 필름으로 이루어지고 이러한 베이스 필름 상에 그라운드(39)가 마련됨으로써 액정패널(1)에서에 발생된 정전기가 용이하게 배출되지 않게 된다. 그 결과, 소자의 안정성이 저해되는 문제가 발생된다. However, since the gate TCP 14 is made of a base film and the ground 39 is provided on the base film, the static electricity generated in the liquid crystal panel 1 is not easily discharged. As a result, there arises a problem that the stability of the device is impaired.

따라서, 본 발명의 목적은 소자의 안정성을 향상시킬 수 있는 LOG형 액정표시장치를 제공하는 것이다.Accordingly, an object of the present invention is to provide a LOG type liquid crystal display device capable of improving the stability of the device.

상기 목적을 달성하기 위하여, 본 발명에 따른 LOG형 액정표시장치는 서로 교차되게 형성된 제1 및 제2 신호라인들을 포함하는 액정패널과; 상기 액정패널의 신호라인들에 구동신호를 공급하는 회로소자들이 실장된 인쇄회로기판와; 제1 및 제2 신호라인들 중 적어도 어느 하나의 신호라인들이 공통으로 접속되며 상기 인쇄회로기판에 마련되는 접지부(GND)에 접속되는 플로팅 라인을 구비하는 것을 특징으로 한다.In order to achieve the above object, a LOG type liquid crystal display device according to the present invention includes a liquid crystal panel including first and second signal lines formed to cross each other; A printed circuit board on which circuit elements for supplying driving signals to signal lines of the liquid crystal panel are mounted; At least one signal line of the first and second signal lines are commonly connected, and a floating line is connected to a ground part GND provided on the printed circuit board.

상기 액정패널과 인쇄회로기판 사이에 접속되며 제1 집적회로가 실장된 데이터 TCP(Tape Carrier Package)와; 상기 액정패널의 일측 접속되며 상기 인쇄회로기판에서의 신호를 공급받는 제2 집적회로가 실장된 게이트 TCP를 구비하는 것을 특징으로 한다.A data TCP (Tape Carrier Package) connected between the liquid crystal panel and the printed circuit board and mounted with a first integrated circuit; And a gate TCP connected to one side of the liquid crystal panel and mounted with a second integrated circuit receiving a signal from the printed circuit board.

상기 플로팅 라인은 상기 액정패널을 우회하고 상기 데이터 TCP를 경유하여 상기 인쇄회로기판의 접지부와 접속되는 것을 특징으로 한다.The floating line bypasses the liquid crystal panel and is connected to the ground of the printed circuit board via the data TCP.

상기 플로팅 라인은 상기 제1 및 제2 신호라인 중 적어도 어느 하나와 동일물질로 동시에 형성되는 것을 특징으로 한다. The floating line may be formed of the same material as at least one of the first and second signal lines.

상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and advantages of the present invention in addition to the above object will become apparent from the description of the preferred embodiment of the present invention with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시 예를 도 3 및 4을 참조하여 상세히 설명하기로 한다. Hereinafter, preferred embodiments of the present invention will be described in detail with reference to FIGS. 3 and 4.

도 3은 본 발명의 실시예에 따른 LOG형 액정표시장치의 구성을 개략적으로 도시한 도면이다. 3 is a diagram schematically showing the configuration of a LOG type liquid crystal display device according to an embodiment of the present invention.

도 3에 도시된 LOG형 액정표시장치는 액정패널(101)과, 액정패널(101)과 데이터 PCB(112) 사이에 접속되어진 다수개의 데이터 TCP들(108)과, 액정패널(101)의 다른 측에 접속되어진 다수개의 게이트 TCP들(114)과, 데이터 TCP들(108) 각각에 실장되어진 데이터 드라이브 IC(110)들과, 게이트 TCP들(114) 각각에 실장되어진 게이트 드라이브 IC들(116)을 구비한다.The LOG type liquid crystal display device shown in FIG. 3 includes a liquid crystal panel 101, a plurality of data TCPs 108 connected between the liquid crystal panel 101 and the data PCB 112, and the other of the liquid crystal panel 101. A plurality of gate TCPs 114 connected to the side, data drive ICs 110 mounted on each of the data TCPs 108, and gate drive ICs 116 mounted on each of the gate TCPs 114; It is provided.

액정패널(101)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(102)과, 칼라필터 어레이가 형성된 상부기판(104)과, 하부기판(102)과 상부기판(104) 사이에 주입된 액정을 포함한다. 이러한 액정패널(101)에는 게이트라인들(120)과 데이터라인들(118)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(121)의 외곽부에 위치하는 하부기판(102) 외곽영역에는 데이터라인(118)으로부터 신장되어진 데이터 패드들과, 게이트라인(120)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(102)의 외곽영역에는 게이트 드라이브 IC(116)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(126)이 위치하게 된다.The liquid crystal panel 101 is injected between the lower substrate 102 on which the thin film transistor array is formed, the upper substrate 104 on which the color filter array is formed, and the lower substrate 102 and the upper substrate 104 together with various signal lines. Containing liquid crystals. The liquid crystal panel 101 is provided with an image display area 21 composed of liquid crystal cells provided at each intersection of the gate lines 120 and the data lines 118 to display an image. Data pads extended from the data line 118 and gate pads extended from the gate line 120 are positioned in the outer region of the lower substrate 102 positioned at the outer portion of the image display area 121. Also, in the outer region of the lower substrate 102, a LOG type signal line group 126 for transmitting the gate driving signals supplied to the gate drive IC 116 is positioned.

데이터 TCP(108)에는 데이터 드라이브 IC(110)가 실장되고, 그 데이터 드라이브 IC(110)와 전기적으로 접속된 입력패드들(124) 및 출력패드들(125)이 형성된다. 데이터 TCP(108)의 입력패드들(124)은 데이터 PCB(112)의 출력패드들과 전기적으로 접속되고, 출력패드들(125)은 하부기판(102) 상의 데이터패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(108)는 하부기판(102) 상의 LOG형 신호라인군(126)에 전기적으로 접속되는 게이트 구동신호 전송군(122)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(122)은 데이터 PCB(112)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(126)에 공급하게 된다. A data drive IC 110 is mounted on the data TCP 108, and input pads 124 and output pads 125 electrically connected to the data drive IC 110 are formed. The input pads 124 of the data TCP 108 are electrically connected to the output pads of the data PCB 112, and the output pads 125 are electrically connected to the data pads on the lower substrate 102. In particular, the first data TCP 108 further includes a gate driving signal transmission group 122 electrically connected to the LOG signal line group 126 on the lower substrate 102. The gate driving signal transmission group 122 supplies the gate driving signals supplied from the timing controller and the power supply unit to the LOG type signal line group 126 via the data PCB 112.

데이터 드라이브 IC들(110)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(118)에 공급한다.The data drive ICs 110 convert the pixel data signal, which is a digital signal, into a pixel voltage signal, which is an analog signal, and supply the same to the data lines 118 on the liquid crystal panel.

게이트 TCP(114)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이브 IC(116)와 전기적으로 접속된 게이트 구동신호 전송라인군(128) 및 출력패드들(130)이 형성된다. 게이트 구동신호 전송라인군(128)은 하부기판(102) 상의 LOG 신호라인군(126)과 전기적으로 접속되고, 출력패드들(130)은 하부기판(102) 상의 게이트패드들과 전기적으로 접속된다. A gate drive IC 16 is mounted on the gate TCP 114, and a gate drive signal transmission line group 128 and output pads 130 electrically connected to the gate drive IC 116 are formed. The gate driving signal transmission line group 128 is electrically connected to the LOG signal line group 126 on the lower substrate 102, and the output pads 130 are electrically connected to the gate pads on the lower substrate 102. .

게이트 드라이브 IC들(116)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(116)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.The gate drive ICs 116 sequentially supply the scanning signal, that is, the gate high voltage signal VGH, to the gate lines 20 in response to the input control signals. In addition, the gate drive ICs 116 supply the gate low voltage signal VGL to the gate lines in a period other than the period in which the gate high voltage signal VGH is supplied.

LOG형 신호라인군(26)은 통상 게이트 로우전압 신호(VGL), 전원신호(VCC), 게이트 하이전압 신호(VGH), 그라운드 전압신호(GND)와 같은 전원공급부로부터 공급되는 직류전압신호들과 게이트 이네이블 신호(GOE), 게이트 쉬프트 클럭신호(GSC), 게이트 스타트 펄스(GSP)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다. The LOG signal line group 26 typically includes DC voltage signals supplied from a power supply such as a gate low voltage signal VGL, a power signal VCC, a gate high voltage signal VGH, and a ground voltage signal GND. The signal lines are configured to supply the gate control signals supplied from the timing controller, such as the gate enable signal GOE, the gate shift clock signal GSC, and the gate start pulse GSP.

삭제delete

액정패널(101)의 하단부에는 데이터 라인(118)들이 공통으로 접속되며 액정패널(101)의 하부기판(102)을 우회하여 데이터 PCB(112)에 마련되는 그라운드(GND)(139)와 접속된 플로팅 라인(137)을 구비한다. 이러한, 플로팅 라인(137)은 종래에 게이트 TCP(114)의 베이스 필름과는 달리 데이터 PCB(112)에 마련되는 그라운드(139)와 접속됨으로써 액정패널(101)의 정전기를 용이하게 배출시킬 수 있게 된다. Data lines 118 are commonly connected to the lower end of the liquid crystal panel 101, and bypass the lower substrate 102 of the liquid crystal panel 101 to be connected to a ground (GND) 139 provided on the data PCB 112. With a floating line 137. Unlike the base film of the gate TCP 114, the floating line 137 is connected to the ground 139 provided in the data PCB 112 so that the static electricity of the liquid crystal panel 101 can be easily discharged. do.

이를 좀더 구체적으로 설명하면 다음과 같다. This will be described in more detail as follows.

본 원발명의 플로팅 라인(137)은 데이터 라인(118)들이 다수의 스위치 소자를 포함하는 정전기 방지소자(135)를 경유하여 공통으로 접속되고 액정패널(101)의 하단에서 신장되어 액정패널(101)을 우회하여 상부기판(104)과 게이트 TCP(114) 사이에서 노출되는 하부기판(102) 및 데이터 TCP(108)를 경유하여 데이터 PCB(112)에 마련되는 그라운드(139)와 접속된다. The floating line 137 of the present invention is commonly connected to the data lines 118 via an antistatic element 135 including a plurality of switch elements and extended from the lower end of the liquid crystal panel 101 so that the liquid crystal panel 101 ) Is connected to the ground 139 provided in the data PCB 112 via the lower substrate 102 and the data TCP 108 exposed between the upper substrate 104 and the gate TCP 114.

즉, 도 4에 도시된 바와 같이, 플로팅 라인(137)은 첫번째 데이터 TCP(108) 상의 게이트 구동신호 전송군(122)과 나란하게 데이터 TCP(108)를 경유하여 데이터 PCB(112) 상에 그라운드(139)와 접속된다. 여기서, 데이터 PCB(112)는 종래 베이스 필름에 비해 그라운드 레벨이 더 낮은 물질 예를 들어, 세라믹 등의 물질이므로 액정패널(101)에 발생된 정전기가 용이하게 배출될 수 있게 된다. 이에 따라, 소자의 안정성이 향상된다. That is, as shown in FIG. 4, the floating line 137 is grounded on the data PCB 112 via the data TCP 108 in parallel with the gate drive signal transmission group 122 on the first data TCP 108. 139 is connected. Here, since the data PCB 112 has a lower ground level than a conventional base film, for example, a material such as ceramic, static electricity generated in the liquid crystal panel 101 may be easily discharged. This improves the stability of the device.

여기서, 플로팅 라인(137)은 데이터 라인(118)과 동일물질로 동시에 형성된다. 이에 따라, 게이트 절연막에 의해 게이트 라인(120)들과 절연될 수 있게 된다.Here, the floating line 137 is simultaneously formed of the same material as the data line 118. Accordingly, the gate line 120 may be insulated from the gate line 120 by the gate insulating layer.

이와 같이 본 발명에서는 플로팅 라인(137)이 데이터 PCB(112) 상에 마련되는 그라운드(137)에 접속됨으로써 액정패널(101)에서에 발생된 정전기가 용이하게 배출되어 소자의 안정성이 향상될 수 있게 된다. As such, in the present invention, since the floating line 137 is connected to the ground 137 provided on the data PCB 112, the static electricity generated in the liquid crystal panel 101 can be easily discharged to improve the stability of the device. do.

상술한 바와 같이, 본 발명에 따른 LOG형 액정표시장치는 데이터 라인들이 공통으로 접속되어 액정패널에서 발생되는 정전기를 배출시키는 플로팅 라인이 데이터 인쇄회로기판에 마련된 그라운드에 접속된다. 이에 따라, 베이스 필름상의 그라운드와 접지된 종래와는 달리 액정패널에서에 발생된 정전기가 용이하게 배출되어 소자의 안정성이 향상될 수 있게 된다. As described above, in the LOG type liquid crystal display according to the present invention, a floating line for discharging static electricity generated in the liquid crystal panel is connected to the ground provided on the data printed circuit board. Accordingly, unlike the conventional grounded and grounded on the base film, the static electricity generated in the liquid crystal panel is easily discharged, thereby improving stability of the device.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

Claims (4)

서로 교차되게 형성된 게이트 및 데이터 라인들을 포함하는 액정패널; A liquid crystal panel including gate and data lines formed to cross each other; 상기 게이트 및 데이터 라인들을 구동하는 회로소자들이 실장된 인쇄회로기판; 및 A printed circuit board on which circuit devices for driving the gate and data lines are mounted; And 상기 데이터 라인들과 동일 물질로 상기 데이터 라인들과 동시에 형성되되 상기 데이터 라인들의 타단에 공통으로 접속되도록 형성되며 상기 인쇄회로기판에 마련되는 접지부에 접속되는 플로팅 라인을 구비하는 것을 특징으로 하는 라인 온 글래스형 액정표시장치. And a floating line formed of the same material as the data lines and simultaneously connected to the data lines, the floating lines being connected to the other end of the data lines and connected to a ground part provided on the printed circuit board. On glass type liquid crystal display device. 제 1 항에 있어서, The method of claim 1, 상기 액정패널과 인쇄회로기판 사이에 접속되며 제1 집적회로가 실장된 데이터 TCP(Tape Carrier Package)와;A data TCP (Tape Carrier Package) connected between the liquid crystal panel and the printed circuit board and mounted with a first integrated circuit; 상기 액정패널의 일측에 접속되며 상기 인쇄회로기판에서의 신호를 공급받는 제2 집적회로가 실장된 게이트 TCP를 구비하는 것을 특징으로 하는 라인 온 글래스형 액정표시장치. And a gate TCP connected to one side of the liquid crystal panel and mounted with a second integrated circuit receiving a signal from the printed circuit board. 제 2 항에 있어서, The method of claim 2, 상기 플로팅 라인은 The floating line is 상기 데이터 라인들의 타단에 공통으로 접속되어 상기 액정패널의 화상표시영역 외곽부에 위치하는 하부 기판의 외곽영역을 따라 우회하고 상기 데이터 TCP를 경유하여 상기 인쇄회로기판의 접지부와 접속되는 것을 특징으로 하는 라인 온 글래스형 액정표시장치. A common connection to the other ends of the data lines, bypasses an outer region of a lower substrate positioned at an outer portion of an image display region of the liquid crystal panel, and is connected to a ground portion of the printed circuit board via the data TCP; Line on glass type liquid crystal display device. 삭제delete
KR1020050023860A 2005-03-22 2005-03-22 Liquid crystal displayl device of line on glass type KR101174779B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050023860A KR101174779B1 (en) 2005-03-22 2005-03-22 Liquid crystal displayl device of line on glass type

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050023860A KR101174779B1 (en) 2005-03-22 2005-03-22 Liquid crystal displayl device of line on glass type

Publications (2)

Publication Number Publication Date
KR20060102361A KR20060102361A (en) 2006-09-27
KR101174779B1 true KR101174779B1 (en) 2012-08-20

Family

ID=37633205

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050023860A KR101174779B1 (en) 2005-03-22 2005-03-22 Liquid crystal displayl device of line on glass type

Country Status (1)

Country Link
KR (1) KR101174779B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101108409B1 (en) * 2004-12-23 2012-01-30 엘지디스플레이 주식회사 Liquid crystal display device

Also Published As

Publication number Publication date
KR20060102361A (en) 2006-09-27

Similar Documents

Publication Publication Date Title
US7463230B2 (en) Line on glass liquid crystal display and method of fabricating the same
US7342634B2 (en) Liquid crystal display of line on glass type and driving method thereof
KR101191445B1 (en) Liquid crystal display and method for manufacturing the same
KR100847812B1 (en) Liquid crystal dispaly panel of line on glass type
KR100949496B1 (en) Liquid crystal display device of line on glass type and fabricating method thereof
KR101269289B1 (en) Liquid crystal display apparatus
KR101298156B1 (en) Driver IC chip
KR101146459B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR100831300B1 (en) Liquid crystal panel of line on glass type and method of fabricating the same
KR101174779B1 (en) Liquid crystal displayl device of line on glass type
KR100843955B1 (en) Liquid crystal panel of line on glass type and method of fabricating the same
KR100949494B1 (en) Liquid crystal display of line-on-glass type
KR101043678B1 (en) Liquid crystal display
KR100843478B1 (en) Liquid crystal panel of line on glass type and method of fabricating the same
KR100928489B1 (en) Line on glass liquid crystal display
KR101073248B1 (en) Liquid Crystal Display device
KR101060772B1 (en) Line on Glass Liquid Crystal Display
KR100912693B1 (en) Liquid Crystal Display Device
KR100855486B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR100912697B1 (en) Liquid crystal display
KR100861273B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR20070075804A (en) Liquid crystal dispaly apparatus of line on glass type
KR100855494B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR20050031628A (en) Liquid crystal display device
KR100855493B1 (en) Liquid crystal display device of line on glass type and method of fabricating the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150728

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 6