KR101166138B1 - Ofdm/ofdma 시스템들에 대한 agc 및 dc교정의 방법들 및 시스템들 - Google Patents

Ofdm/ofdma 시스템들에 대한 agc 및 dc교정의 방법들 및 시스템들 Download PDF

Info

Publication number
KR101166138B1
KR101166138B1 KR1020117000856A KR20117000856A KR101166138B1 KR 101166138 B1 KR101166138 B1 KR 101166138B1 KR 1020117000856 A KR1020117000856 A KR 1020117000856A KR 20117000856 A KR20117000856 A KR 20117000856A KR 101166138 B1 KR101166138 B1 KR 101166138B1
Authority
KR
South Korea
Prior art keywords
received signal
ofdm
power
wireless communication
offset
Prior art date
Application number
KR1020117000856A
Other languages
English (en)
Other versions
KR20110017450A (ko
Inventor
채관 이
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20110017450A publication Critical patent/KR20110017450A/ko
Application granted granted Critical
Publication of KR101166138B1 publication Critical patent/KR101166138B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3078Circuits generating control signals for digitally modulated signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

수신기의 무선 주파수(RF) 전단에서 아날로그-디지털 변환기(ADC)의 포화를 회피하거나, 동적 수신 신호 전력을 다루거나, 또는 DC 교정을 위한 통신 링크에서의 중단들을 회피하기 위한 노력으로, 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 시스템들에 대한 자동 이득 제어(AGC) 및 DC 교정을 위한 방법들 및 장치가 제공된다. 특정 실시예들에 대해서, RF 전단에서의 양자화 에러가 또한 감소될 수 있다.

Description

OFDM/OFDMA 시스템들에 대한 AGC 및 DC교정의 방법들 및 시스템들{METHODS AND SYSTEMS OF AGC AND DC CALIBRATION FOR OFDM/OFDMA SYSTEMS}
본 개시내용의 특정 실시예들은 무선 통신에 관한 것이고, 보다 구체적으로는, 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 시스템들에 대한 자동 이득 제어(AGC) 및 DC 교정에 관한 것이다.
IEEE 802.16 하에서의 OFDM 및 OFDMA 무선 통신 시스템들은, 다수의 서브캐리어들의 주파수들의 직교성에 기초하여 시스템들 내에서 서비스들을 위해 등록된 무선 디바이스들(즉, 이동국들)과 통신하기 위해 기지국들의 네트워크를 이용하고, 다중 경로 페이딩 및 간섭에 대한 저항과 같은, 광대역 무선 통신들에 대한 다수의 기술적 이점들을 성취하도록 구현될 수 있다. 각각의 기지국은 데이터를 이동국들로 그리고 이동국들로부터 전달하는 무선(RF) 신호들을 방사하고 수신한다.
이동국은 복조 및 디코딩에 대비하여 기지국으로부터 송신된 신호들을 수신하고 수신된 신호들을 처리하기 위한 적절한 회로를 갖는 RF 전달을 포함할 수 있다. 신호 처리는 자동 이득 제어(AGC) 및 DC 교정을 포함할 수 있다. 적절한 AGC 및 DC 교정은 RF 전달을 포화시키고 이에 의해 가능하게는 무효 데이터에 이르게 하는 것 없이 신호-대-간섭-플러스-잡음 비(SINR)를 증가시키기 위하여 중요하다.
본 개시내용의 특정 실시예들은 일반적으로 수신기의 무선 주파수(RF) 전단에서 아날로그-디지털 변환기(ADC)의 포화를 회피하기 위한 노력으로, 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 시스템들에 대한 자동 이득 제어(AGC) 및 DC 교정에 관한 것이다. 특정 실시예들에 대해서, RF 전단에서의 양자화 에러가 또한 감소될 수 있다.
본 개시내용의 특정 실시예들은 무선 통신 시스템에서의 AGC를 위한 방법을 제공한다. 상기 방법은 일반적으로 ADC의 출력으로부터 수신된 신호의 전력을 추정하는 단계; 상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하는 단계; 상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하는 단계 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및 상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하는 단계를 포함한다.
본 개시내용의 특정 실시예들은 무선 통신을 위한 수신기를 제공한다. 상기 수신기는 일반적으로 아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하도록 구성된 제1 추정 로직; 상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하도록 구성된 제1 조정 로직; 상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하도록 구성된 제2 추정 로직 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및 상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하도록 구성된 제2 조정 로직을 포함한다.
본 개시내용의 특정 실시예들은 무선 통신 시스템에서의 AGC를 위한 장치를 제공한다. 상기 장치는 일반적으로 아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하기 위한 수단; 상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하기 위한 수단; 상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하기 위한 수단 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및 상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하기 위한 수단을 포함한다.
본 개시내용의 특정 실시예들은 모바일 디바이스를 제공한다. 상기 모바일 디바이스는 일반적으로 신호를 수신하기 위한 수신기 전단(front end); 아날로그-디지털 컨버터(ADC)의 출력으로부터 상기 수신된 신호의 전력을 추정하도록 구성된 제1 추정 로직; 상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하도록 구성된 제1 조정 로직; 상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하도록 구성된 제2 추정 로직 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및 상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하도록 구성된 제2 조정 로직을 포함한다.
본 개시내용의 특정 실시예들은 프로세서에 의해 실행될 때 동작들을 수행하는, 무선 통신 시스템에서의 AGC를 위한 프로그램을 포함하는 컴퓨터-판독가능 매체를 제공한다. 상기 동작들은 일반적으로 아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하는 단계; 상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하는 단계; 상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하는 단계 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및 상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하는 단계를 포함한다.
본 개시내용의 특정 실시예들은 무선 통신 시스템에서의 DC 교정(calibration)을 위한 방법을 제공한다. 상기 방법은 일반적으로 증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하는 단계 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―; 상기 수신된 신호의 갭 시간(gap time) 동안 상기 증폭된 신호의 DC 오프셋을 추정하는 단계; 및 상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하는 단계를 포함한다.
본 개시내용의 특정 실시예들은 무선 통신을 위한 수신기를 제공한다. 상기 수신기는 일반적으로 증폭된 신호를 생성하기 위하여 상기 수신기에 의해 수신된 신호에 대한 아날로그 이득을 설정하도록 구성된 이득 설정 로직 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―; 상기 수신된 신호의 갭 시간 동안 상기 증폭된 신호의 DC 오프셋을 추정하도록 구성된 오프셋 추정 로직; 및 상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하도록 구성된 조정 로직을 포함한다.
본 개시내용의 특정 실시예들은 무선 통신 시스템에서의 DC 교정을 위한 장치를 제공한다. 상기 장치는 일반적으로 증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하기 위한 수단 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―; 상기 수신된 신호의 갭 시간(gap time) 동안 상기 증폭된 신호의 DC 오프셋을 추정하기 위한 수단; 및 상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하기 위한 수단을 포함한다.
본 개시내용의 특정 실시예들은 모바일 디바이스를 제공한다. 상기 모바일 디바이스는 일반적으로 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하여 신호를 수신하기 위한 수신기 전단; 증폭된 신호를 생성하기 위하여 상기 수신된 신호의 아날로그 이득을 설정하도록 구성되는 이득 설정 로직; 상기 수신된 신호의 갭 시간 동안 상기 증폭된 신호의 DC 오프셋을 추정하도록 구성되는 추정 로직; 및 상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하도록 구성되는 조정 로직을 포함한다.
본 개시내용의 특정 실시예들은 프로세서에 의해 실행될 때 동작들을 수행하는, 무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체를 제공한다. 상기 동작들은 일반적으로 증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하는 단계 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―; 상기 수신된 신호의 갭 시간 동안 상기 증폭된 신호의 DC 오프셋을 추정하는 단계; 및 상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하는 단계를 포함한다.
본 개시내용의 전술한 특징들이 상세히 이해될 수 있도록, 위에서 간략히 요약된 보다 구체적인 기재가 실시예들을 참조함으로써 이루어질 수 있고, 이 실시예들 중 일부는 첨부 도면들에 도시되어 있다. 그러나, 첨부된 도면들은 이 개시내용의 단지 특정한 전형적인 실시예들만을 도시하며 따라서 그 범위를 제한하는 것으로 간주되지 않아야 하는데, 그 이유는 그 기재가 다른 동등하게 효과적인 실시예들에 인정될 수 있기 때문이다.
도 1은 본 개시내용의 특정 실시예들에 따라 예시적인 무선 통신 시스템을 도시한다.
도 2는 본 개시내용의 특정 실시예들에 따라 무선 디바이스에서 사용될 수 있는 다양한 컴포넌트들을 도시한다.
도 3은 본 개시내용의 특정 실시예들에 따라 직교 주파수-분할 다중화 및 직교 주파수 분할 다중 접속(OFDM/OFDMA) 기술을 사용하는 무선 통신 시스템 내에서 이용될 수 있는 예시적인 송신기 및 수신기를 도시한다.
도 4는 본 개시내용의 특정 실시예들에 따라 세 개의 세그먼트들을 갖는 시-분할 듀플렉스(TDD)를 위한 예시적인 OFDMA 프레임을 도시한다.
도 5는 본 개시내용의 특정 실시예들에 따라 다운링크(DL) 서브프레임 내의 상이한 OFDM/OFDMA 존들에서의 예시적인 전력 변화를 도시한다.
도 6a 및 도 6b는 본 개시내용의 특정 실시예들에 따라 OFDM/OFDMA를 사용할 수 있는 무선 통신 시스템 내의 수신기의 무선 주파수(RF) 전단의 블록 다이어그램들을 도시한다.
도 7은 본 개시내용의 특정 실시예들에 따라 도 6b의 아날로그 및 디지털 이득 블록들 모두의 자동 이득 제어(AGC)를 위한 에시적인 동작들의 흐름도이다.
도 7a는 본 개시내용의 특정 실시예들에 따라 도 7의 AGC를 위한 예시적인 동작들에 대응하는 수단들의 블록 다이어그램이다.
도 8은 본 개시내용의 특정 실시예들에 따라 OFDM/OFDMA의 사이클릭 프리픽스(CP)들을 이용하는 고속 AGC를 위한 예시적인 동작들의 흐름도이다.
도 8a는 본 개시내용의 특정 실시예들에 따라 도 8의 CP들을 이용하는 고속 AGC를 위한 예시적인 동작들의 흐름도이다.
도 9는 본 개시내용의 특정 실시예들에 따라 OFDM/OFDMA 심볼의 CP 동안 자동 이득 제어의 전력을 측정하고 자동 이득 제어를 적용하는 것을 도시한다.
도 10은 본 개시내용의 특정 실시예들에 따라 DC 오프셋 교정을 위한 예시적인 동작들의 흐름도를 도시한다.
도 10a는 본 개시내용의 특정 실시예들에 따라 도 10의 DC 오프셋 교정을 위한 예시적인 동작들에 대응하는 수단들의 블록도이다.
도 11a 내지 도 11g는 본 개시내용의 특정 실시예들에 따라 도 8의 CP들 및 도 10의 DC 오프셋 교정에 기초하여 고속 AGC를 이용하는 도 6b의 블록 다이어그램에서의 다양한 스테이지들에서 신호 전력 레벨들 및 DC 오프셋들을 도시한다.
본 개시내용의 특정 실시예들은 특히 큰 간섭 신호의 존재시에, 수신기의 무선 주파수(RF) 전단에서 아날로그-디지털 변환기(ADC)의 포화를 회피하거나, 수신 신호 전력을 빠르게 변경하는 것을 처리하거나, 또는 DC 교정을 위한 통신 링크에서의 중단들을 회피하기 위한 노력으로, 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 시스템들에 대한 자동 이득 제어(AGC) 및 DC 교정을 위한 기술들 및 장치를 제공한다. 특정 실시예들에 대해서, RF 전단에서의 양자화 에러가 또한 감소될 수 있다.
예시적인 무선 통신 시스템
본 개시내용의 방법들 및 장치는 광대역 무선 통신 시스템에서 이용될 수 있다. 용어 "광대역 무선"은 주어진 영역에 대해 무선, 음성(voice), 인터넷, 및/또는 데이터 네트워크 액세스를 제공하는 기술을 지칭한다.
Worldwide Interoperability for Microwave Access를 의미하는 WiMAX는, 높은 처리량의 광대역 접속들을 제공하는 표준-기반 광대역 무선 기술이다. 오늘늘 WiMAX의 두 가지 주요 응용들이 존재한다: 고정 WiMAX 및 이동형 WiMAX. 고정 WiMAX 응용들은 포인트-투-멀티포인트이고, 예를 들어 홈 및 비즈니스에 대한 광대역 접속을 가능하게 한다. 이동형 WiMAX는 광대역 속도로 셀룰러 네트워크들의 완전한 이동성을 제공한다.
이동형 WiMAX는 OFDM 및 OFDMA 기술에 기초한다. OFDM은 다양한 고속-데이터-레이트 통신 시스템들에서 근래에 널리 채용되고 있는 디지털 다중-캐리어 변조 기술이다. OFDM으로, 송신 비트 스트림은 다수의 더 낮은 레이트의 서브스트림들로 분할된다. 각각의 서브스트림은 다수의 직교 서브캐리어들 중 하나로 변조되고 다수의 병렬 서브채널들 중 하나를 통해 송신된다. OFDMA는 사용자들이 상이한 시간 슬롯들에서 서브캐리어들을 할당받는 다중 접속 기술이다. OFDMA는 넓게 변하는 응용들, 데이터 레이트들, 및 서비스 품질 요건들과 함께 다수의 사용자들을 수용할 수 있는 유연한 다중-접속 기술이다.
무선 인터넷들 및 통신들에서의 급속한 성장은 무선 통신 서비스들의 분야에서의 고속 데이터 레이트에 대한 증가하는 요구에 이르게 되었다. OFDM/OFDMA 시스템들은 오늘날 가장 전도 유망한 연구 영역들 중 하나로서 간주되고 무선 통신들의 차세대를 위한 주요 기술로서 간주된다. 이는 OFDM/OFDMA 변조 방식들이 종래의 단일 캐리어 변조 방식들에 대해 변조 효율성, 스펙트럼 효율성, 유연성, 및 강력한 다중경로 면역성과 같은 많은 이점들을 제공할 수 있다는 사실로 인한 것이다.
IEEE 802.16x는 고정형 및 이동형 광대역 무선 접속(BWA) 시스템들에 대한, 예를 들어, 고정형 BWA 시스템들 및 이동형 BWA 시스템들에 대한 무선 인터페이스를 정의하기 위한 최근에 생겨난 표준 기관이다. 이들 표준들은 적어도 네 개의 상이한 물리 계층(PHY)들 및 하나의 매체 액세스 제어(MAC) 계층을 정의한다. 상기 네 개의 물리 계층들 중 OFDM 및 OFDMA 물리 계층은 각각 고정형 및 이동형 BWA 영역들에서 가장 대중적이다.
도 1은 무선 통신 시스템(100)의 예를 도시한다. 무선 통신 시스템(100)은 광대역 무선 통신 시스템일 수 있다. 무선 통신 시스템(100)은 각각의 셀이 기지국(104)에 의해 서비스되는 다수의 셀들(102)에 대한 통신을 제공할 수 있다. 기지국(104)은 사용자 단말들(106)과 통신하는 고정국일 수 있다. 기지국(104)은 대안으로 액세스 포인트, 노드 B, 또는 일부 다른 용어로 지칭될 수 있다.
도 1은 시스템(100) 도처에 분산된 다양한 사용자 단말들(106)을 도시한다. 사용자 단말들(106)은 고정(즉, 정지)되거나 이동형일 수 있다. 사용자 단말들(106)은 대안으로, 원격국들, 액세스 단말들, 단말들, 가입자 유닛들, 이동국들, 국들, 사용자 장비, 등으로 지칭될 수 있다. 사용자 단말들(106)은 휴대 전화, PDA들, 핸드헬드 디바이스들, 무선 모뎀들, 랩탑 컴퓨터들, 개인용 컴퓨터(PC)들 등과 같은 무선 디바이스들일 수 있다.
다양한 알고리즘들 및 방법들이 기지국들(104) 및 사용자 단말들(106) 사이에서 무선 통신 시스템(100)의 송신들을 위해 사용될 수 있다. 예를 들어, 신호들은 OFDM/OFDMA 기술들에 따라 기지국들(104) 및 사용자 단말들(106) 사이에서 송신 및 수신될 수 있다. 이 경우에, 무선 통신 시스템(100)은 OFDM/OFDMA 시스템으로 지칭될 수 있다.
기지국(104)으로부터 사용자 단말(106)로의 송신을 용이하게 하는 통신 링크는 다운링크(108)로 지칭될 수 있고, 사용자 단말(106)로부터 기지국(104)으로의 송신을 용이하게 하는 통신 링크는 업링크(110)로 지칭될 수 있다. 대안으로, 다운링크(108)는 순방향 링크 또는 순방향 채널로 지칭될 수 있고, 업링크(110)는 역방향 링크 또는 역방향 채널로 지칭될 수 있다.
셀(102)은 다수의 섹터들(112)로 분할될 수 있다. 섹터(112)는 셀(102) 내부의 물리적 커버리지 영역이다. 무선 통신 시스템(100) 내부의 기지국들(104)은 셀(102)의 특정 섹터(112) 내부의 전력의 흐름을 집중시키는 안테나들을 이용할 수 있다. 이러한 안테나들은 지향성 안테나들이라고 지칭될 수 있다.
도 2는 무선 디바이스(202)에서 이용될 수 있는 다양한 컴포넌트들을 도시한다. 무선 디바이스(202)는 본 명세서에 기재된 다양한 방법들을 구현하도록 구성될 수 있는 디바이스의 일 예이다. 무선 디바이스(202)는 기지국(104) 또는 사용자 단말(106)일 수 있다.
무선 디바이스(202)는 무선 디바이스(202)의 동작을 제어하는 프로세서(204)를 포함할 수 있다. 프로세서(204)는 또한 중앙 처리 장치(CPU)로 지칭될 수도 있다. 리드-온리 메모리(ROM) 및 랜덤 액세스 메모리(RAM) 모두를 포함할 수 있는 메모리(206)는 명령들 및 데이터를 프로세서(204)에 제공한다. 메모리(206)의 일부는 또한 비휘발성 랜덤 액세스 메모리(NVRAM)를 포함할 수도 있다. 프로세서(204)는 일반적으로 메모리(206) 내부에 저장된 프로그램 명령들에 기초하여 논리 연산 및 산술 연산을 수행한다. 메모리(206) 내부의 명령들은 본 명세서에 기재된 방법들을 구현하도록 실행가능할 수 있다.
무선 디바이스(202)는 또한 무선 디바이스(202)와 원격지 사이에 데이터의 송신 및 수신을 가능하게 하기 위하여 송신기(210) 및 수신기(212)를 포함할 수 있는 하우징(208)을 포함할 수 있다. 송신기(210) 및 수신기(212)는 트랜시버(214)로 결합될 수 있다. 안테나(216)는 하우징(208)에 부착되어 트랜시버(214)에 전기적으로 결합될 수 있다. 무선 디바이스(202)는 또한 다수의 송신기들, 다수의 수신기들, 다수의 트랜시버들, 및/또는 다수의 안테나들(비도시)을 포함할 수 있다.
무선 디바이스(202)는 또한 트랜시버(214)에 의해 수신되는 신호들의 레벨을 검출 및 정량화하기 위한 노력으로 사용될 수 있는 신호 검출기(218)를 포함할 수 있다. 신호 검출기(218)는 총 에너지, 파일럿 서브캐리어들로부터의 파일럿 에너지나 프리앰블 심볼로부터의 신호 에너지, 전력 스펙트럼 밀도, 및 다른 신호들과 같은 신호들을 검출할 수 있다. 무선 디바이스(202)는 또한 신호들을 처리하는 데 사용하기 위한 디지털 신호 처리기(DSP, 220)를 포함할 수도 있다.
무선 디바이스(202)의 다양한 컴포넌트들은, 전력 버스, 제어 신호 버스, 및 상태 신호 버스뿐만 아니라 데이터 버스도 포함하는 버스 시스템(222)에 의해 함께 결합될 수 있다.
도 3은 OFDM/OFDMA를 이용하는 무선 통신 시스템(100) 내부에서 사용될 수 있는 송신기(302)의 예를 도시한다. 송신기(302)의 일부분들은 무선 디바이스(202)의 송신기(210)에서 구현될 수 있다. 송신기(302)는 다운링크(108)를 통해 사용자 단말(106)로 데이터(306)를 송신하기 위하여 기지국(104)에서 구현될 수 있다. 송신기(302)는 또한 업링크(110)를 통해 기지국(104)으로 데이터(306)를 송신하기 위하여 사용자 단말(106)에서 구현될 수 있다.
송신될 데이터(306)는 직렬-병렬(serial-to-parallel, S/P) 컨버터(308)에 대한 입력으로서 제공되는 것으로 도시된다. S/P 컨버터(308)는 송신 데이터를 N개의 병렬 데이터 스트림들(310)로 분리할 수 있다.
N개의 병렬 데이터 스트림들(310)은 그 후 맵퍼(mapper, 312)에 대한 입력으로서 제공될 수 있다. 맵퍼(312)는 N개의 병렬 데이터 스트림들(310)을 N개의 성상도 포인트(constellation point)들로 맵핑할 수 있다. 맵핑은 BPSK(binary phase-shift keying), QPSK(quadrature phase-shift keying), 8PSK(8 phase-shift keying), QAM(M-quadrature amplitude modulation)과 같은 일부 변조 성상도를 이용하여 행해질 수 있다. 따라서, 맵퍼(312)는 N개의 병렬 심볼 스트림들(316)을 출력할 수 있고, 각각의 심볼 스트림(316)은 역 고속 푸리에 변환(IFFT)(320)의 N개의 직교 서브캐리어들 중 하나에 대응한다. 이러한 N개의 병렬 심볼 스트림(316)은 주파수 영역에서 표현되고 IFFT 컴포넌트(320)에 의해 N개의 병렬 시간 영역 샘플 스트림들(318)로 변환될 수 있다.
이제 용어에 대한 간략한 주석이 제공될 것이다. 주파수 영역에서의 N개의 병렬 변조들은 주파수 영역에서의 N개의 변조 심볼들과 등가이고, 상기 N개의 변조 심볼들은 주파수 영역에서의 N개의 맵핑 및 N-포인트 IFFT와 등가이며, 상기 맵핑 및 N-포인트 IFFT는 시간 영역에서의 하나의 (유용한) OFDM 심볼과 등가이며, 상기 OFDM 심볼은 시간 영역에서의 N개의 샘플들과 등가이다. 시간 영역에서의 하나의 OFDM 심볼 Ns는 Ncp(OFDM 심볼 당 가드 샘플들의 수) + N(OFDM 심볼 당 유용한 샘플들의 수)와 등가이다.
N개의 병렬 시간 영역 샘플 스트림들(318)은 병렬-직렬(P/S) 컨버터(324)에 의해 OFDM/OFDMA 심볼 스트림(322)으로 변환될 수 있다. 가드 삽입 컴포넌트(326)는 OFDM/OFDMA 심볼 스트림(322)에서 연속된 OFDM/OFDMA 심볼들 사이에 가드 인터벌을 삽입할 수 있다. 가드 인터벌 컴포넌트(326)의 출력은 무선 주파수(RF) 전단(328)에 의해 그 후 목적되는 송신 주파수 대역으로 변환된다. 엔테나(330)는 그 후 결과 신호(332)를 송신한다.
도 3은 또한 OFDM/OFDMA를 이용하는 무선 통신 시스텝(100) 내에서 사용될 수 있는 수신기(304)의 예를 도시한다. 수신기(304)의 일부분들은 무선 디바이스(202)의 수신기(212)에서 구현될 수 있다. 수신기(304)는 다운링크(108)를 통해 기지국(104)으로부터 데이터(306)를 수신하기 위하여 사용자 단말(106)에서 구현될 수 있다. 수신기(304)는 또한 업링크(110)를 통해 사용자 단말(106)로부터 데이터(306)를 송신하기 위하여 기지국(104)에서 구현될 수 있다.
송신된 신호(332)는 무선 채널(334)를 통해 이동하는 것으로 도시된다. 신호(332')가 안테나(330')에 의해 수신될 때, 수신된 신호(332')는 RF 전단(328')에 의해 기저대역 신호로 다운컨버팅될 수 있다. 가드 제거 컴포넌트(326')는 그 후 가드 삽입 컴포넌트(326)에 의해 OFDM/OFDMA 심볼들 사이에 삽입되었던 가드 인터벌을 제거할 수 있다.
가드 제거 컴포넌트(326')의 출력은 S/P 컨버터(324')에 제공될 수 있다. S/P 컨버터(324')는 OFDM/OFDMA 심볼 스트림(322')을 N개의 병렬 시간-영역 심볼 스트림들(318')로 분할할 수 있고, 이들 각각은 직교 서브캐리어들 중 하나에 대응한다. 고속 푸리에 변환(FFT) 컴포넌트(320')는 N개의 병렬 시간-영역 심볼 스트림들(318')을 주파수 영역으로 변환할 수 있고 N개의 병렬 주파수-영역 심볼 스트림들(316')을 출력할 수 있다.
디맵퍼(demapper, 312')는 맵퍼(312)에 의해 수행되었던 심볼 맵핑 동작의 역을 수행할 수 있고, 이에 의해 N개의 병렬 데이터 스트림들(310')을 출력한다. P/S 컨버터(308')는 N개의 병렬 데이터 스트림들(310')을 하나의 데이터 스트림(306')으로 결합할 수 있다. 이상적으로, 이 데이터 스트림(306')은 송신기(302)에 입력으로 제공되었던 데이터(306)에 대응한다.
예시적인 OFDMA 프레임
이제 도 4를 참조하면, 시분할 듀플렉스(TDD) 구현에 대한 OFDMA 프레임(400)이 전형적인, 그러나 제한되지 않는 예로서 도시된다. 전이중(full-duplex) 및 반이중(half-duplex) 주파수-분할 듀플렉스(FDD)와 같은 OFDMA의 다른 구현들이 사용될 수 있고, 이 경우 다운링크(DL) 및 업링크(UL) 메시지들이 상이한 캐리어들을 통해 동시에 송신되는 것을 제외하고 상기 프레임은 동일하다. TDD 구현에서, 각각의 프레임은 DL 서브프레임(402) 및 UL 서브프레임(404)으로 분할될 수 있고, DL 및 UL 송신 충돌들을 방지하기 위한 노력으로 이들은 작은 가드 인터벌 ― 또는, 보다 구체적으로, 송신/수신 천이 갭(TGG, 406) 및 수신/송신 천이 갭(RTG, 407) ―에 의해 분리될 수 있다. DL 대 UL 서브프레임 비는 상이한 트래픽 프로파일들을 지원하기 위해 3:1 내지 1:1로 변할 수 있다.
OFDMA 프레임(400) 내에는, 다양한 제어 정보가 포함될 수 있다. 예를 들어, 프레임(400)의 제1 OFDMA 심볼은 동기화를 위해 사용되는 여러 파일럿 신호들(파일럿들)을 포함할 수 있는 프리앰블(408)일 수 있다. 프리앰블(408) 내부의 고정된 파일럿 시퀀스들은 수신기(304)로 하여금 주파수 및 위상 에러들을 평가하고 송신기(302)와 동기화하도록 허용할 수 있다. 또한, 프리앰블(408)의 고정된 파일럿 시퀀스들은 무선 채널들을 평가하고 등화하기 위해 이용될 수 있다. 프리앰블(408)은 BPSK-변조된 캐리어들을 포함할 수 있고 전형적으로 하나의 OFDM 심볼 길이이다. 프리앰블(408)의 캐리어들은 파워 부스팅(power boosting)될 수 있고 일반적으로 WiMAX 신호에서의 데이터 부분들의 주파수 영역에서의 전력 레벨보다 수 데시벨(dB)(예, 9dB) 더 크다. 사용되는 프리앰블 캐리어들의 번호는 존(zone)의 세 개의 세그먼트들(409) 중 어느 것이 사용되는지를 표시할 수 있다. 예를 들어, 캐리어들 0, 3, 6,...은 세그먼트 0(4090)이 사용될 것임을 표시할 수 있고, 캐리어들 1, 4, 7,...은 세그먼트 1(4091)이 사용될 것임을 표시할 수 있고, 캐리어들 2, 5, 8,...은 세그먼트 2(4092)가 사용될 것임을 표시할 수 있다.
프레임 제어 헤더(FCH, 410)는, 세그먼트(409) 당 하나의 FCH(410)씩, 프리앰블(408)에 후속할 수 있다. FCH(410)는 이용가능한 서브채널들, 변조 및 코딩 방식, 및 현재의 OFDMA 프레임에 대한 MAP 메시지 길이와 같은 프레임 구성 정보를 제공할 수 있다. 프레임 구성 정보의 개요를 서술하는 다운링크 프레임 프리픽스(DLFP)와 같은 데이터 구조는 FCH(410)에 맵핑될 수 있다. 모바일 WiMAX에 대한 DLFP는 사용된 서브채널(SCH) 비트맵, 0으로 설정된 예약 비트, 반복 코딩 표시, 코딩 표시, MAP 메시지 길이, 및 0으로 설정된 네 개의 예약 비트들을 포함할 수 있다. FCH(410)로 맵핑되기 전에, 24-비트 DLFP는 최소 포워드 에러 정정(minimal forward error correction, FEC) 블록 크기인 48-비트 블록을 형성하도록 복제될 수 있다.
각각의 세그먼트(409)에서 FCH(410)에 이어, DL-MAP(414) 및 UL-MAP(416)은 서브채널 할당과 DL 및 UL 서브프레임들(402, 404)에 대한 다른 제어 정보를 지정할 수 있다. OFDMA에서, 다수의 사용자들이 프레임(400) 내부의 데이터 영역들을 할당받을 수 있고, 이러한 할당들은 DL 및 UL-MAP(414, 416)에 지정될 수 있다. MAP 메시지들은, 특정 링크에서 사용되는 변조 및 코딩 방식을 정의하는, 각각의 사용자에 대한 버스트 프로파일을 포함할 수 있다. MAP 메시지들은 해당 세그먼트(409)에 대한 모든 사용자들에 도달할 필요가 있는 중요한 정보를 포함하므로, DL 및 UL-MAP(414, 416)은 종종 레이트 ½ 코딩 및 반복 코딩을 갖는 BPSK 또는 QPSK와 같은 매우 신뢰할 수 있는 링크를 통해 송신될 수 있다.
OFDMA 프레임(400)의 DL 서브프레임(402)은 통신되고 있는 다운링크 데이터를 포함하는 다양한 비트 길이들의 DL 버스트들을 포함할 수 있다. 따라서, DL-MAP(414)은 다운링크 존들에 포함된 버스트들의 위치 및 다운링크 버스트들의 수 뿐만 아니라, 시간(즉, 심볼) 및 주파수(즉, 서브채널) 방향들 모두에서의 이들의 오프셋들 및 길이들을 기재할 수 있다. 또한, 프리앰블(408), FCH(410), 및 DL-MAP(414)은 수신기(304)가 수신된 신호를 정확히 복조할 수 있게 해주는 정보를 반송할 수 있다.
유사하게, UL 서브프레임(404)은 통신되고 있는 업링크 데이터로 이루어진 다양한 비트 길이들의 UL 버스트들을 포함할 수 있다. 따라서, DL 서브프레임(402)에서 제1 DL 버스트로서 송신되는 UL-MAP(416)은 상이한 사용자들에 대한 UL 버스트의 위치에 대한 정보를 포함할 수 있다. UL 서브프레임(404)은 네트워크 진입 동안 그리고 이후에도 주기적으로 폐루프 시간, 주파수, 및 전력 조정들뿐만 아니라 대역폭 요청도 수행하도록 이동국에 대해 할당되는 UL 레인징 서브채널(422)과 같은, 도 4에 도시된 추가적인 제어 정보를 포함할 수 있다. UL 서브프레임(404)은 또한 DL 하이브리드 자동 반복 요청 확인응답(HARQ ACK)을 피드백하기 위하여 이동국(MS)에 대해 할당되는 UL ACK(비도시) 및/또는 채널 품질 표시자 채널(CQICH)을 통해 채널 상태 정보를 피드백하기 위해 MS에 대해 할당되는 UL CQICH(비도시)를 포함할 수 있다.
OFDMA에서의 DL 및 UL 송신을 위해 상이한 "모드들"이 사용될 수 있다. 특정 모드가 사용되는 시간 영역에서의 에어리어(area)는 일반적으로 존(zone)이라 지칭된다. 존의 일 유형은 DL-PUSC(downlink partial usage of subchannels) 존(424)으로 호칭되고 이것에 이용가능한 모든 서브채널들을 이용할 수 없을 수 있다(즉, DL-PUSC 존(424)은 특정 서브채널들만을 이용할 수 있다). DL-PUSC 존(424)은 총 여섯 개의 서브채널 그룹들로 분할될 수 있고, 이들은 세 개까지의 세그먼트들(409)에 할당될 수 있다. 따라서, 세그먼트(409)는 1 내지 6개의 서브채널 그룹들을 포함할 수 있다(예를 들어, 도 4에 도시된 것처럼, 세그먼트 0은 두 개의 서브채널 그룹들 0 및 1을 포함할 수 있고, 세그먼트 1은 두 개의 서브채널 그룹들 2 및 3을 포함할 수 있고, 세그먼트 2는 두 개의 서브채널 그룹들 4 및 5를 포함할 수 있다. 다른 유형의 존은 DL-FUSC(downlink full usage of subchannels) 존(426)으로 호칭될 수 있다. DL-PUSC와 달리, DL-FUSC는 어떠한 세그먼트들도 사용하지 않고, 완전한 주파수 범위를 통해 모든 버스트들을 분배할 수 있다.
도 5는 DL 서브프레임(402) 내부의 상이한 OFDM/OFDMA 존들이 신호 전력에 있어서 변할 수 있음을 도시한다. 예를 들어, 제1 존(존 1)은 제1 DL-PUSC 존(4241)일 수 있고, 도시된 것처럼 제2 DL-PUSC 존(4242)일 수 있는 제2 존(존 2)보다 더 큰 신호 전력을 가질 수 있다. 또 다른 예로서, 제3 존(존 3)은 DL-PUSC 존(426)일 수 있고, 또한 도시된 것처럼 존 2보다 더 큰 신호 전력을 가질 수 있다.
자동 이득 제어( AGC )를 위한 예시적인 방법
도 6a는 수신기(304)에 대한 RF 전단(328')의 일 예로서 제로 중간 주파수(ZIF) 구조의 블록 다이어그램(600)를 도시한다. 블록 다이어그램(600)에서, 안테나(330')는 저잡음 증폭기(LNA, 602)에 결합될 수 있다. LNA(602)는 증폭된 신호에 현저한 잡음 또는 스퓨리어스 신호(spurious signal) 성분들을 도입하지 않고 고도의 신호 이득(예, 0, 20, 40, 또는 60 dB)을 제공하기 위해 사용될 수 있다. 프로그램가능 이득을 가지는 것에 의해, LNA(602)는 예를 들어 자동 이득 제어(AGC)를 위한 20dB의 해상도로 개략 이득 조정을 제공할 수 있다.
LNA(602)는 미리결정된 주파수(fc)로 동작하는 국부 발진기 주파수로 LNA(602)의 출력을 믹싱(mixing)하기 위한 노력으로 믹서(mixer, 604)에 결합될 수 있다. 비록 도 6a에는 도시되지 않았지만, 당업자는 증폭된 신호가 동상(I) 및 직교(Q) 신호들로 분리될 수 있고 이후의 신호 처리는 I 및 Q 신호들 모두에 적용될 수 있음을 인식할 것이다. 단순화를 위하여, 다이어그램(600)은 믹서(604) 이후의 신호 처리 경로들 중 하나만을 도시한다.
믹싱된 신호는 LNA(602)의 개략 조정과 비교되는 미세 이득 조정을 제공하기 위한 노력으로 프로그램가능 이득 증폭기(PGA, 606)에 의해 증폭될 수 있다. 예를 들어, PGA(606)는 1dB의 해상도로 미세 이득 조정을 제공할 수 있다. PGA(606)는 증폭된 신호의 대역외(out-of-band) 고주파 성분들을 이들이 디지털 샘플링에 의해 통과대역으로 에일리어싱(aliasing)되기 전에 제거하기 위한 노력으로 안티-에일리어싱 필터(AAF, 608)에 결합될 수 있다. AAF(608)는 결과 신호가 아날로그-디지털 컨버터(ADC, 612)에 의해 디지털 신호 처리를 위해 디지털 영역으로 변환되기 전에 DC 오프셋을 제거하기 위한 덧셈기(summer, 610)에 결합될 수 있다. ADC(612)는 16-비트와 같은 고해상도를 가질 수 있다.
ADC(612)는 대역외 주파수들로부터 성분들을 제거하기 위한 노력으로 디지털 필터(DF, 614)에 결합될 수 있다. DF(614)의 디지털 출력의 평균 전력(AP)은 AP 블럭(616)에 의해 추정될 수 있고 처리를 위해 자동 이득 제어(AGC)/디지털 자동 이득 제어(DAGC) 블럭(618)으로 송신될 수 있다. AGC/DAGC 블럭(618)은 AP 블럭(616)으로부터의 추정된 신호 전력에 기초하여 이들 스테이지들의 가변 이득을 조정하기 위하여 LNA(602) 및/또는 PGA(606)에 디지털 제어 신호들을 송신할 수 있다. 또한, AGC/DAGC 블럭(618)은 디지털-아날로그 컨버터(DAC, 620)에 의해 아날로그 DC 오프셋으로 변환되도록 디지털 DC 오프셋을 송신할 수 있다. DAC(620)의 출력은 덧셈기(610)에 의해 AAF(608)의 출력과 덧셈될 수 있다.
DC 추정기(622) 및 버퍼(624)가 또한 DF(614)의 출력에 결합될 수 있다. DC 추정기(622)는 DF(614)에 의해 출력되는 신호에서 임의의 잔여 DC 오프셋을 추정하기 위해 사용될 수 있고, 버퍼(624)는 이 신호를 보유하여 잔여 DC 오프셋이 덧셈기(626)에 의해 버퍼링된 신호로부터 차감될 수 있다. AP 블럭(616)으로부터의 동일한 신호 전력이 AGC/DAGC 블럭(618)에 의해 사용되어, 곱셈기(628)에 의해 덧셈기(626)로부터의 출력을 AGC/DAGC 블럭(618)으로부터의 제어신호와 곱함으로써 디지털 영역에서 자동 이득 제어를 수행할 수 있다. 결과적인 신호는 안테나(330')에서 수신된 신호의 메시지를 해석(interpret)하기 위한 노력으로 데이터 복조기(630)에서 추가로 처리될 수 있다.
도 6의 블록 다이어그램(600)이 가진 하나의 문제점은 디지털 필터(614)가 대역외 간섭 신호들, 특히 큰 진폭의 간섭 신호들을 잠재적으로 제거한 후에 AP 블럭(616)으로 신호 전력을 추정하는 데 있다. 이러한 방식에서, LNA(602) 및/또는 PGA(606)의 프로그램가능 이득은 너무 높게 설정될 수 있고, 큰 간섭이 증폭기들 중 하나 또는 모두를 둘러막을(rail) 수 있고 ADC(612)의 출력을 포화시킬 수 있다.
이를 해결하기 위한 한가지 방법은 디지털 필터(614)의 출력이 아니라 ADC(612)의 출력으로 신호 전력을 추정하는 것일 수 있다. 그러나, 도 6의 블록 다이어그램(600)은 AGC/DAGC 블럭(618)에서 아날로그 및 디지털 자동 이득 제어 모두에 대해 동일한 신호 전력 추정을 사용하기 때문에, 큰 간섭 신호를 포함한 신호 전력의 추정들은 디지털 필터(614)가 대역외 주파수들을 제거한 후에 디지털 영역에서 자동 이득 제어에 대해 정확하지 않을 것이다. 따라서, 자동 이득 제어를 위한 새로운 ZIF 구조가 필요하다.
도 6b는 양자화 에러를 제거하기 위한 노력으로 ADC 출력을 포화시키는 것 없이 AGC를 수행하고 별도의 DAGC를 수행하도록 구성된 RF 전단(328')에 대한 ZIF 구조의 블록 다이어그램(650)을 도시한다. 이러한 설계 목적을 달성하기 위하여, ZIF 구조는 신호 전력을 추정하기 위한 두 개의 별도의 AP 블럭들(652, 658)을 포함할 수 있다. 제1 AP 블럭(652)은 출력이 디지털 필터(614)에 의해 필터링되기 전에 ADC(612)의 출력의 평균 전력을 추정할 수 있고, E따라서, 전력 추정은 큰 간섭 신호들과 같은 대역외 신호 성분들을 포함할 수 있다. 별도의 AGC 블럭(654)은 전술한 바와 같은 DC 오프셋 뿐만 아니라 제1 AP 블럭(652)으로부터의 추정된 신호 전력에 기초하여 LNA(602) 및/또는 PGA(606)의 이득을 프로그래밍하기 위한 제어 신호들을 제공할 수 있다. 이러한 방식으로, AGC 블럭(654)에 의해 설정된 이득은 ADC(612)를 포화시키는 것을 피하기 위한 노력으로 RF 전단(328')의 최초의 몇 개의 스테이지들에서 수신된 신호들의 진폭(또는, 보다 정확하게 말하면, 전력)을 조정할 수 있다.
신호 전력에 기초한 자동 이득 제어에 대하여, 신호 전력의 추정은 DC 오프셋 에러를 포함하지 않아야 한다. 따라서, 제2 AP 블럭(658)이 디지털 필터(614)의 출력으로부터 신호 전력을 추정하기 전에, DC 보상기(656)는, 활성화될 때, 디지털 필터(614)로부터의 입력 신호로부터 DC 추정을 제거할 수 있고 결과 신호를 제2 AP 블럭(658)으로 송신할 수 있다. DC 추정은 전술한 것처럼 DC 추정기(622)에 의해 공급될 수 있다. 일부 실시예들에 대해서, DC 보상기(656)는 존재하지 않을 수 있다. 이러한 경우들에서, 도시된 DC 보상기(656)는 DF(614)로부터의 이의 제1 입력으로부터 이의 출력으로 단락을 갖는 것으로 간주될 수 있고, DC 추정기(622)로부터의 제2 입력은 무시된다.
디지털 필터(614)가 ADC(612)의 출력으로부터 대역외 성분들을 제거(그리고 DC 보상이 DC 보상기(656)로 인해 일부 실시예들에 대해 발생)한 후, 제2 AP 블럭(658)은 신호의 평균 전력을 추정할 수 있다. 별도의 DAGC 블럭(660)은 추정된 전력에 기초하여 디지털 제어 신호 또는 값을 출력할 수 있고, 이 제어 신호는 디지털 영역에서 자동 이득 제어를 수행하기 위한 노력으로 곱셈기(628)에 의해 덧셈기(626)의 출력과 곱셈될 수 있다. 이러한 방식으로, DAGC는 디지털 영역에서의 신호 내용에 기초하여 정확하게 수행될 수 있고, 양자화 에러가 감소될 수 있다.
도 7은 예를 들면 도 6b의 블록 다이어그램(650)에 따른 자동 이득 제어를 위한 예시적인 동작들의 흐름도(700)이다. 동작들(700)은 702에서 예를 들어 수신된 신호가 신호 처리(예, 증폭, 믹싱, 저역 필터링, DC 보상 등)되고 ADC로 입력된 후, 제1 AP 블럭(652)을 이용하여 ADC(예, ADC(612))의 출력의 신호 전력을 추정함으로써 시작한다. ADC의 출력은 아마도 디지털로 필터링되지 않거나 그렇지 않으면 702에서 신호 전력을 추정하기 전에 디지털로 신호 처리되지 않을 수 있다. 704에서, 아날로그 이득이 추정된 수신된 신호 전력에 기초하여 조정될 수 있다. 이러한 방식으로, ADC를 포화시키는 위험을 감수하지 않고 잠재적으로 큰 간섭 신호들을 갖는 신호 내용이 가변 이득 증폭기들(예, LNA(602) 및/또는 PGA(606))의 이득을 자동으로 조정하기 위해 사용될 수 있다.
706에서, 디지털 필터(예, DF(614))의 출력의 신호 전력이 예를 들면 704에서 설정된 아날로그 이득을 사용하면서, 제2 AP 블럭(658)에 의해 추정될 수 있다. 디지털 필터의 입력은 일부 실시예들에 대해 ADC의 출력에 결합될 수 있다. 708에서, 추정된 조정된 신호 전력에 기초하여 디지털 이득이 조정될 수 있다.
사이클릭 프리픽스들을 이용한 고속 AGC 를 위한 예시적인 방법
도 6b의 블록 다이어그램(650) 및 도 7의 동작들(700)은, 아날로그 및 디지털 AGC를 유지하면서, ADC를 포화시키는 문제를 해결할 수 있지만, AGC와 관련된 다른 문제가 있을 수 있다. 예를 들어, 수신된 신호의 전력은 모바일 환경에서 빠르게 변하고 있을 수 있는데, 특히 빠르게 이동하는 차량에 있는 사용자 단말(106)을 갖는 경우 그러하다. AGC를 위한 기존 방법들은 현재의 프레임 신호에 대한 수신기 이득을 제어하기 위하여 이전의 OFDM/OFDMA 프레임의 신호 전력을 이용할 수 있다. 그러나, 이 방법은 빠르게 이동하는 사용자 단말의 경우 페이딩(fading)으로 인한 수신 신호 전력 변화를 추적하기에는 너무 느릴 수 있고, 성능은 열화될 수 있다. 따라서, 필요한 것은 AGC의 더 빠른 방법이다.
도 8은 OFDM/OFDMA 심볼들의 사이클릭 프리픽스(CP)들을 이용하는 고속 AGC를 위한 예시적인 동작들의 흐름도(800)이다. 동작들(800)은 예를 들어, 도 6b의 블록 다이어그램(650)과 결합하여 동작할 수 있다. 동작들(800)은, 802에서, 현재의 OFDM/OFDMA 프레임에 대한 아날로그 이득을 초기화함으로써 시작할 수 있다. 예를 들어, LNA(602) 및/또는 PGA(606)의 초기 이득은 이전의 OFDM/OFDMA 프레임의 신호 전력에 기초하여 설정될 수 있다. 이득은 AGC 블록(654)으로부터의 제어신호들을 이용하여 설정될 수 있다.
804에서, 최초의 이득을 이용하여 증폭된 수신된 신호의 신호 전력이 신호의 사이클릭 프리픽스(CP)에 기초하여 추정될 수 있다. 수신된 신호 전력을 추정하기 위하여, 도 7의 702와 유사하게, ADC(예, ADC(612))의 출력은 수신된 신호가 신호 처리(예, 최초 이득에 따라 증폭, 믹싱, 저역 필터링, DC 보상 등)되고 ADC로 입력된 후, AP 블럭(예, 제1 AP 블럭(652))으로 송신될 수 있다. 806에서,아날로그 이득(예, LNA(602) 및/또는 PGA(606)의 이득)은 추정된 수신된 신호 전력에 기초하여 조정될 수 있다.
도 9는 OFDM/OFDMA 프레임의 두 개의 OFDM/OFDMA 심볼들(902)을 도시하며, 여기서 각각의 심볼(902)의 데이터(904)의 뒷부분은 가드 기간(GP)이라고도 알려져 있는 사이클릭 프리픽스(CP, 906)를 형성하기 위하여 데이터(904)에 프리픽싱(prefixing)되었다. CP들(906)을 이용하여, 수신기(304)는 더 긴 시간 동안 여러 상이한 지연 경로들을 따라 이동하는 신호를 수신할 수 있고 심볼간 간섭(ISI)으로 인한 어떠한 에러들도 없이 신호를 복조할 수 있다. 전형적인 OFDM 시스템은 여러 CP 길이들을 지원한다; 예를 들어, WiMAX 시스템은 네 개의 상이한 CP 길이들을 지원한다: N/4, N/8, N/16, 및 N/32, 여기서 N은 FFT 크기이다. CP 길이는 특정 시스템 프로파일에 대해 미리결정될 수 있어서, 이동국(MS)은 시스템 프로파일을 참조함으로써 CP 길이를 쉽게 결정할 수 있다. CP 길이가 미리결정되지 않은 특정 시스템들에서, CP 길이는 획득 프로세스 동안 MS에 의해 추정될 수 있다.
OFDM/OFDMA 프레임에 기초한 신호가 수신될 때, 예를 들면 804에서 평균 전력은 CP(906)의 제1 부분(908) 동안 추정될 수 있다. 아날로그 이득은 예를 들면 806에서, CP(906)의 제2 부분(910) 동안 조정될 수 있다. 이런 방식으로, 데이터(904)가 판독될 시간까지, 아날로그 이득은 CP(906)에 기초하여 적절한 레벨로 자동으로 조정되었을 수 있고, 각각의 심볼(902)의 데이터(904)는 적절한 이득을 이용하여 해석될 수 있다.
도 8을 다시 참조하면, 현재의 존에 있는 이후의 OFDM/OFDMA 심볼의 신호 전력은 808에서 그 심볼 내부의 CP(906) 또는 데이터(904)에 따라 추정될 수 있다. 이후의 심볼에 대한 수신된 신호는 아마도 806으로부터 조정된 아날로그 이득에 의해 증폭될 것 같다. 제2 AP 블록(658)은 조정된 신호 전력을 추정하기 위해 사용될 수 있다. 810에서, 디지털 이득은 808로부터의 추정된 조정된 신호 전력에 기초하여 조정될 수 있다. 예를 들어, 디지털 이득은 곱셈기(628)를 이용하여 제2 AP 블록(658)으로부터의 추정된 조정된 신호 전력에 기초하여 DAGC 블록(660)의 출력을 곱셈함으로써 조정될 수 있다.
이러한 방식으로, RF 전단(328')은 OFDM/OFDMA 심볼들의 사이클릭 프리픽스에 기초하여 수신기(304)에 대한 고속 자동 이득 제어를 수행할 수 있다. 블록들(804 내지 810)은 블록 804에 대한 아날로그 이득을 초기화하는 것이 아니라 이전의 아날로그 이득에 기초하여 AGC 및/또는 DAGC를 업데이트하기 위해 반복될 수 있다. 일부 실시예들에 대해서, AGC 및/또는 DAGC는 매 CP 마다 업데이트될 수 있지만, 다른 실시예들에서는, 아날로그 이득 및/또는 디지털 이득은 매 2개의 CP들, 매 3개의 CP들, 매 4개의 CP들, 등마다 업데이트될 수 있다. 업데이트 간격은 사용자 단말(106)의 속도에 따를 수 있다: 더 빨리 이동하는 사용자 단말은 고정된 사용자 단말 또는 비교적 느리게 이동하고 있는 사용자 단말보다 더 짧은 업데이트 간격을 제안할 수 있다. 일부 실시예들에 대해서는, AGC 및 DAGC는 동일한 CP 간격에서 업데이트될 필요가 없다.
일부 실시예들에 대해서, 다수의 CP들은 조정 결정이 806 및/또는 810에서 이루어지기 전에, 804 및/또는 808에서 평가될 수 있다. 예를 들어,다수의 CP들의 추정된 신호 전력은 OFDM/OFDMA의 단일 CP에 대한 신호 전력을 추정하는 게 아니라 평균될 수 있다. 다수의 CP들에 기초하여 평균된 신호 전력들의 경우에, 이동 평균(running average)이 수행될 수 있다. 다른 실시예들에 대하여, 메디안 필터링(median filtering)이 메디안 샘플로부터 떨어진 미리결정된 통계적 차인 값들을 무시하면서, 다수의 CP들의 추정된 신호 전력에 대해 수행될 수 있다. 고속 AGC를 위한 다수의 CP들에 기초하여 신호 전력의 정확한 추정을 결정하기 위하여 다양한 다른 타입들의 통계적 알고리즘들이 사용될 수 있다.
어떠한 AGC 업데이트 인터벌이 선택되더라도, DL 서브프레임(402) 내의 상이한 OFDM/OFDMA 존들은 이동 사용자 단말의 속도와 독립적으로, 도 5에 도시된 것처럼 신호 전력이 변할 수 있다. 따라서, CP들에 기초한 고속 AGC는 아마도 아날로그 및 디지털 이득들을 업데이트하기 위한 노력으로 DL 서브프레임(402) 내부의 각각의 상이한 존(예, 각각의 DL-PUSC 존(424) 또는 DL-FUSC존(426))의 시작부에서 수행될 수 있다.
도 8을 다시 참조하면, 812에서 프레임 내의 각각의 상이한 존에 대하여, 814에서 해당 존에 대한 CP에 기초하여, 전형적으로는 존의 제1 CP에 기초하여 존에 대한 수신된 신호의 신호 전력이 추정될 수 있다. 이러한 신호 전력은 804에서의 전력 추정과 유사한 방식으로 추정될 수 있다. 816에서 806에서의 조정과 유사하게 814로부터의 추정된 수신된 신호 전력에 기초하여 존에 대한 아날로그 이득(예, LNA(602) 및/또는 PGA(606)의 이득)이 조정될 수 있다.
818에서, 현재의 존에 있는 OFDM/OFDMA 심볼의 신호 전력이 해당 심볼 내의 CP(906) 또는 데이터(904)에 따라 추정될 수 있다. 이후의 심볼에 대한 수신된 신호는 아마도 816으로부터의 조정된 아날로그 이득에 의해 증폭될 수 있다. 이 신호 전력은 808에서의 전력 추정과 유사한 방식으로 추정될 수 있다. 820에서, 디지털 이득이 810에서의 디지털 이득 조정과 유사하게, 818로부터의 추정된 조정된 신호 전력에 기초하여 조정될 수 있다. 예를 들어, 디지털 이득은 곱셈기(628)를 이용하여 제2 AP 블록(658)으로부터의 추정된 조정된 신호 전력에 기초하여 DAGC 블록(660)의 출력을 곱셈함으로써 조정될 수 있다.
이러한 방식으로, RF 전단(328')은 OFDM/OFDMA 심볼들의 사이클릭 프리픽스에 기초하여 OFDM/OFDMA 프레임의 각가의 존에 대한 고속 자동 이득 제어를 수행할 수 있다. 블록들(814 내지 820)은 현재의 존 내부의 AGC 및/또는 DAGC를 업데이트하기 위해 반복될 수 있다. 전술한 것처럼, AGC 및/또는 DAGC는 다양한 인터벌들로 현재의 존 내부의 CP들에 기초하여 업데이트될 수 있다.
DC 교정( calibration )을 위한 예시적인 방법
전술한 것처럼 큰 간섭 신호들이 수신기(304)의 RF 전단(328')에서의 ADC의 포화를 발생시킬 뿐만 아니라, 도 6a 및 6b의 ADC(612)와 같은 ADC를 포화시키는 데에는 DC 신호도 원인이 된다. 따라서, DC 오프셋은 ADC를 포화시키는 것을 피하기 위한 노력으로 교정될 수 있고, 통상적으로, DC 교정이 사용자 단말(106)에 대한 초기화 단계 동안 수행되어 왔다. 그러나, DC 오프셋은 이동하는 사용자 단말에 대한 도플러 효과 또는 온도 변화로 인해 쉬프트될 수 있으므로, DC 교정은 아마도 기지국(104)과 사용자 단말(106) 사이의 통신 교환 동안에 보다 자주 수행될 필요가 있다. 전형적으로, 수신기(304)는 DC 교정 동안 동작할 수 없으므로, 통신 링크는 VoIP(voice over Internet Protocol) 및 VOD(video on demand)와 같은 실시간 서비스들을 잠재적으로 중단시키면서, DC 오프셋을 업데이트하기 위해 일시적으로 멈춘다. 따라서, 통신 링크를 중단시키거나 링크가 고장나게 하지 않으면서 DC 오프셋을 업데이트하는 방법이 필요하다.
도 10은 통신 링크를 멈추지 않고 DC 오프셋 교정을 위한 예시적인 동작들(1000)의 흐름도이다. 동작들(1000)은, 1002에서, 사용자 단말(106)에 대한 초기화 스테이지 동안 DC 오프셋을 교정함으로써 시작된다. 이 초기화 DC 오프셋 교정은 당업자에 의해 알려진 임의의 적절한 방식으로 수행될 수 있다.
1003에서 통상의 트래픽 교환을 위한 각각의 OFDM/OFDMA 프레임에 대하여, 1004에서, DL 서브프레임 이전에 수신/송신 천이 갭(RTG, 407)과 같은 갭 시간 동안 수신기(304)의 RF 전단(328')에 대한 아날로그 이득이 설정될 수 있다. 예를 들어, LNA(602) 및/또는 PGA(606)의 이득은 DC 오프셋을 추정하기 위한 노력으로 임의의 적절한 값으로 RTG(407) 동안 설정될 수 있다. 1005에서, 1004로부터의 이득으로 갭 시간 신호를 증폭하면서 DC 오프셋이 추정 및 업데이트될 수 있다. 이러한 방식으로, DC 오프셋은 어떠한 데이터도 통신되고 있지 않는 갭 시간 동안 업데이트될 수 있고, 따라서, 통신 링크는 DC 오프셋 교정을 위해 중단될 필요가 없다. 또한, 갭 시간 동안 DC 오프셋을 업데이트함으로써, ADC는 DL 서브프레임(402)에 기초한 신호가 수신될 때 포화될 것 같지 않다.
1006에서, 수신기 아날로그 이득은 ADC를 포화시키지 않고 DL 서브프레임(402)에 기초하여 수신된 신호를 증폭하기 위한 노력으로 1004에서의 값과 동일하거나 상이한 값으로 설정될 수 있다. 수신기 아날로그 이득은 도 6b의 블록 다이어그램(650)에 기초한 동작들(700) 또는 CP들을 이용한 고속 AGC를 위한 동작들(800)을 포함하는, 아날로그 이득을 설정하기 위한 임의의 적절한 방법에 따라 1006에서 설정될 수 있다. 아날로그 이득은 DC 오프셋이 마지막으로 업데이트된 갭 시간과 DL 서브프레임 사이에 변경되었을 수 있으므로, 1006으로부터의 이득으로 DL 서브프레임(402)를 증폭하면서 DC 오프셋은 1007에서 다시 추정되고 업데이트될 수 있다. 1007로부터의 업데이트된 DC 오프셋은 이후의 OFDM/OFDMA 심볼들에 기초하여 추가의 신호들을 처리하기 위해 사용될 수 있다.
모든 OFDM/OFDMA 프레임에 대하여 DL 서브프레임(402) 전에 RTG(407) 동안 DC 오프셋을 업데이트함으로써, DC 오프셋은 아마도 예를 들어, RF 전단 컴포넌트들의 장기간의 드리프트 및 온도 변화들에도 불구하고 여전히 교정된 채 남아 있을 수 있을 것 같다. 일부 실시예들에 대하여, 블록들(1004 내지 1005)은 매 프레임마다 반복되지 않고, 매 2 프레임들마다, 매 3 프레임들마다, 매 4 프레임들 등마다 한번씩과 같이, 임의의 적절한 프레임 인터벌로 반복될 수 있다. 또한, 일부 실시예들에 대해 CP들에 기초하여 고속 AGC에 대해 전술한 것처럼, 아날로그 이득 및 대응하는 DC 오프셋은 이것의 CP에 따라 매 심볼마다 업데이트될 수 있는 한편, 다른 실시예들에서는, 아날로그 이득 및 대응하는 DC 오프셋 이득은 2개의 CP들, 3개의 CP들, 4개의 CP들 등마다 업데이트될 수 있다.
어떠한 아날로그 이득/DC 오프셋 업데이트 인터벌이 선택되던 간에, 디(402) 내의 상이한 OFDM/OFDMA 존들은 이동 사용자 단말의 속도와 무관하게, 도 5에서 도시된 것처럼 신호 전력에 있어서 변할 수 있다. 따라서, DC 오프셋 교정은 잠재적으로 조정된 아날로그 이득에 따라 DC 오프셋을 업데이트하기 위한 노력으로 DL 서브프레임(402) 내의 각각의 상이한 존(예, 각각의 DL-PUSC 존(424) 또는 DL-FUSC 존(426))의 시작부에서 수행될 수 있을 것 같다.
도 10을 다시 참조하면, 1008에서의 프레임 내의 각각의 상이한 존에 대하여, 수신기 아날로그 이득은 1006에서의 조정과 유사하게, ADC를 포화시키지 않으면서 존에 대한 수신된 신호를 증폭시키기 위한 노력으로 1006에서의 값과 동일하거나 상이한 값으로 1010에서 설정될 수 있다. 아날로그 이득은 DL 서브프레임(402)의 시작부 또는 임의의 DL 존 및 다른 이후의 DL 존 사이에서 변경되었을 수 있으므로, DC 오프셋은 1010으로부터의 이득으로 DL 존의 수신된 신호를 증폭시키면서 1012에서 다시 추정 및 업데이트될 수 있다. 1012로부터의 업데이트된 DC 오프셋은 존에 있는 이후의 OFDM/OFDMA 심볼들에 기초하여 DL 존의 추가의 신호들을 처리하기 위해 사용될 수 있다. 다시 말해서, DC 오프셋은 아날로그 이득이 수정되거나 수정될 수 있는 매 시간마다 추정되거 업데이트될 수 있다.
이런 방식으로, DC 오프셋은 RF 전단(328')에서의 증폭기들의 이득과 무관하게 DC 오프셋으로 인해 ADC를 포화시키지 않으면서, DC 오프셋(예, 온도 변화들, 고속으로 이동하는 이동국들의 도플러 효과로 인한 변화들, 및 RF 전단 컴포넌트들의 장기간 드리프트)에 영향을 주는 효과에도 불구하고 여전히 교정된 채 남아 있을 수 있다. 다시, 도 10의 동작들(1000)은 DC 오프셋 교정을 위해 통신 링크를 중단시키는 것을 피하고, 따라서, VoIP 및 VOD와 같은 실시간 서비스들이 단절, 또는 ADC를 포화시켜, 무효 데이터를 발생시키는 위험을 없이 동작하도록 할 수 있다.
AGC DC 교정의 예시적인 조합
본 발명의 특정 실시예들이 함께 동작할 수 있는 방법을 이해하기 위하여, 도 11a - 도 11g는 예를 들어 도 8의 CP들에 기초한 고속 AGC 및 도 10의 DC 오프셋 교정을 이용하여 도 6b의 블록 다이어그램(650)에서의 다양한 스테이지들에서의 DC 오프셋들 및 신호 전력 레벨들을 시간으로 도시한다.
도 11a는 예를 들어, 수신기(304)의 안테나(330')에 의해 수신되는 예시적인 신호 전력(1100)을 도시한다. 신호 전력(1100)은 OFDM/OFDMA 프레임에 기초하고, 따라서, 전술한 것처럼 프리앰블(408)에서 시작하여, DL 서브프레임(402)으로부터의 현저한 전력을 갖는 심볼들에 의해 후속되는 실질적으로 어떠한 전력도 갖지 않는 최초의 가드 인터벌(RTG(407) 동안)을 가진다. 도시된 것처럼, 신호 전력(1100)은 아마도 서비스 기지국으로부터 더욱 멀어져 이동하는 안테나(330')로 인해 시간에 따라 약해지고, 따라서 도 11a에서 마지막으로 도시된 OFDM 심볼(1101)은 도시된 네 개의 심볼들 중 가장 작은 신호 전력을 가진다. 신호 전력(1100)은 일부 간섭을 포함할 수 있다.
도 11b는 안테나(330')에 의해 수신된 신호 전력(1100)이 증폭, 믹싱, 필터링, 또는 달리 처리된 후 ADC(612)의 출력에서의 예시적인 신호 전력(1102)을 도시한다. 갭 시간 동안, 아날로그 이득은 블록들(802 또는 1004)에 따라 초기화될 수 있다. 일단 이득이 초기화되었다면, 이는 교정되어 없어져야 할 신호 전력(1102)에서의 잔여 DC 오프셋(1103)을 생성할 수 있다. 잔여 DC 오프셋(1103)은 예를 들어 블록(1005)에 따라 갭 시간 동안 추정될 수 있다.
일단 제1 CP가 수신되었다면, 신호 전력(1102)에서 제1 CP의 평균 신호 전력은 블록(804)에 따라 추정될 수 있고, 아날로그 이득은 예를 들어 블록(806 또는 1006)에 따라 조정될 수 있다. 따라서, 신호 전력(1102)은 초기 이득을 가졌지만, 이득이 제1 CP의 수신 동안 생성되었으므로, 신호 전력(1102)은 신호 전력(1100)보다 현저하게 더 크다. 두개의 별도의 AP 블록들(652, 658)을 가진 블록 다이어그램(650)에 기초하여, 신호 전력(1100)은 전술한 본 개시내용의 실시예들에 따라, ADC(612)를 포화시키지 않고 신호 전력(1102)에 대한 큰 간섭 신호들의 존재시에 적절히 증폭될 수 있다.
마지막으로 도시된 OFDM 심볼(1101)이 새로운 존의 제1 심볼인 경우, 새로운 존의 제1 CP의 평균 신호 전력은 예를 들어 신호 전력(1102)에 대해 도시된 것처럼 블록(814)에 따라 추정될 수 있다. 새로운 존에 대한 아날로그 이득은 예를 들어, 블록(816 또는 1010)에 따라 조정될 수 있다. 새로운 존에 대한 아날로그 이득을 조정함으로써, 마지막으로 도시된 OFDM 심볼(1101)에 대한 신호 전력(1102)은 약해져 가는 수신된 신호 전력(110)에도 불구하고 ADC의 출력에서 신호 전력(1102)에 대한 프리앰블(408)을 포함하는 제1 OFDM 심볼과 유사한 신호 전력으로 증폭될 수 있다.
도 11c는 간섭이 제거된 후 디지털 필터(614)의 출력에서 예시적인 신호 전력(1104)을 도시한다. 간섭의 제거로 인해, 신호 전력(1104)은 ADC(612)의 출력에서 신호 전력(1102)보다 현저하게 더 작을 수 있다. DC 오프셋은 예를 들어 블록(1107)에 따라 OFDM/OFDMA 프레임의 제1 부분(예, 제1 심볼로서의 프리앰블(408)) 동안 DC 추정기(622)에 의해 추정될 수 있다. DC 오프셋은 또한 도시된 것처럼, 예를 들어, 블록(1012)에 따라 상이한 DL 존(즉, 마지막으로 도시된 심볼(1101))의 제1 심볼 동안 DC 추정기(622)에 의해 추정될 수도 있다.
도 11d는 DC 보상기(656)의 출력에서 예시적인 신호 전력(1106)을 도시한다. 신호 전력(1106)은, 예를 들어 DC 보상이 블록 808에 따라 신호 전력을 추정하기 위해 사용되는 CP를 이용하여 동일 심볼의 데이터 부분 동안 그리고 다시 블록 808 또는 818에 따라 이후의 심볼의 데이터 부분 동안 활성화되었던 점을 제외하고는, 신호 전력(1104)과 유사하다. 이러한 방식으로, DC 추정기(622)로부터의 DC 오프셋(예를 들어, 블록 1007 또는 1010에 따라 측정된)은 신호 전력을 정확히 추정하고 디지털 이득을 적절히 설정하기 위한 노력으로 신호 전력(1104)으로부터 제거될 수 있다. 신호 전력(1106)에서의 DC 오프셋 편차들(1107)에 주목하라.
도 11e는 디지털 필터(614)의 출력에서 신호 전력(1104)의 지연된 버전을 나타내는, 버퍼(624)의 출력에서의 예시적인 신호 전력(1108)을 도시한다. 신호 전력(1108)의 이득 및 오프셋은 아마도 신호 전력(1104)와 동일할 것 같다.
도 11f는 예를 들어, 블록 1007 또는 1010에 따라 디지털 필터(614)의 출력에서 신호 전력(1104)에 대해 DC 추정기(622)에 의해 이루어진 DC 추정들에 따라 버퍼(624)의 출력에서의 신호 전력(1108)의 DC 조정된 버전을 도시하는, 덧셈기(626)의 출력에서의 예시적인 신호 전력(1110)을 도시한다. 신호 전력(1110)은, DC 추정들이 올바르게 수행된 경우에 잔여 DC 오프셋(1103)의 바람직한 제거를 도시한다.
도 11g는 신호 전력(1106)의 추정들에 기초한 디지털 이득 제어가 블록 810에 따라 그리고 다시 블록 810 또는 820에 따라 적용된 후 곱셈기(628)의 출력에서의 예시적인 신호 전력(1112)을 도시한다. 곱셈기(628)에서의 신호 전력(1112)은, 신호 전력(1106)에 대해 제2 AP 블록(658)에 의해 이루어진 신호 전력의 추정들 사이의 심볼 인터벌 동안 OFDM/OFDMA 심볼들에 가해진 디지털 이득을 제외하면, 잔여 DC 오프셋(1103)이 제거된 덧셈기(626)의 출력에서의 신호 전력(1110)과 유사하다. 신호 전력(1112)은 아마도 DC 오프셋과 간섭이 제거되고, ADC 포화로 인한 어떠한 신호 열화도 없고, 페이딩(fading)의 효과들이 증가된 신호-대-간섭-플러스-잡음 비(SINR)에 대해 완화된 채, 데이터 복조기(630)에 의해 추가로 프로세싱할 준비가 된 것 같다.
전술한 동작들은 다양한 하드웨어 및/또는 소프트웨어 컴포넌트(들) 및/또는 다수의 기능-플러스-수단(means-plus-function) 블록들에 대응하는 모듈(들)에 의해 수행될 수 있다. 예를 들어, 전술한 도 7의 동작들(700)은 다양한 하드웨어 및/또는 소프트웨어 컴포넌트(들) 및/또는 도 7a에 도시된 다수의 기능-플러스-수단 블록들(700a)에 대응하는 모듈(들)에 의해 수행될 수 있다. 다시 말해서, 도 7에 도시된 블록들(702 내지 708)은 도 7a에 도시된 기능-플러스-수단 블록들(702a 내지 708a)에 대응한다.
본 명세서에서 사용될 때, 용어 "결정"은 매우 다양한 행위들을 포함한다. 예를 들어 "결정"은 계산, 컴퓨팅, 프로세싱, 유도, 조사, 검색(예를 들어, 표, 데이터베이스 또는 다른 데이터 구조에서의 검색), 확인 등을 포함할 수 있다. 또한, "결정"은 수신(예를 들어, 정보를 수신), 액세스(예를 들어, 메모리 내의 데이터를 액세스) 등을 포함할 수 있다. "결정"은 해결(resolving), 선택(selecting), 선정(choosing), 확립 등을 포함할 수 있다.
정보 및 신호들은 다양한 상이한 기술들 및 기법들 중 어느 하나를 사용하여 표현될 수 있다. 예를 들어, 전술한 기재 전체를 통해 참조될 수 있는 데이터, 명령들, 지령들, 정보, 신호들 등은 전압들, 전류들, 전자기파들, 자기장들 또는 입자들, 광 필드들 또는 입자들, 또는 이들의 임의의 조합으로 표현될 수 있다.
본 개시내용과 관련하여 기재된 다양한 예시적인 논리 블록들, 모듈들, 및 회로들이 범용 프로세서, 디지털 신호 처리기(DSP), 주문형 집적회로(ASIC), 필드 프로그램 가능한 게이트 어레이(FPGA), 또는 다른 프로그램 가능한 논리 디바이스(PLD), 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 여기에 기재된 기능들을 실행하도록 설계된 전술한 것들의 임의의 조합을 통해 구현 또는 수행될 수 있다. 범용 프로세서는 마이크로 프로세서 일 수 있지만, 대안으로, 이러한 프로세서는 임의의 상업적으로 이용가능한 프로세서, 제어기, 마이크로 제어기, 또는 상태 머신일 수 있다. 프로세서는 예를 들어, DSP 및 마이크로프로세서, 복수의 마이크로프로세서들, DSP 코어와 결합된 하나 이상의 마이크로 프로세서들, 또는 임의의 다른 이러한 구성의 조합과 같이 컴퓨팅 디바이스들의 조합으로서 구현될 수도 있다.
본 개시내용과 관련하여 기재된 방법 또는 알고리즘의 단계들은 하드웨어에서, 프로세서에 의해 실행되는 소프트웨어 모듈에서, 또는 이 둘의 조합에서 직접 구현될 수 있다. 소프트웨어 모듈은 당업계에서 공지된 저장 매체의 임의의 다른 형태로서 존재할 수 있다. 사용될 수 있는 저장 매체의 일부 예들은 랜덤 액세스 메모리(RAM), 리드 온리 메모리(ROM), 플래시 메모리, EPROM 메모리, EEPROM 메모리, 레지스터들, 하드디스크, 휴대용 디스크, CD-ROM, 등을 포함한다. 소프트웨어는 단일 명령 또는 많은 명령들을 포함할 수 있고, 여러 상이한 코드 세그먼트를 통해, 상이한 프로그램들 사이에, 그리고 다수의 저장 매체에 대하여 분산될 수 있다. 저장 매체는 프로세서에 결합되어 프로세서는 저장 매체로부터 정보를 판독하고 저장 매체에 정보를 기록할 수 있다. 대안으로, 저장 매체는 프로세서에 내장될 수 있다.
본 명세서에 개시된 방법들은 기재된 방법을 성취하기 위한 하나 이상의 단계들 또는 행위들을 포함한다. 방법 단계들 및/또는 행위들은 청구범위를 일탈함이 없이 서로 교환될 수 있다. 다시 말해서, 단계들 또는 행위들의 특정 순서가 지정되지 않는 한, 특정 단계들 및/또는 해우이들의 순서 및/또는 사용은 청구범위를 일탈함이 없이 수정될 수 있다.
기재된 기능들은 하드웨어, 소프트웨어, 펌웨어, 또는 이들의 임의의 조합으로 구현될 수 있다. 소프트웨어로 구현되는 경우, 상기 기능들은 컴퓨터-판독가능한 매체 상에 하나 이상의 명령들로서 저장될 수 있다. 저장 매체는 컴퓨터에 의해 액세스될 수 있는 임의의 이용가능한 매체일 수 있다. 예를 들어, 이러한 컴퓨터-판독가능 매체는 RAM, ROM, EEPROM, CD-ROM 또는 다른 광학 디스크 저장소, 자기 디스크 저장소 또는 다른 자기 저장 장치들, 또는 명령들 또는 데이터 구조들의 형태로 요구되는 프로그램 코드를 반송 또는 저장하는데 사용될 수 있고, 컴퓨터에 의해 액세스될 수 있는 임의의 다른 매체를 포함하지만, 이들로 제한되는 것은 아니다. 여기서 사용되는 disk 및 disc는 컴팩트 disc(CD), 레이저 disc, 광 disc, DVD, 플로피 disk, 및 블루-레이? disc를 포함하며, 여기서 disk는 통상 데이터를 자기적으로 재생하지만, disc는 레이저를 통해 광학적으로 데이터를 재생한다.
소프트웨어 또는 명령들은 전송 매체를 통해 전송될 수도 있다. 예를 들어, 소프트웨어가 웹사이트, 서버, 또는 다른 원격 소스로부터 동축 케이블, 광섬유 케이블, 연선, 디지털 가입자 회선(DSL), 또는 적외선, 무선(radio), 및 마이크로웨이브와 같은 무선 기술들을 이용하여 전송되는 경우, 이러한 동축 케이블, 광섬유 케이블, 연선, DSL, 또는 적외선, 무선, 및 마이크로웨이브와 같은 무선 기술들이 이러한 전송 매체의 정의 내에 포함된다.
또한, 여기에 기재된 방법들 및 기술들을 수행하기 위한 모듈들 및/또는 다른 적절한 수단들은 다운로드 되고/되거나 적용가능할 때 사용자 단말 및/또는 기지국에 의해 달리 획득될 수 있음이 이해되어야 한다. 예를 들어, 이러한 장치가 여기에 기재된 방법들을 수행하기 위한 수단들의 전송을 용이하게 하도록 서버에 결합될 수 있다. 대안으로, 여기에 기재된 다양한 방법들은 저장 수단(예, RAM, ROM, 컴팩트 디스크(CD) 또는 플로피 디스크와 같은 물리 저장 매체, 등)을 통해 제공될 수 있어서, 사용자 단말 및/또는 기지국은 상기 장치에 저장 수단을 결합 또는 제공할 때 다양한 방법들을 획득할 수 있다. 또한, 여기에 기재된 방법들 및 기술들을 상기 장치에 제공하기 위한 임의의 다른 적절한 기술이 이용될 수 있다.
청구범위는 위에서 설명된 정확한 구조 및 컴포넌트들로 제한되지 않음이 이해되어야 한다. 다양한 수정들, 변경들 및 변화들이 청구범위를 일탈함이 없이 전술한 방법들 및 장치들의 배열, 동작 및 세부사항들에 대해 이루어질 수 있다.

Claims (60)

  1. 무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 방법으로서,
    아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하는 단계;
    상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하는 단계;
    상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하는 단계 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및
    상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하는 단계
    를 포함하고,
    상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하고, 상기 수신된 신호의 전력을 추정하는 단계는, 상기 프레임의 OFDM 또는 OFDMA 심볼의 제1 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 방법.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 조정된 신호 전력을 추정하는 단계는 상기 OFDM 또는 OFDMA 심볼의 데이터 부분에 기초하거나 후속하는 OFDM 또는 OFDMA 심볼의 제2 CP에 기초하여 상기 조정된 신호 전력을 추정하는 단계를 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 방법.
  5. 제 1 항에 있어서,
    상기 수신된 신호의 전력을 추정하는 단계 이전에 상기 아날로그 이득을 초기화하는 단계를 더 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 방법.
  6. 무선 통신을 위한 수신기로서,
    아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하도록 구성된 제1 추정 로직;
    상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하도록 구성된 제1 조정 로직;
    상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하도록 구성된 제2 추정 로직 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및
    상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하도록 구성된 제2 조정 로직
    을 포함하고,
    상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하고, 상기 제1 추정 로직은 상기 프레임의 OFDM 또는 OFDMA 심볼의 제1 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는,
    무선 통신을 위한 수신기.
  7. 삭제
  8. 삭제
  9. 제 6 항에 있어서,
    상기 제2 추정 로직은 상기 OFDM 또는 OFDMA 심볼의 데이터 부분에 기초하거나 후속하는 OFDM 또는 OFDMA 심볼의 제2 CP에 기초하여 상기 조정된 신호 전력을 추정하도록 구성되는,
    무선 통신을 위한 수신기.
  10. 제 6 항에 있어서,
    상기 제1 추정 로직이 상기 수신된 신호의 전력을 추정하기 전에 상기 아날로그 이득을 초기화하도록 구성된 초기화 로직을 더 포함하는,
    무선 통신을 위한 수신기.
  11. 무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 장치로서,
    아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하기 위한 수단;
    상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하기 위한 수단;
    상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하기 위한 수단 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및
    상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하기 위한 수단
    을 포함하고,
    상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하고, 상기 수신된 신호의 전력을 추정하기 위한 수단은, 상기 프레임의 OFDM 또는 OFDMA 심볼의 제1 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 장치.
  12. 삭제
  13. 삭제
  14. 제 11 항에 있어서,
    상기 조정된 신호 전력을 추정하기 위한 수단은 상기 OFDM 또는 OFDMA 심볼의 데이터 부분에 기초하거나 후속하는 OFDM 또는 OFDMA 심볼의 제2 CP에 기초하여 상기 조정된 신호 전력을 추정하기 위한 수단을 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 장치.
  15. 제 11 항에 있어서,
    상기 수신된 신호의 전력을 추정하기 전에 상기 아날로그 이득을 초기화하기 위한 수단을 더 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 장치.
  16. 모바일 디바이스로서,
    신호를 수신하기 위한 수신기 전단(front end);
    아날로그-디지털 컨버터(ADC)의 출력으로부터 상기 수신된 신호의 전력을 추정하도록 구성된 제1 추정 로직;
    상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하도록 구성된 제1 조정 로직;
    상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하도록 구성된 제2 추정 로직 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및
    상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하도록 구성된 제2 조정 로직
    을 포함하고,
    상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하고, 상기 제1 추정 로직은 상기 프레임의 OFDM 또는 OFDMA 심볼의 제1 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는,
    모바일 디바이스.
  17. 삭제
  18. 삭제
  19. 제 16 항에 있어서,
    상기 제2 추정 로직은 상기 OFDM 또는 OFDMA 심볼의 데이터 부분에 기초하거나 후속하는 OFDM 또는 OFDMA 심볼의 제2 CP에 기초하여 상기 조정된 신호 전력을 추정하도록 구성되는,
    모바일 디바이스.
  20. 제 16 항에 있어서,
    상기 제1 추정 로직이 상기 수신된 신호의 전력을 추정하기 전에 상기 아날로그 이득을 초기화하도록 구성된 초기화 로직을 더 포함하는,
    모바일 디바이스.
  21. 프로세서에 의해 실행될 때 동작들을 수행하는, 무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 프로그램을 포함하는 컴퓨터-판독가능 매체로서, 상기 동작들은:
    아날로그-디지털 컨버터(ADC)의 출력으로부터 수신된 신호의 전력을 추정하는 단계;
    상기 추정된 수신된 신호 전력에 기초하여 아날로그 이득을 조정하는 단계;
    상기 조정된 아날로그 이득을 이용하면서 디지털 필터의 출력으로부터 조정된 신호 전력을 추정하는 단계 ― 상기 ADC의 출력은 상기 디지털 필터에 대한 입력임 ―; 및
    상기 추정된 조정된 신호 전력에 기초하여 디지털 이득을 조정하는 단계
    를 포함하고,
    상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초하고, 상기 수신된 신호의 전력을 추정하는 단계는, 상기 프레임의 OFDM 또는 OFDMA 심볼의 제1 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  22. 삭제
  23. 삭제
  24. 제 21 항에 있어서,
    상기 조정된 신호 전력을 추정하는 단계는 상기 OFDM 또는 OFDMA 심볼의 데이터 부분에 기초하거나 후속하는 OFDM 또는 OFDMA 심볼의 제2 CP에 기초하여 상기 조정된 신호 전력을 추정하는 단계를 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  25. 제 21 항에 있어서,
    상기 동작들은 상기 수신된 신호의 전력을 추정하는 단계 이전에 상기 아날로그 이득을 초기화하는 단계를 포함하는,
    무선 통신 시스템에서의 자동 이득 제어(AGC)를 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  26. 무선 통신 시스템에서의 DC 교정(calibration)을 위한 방법으로서,
    증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하는 단계 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―;
    상기 수신된 신호의 다운링크(DL) 서브프레임 이전에 수신/송신 천이 갭(RTG) 동안 상기 증폭된 신호의 DC 오프셋을 추정하는 단계; 및
    상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하는 단계
    를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  27. 제 26 항에 있어서,
    상기 OFDM 또는 OFDMA 프레임의 (다운링크) DL 서브프레임에 기초한 상기 수신된 신호의 일부분을 증폭하기 위해 상기 아날로그 이득을 설정하는 단계;
    상기 수신된 신호의 상기 증폭된 일부분의 DC 오프셋을 추정하는 단계; 및
    상기 추정된 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하는 단계
    를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  28. 제 27 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 DL 서브프레임의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  29. 제 26 항에 있어서,
    상기 OFDM 또는 OFDMA 프레임 내의 존(zone)에 기초한 상기 수신된 신호의 일부분 동안, 상기 수신된 신호의 상기 일부분을 증폭하기 위하여 상기 아날로그 이득을 설정하는 단계;
    상기 수신된 신호의 상기 증폭된 일부분의 존 DC 오프셋을 추정하는 단계; 및
    상기 추정된 존 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하는 단계
    를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  30. 제 29 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 존의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  31. 제 26 항에 있어서,
    상기 아날로그 이득을 설정하는 단계는 상기 갭 시간 동안 상기 아날로그 이득을 설정하는 단계를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  32. 제 26 항에 있어서,
    상기 아날로그 이득을 설정하는 단계 전에 초기화 동안 상기 DC 오프셋을 교정하는 단계를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 방법.
  33. 무선 통신을 위한 수신기로서,
    증폭된 신호를 생성하기 위하여 상기 수신기에 의해 수신된 신호에 대한 아날로그 이득을 설정하도록 구성된 이득 설정 로직 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―;
    상기 수신된 신호의 다운링크(DL) 서브프레임 이전에 수신/송신 천이 갭(RTG) 동안 상기 증폭된 신호의 DC 오프셋을 추정하도록 구성된 오프셋 추정 로직; 및
    상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하도록 구성된 조정 로직
    을 포함하고,
    무선 통신을 위한 수신기.
  34. 제 33 항에 있어서,
    상기 이득 설정 로직은 상기 OFDM 또는 OFDMA 프레임의 (다운링크) DL 서브프레임에 기초한 상기 수신된 신호의 일부분을 증폭하기 위해 상기 아날로그 이득을 설정하도록 구성되고,
    상기 오프셋 추정 로직은 상기 수신된 신호의 상기 증폭된 일부분의 DC 오프셋을 추정하도록 구성되고, 그리고
    상기 조정 로직은 상기 추정된 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하도록 구성되는,
    무선 통신을 위한 수신기.
  35. 제 34 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 DL 서브프레임의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는 전력 추정 로직을 더 포함하는,
    무선 통신을 위한 수신기.
  36. 제 33 항에 있어서,
    상기 이득 설정 로직은 상기 OFDM 또는 OFDMA 프레임 내의 존에 기초한 상기 수신된 신호의 일부분을 증폭하기 위하여 상기 아날로그 이득을 설정하도록 구성되고,
    상기 추정 로직은 상기 수신된 신호의 상기 증폭된 일부분의 존 DC 오프셋을 추정하도록 구성되고; 그리고
    상기 조정 로직은 상기 추정된 존 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하도록 구성되는,
    무선 통신을 위한 수신기.
  37. 제 36 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 존의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는 전력 추정 로직을 더 포함하는,
    무선 통신을 위한 수신기.
  38. 제 33 항에 있어서,
    상기 이득 설정 로직은 상기 갭 시간 동안 상기 아날로그 이득을 설정하도록 구성되는,
    무선 통신을 위한 수신기.
  39. 제 33 항에 있어서,
    상기 아날로그 이득을 설정하기 전에 초기화 동안 상기 DC 오프셋을 교정하도록 구성되는 교정 로직을 더 포함하는,
    무선 통신을 위한 수신기.
  40. 무선 통신 시스템에서의 DC 교정을 위한 장치로서,
    증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하기 위한 수단 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―;
    상기 수신된 신호의 다운링크(DL) 서브프레임 이전에 수신/송신 천이 갭(RTG) 동안 상기 증폭된 신호의 DC 오프셋을 추정하기 위한 수단; 및
    상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하기 위한 수단
    을 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  41. 제 40 항에 있어서,
    상기 OFDM 또는 OFDMA 프레임의 (다운링크) DL 서브프레임에 기초한 상기 수신된 신호의 일부분을 증폭하기 위해 상기 아날로그 이득을 설정하기 위한 수단;
    상기 수신된 신호의 상기 증폭된 일부분의 DC 오프셋을 추정하기 위한 수단; 및
    상기 추정된 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하기 위한 수단
    을 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  42. 제 41 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 DL 서브프레임의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하기 위한 수단을 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  43. 제 40 항에 있어서,
    상기 수신된 신호의 일부분을 증폭하기 위하여 상기 아날로그 이득을 설정하기 위한 수단 ― 상기 일부분은 상기 OFDM 또는 OFDMA 프레임 내의 존에 기초함 ―;
    상기 수신된 신호의 상기 증폭된 일부분의 존 DC 오프셋을 추정하기 위한 수단; 및
    상기 추정된 존 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하기 위한 수단
    을 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  44. 제 43 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 존의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하기 위한 수단을 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  45. 제 40 항에 있어서,
    상기 아날로그 이득을 설정하기 위한 수단은 상기 갭 시간 동안 상기 아날로그 이득을 설정하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  46. 제 40 항에 있어서,
    상기 아날로그 이득을 설정하기 전에 초기화 동안 상기 DC 오프셋을 교정하기 위한 수단을 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 장치.
  47. 모바일 디바이스로서,
    직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초한 신호를 수신하기 위한 수신기 전단;
    증폭된 신호를 생성하기 위하여 상기 수신된 신호에 대한 아날로그 이득을 설정하도록 구성되는 이득 설정 로직;
    상기 수신된 신호의 다운링크(DL) 서브프레임 이전에 수신/송신 천이 갭(RTG) 동안 상기 증폭된 신호의 DC 오프셋을 추정하도록 구성되는 추정 로직; 및
    상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하도록 구성되는 조정 로직
    을 포함하는,
    모바일 디바이스.
  48. 제 47 항에 있어서,
    상기 이득 설정 로직은 상기 OFDM 또는 OFDMA 프레임의 (다운링크) DL 서브프레임에 기초하여 상기 수신된 신호의 일부분을 증폭하기 위해 상기 아날로그 이득을 설정하도록 구성되고,
    상기 오프셋 추정 로직은 상기 수신된 신호의 상기 증폭된 일부분의 DC 오프셋을 추정하도록 구성되고, 그리고
    상기 조정 로직은 상기 추정된 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하도록 구성되는,
    모바일 디바이스.
  49. 제 48 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 DL 서브프레임의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는 전력 추정 로직을 더 포함하는,
    모바일 디바이스.
  50. 제 47 항에 있어서,
    상기 이득 설정 로직은 상기 OFDM 또는 OFDMA 프레임 내의 존에 기초한 상기 수신된 신호의 일부분을 증폭하기 위하여 상기 아날로그 이득을 설정하도록 구성되고,
    상기 추정 로직은 상기 수신된 신호의 상기 증폭된 일부분의 존 DC 오프셋을 추정하도록 구성되고, 그리고
    상기 조정 로직은 상기 추정된 존 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하도록 구성되는
    모바일 디바이스.
  51. 제 50 항에 있어서,
    상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 존의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하도록 구성되는 전력 추정 로직을 더 포함하는,
    모바일 디바이스.
  52. 제 47 항에 있어서,
    상기 이득 설정 로직은 상기 갭 시간 동안 상기 아날로그 이득을 설정하도록 구성되는,
    모바일 디바이스.
  53. 제 47 항에 있어서,
    상기 아날로그 이득을 설정하기 전에 초기화 동안 상기 DC 오프셋을 교정하도록 구성되는 교정 로직을 더 포함하는,
    모바일 디바이스.
  54. 프로세서에 의해 실행될 때 동작들을 수행하는, 무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체로서, 상기 동작들은:
    증폭된 신호를 생성하기 위하여 수신된 신호의 아날로그 이득을 설정하는 단계 ― 상기 수신된 신호는 직교 주파수-분할 다중화(OFDM) 또는 직교 주파수 분할 다중 접속(OFDMA) 프레임에 기초함 ―;
    상기 수신된 신호의 다운링크(DL) 서브프레임 이전에 수신/송신 천이 갭(RTG) 동안 상기 증폭된 신호의 DC 오프셋을 추정하는 단계; 및
    상기 추정된 DC 오프셋을 상기 증폭된 신호에 적용하는 단계
    를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  55. 제 54 항에 있어서, 상기 동작들은,
    상기 OFDM 또는 OFDMA 프레임의 (다운링크) DL 서브프레임에 기초한 상기 수신된 신호의 일부분을 증폭하기 위해 상기 아날로그 이득을 설정하는 단계;
    상기 수신된 신호의 상기 증폭된 일부분의 DC 오프셋을 추정하는 단계; 및
    상기 추정된 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하는 단계
    를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  56. 제 55 항에 있어서,
    상기 동작들은, 상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 DL 서브프레임의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 더 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  57. 제 54 항에 있어서, 상기 동작들은,
    상기 OFDM 또는 OFDMA 프레임 내의 존에 기초한 상기 수신된 신호의 일부분 동안, 상기 수신된 신호의 상기 일부분을 증폭하기 위하여 상기 아날로그 이득을 설정하는 단계;
    상기 수신된 신호의 상기 증폭된 일부분의 존 DC 오프셋을 추정하는 단계; 및
    상기 추정된 존 DC 오프셋을 상기 수신된 신호의 상기 증폭된 일부분에 적용하는 단계
    를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  58. 제 57 항에 있어서,
    상기 동작들은, 상기 수신된 신호의 상기 증폭된 일부분에 대한 상기 아날로그 이득을 설정하기 전에 상기 존의 OFDM 또는 OFDMA 심볼의 사이클릭 프리픽스(CP)에 기초하여 상기 수신된 신호의 전력을 추정하는 단계를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  59. 제 54 항에 있어서,
    상기 아날로그 이득을 설정하는 단계는 상기 갭 시간 동안 상기 아날로그 이득을 설정하는 단계를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
  60. 제 54 항에 있어서,
    상기 동작들은, 상기 아날로그 이득을 설정하는 단계 전에 초기화 동안 상기 DC 오프셋을 교정하는 단계를 포함하는,
    무선 통신 시스템에서의 DC 교정을 위한 프로그램을 포함하는 컴퓨터-판독가능 매체.
KR1020117000856A 2008-06-12 2009-06-12 Ofdm/ofdma 시스템들에 대한 agc 및 dc교정의 방법들 및 시스템들 KR101166138B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/137,546 2008-06-12
US12/137,546 US9219458B2 (en) 2008-06-12 2008-06-12 Methods and systems of AGC and DC calibration for OFDM/OFDMA systems
PCT/US2009/047127 WO2009152394A1 (en) 2008-06-12 2009-06-12 Methods and systems of agc and dc calibration for ofdm/ofdma systems

Publications (2)

Publication Number Publication Date
KR20110017450A KR20110017450A (ko) 2011-02-21
KR101166138B1 true KR101166138B1 (ko) 2012-07-19

Family

ID=40909951

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117000856A KR101166138B1 (ko) 2008-06-12 2009-06-12 Ofdm/ofdma 시스템들에 대한 agc 및 dc교정의 방법들 및 시스템들

Country Status (7)

Country Link
US (1) US9219458B2 (ko)
EP (1) EP2297849B1 (ko)
JP (2) JP2011524696A (ko)
KR (1) KR101166138B1 (ko)
CN (1) CN102057568B (ko)
TW (1) TW201008329A (ko)
WO (1) WO2009152394A1 (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8107565B2 (en) 2009-01-28 2012-01-31 Qualcomm Incorporated Automatic gain control (AGC) for OFDM-based transmission in a wireless communication network
WO2011047497A1 (en) * 2009-10-19 2011-04-28 Telefonaktiebolaget L M Ericsson (Publ) Method of and equalizer for equalizing a radio frequency filter
KR101641926B1 (ko) * 2009-10-20 2016-07-25 삼성전자주식회사 무선통신시스템에서 직류전원 오프셋 제거 장치 및 방법
US8477887B2 (en) * 2009-12-21 2013-07-02 Qualcomm Incorporated Systems and methods providing frequency-domain automatic gain control (AGC)
CN102348271B (zh) * 2010-07-30 2014-02-26 富士通株式会社 无线通信终端以及自动增益控制方法
US20120177095A1 (en) * 2011-01-12 2012-07-12 Autotalks Ltd. Adjacent channel interference mitigation during the acquisition phase in ofdm communications
DE102011081245A1 (de) 2011-03-31 2012-10-04 Rohde & Schwarz Gmbh & Co. Kg Vorrichtung und Verfahren zum Fixieren eines Verstärkungs- bzw. Dämpfungsfaktors
GB2492794B (en) * 2011-07-12 2013-07-17 Renesas Mobile Corp Wireless communications
US8537942B2 (en) * 2012-01-24 2013-09-17 Litepoint Corporation System and method of maintaining correction of DC offsets in frequency down-converted data signals
CN102665267B (zh) * 2012-04-12 2015-12-16 华为技术有限公司 一种功率调整方法及装置
CN102647190B (zh) * 2012-04-18 2015-03-04 天津大学 适用于高斯分布信号a/d转换器最佳输入功率设定方法
US8830859B2 (en) 2012-05-10 2014-09-09 Blackberry Limited Power based gain control adjustment
KR101477895B1 (ko) * 2013-03-12 2014-12-30 엘에스산전 주식회사 아날로그 출력모듈의 오프셋 게인 설정방법
CN103199881B (zh) * 2013-04-11 2015-07-29 海能达通信股份有限公司 自动增益控制方法、系统和接收机
KR102083580B1 (ko) 2013-08-09 2020-03-02 삼성전자주식회사 부호 검출을 위한 임계값을 결정하는 방법 및 장치
US9288776B2 (en) * 2013-11-05 2016-03-15 Qualcomm Incorporated Apparatus and method of wideband automatic gain control algorithm supporting multiple carriers with possibly different air interface technologies
US9647646B2 (en) * 2014-04-22 2017-05-09 Qualcomm Incorporated Systems and methods for gain and offset control
CN104469925B (zh) * 2014-11-28 2017-12-22 深圳市海思半导体有限公司 一种频域自动增益控制方法和装置
CN108781120B (zh) * 2016-03-15 2022-06-17 康普技术有限责任公司 基站的射频rf前端的增益控制
CN107104689B (zh) * 2017-06-26 2019-06-07 沈阳航空航天大学 一种基于电波环境测试的射频接收机模块
US10701638B2 (en) * 2018-08-23 2020-06-30 Samsung Electronics Co., Ltd. Method and apparatus for reducing energy consumption of terminal in wireless communication system
WO2021032009A1 (en) * 2019-08-16 2021-02-25 Mediatek Inc. Automatic gain control for serving cell activation based on two different reference signals
US10797788B1 (en) * 2019-12-02 2020-10-06 Amazon Technologies, Inc. Reducing power consumption in a receiver of a communications device
WO2021165729A1 (en) * 2020-02-18 2021-08-26 Zeku Inc. Weighted overlap-and-add implementation on streamed symbols
WO2021165733A1 (en) * 2020-02-18 2021-08-26 Zeku Inc. Smooth transition for data streams with adjusted gain
CN114501601A (zh) * 2020-11-11 2022-05-13 中国移动通信有限公司研究院 无线信号控制方法、装置、设备及存储介质
TWI763219B (zh) * 2020-12-29 2022-05-01 瑞昱半導體股份有限公司 資料接收方法及資料接收器
US11863359B1 (en) * 2021-05-11 2024-01-02 Amazon Technologies, Inc. Subcarrier pre-equalization technology for frequency selective fading characteristics of wireless channels
US20230224873A1 (en) * 2022-01-11 2023-07-13 Qualcomm Incorporated Sidelink slots without symbols for automatic gain control
CN115941411B (zh) * 2022-07-04 2023-07-28 上海星思半导体有限责任公司 信号处理方法、装置、电子设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004002366A1 (en) 2002-06-26 2004-01-08 Bausch & Lomb Incorporated Package for surgical implant
US20040202102A1 (en) 2003-04-10 2004-10-14 Jun-Woo Kim Automatic gain control device and method in orthogonal frequency division multiplexing system with DC offset compensation function, and recording medium storing program containing the method
US6993291B2 (en) 2001-10-11 2006-01-31 Nokia Corporation Method and apparatus for continuously controlling the dynamic range from an analog-to-digital converter
US7729675B2 (en) 2006-12-08 2010-06-01 Silicon Laboratories Inc. Reducing noise during a gain change

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2713846B1 (fr) 1993-12-07 1996-01-05 Thomson Csf Procédé de commande automatique de gain dans un récepteur radio numérique et récepteur mettant en Óoeuvre ce procédé.
EP1178637A1 (en) * 2000-08-04 2002-02-06 Motorola, Inc. Apparatus for reducing DC offset in a direct conversion receiver
JP2002152173A (ja) 2000-11-16 2002-05-24 Pioneer Electronic Corp Ofdm方式受信装置
US6901121B1 (en) * 2001-02-20 2005-05-31 Comsys Communication & Signal Processing Ltd. Compensation of DC offset impairment in a communications receiver
JP2002290177A (ja) 2001-03-23 2002-10-04 Matsushita Electric Ind Co Ltd 受信装置および自動利得制御方法
SG129229A1 (en) * 2002-07-03 2007-02-26 Oki Techno Ct Singapore Pte Receiver and method for wlan burst type signals
US7715836B2 (en) 2002-09-03 2010-05-11 Broadcom Corporation Direct-conversion transceiver enabling digital calibration
WO2004084460A2 (en) 2003-03-14 2004-09-30 Interdigital Technology Corporation Enhanced automatic gain control mechanism for timeslotted data transmissions
US6873833B2 (en) * 2003-03-27 2005-03-29 Interdigital Technology Corporation Method and apparatus for estimating and controlling initial time slot gain in a wireless communication system
US7340662B1 (en) * 2003-04-30 2008-03-04 Mcelwee James Francis GBit/s transceiver with built-in self test features
US20040242177A1 (en) * 2003-05-28 2004-12-02 Fodus Communications, Inc. Wireless LAN receiver with packet level automatic gain control
JP2005020120A (ja) 2003-06-24 2005-01-20 Renesas Technology Corp 通信用半導体集積回路および無線通信システム
JP2005020119A (ja) * 2003-06-24 2005-01-20 Renesas Technology Corp 通信用半導体集積回路および無線通信システム並びにゲインおよびオフセットの調整方法
EP1650890B1 (en) * 2003-07-25 2012-04-18 Fujitsu Limited Radio receiver and automatic gain control method
KR100532285B1 (ko) * 2003-09-24 2005-11-29 삼성전자주식회사 시분할 다중 통신방식 수신기의 dc 옵셋 제거 장치
KR100547798B1 (ko) * 2003-12-01 2006-01-31 삼성전자주식회사 광대역 무선 접속 통신 시스템에서 동기를 잃어버림에따른 단말기의 파워 세이브 방법
US7907589B2 (en) 2003-12-01 2011-03-15 Panasonic Corporation Reception apparatus and reception method
US7570968B2 (en) * 2003-12-29 2009-08-04 Samsung Electronics Co., Ltd Method and apparatus for adaptive open-loop power control in mobile communication system using TDD
KR101123899B1 (ko) 2004-05-18 2012-03-26 톰슨 라이센싱 가변 인접 채널 조건을 보상하는 장치 및 방법
GB0419725D0 (en) 2004-09-06 2004-10-06 Radioscape Ltd DC offset cancellation for the reception of OFDM transmissions
JP4384583B2 (ja) 2004-11-02 2009-12-16 株式会社日立国際電気 伝送システムおよびそれに用いる復調装置
JP2006217399A (ja) 2005-02-04 2006-08-17 Toshiba Corp 受信装置
WO2007020845A1 (ja) * 2005-08-12 2007-02-22 Neuro Solution Corp. ダイレクトコンバージョン受信機
US8036622B2 (en) * 2005-09-28 2011-10-11 Qualcomm, Incorporated DC offset cancellation circuit for a receiver
KR20080065275A (ko) 2005-11-07 2008-07-11 톰슨 라이센싱 무선 네트워크에서 송신 전력 제어 주파수 선택을 위한장치 및 방법
JP5107997B2 (ja) 2006-03-31 2012-12-26 クゥアルコム・インコーポレイテッド WiMAXシステム内の動作のための機能強化した物理層中継器
KR100773332B1 (ko) * 2006-04-11 2007-11-05 한국전자통신연구원 변조 장치, 복조 장치 및 무선 모뎀
US7991085B2 (en) * 2006-06-29 2011-08-02 Wi-Lan, Inc. Early energy measurement
US20080075032A1 (en) 2006-09-22 2008-03-27 Krishna Balachandran Method of resource allocation in a wireless communication system
US7885631B2 (en) * 2007-01-26 2011-02-08 Samsung Electronics Co., Ltd Method for receiving signal in communication system and system therefor
JP2008205956A (ja) * 2007-02-21 2008-09-04 Toshiba Corp 受信装置、無線装置、オフセットキャンセル方法
US8184737B2 (en) * 2007-11-27 2012-05-22 Korea Advanced Institute Of Science And Technology Echo cancellation and echo channel estimation system using multiple antennas
US8010077B2 (en) * 2008-04-21 2011-08-30 Freescale Semiconductor, Inc. DC offset calibration in a direct conversion receiver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6993291B2 (en) 2001-10-11 2006-01-31 Nokia Corporation Method and apparatus for continuously controlling the dynamic range from an analog-to-digital converter
WO2004002366A1 (en) 2002-06-26 2004-01-08 Bausch & Lomb Incorporated Package for surgical implant
US20040202102A1 (en) 2003-04-10 2004-10-14 Jun-Woo Kim Automatic gain control device and method in orthogonal frequency division multiplexing system with DC offset compensation function, and recording medium storing program containing the method
US7729675B2 (en) 2006-12-08 2010-06-01 Silicon Laboratories Inc. Reducing noise during a gain change

Also Published As

Publication number Publication date
KR20110017450A (ko) 2011-02-21
CN102057568A (zh) 2011-05-11
WO2009152394A1 (en) 2009-12-17
JP2011524696A (ja) 2011-09-01
EP2297849A1 (en) 2011-03-23
EP2297849B1 (en) 2015-08-19
JP5844243B2 (ja) 2016-01-13
US9219458B2 (en) 2015-12-22
CN102057568B (zh) 2015-08-26
JP2013093857A (ja) 2013-05-16
US20090310690A1 (en) 2009-12-17
TW201008329A (en) 2010-02-16

Similar Documents

Publication Publication Date Title
KR101166138B1 (ko) Ofdm/ofdma 시스템들에 대한 agc 및 dc교정의 방법들 및 시스템들
US8547989B2 (en) Methods and systems for LTE-WIMAX coexistence
US8483041B2 (en) Methods and systems for sticky region allocation in OFDMA communication systems
US9385907B2 (en) Dual re-configurable logic devices for MIMO-OFDM communication systems
JP2006352379A (ja) 無線パラメータ群を生成する装置、送信機及び受信機
US8433002B2 (en) Methods and systems for initial FCH processing
JP5059970B2 (ja) ターゲットセルに対する、加速されたワイヤレス通信ハンドオーバのための方法及びシステム
US9306716B2 (en) Carrier tracking without pilots
US20150156045A1 (en) Method for transmitting data using variable guard interval and apparatus thereof
US20090310691A1 (en) Methods and systems for carrier frequency offset estimation and correction ofdm/ofdma systems
US10212019B1 (en) Sub-carrier adaptation in multi-carrier communication systems
US8737291B2 (en) Methods and systems for DL-MAP processing
JP2005123898A (ja) 通信装置
WO2019027360A1 (en) DIFFERENTIAL CODED M-PSK IN A WIRELESS COMMUNICATION SYSTEM
US8750397B2 (en) Apparatus and method for channel estimation in wireless communication system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160629

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee