KR101150603B1 - 송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법 - Google Patents

송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법 Download PDF

Info

Publication number
KR101150603B1
KR101150603B1 KR1020057004998A KR20057004998A KR101150603B1 KR 101150603 B1 KR101150603 B1 KR 101150603B1 KR 1020057004998 A KR1020057004998 A KR 1020057004998A KR 20057004998 A KR20057004998 A KR 20057004998A KR 101150603 B1 KR101150603 B1 KR 101150603B1
Authority
KR
South Korea
Prior art keywords
control signal
characteristic
power
amplifier
values
Prior art date
Application number
KR1020057004998A
Other languages
English (en)
Other versions
KR20060031793A (ko
Inventor
조란 자노세빅
스티븐 프랭크랜드
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20060031793A publication Critical patent/KR20060031793A/ko
Application granted granted Critical
Publication of KR101150603B1 publication Critical patent/KR101150603B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0244Stepped control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/10Monitoring; Testing of transmitters
    • H04B17/11Monitoring; Testing of transmitters for calibration
    • H04B17/13Monitoring; Testing of transmitters for calibration of power amplifiers, e.g. gain or non-linearity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/52TPC using AGC [Automatic Gain Control] circuits or amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/18TPC being performed according to specific parameters
    • H04W52/22TPC being performed according to specific parameters taking into account previous information or commands
    • H04W52/226TPC being performed according to specific parameters taking into account previous information or commands using past references to control power, e.g. look-up-table

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electromagnetism (AREA)
  • Transmitters (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로(10)에 관한 것으로, 이러한 송신기 회로는 정확한 전력 제어가 가능케 하는 조정 방법을 사용하여 조정된다. 송신기(10)는 전형적으로 VGA 증폭기(16) 및 전력 증폭기(22)를 포함할 것이다. 전형적으로 VGA 증폭기(16)의 이득은 제어되며 이에 따라 전력 증폭기(22)에 공급된 전류이다. 이러한 방법은 제 1 제어 신호에 대한 한 세트의 다수의 신호 값들을 정의하는 단계, 한 세트의 다수의 신호 값들로부터의 신호 값에 해당하는 레벨로 제 1 제어 신호를 설정하는 단계를 포함한다. 다음으로, 제 2 제어 신호가 조정되어 송신기가 원하는 방식으로 동작하도록 하며 송신기에 의해 전송되는 신호가 측정된다. 설정 단계, 조정 단계 및 측정 단계가 한 세트의 다수의 신호 값들의 각각의 신호 값에 대해 반복된다.

Description

송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법 {A TRANSMITTER AND A METHOD OF CALIBRATING POWER IN SIGNALS OUTPUT FROM A TRANSMITTER}
본 발명은 일반적으로 송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법에 관한 것이다. 본 발명은 휴대폰 내 전력 증폭기의 전류를 제어하는데 유용하지만 이러한 응용에 한정되는 것은 아니다.
지금까지 셀룰러 시스템에 대한 핸드셋 송신기 설계에서의 강조되는 것은 송신기의 적정 선형성을 획득하는 것에 중점을 두어왔다. 고효율을 얻고자 하는 노력이 최근 들어서야 조사되기 시작했다. 그러므로 기존의 핸드셋 설계는 매우 비효율적인 송신기를 가질 뿐이다. 전력 제어는 셀룰러 기반 휴대 전화 시스템 설계, 특히 최근 몇 년 동안 개발되어 왔고 계속 개발중인 여러 CDMA 표준들에 기반하는 시스템 설계시 중요한 특성만이 이러한 시스템에 한정되는 것은 아니다.
전력 증폭기는 휴대 전화에 의해 송신된 신호의 전력을 제어하기 위해 휴대 전화 내에서 사용된다. 여기서 이러한 전력 증폭기는 활성 디바이스의 바이어스 컨디션을 제어하기 위한 어떠한 수단 또는 이를 수행하기 위한 전혀 가공되지 않은 수단의 몇몇 형태를 포함하지 않는다. 몇몇 전력 증폭기는 두 모드, 즉 저 전류 모드 및 고 전류 모드 중 하나로 동작한다. 고 전류 모드는 최고 요구 출력 전력에서 적정 선형성을 얻는데 사용되고, 저 전류 모드는 감소한 공급 전류를 가진 저전력 레벨에서 적정 선형성을 얻는데 사용된다.
전력 증폭기와 관련된 제어 회로는 요구 출력 전력에 의존하는 두 모드 사이로 전력 증폭기를 스위칭하기 위한 제어 신호를 생성하도록 한다. 이들 증폭기 회로에서, 전류 제어 신호는 저 전류 모드와 고 전류 모드 사이로 전력 증폭기의 동작을 스위칭하는 이진 신호이다. 저 레벨에서, 배터리로부터 나온 감소한 전류는 전력 증폭기의 선형성을 보상한다. 하지만, 저 출력 전력에서 선형성에 대한 요구조건이 덜 까다롭고, 그 결과 저 출력 전력에서 동작시 저 전류 모드가 사용된다. 전력 증폭기로부터의 출력 전력이 특정 값(일반적으로 10dBm 및 20dBm)을 초과할 때, 감소한 선형성은 성능이 특정 한계에 인접하게 한다.
WCDMA의 경우, 원하는 파라미터는 ACLR(Adjacent Channel Leakage Ratio) 및 스텍트럼 방출 마스크이다. 이들 값들이 각각의 소정 임계치를 초과할 때, 전력 증폭기는 고 전류 모드 이상으로 스위칭되고, 여기서 선형성은 배터리로부터의 높은 전류를 소비하면서 개선된다.
이러한 장치는 전력을 제어할 수 있는 반면, 통화중에 전력 소비를 최소화하지는 못한다. 전력 소비 최소화는 가용 배터리량이 한정되어 있기 때문에 휴대 장치에서 중요하다. 여기서 전류 제어 신호는 전력 증폭기가 저 전류 모드와 고 전류 모드 사이에서 변화될 때 상태를 변화시키기 위해 제공되어 왔다. 실제 스위칭 포인트는 보통 특정 전력 증폭기 출력 전력으로서 규정된다. 전력 증폭기의 동작이 선형성, 효율성 및 최대 전력일 때만이 전력의 견지에서 최적일 때이고, 증폭기가 저 전류 모드와 고 전류 모드 사이에서 스위칭하는 포인트이다.
이상의 장치가 정확한 전력 제어를 가능케 하는 데는 적절하지만, 통화중에 휴대 전화에 의한 전력 소비를 최소화하는 데는 만족스럽지 못하다.
본 발명은 상기한 문제점을 해결하기 위한 것이다.
본 발명의 일 특징에 따르면, 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 포함하는 송신기 회로를 조정하는 방법이 제공되며, 이러한 방법은 상기 제 1 제어 신호에 대한 한 세트의 다수의 신호 값들을 정의하는 단계; 상기 한 세트의 다수의 신호 값들로부터 신호 값에 해당하는 레벨로 상기 제 1 제어 신호를 설정하는 단계; 상기 송신기가 원하는 방식으로 동작하도록 상기 제 2 제어 신호를 조정하는 단계; 상기 원하는 방식으로 동작하는 송신기에 의해 송신되는 신호의 전력을 측정하는 단계 및 상기 한 세트의 다수의 신호 값들의 각각의 신호 값에 대해 상기 설정 단계, 조정 단계 및 측정 단계를 반복하는 단계를 포함한다.
본 발명의 다른 특징에 따르면, 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성들을 포함하는 송신기 회로를 조정하는 방법이 제공되며, 이러한 방법은 상기 제 1 제어 신호에 대한 한 세트의 다수의 신호 값들을 정의하는 단계, 상기 송신기에 의해 송신된 신호의 전력을 나타내는 한 세트의 다수의 전력 값들을 정의하는 단계; 상기 한 세트의 다수의 신호 값들로부터 신호 값에 해당하는 레벨로 상기 제 1 제어 신호를 설정하는 단계; 상기 정의된 한 세트의 다수의 전력 값들로부터 전력을 선택하는 단계, 상기 송신기가 상기 선택된 전력 값에 해당하는 전력으로 신호를 송신하도록 상기 제 2 제어 신호를 조정하는 단계 및 상기 한 세트의 다수의 전력 값들의 각각의 전력 세트에 대해 상기 선택 단계 및 조정 단계를 반복하는 단계를 포함한다.
본 발명의 또 다른 특징에 따르면, 전력 값을 규정하는 전력 데이터를 수신하는 수신기; 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 증폭기; 상기 제 1 제어 신호 값 및 상기 제 2 제어 신호 값에 해당하는 전력 값을 나타내는 데이터를 저장하는 저장부; 상기 수신기 및 상기 저장부에 연결되며, 상기 저장부에 저장된 데이터로부터 상기 제 1 특성을 제어하는 제 1 제어 신호 및 상기 제 2 특성을 제어하는 제 2 제어 신호를 생성하기 위해 상기 수신된 전력 데이터에 응답하는 제어기를 포함하는 송신기가 제공된다.
본 발명의 목표는 송신기의 전체 동적 범위에 대해 전력 증폭기에 의한 전력 공급 전류를 최소화하는 것이다. 이는 전력 증폭기에 의해 소비된 전력이 요구된 송신 전력 레벨로 송신하는데 필요한 것으로 제한될 것이기 때문에 배터리 수명을 증가시킨다.
여기서 설명된 전력 증폭기 전류의 동적 제어는 증폭기의 전체 동적 범위에 대해 선형성, 효율성 및 전력의 견지에서의 동작을 최소화하기 위해 연속 또는 불연속 바이어스 조정 능력의 장점을 가진다. 여기서 사용된 제어 라인 및 두 개의 동작 모드 대신에, 본 발명의 방법은 다수의 상태를 가진 전류 제어 입력을 사용한다(선택적으로, 증폭기는 연속적으로 조정 가능한 아날로그 전압에 응답한다). 다중 입력이 임의의 특정 출력 전력 레벨에 대한 특정 증폭기 바이어스 컨디션을 설정하는데 사용된다. 따라서, 임의의 주어진 출력 전력에 대해 최적 공급 전류를 설정하는 것이 가능하고, 그에 따라 최대값에 근사한 효율성이 적정 선형성을 갖고 얻어진다. CDMA 시스템의 경우, (전력 증폭기의 특정 선형성에서) 송신기 체인의 선형성은 핸드셋의 성능을 앞서 언급된 두 개의 성능 파라미터, 즉 ACLR과 스펙트럼 방출 마스크에 의해 측정되는 것으로 결정한다.
이상에서 설명된 그리고 이후 설명될 본 발명의 특징은 첨부된 청구항에 그 특징들이 개시되며 이에 따른 장점들은 첨부된 도면을 참조하여 주어진 본 발명의 예시적인 실시예의 이하의 상세한 설명을 참조함으로써 명확해질 것이다.
도 1은 송신기의 개략 블록도.
도 2는 전형적인 송신기의 특정의 예시 도면.
도 3은 송신기의 증폭기의 다른 특징의 예시 도면.
도 4는 도 3의 특성의 측정값에 대한 프로시저를 나타내는 도면.
도 5는 불연속 출력 전력 값 세트에 대한 불연속 전압 값 세트를 도시하는 그래프.
도 6은 여러 룩-업 테이블이 사용되는 이득 제어 특성을 측정하기 위한 프로세스를 도시하는 순서도.
도 7은 도 6에 도시된 프로시저에 의해 형성된 룩-업 테이블의 데이터와 요구 출력 전력 값이 비교되는 방법을 도시하는 도면.
도 8은 선택적인 조정 방법을 도시하는 도면.
도 9는 도 8에 도시된 프로시저에 의해 형성된 룩-업 테이블의 데이터와 요구 출력 전력 값이 비교되는 방법을 도시하는 도면.
도 10은 다른 조정 프로시저를 도시하는 블록도.
도 11은 도 10에 설명된 조정 프로시저의 스트림라인 버전의 블록도.
첨부된 도면의 도 1을 참조하면, 송신기(10)의 개략 블록도가 도시된다. 도 1에 도시된 송신기(10)와 같은 송신기는 CDMA 신호들(또는 WCDMA 혹은 다른 CDMA 표준들)을 전송하는데 일반적으로 사용되는 것이지만, 이러한 신호의 전송에 국한되지는 않는다. 예를 들어, 송신기는 QPSK 변조 체계 또는 일정하지 않은 신호 포락선을 가진 다른 변조 체계를 사용하는 셀룰러 시스템에서 사용된다.
송신기(10)는 전송된 음성, 데이터 또는 다른 정보를 나타내는 신호들을 생성하는 회로(미도시) 및 송신기 엘리먼트들의 동작을 제어하기 위한 제어 신호를 생성하는 제어 회로(미도시)를 포함하는 기저대역 회로(12)를 포함한다. 다른 것들 중에서, 기저대역 회로는 프로세서 및 데이터를 프로세싱하고 송신기의 나머지에 대해 제어 신호를 생성하기 위한 관련 메모리를 포함한다. 기저대역 회로(12)는 또한 송신용 데이터(예를 들어, 음성 또는 정보를 나타냄)를 생성하기 위한 회로를 포함한다. 이러한 데이터는 전송에 적당한 형태로 변환된다. 예를 들어, 기저대역 회로는 WO-A-9200639에 설명된 바와 같은 장치를 포함한다. 이러한 장치에서, 데이터는 전송용 캐리어 신호에 적용되는 동상(I) 및 직교위상(Q) 성분을 가진 변조(CDMA) 신호로 변환된다.
도 1에 도시된 송신기(10)에서, 송신될 정보를 포함하는 I 및 Q 신호들(13)은 기저대역 회로(12)로부터 그들이 변조되는 I/Q 변조기(14)로 출력된다. I/Q 변조기(14)로부터의 변조 신호(15)는 가변 이득 증폭기(VGA)(16)에 입력되고, 이러한 증폭기는 또한 기저대역 회로(12)로부터 이득 제어 신호(17)를 수신한다. 가변 이득 증폭기는 신호를 실질적으로 균일한 크기로 증폭함으로써 후속 스테이지들에 대한 변조 신호를 컨디셔닝하기 위해 제공된다. 이득 제어 신호(17)는 전형적으로 기저대역 회로(12)의 디지털-아날로그 컨버터(DAC)(미도시)로부터 출력된 아날로그 전압이다. 이득-제어 신호(17)는 송신기(10)의 이득을 조정한다.
가변 이득 증폭기(6)로부터의 신호들은 이들이 국부 발진기(LO)(19)에 의해 생성된 신호들과 믹싱되는 믹서(18)에 인가된다. 믹서(18)로부터의 신호들은 대역 통과 필터(20)에 의해 필터링되고 전력 증폭기(22)에 전달된다. 전력 증폭기(22)는 기저대역 회로(12)로부터 전류 제어 신호(23)를 수신한다. 전류 제어 신호(23)는 그로부터 출력된 신호에서 요구되는 전력 레벨에 따라 전력 증폭기(22)의 바이어스 전류를 조정한다. 전력 증폭기(22)로부터 출력된 신호들은 전송을 위해 안테나(26)에 출력되기 전에 대역통과 필터(24)에 의해 필터링된다.
비록 두 개의 개별 증폭기들이 도 1에 도시되었지만 단일 증폭기의 이득 제어 및 전류 제어 기능 모두를 제공하는 것이 가능하다는 것을 당업자라면 알 수 있을 것이다. 또한, VGA 증폭기(16)는 믹서(18) 뒤에 위치된다. 더욱이, 전력 증폭기(22)는 예를 들면 전력 증폭기가 후속하는 전력 증폭기 드라이버인 둘 이상의 증폭 단계로 구성되고, 이 경우 PA 드라이버는 VGA로서의 역할을 할 수 있으며 이득 제어 신호에 의해 제어된다. 도 1에 도시된 송신기 장치는 본 발명에 대한 이해를 용이하게 하기 위해 간략하게 도시되었다.
마찬가지로, 이득 제어 신호(17)(또는 기저대역 회로(12)에 의해 생성된 유사하지만 분리된 이득 제어 신호) 또한 전력 증폭기(22)에 입력될 수 있고, 전류 제어 신호(23)(또는 기저대역 회로(12)에 의해 생성된 유사하지만 분리된 전류 제어 신호) 또한 VGA(16)에 입력될 수 있다는 것을 알 수 있을 것이다. 하지만, 설명의 간단함을 위해 추가의 신호들은 도면에서 생략되었다.
상기한 바와 같이, 이전의 송신기에서 전류 제어 신호는 전력 증폭기가 출력 전력의 요구 레벨에 따라 저 전류 모드와 고 전류 모드 사이에서 변화하게 할 수 있는 이진 신호였다. 따라서, 이전의 송신기에서 송신기로부터 전력 출력에 대한 제어의 대부분을 제공한 것은 이득 제어 신호이며, 전류 제어 신호는 단지 전력 증폭기에 인가된 바이어스 전류에 대한 대략적인(coarse) 제어를 제공하였다. 송신기 회로(10)에서 전류 제어 신호(17)는 바이어스 전류를 제로에 가까운 값으로부터 최대 전류까지 설정함에 따라 광범위 값에 대해 가변적이다. 이러한 제어 신호는 증폭기 전력의 전체 동적 범위에 대해 최적의 효율성이 얻어질 수 있게 한다. 이러한 전류 제어 신호(17)는 연속 아날로그 신호 또는 N-비트 디지털 신호들에 의해 다중-상태 신호이다.
첨부된 도면의 도 2를 간략히 참조하면, 송신기(10)의 특성의 예가 도시된다. 그래프는 주어진 바이어스 전류 컨디션, 즉 주어진 제어 전류 신호 값에 대한 이득 제어 신호(17) 대 전송을 위해 안테나(26)에 출력된 신호의 출력 전력을 나타낸다. 도 2에 도시된 바와 같이, 안테나(26)에서의 출력 전력과 이득 제어 신호(17) 사이의 관계는 선형적이 아니다. 컴포넌트 공차는 임의의 측정 제어 전압 입력에 대한 다른 송신기들 사이의 출력 전력과 같은 파라미터들의 변동을 초래한다.
그래프의 비선형성은 특성들이 식으로 간단히 표현될 수 없음을 나타낸다. 그러므로 다중-상태 전류 제어 신호(17)의 사용을 가능케 하기 위해, 송신기의 비선형 전력 제어 특성들이 측정되고 저장될 필요가 있다. 이러한 정보로, 가변 이득 증폭기(VGA)(16)의 이득과 전력 증폭기(22)의 전류는 최적의 효율로 원하는 동적 범위 내에서 임의의 출력 전력을 달성할 수 있도록 설정될 수 있다. 조정 프로시저는 임의의 요구 전력 레벨에 대해 측정 기술의 사용을 통해 그리고 하나 이상의 룩-업 테이블 또는 데이터 어레이의 형태로 저장된 데이터의 사용을 통해 이들 제어 신호들에 대한 이상적인 값의 결정을 가능케 한다.
전력 제어 특성의 측정은 조정 프로시저를 통해 수행되며, 이는 AGC 및 전류 제어 신호 값의 요구 전력 값으로의 맵핑을 허용하고, 이에 따라 최소 공급 전류로 적정 성능을 달성하기 위해 AGC 신호 및 전류 제어 신호가 임의의 요구 전력 레벨에 대해 최적의 값으로 설정될 수 있다.
출력 전력 대 전류 제어 신호의 전달 특성을 측정하는 프로시저가 이하에서 설명될 것이다. 이러한 특성을 나타내는 데이터가 이득 제어 특성이 측정되기 전에 가장 먼저 결정되어 저장된다. 이는 송신기(17)에서 최저 또는 최소 공급 전류로 소정 ACLR(Adjacent Channel Leakage Ratio)를 산출하기 위해 AGC를 설정하기 전에 전류가 설정될 필요가 있기 때문에 필요하다.
전압(Vagc)은 VGA 증폭기(16)로 입력된 이득 제어 신호(17)로서 사용된다. 유사하게, 전압(Vcontrol)은 전력 증폭기(22)에 입력된 전류 제어 신호(23)로서 사용된다. 현재 사용 가능한 전력 증폭기 디바이스상에서, 전류 제어 신호(Vcontrol)는 전형적으로 단순 바이어스 입력임에 주목한다. 이것이 의미하는 것은 출력 전력 및 공급 전류가 Vagc 및 Vcontrol에 따라 변화한다는 것이다. 이는 단순히 출력 디바이스로의 입력 RF 신호가 '자가-바이어싱'을 통해 그 디바이스의 DC 바이어스 쪽으로 기여하기 때문이다. 그러므로 새로운 전력 레벨이 요구될 때, 그 전력 레벨에 대해 미리-결정된 값으로 Vcontrol를 고정하고, Vagc 신호를 Vcontrol의 그 값에 대해 요구된 선형성을 가지도록 조정한다. 조정 프로세스는 각각의 전력 레벨에 대해 Vcontrol의 미리-결정된 값의 정의를 허용하고, 그 전력 레벨에 대해 요구된 Vagc의 룩-업 또는 계산을 허용한다.
첨부된 도면 중 도 3은 주어진 ACLR에 대한 출력 전력(P) 대 Vcontrol의 견지에서 증폭기 특성의 일례를 도시한다. 전류 제어 신호 Vcontrol의 동적 범위가 이러한 특성에 의해 결정된다. 최소 전력의 동적 범위의 일단에서, Vcontrol(1)은 전력 증폭기가 고려하는 것 이하의 임계 전압으로 스위치 오프되기 때문에 전력 증폭기의 그 규정 값보다 커서는 안 된다. 타단에서, 최소 전압 Vcontrol(n)은 최대 규정 전력이 최적 효율보다 약간 적게 전화로부터 생성되는 값 만큼이어야 한다. 즉, Vcontrol(n)은 전력 증폭기의 효율적인 동작이 예상 동작 조건 하에서의 최대 요구 전력까지 허용되는 충분히 높은 값을 가져야 한다.
Vcontrol의 측정은 Vcontrol의 인접 값들 사이의 적정 간격을 가진 전체 동적 범위에 대해 수행된다. 예로서, 임의의 인접 전압 값들 사이의 간격은 50밀리볼트이다. 다른 예에서, 값들 사이의 간격은 통상적인 전력 간격을 제공하기 위해 공지된 전형적인 전력 증폭기 특성에 따라 변화될 수 있다.
첨부된 도면 중 도 4는 도 3의 특성의 값을 측정하기 위한 프로시저를 나타낸다. 프로시저는 0으로 설정된 정수값 i를 가진 박스(31)에서 시작해서 i=m까지 모든 값에 대해 반복된다. 프로시저를 통해 제 1 값이 통과되면, 이에 따라 전류 제어 신호의 전압이 박스(32)의 값 C로 설정된다. 다음으로, 박스(33)에서, 이득 제어 신호의 전압이 ACLR이 설정 임계치(예를 들어, 규정 내에서 3dB)에 도달할 때까지 조정된다. 출력 전력(P(1))이 박스(34)에서 기록되고 Vcontrol(1) 및 P(1)의 값이 박스(35)에서 테이블에 저장된다. i의 값은 박스(36)에서 증가하고 다음으로 Vcontrol(1)로 설정된 전류 제어 신호(Vcontrol)의 값에 대해 반복되고, 다시 P의 값이 Vcontrol(i)의 i=1 내지 m에 대해 모든 값에 대해 저장된다. 이러한 측정 프로시저의 최종 결과가 (도 3에 도시된 바와 같이) 출력 전력 대 전류 제어 전압의 특성들을 나타내는 테이블이다. 전형적으로, 결과는 후속 스테이지에서 데이터로의 빠른 액세스를 가능케 하기 위해 룩-업 테이블("전류 제어 룩-업 테이블")로서 저장될 것이다.
도 5는 전류 제어 룩-업 테이블에 저장된 전형적인 세트의 결과들이 그래프 형태로 도시될 때 어떠한 형태를 나타내는가를 도시한다: 불연속 출력 전력 값 세트 대 불연속 전압 값 세트. 전류 제어 룩-업 테이블은 출력 전력(P)의 임의의 요구된 값에 대한 전류 제어 전압(Vcontrol)의 적정 값을 계산하는데 사용된다. 전류 제어 룩-업 테이블로부터의 데이터가 그에 따라 결정된 불연속 값으로부터 전달 특성의 선형 버전을 계산하기 위해 기저대역 회로에 의해 사용될 수 있는 여러 방법이 있다.
인접 출력 전력 값 P(i) 및 P(i+1) 사이의 전압이 일정한 것으로 가정하는 것이 하나의 방법이다. 이렇게 가정된다면, 선형 전달 특성은 여러 룩-업 테이블을 사용하여, 여러 다른 공급 전류 설정의 각각에 대해 또는 하나의 룩-업 테이블을 사용하여 오로지 하나의 이득 제어 특성만을 측정함으로써 결정될 수 있다. 도 6은 여러 룩-업 테이블이 사용되는 이득 제어 특성을 측정하는 프로세스를 도시하는 순서도이다. 도 6에 도시된 프로세스에서, 이득 제어 특성을 측정하는 프로시저가 모든 전압 레벨 Vcontrol(1) 내지 Vcontrol(m)에 대해 반복되고, 이는 전류 제어 룩-업 테이블에 저장된다. 이러한 방법으로 m+1 룩-업 테이블("이득 제어 룩-업 테이블")이 생성되고, 이들은 각각 모드 Vcontrol마다 하나씩 생성된다.
도 6을 참조하면, 블록(40)에서 j의 값이 1 내지 m에 대해 정의되고, 블록(41)에서 Vcontrol이 j번째 값으로 설정된다. 따라서, 프로시저는 Vcontrol의 m+1개의 다른 값들, 즉 m+1개의 다른 바이어스 전류 설정치들에 대해 반복된다. 블록(42)에서 i의 값은 1 내지 n으로 정의된다. 이러한 프로시저에서 값 n은 도 4를 참조한 상술한 프로시저의 n과 동일할 필요는 없다. 블록(43)에서 이득 제어 신호 Vagc는 원하는 전력 출력 P(i)와 동일한 전력을 가진 출력 신호를 제공하도록 조정된다. 다음으로, Vagc(i) 및 P(i)의 값이 블록(44)에 의해 표현된 바와 같이 저장된다.
블록(45)에서 i의 다음 값이 선택되고, i=n까지 블록(43, 44)에 의한 동작들이 반복되어, Vcontrol(j)의 설정을 위해 i=1 내지 n의 각각의 값에 대해 Vagc 및 P의 값을 산출한다. 블록(45)에서 i=n일 때, j번째 이득 제어 룩-업 테이블이 완성된다. 블록(47)에서 j의 값이 증가한다. 다음으로, 블록(41 내지 46)이 반복되고 이는 m의 모든 값에 대해 계속된다. 이러한 방식으로, Vcontrol의 모든 m+1 값에 대해 Vagc(i) 및 P(i)에 대한 해당 세트의 값들이 저장된다.
각각의 이득 제어 룩-업 테이블은 각각의 룩-업 테이블이 Vcontrol(j)의 규정 값에 대해 Vagc(i) 및 P(i)의 비교적 작은 범위의 값들을 포함하기 때문에 그 자체는 비교적 작다. 범위는 ACLR 임계치가 이전에 결정된 전력 증폭기 특성에 기초하여 그 Vcontrol(j)에 대해 충족될 수 있도록 선택된다. 이는 요구 전력(P) 대 Vcontrol 및 Vagc를 조정하는 방법 중 하나이다. 다른 방법이 이하에서 설명된다.
이동 전화에 전류 룩-업 테이블 및 이득 제어 룩-업 테이블을 저장하는 것은 이러한 값들이 전화에 의해 전송되는 신호의 전력 제어에 사용될 수 있게 한다. 셀룰러 시스템에서, 이동 전화에 의해 전송되는 신호의 전력은 전형적으로 두 가지 방식으로 제어된다. 가장 먼저, 전화는 수신되는 신호 강도의 변화를 주시하고 자신의 출력을 반대 방향으로 조정한다. 이는 "개방 루프" 전력 제어로서 공지되어 있다. 두 번째로, 이동 전화로부터 기지국에서 실제 수신된 신호 강도에 기초하여 기지국으로부터의 제어 또는 명령 신호를 수신한다. 신호가 약하다면 명령은 전화로부터 전송되는 신호의 전력을 증가시킬 것이고, 신호가 강하다면 명령은 전력의 감소를 가져올 것이다. 이는 "폐루프" 전력 제어로 공지되어 있다. 두 형태의 전력 제어 모두 미국특허 5,056,109 등에 개시되어 있고 여기서는 더 상세히 설명될 필요는 없을 것이다.
첨부된 도면 중 도 7은 "폐루프" 통화 동안 요구 출력 전력이 룩-업 테이블의 데이터 및 이러한 데이터와 비교되어 기저대역 회로(12)(도 1 참조)가 라인(17)상에 Vagc의 적정 값을 그리고 라인(23)상에 Vcontrol의 적정 값을 설정하는 방법을 도시한다. 블록(50)에서 이동 전화는 송신기가 출력에 요구되는 출력 전력(P)을 정의하는 데이터를 수신한다. 블록(51)에서 그 P 데이터는 전류 제어 룩-업 테이블의 Vcontrol에 대한 값을 룩-업하는데 사용된다. 룩-업 테이블의 해에 따라, P의 저장된 값은 수신된 데이터에 의해 규정된 요구 값과 정확하게 일치하지는 않는다. 이 경우, Vcontrol의 값을 산출하기 위해 요구된 P보다 높은 P의 가장 가까운 저장값이 선택될 것이다. 일단 Vcontrol에 대한 값이 결정된 이후, 블록(52)에 도시된 바와 같이 적정 이득 제어 룩-업 테이블을 선택하는데 사용된다. 다음으로, 블록(53)에 도시된 바와 같이, 이번에는 요구 출력 전력에 가장 근접하고 이 값 이상인 출력 전력을 산출할 수 있는 Vagc에 대한 값을 식별하기 위해 수신된 전력 데이터가 다시 사용된다. 이러한 방식으로, Vcontrol 및 Vagc의 값이 결정된다. 블록(54)에서, 이들 값들은 기저대역 회로(12)(도 1 참조)에 의해 전력 증폭기(22) 및 VGA 증폭기(16)에 제공된다.
따라서, 다중-상태 입력은 임의의 규정 출력 전력 레벨에 대해 규정 증폭기 바이어스 컨디션을 설정하는 데 사용된다. 따라서, 임의의 주어진 출력 전력에 대해 최적 공급 전력을 설정하는 것이 가능하고, 그 결과 최대값에 가까운 효율성이 적정 선형성을 가지고 얻어진다. CDMA 시스템의 경우, 도 1에 도시된 것과 같은 송신기 회로의 선형성(특히 전력 증폭기의 선형성)은 앞에서 언급된 두 개의 성능 파라미터들 ACLR 및 스펙트럼 방출 마스크에 의해 측정되는 것과 같은 핸드셋의 성능을 결정한다.
도 7에 도시된 프로시저는 마이크로프로세서 전력의 견지에서 효율적인데, 그 이유는 계산을 위한 복잡한 알고리즘을 사용하지 않는다는 것이다. 하지만, 전류 제어 룩-업 테이블 및 여러 (m+1) 이득 제어 룩-업 테이블들을 저장하기 위한 많은 메모리 공간을 필요로 하기 때문에 비효율적이다. 대안적인 방법은 이득 제어 특성에 대해 오로지 하나의 룩-업 테이블만을 사용하는 것이다. 이러한 대안에 대한 데이터는 전류 제어 전압 Vcontrol을 적정 불연속 전압 레벨로 설정함으로써 그리고 전류 제어 룩-업 테이블에 저장된 이득 제어 전압 대 전력 데이터 쌍(Vagc(i), P(i))을 측정함으로써 얻어진다. 이득 제어 전압이 전체 동적 범위를 측정하기 위해 단계가 올려짐에 따라 전류 제어 또한 단계가 올려진다.
이러한 대안에 대한 조정 방법은 첨부된 도면 중 도 8에 도시된 프로시저를 참조하여 이하에서 상세히 설명될 것이다. 이러한 프로시저는 전류 제어 룩-업 테이블로부터의 데이터에 의존한다. 그러므로 프로시저가 시작되기 이전에, 예를 들면 도 4에 도시된 프로시저를 사용하여 전류 제어 룩-업 테이블이 형성되어야 한다. 이는 도 8에서는 블록(60)으로 나타난다. 블록(60)에서 Vcontrol(j)의 값이 P(j)의 값에 대해 저장된다는 것에 주목한다. 이득 제어 룩-업 테이블을 형성하는 프로시저는 블록(610)에서 시작되고 동일한 시퀀스의 단계들의 반복으로 정수 i를 포함한다. 정수 i는 블록(60)의 정수 j와 동일할 필요는 없다. 결과적으로, 원하는 출력 전력 P의 주어진 값에 대해 전류 제어 룩-업 테이블의 정확하게 정합하는 엔트리가 존재하지 않을 것이다.
블록(62)에서 원하는 출력 전력 P(i)을 산출하는데 필요한 Vcontrol(j)의 값이 전류 제어 룩-업 테이블로부터 결정된다. Vcontrol(j)의 값은 출력 전력의 인접한 값, 즉 원하는 값 P(i)가 존재하는 P(j)ㅘ P(j+1) 사이의 값을 식별함으로써 그리고 식별된 두 개의 전력값 중 높은 값을 Vcontrol 값으로 선택함으로써 결정된다. 다른 방법으로, 원하는 값 P(i)에 가장 인접한 그리고 그 이상의 P(j)의 값이Vcontrol(j)에 대한 적정 값을 결정하는데 사용된다. 블록(63)에서, 값 Vcontrol(j)에 해당하는 전압 Vcontrol이 전력 증폭기(22)에 인가된다(도 1 참조). 더 높은 값이 선택되는데, 높은 값이 ACLR 마진이 적어도 규정된 최소값이 되게 하기 때문이다.
송신기 회로는 송신기로부터의 신호 출력이 P(i)와 동일하게 될 때까지 VGA 증폭기(16)(도 1 참조)에 인가된 전압 Vagc가 조정될 수 있도록 설정된다. 이는 도 8에 블록(64)으로 나타난다. 일단 이러한 것이 달성되면, 인가된 전압 Vagc에 해당하는 값 Vagc(i)이 이득 제어 룩-업 테이블의 P(i)에 대해 저장되고, 이는 블록(65)에 도시된다. 블록(66)에서 i의 값은 증가하고 블록(61 내지 65)에 의해 표현된 동작들이 i의 모든 n 값에 대해 반복된다.
첨부된 도면 중 도 9는 "폐루프" 통화 동안 요구 출력 전력이 룩-업 테이블의 데이터와 비교되며, 이러한 데이터로 기저대역 회로(12)(도 1 참조)가 라인(17)상의 Vagc 및 라인(23)상의 Vcontrol의 적정 값을 설정하는 방법을 도시한다. 데이터(Pdesired)(70)가 이득 제어 룩-업 테이블(71) 및 전류 제어 룩-업 테이블(72)에 입력으로서 제공된다. 두 개의 룩-업 테이블(71, 72)은 각각 Vagc 및 Vcontrol에 대한 값을 출력함으로써 응답한다. 원하는 전력에 대한 룩-업 테이블의 전력 P의 정확한 값이 없을 수 있다. 대신에, Pdesired의 값이 룩-업 테이블의 P(i)의 두 개의 인접한 값 사이에 놓일 것이다. 그러므로 룩-업 테이블들은 모두 P(i)의 인접한 값에 해당하는 두 값 Vagc 및 Vcontrol를 출력하도록 배치된다.
룩-업 테이블(71, 72)로부터 출력된 두 개의 값이 각각의 내삽기(73, 74)에 입력되고, 이들은 이로부터 Vagc 및 Vcontrol의 실제 값을 계산한다. 내삽기(73, 74)로부터 계산된 값 Vagc 및 Vcontrol이 관련 디지털-아날로그 컨버터(DAC)(75, 76)에 입력되고, 이러한 컨버터들은 도 1의 기저대역 회로에 제공되며, 이들 값들을 해당 전압 Vagc 및 Vcontrol으로 변환하여 도 1의 VGA 증폭기(16) 및 전력 증폭기(22)에 제공한다.
도 8에 도시된 방법은 더 적은 메모리를 요구하는데 그 이유는 두 개의 룩-업 테이블만을 필요로 하기 때문이다. 하지만, 이는 덜 정확지만, Vcontrol(j) 내지 Vcontrol(j+1)로부터의 전류 제어 전압이 변화될 때 이득 제어 전압이 점진적으로 단계가 올려지기 때문에 두 개의 룩-업 테이블의 저장된 값은 출력 전압의 불연속을 초래할 수 있다. 이는 전류 제어 전압이 전력 증폭기의 이득뿐만 아니라 이에 인가되는 바이어스 전류 또한 변화시키기 때문이다. 따라서, 전류 제어 전압의 단계 변화는 전력의 단계 변화를 유도할 것이고, 이는 (저류 제어 단계들의 분해능에 따라) 증가한 이득 제어 특성을 약간 빗나가게 한다. 도 8의 프로시저의 i 및 j 값에 대한 신중한 선택만이 심각한 불연속을 방지하고 이에 따라 이러한 변화와 관련된 어떠한 문제도 방지될 것이다.
이제까지 설명된 방법 및 프로시저들은 임의의 인접 출력 전력 값 P(j)와 P(j+1) 사이의 전압이 일정, 즉 전압 변화가 단계적인 방식이라는 가정에 기초한 것이다. 불연속 값으로부터 제어 특성들을 계산하는 다른 방식은 포인트 V(j), P(j)와 V(j+1), P(j+1)에 대해 특성이 선형적, 즉 인접 포인트들 사이에서 계속해서 변화된다는 가정이다. 이러한 가정을 사용하면 오로지 두 개의 룩-업 테이블만이 필요하다: 원하는 전력 대 Vagc의 값에 대한 하나의 룩-업 테이블; 및 원하는 전력 대 Vcontrol에 대한 하나의 룩-업 테이블. 이러한 접근법은 이하의 설명으로부터 명확해 지듯이 전력 불연속이 최소화되게 한다.
첨부된 도면 중 도 10은 이러한 가정 하에서 사용하기 위한 데이터를 얻기 위한 적정 조정 프로시저를 도시하는 블록도이다. 조정 프로시저는 4개의 동작을 포함한다. 첫 번째로, 룩-업 테이블이 정의된다. 두 번째로 Vcontrol의 값이 정의된 룩-업 테이블에 저장된다. 세 번째로, Vagc의 초기값이 생성되고 정의된 룩-업 테이블에 저장된다. 비록 데이터의 후속 처리를 용이하게 하지만 이러한 단계는 선택적이다. 네 번째로, Vagc의 새로운 최적 값이 생성되고 정의된 룩-업 테이블에 저장된다. 블록(80)은 룩-업 테이블을 정의하기 위한 동작의 시작을 나타낸다. 단일 룩-업 테이블(LUT)은 블록(81a)에 도시된 바와 같이 Vcontrol(i), P(i) 및 Vagc(i)의 1 내지 n의 모든 I값에 대해 정의되고 또는 선택적으로 두 개의 개별 룩-업 테이블이 블록(81b)에 도시된 바와 같이 Vcontrol(i)와 P(i) 및 Vagc(i)와 P(i)의 1 내지 n의 모든 i 값에 대해 정의된다. 룩-업 테이블은 일단 i가 블록(82)에서 n 값에 도달할 때 정의된다.
이 단계에서 또는 심지어 룩-업 테이블이 정의되기 전에도, 제어 전압(Vcontrol) 및 전력(P) 특성들(도 3 및 도 4 참조)이 블록(83)에서 측정된다.
다음으로, 프로시저는 Vagc의 시작 값이 생성되고 정의된 룩-업 테이블(들)에 저장되는 동작으로 이동한다. 동작은 블록(84)에서 시작하고 1 내지 n의 각각의 i 값에 대해 반복된다. 블록(84a)에서, 요구 전력의 i번째 값, 즉 P(i)가 입력되고, 블록(85)에서 Vcontrol(i)의 값이 P(i)의 원하는 값에 인접한 P(i)와 P(j+1)의 두 값들에 대해 저장된 Vcontrol(j)와 Vcontrol(j+1)의 전류 제어 룩-업 테이블 값을 찾음으로써 정의된다. 이는 도 9를 참조하여 이전에 설명된 접근법과 유사하다. 하지만, 이전에 설명된 바와 같이 두 개의 Vcontrol 값들의 최소값, 즉 Vcontrol(j)을 취하는 것 대신, 두 값 Vcontrol(j)와 Vcontrol(j+1)이 Vcontrol(i) 값을 결정하는 데 사용된다. Vcontrol(i)의 값은 Vcontrol(j)와 Vcontrol(j+1) 사이의 내삽 또는 외삽에 의해 계산된다. 다음으로, Vcontrol(i)의 값이 블록(81a, 81b)에서 생성된 룩-업 테이블에 저장된다. 이러한 프로시저는 블록(86)에서 결정된 바와 같이 1 내지 n의 모든 i 값에 대해 반복된다.
블록(86)으로부터 나와서, 프로시저는 선택적으로 블록(87)으로 계속되어, Vagc의 시작 값이 생성되며 1 내지 n의 모든 i 값에 대해 블록(81a, 81b)에서 정의된 룩-업 테이블에 저장되는 동작을 시작한다. Vagc(i)의 시작 값은 이전에 결정된 전력 증폭기 특성으로부터 쉽게 결정될 수 있다. 이러한 프로시저는 블록(89)에서 결정된 바와 같이 1 내지 n의 모든 i 값에 대해 유사하게 반복된다. 이러한 선택적인 프로시저를 수행하는 장점은 최적의 Vagc 값을 유도하는 시간을 절약한다는 것이다.
선택적으로, 블록(86)으로부터 나와서 프로시저는 Vagc의 최적값의 생성을 위해 블록(90)에서 계속된다. 이러한 프로시저에서, 1 내지 n의 모든 i 값에 대해, 도 1의 전력 증폭기(22)에 인가된 전압 Vcontrol이 블록(91)에서 표현된 바와 같이 값 Vcontrol(i)에 해당하는 레벨로 설정된다. 다음으로, 블록(92)에 도시된 바와 같이, 도 1의 VGA 증폭기(16)에 인가된 전압 Vagc은 요구된 ACLR 선형성이 달성될 때까지 조정된다. 이러한 조정은 VGA 증폭기(16)에 인가된 초기 전압 Vagc이 그 값이 되어야 할 값에 인접할 때 더욱 효율성이 높은 효과를 가져올 수 있다. 임의 전압(예, 0볼트)으로부터 시작하는 것은 요구 값을 취하는 것에 더 긴 시간을 소모한다. 이는 Vagc(I)에 대한 초기값을 저장하는 것이 왜 선택적인가 하는 것을 설명한다. Vagc(i)의 값은 블록(93)에 표현된 바와 같이 저장되고, 프로시저는 또한 블록(94)에서 결정된 바와 같이 1 내지 n의 모든 i 값에 대해 반복된다.
따라서, 생성된 룩-업 테이블은 송신기가 "폐루프" 통화일 때 송신기 회로의 증폭기를 제어하기 위해 도 7을 참조하여 앞서 설명된 바와 유사한 방식으로 사용된다. 룩-업 테이블에 저장된 데이터로부터 기저대역 회로(12)는 전압 Vcontrol 및 Vagc에 대한 정확한 값을 외삽한다. 전류 제어 전압 Vcontrol은 가장 먼저 설정되고 다음으로 이득 제어 전압 Vagc이 설정된다.
이러한 방법은 전류 제어 특성이 완만하고 두 제어 신호 Vcontrol 및 Vagc이 각각의 새로운 전력 레벨에 대해 동시에 조정되기 때문에 출력 전력에서의 최소 불연속을 생성한다. 이러한 방법은 또한 두 개의 룩-업 테이블만을 요구하며, 이는 하드웨어 오버헤드를 감소시키지만 외부 계산을 포함하기 때문에 더 많은 프로세서 전력을 필요로 한다.
이상의 방법은 Vagc 및 Vcontrol 룩-업 테이블에 대해 정합 전력 값이 필요함을 가정하였다. 하지만, 전력 대 Vcontrol에 대한 룩-업 테이블을 생략함으로써 전력 제어 정확도와 메모리(룩-업 테이블) 오버헤드 사이의 트레이드오프에 영향을 줄 수 있다. 도 4의 프로시저에서 얻어진 P 대 Vcontrol의 측정은 Vagc 및 Vcontrol에 대해 수용할 만한 정확한 값을 얻기 위해 내삽과 함께 대신에 사용될 수 있다.
첨부된 도면 중 도 11은 도 10에서 설정된 조정 프로시저의 스트림라인 버전을 도시한다. 이러한 버전에서 블록(80 내지 83)은 유지되지만, 블록(81b)은 Vagc (및 Vcontrol은 아님)에 대한 룩-업 테이블을 정의함으로써 간소화될 수 있다. 블록(84 내지 89)은 생략되고, 그 결과 Vagc 대 P의 측정(도 4 참조)이 블록(90)에서 프로시저를 계속할 때까지 완성된다. i= 1 내지 n인 각각의 값에 대해 요구 전력 P(i)가 룩-업 테이블로부터 값이 판독될 수 있도록 입력된다. 이는 도 1의 블록(95)에 표현된다.
앞서 설명된 바와 같이(P(i) 및 Pdesired와 관련하여 도 9를 참조하면), 요구 전력 P(i)에 해당하는 룩-업 테이블의 P의 정확한 값이 존재하지 않고, 결과적으로 P(i)의 값이 룩-업 테이블의 P의 두 개의 인접 값 사이에 위치할 것이다. 그러므로 룩-업 테이블은 Vcontrol에 대해 두 개의 인접 값을 출력하고, 이는 Vcontrol에 대해 단일 값을 제공하기 위해 블록(96)에서 내삽된다. 블록(97)에서, 전력 증폭기(22)에 인가된 전압 Vcontrol은 룩-업 테이블로부터 출력된 값과 동일하게 설정되며, 블록(92)에서(도 10의 블록(92)에 해당) VGA 증폭기에 인가된 전압 Vagc은 조정되고, 따라서 송신기가 요구 전력으로 신호를 전송할 수 있도록 한다. Vagc(I)의 값은(도 10에서와 같이) 저장되고 선택적으로 Vcontrol(i)는 블록(93a)에 저장된다. 프로시저는 블록(94)에서 결정되는 바와 같이 1 내지 n의 모든 i 값에 대해 반복된다.
본 발명이 바람직한 실시예를 통해 설명되었지만 이러한 실시예는 예를 위한 것일 뿐이며 당업자라면 첨부된 청구항에 개시된 본 발명의 정신 및 범위와 그 등가물을 벗어남 없는 변경 및 변화가 가능하다는 것을 알 수 있을 것이다.

Claims (32)

  1. 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법으로서,
    상기 제 1 제어 신호에 대한 다수의 신호 값들의 세트를 정의하는 단계;
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 신호 값에 대응하는 레벨로 상기 제 1 제어 신호를 설정하는 단계;
    상기 송신기로 하여금 원하는 방식으로 동작하게 하기 위하여 상기 제 2 제어 신호를 조정하는 단계;
    상기 원하는 방식으로 동작하는 동안 상기 송신기에 의해 전송되는 신호의 전력을 측정하는 단계; 및
    상기 다수의 제 1 제어 신호 값들의 세트의 각각의 신호 값에 대해 상기 설정 단계, 상기 조정 단계 및 상기 측정 단계를 반복하는 단계를 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  2. 제 1항에 있어서,
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 상기 신호 값에 대해서 상기 측정되는 전력을 나타내는 데이터를 기록하는 단계를 더 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법..
  3. 제 2항에 있어서,
    상기 데이터는 룩-업 테이블에 엔트리들로서 기록되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  4. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 원하는 방식은 인접 채널 누설비 범위를 포함하는 파라미터들에 의해 정의되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  5. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 송신기 회로는 제 1 증폭기 및 제 2 증폭기를 포함하며, 상기 제 1 특성은 상기 제 1 증폭기의 특성이고 상기 제 2 특성은 상기 제 2 증폭기의 특성인,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  6. 제 5항에 있어서,
    상기 제 1 증폭기는 전력 증폭기를 포함하며, 상기 제 1 제어 신호에 의해 제어되는 상기 특성은 상기 전력 증폭기로의 공급 전류를 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  7. 제 5항에 있어서,
    상기 제 2 증폭기는 컨디셔닝(conditioning) 증폭기를 포함하며, 상기 제 2 제어 신호에 의해 제어되는 상기 특성은 상기 컨디셔닝 증폭기의 이득을 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  8. 제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법으로서,
    상기 제 1 제어 신호에 대한 다수의 신호 값들의 세트를 정의하는 단계;
    상기 송신기에 의해 전송되는 신호의 전력을 나타내는 다수의 전력 값들의 세트를 정의하는 단계;
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 신호 값에 대응하는 레벨로 상기 제 1 제어 신호를 설정하는 단계;
    상기 정의되는 다수의 전력 값들의 세트로부터 전력 값을 선택하는 단계;
    상기 송신기로 하여금 상기 선택되는 전력 값에 대응하는 전력으로 신호를 전송하게 하기 위하여 상기 제 2 제어 신호를 조정하는 단계; 및
    상기 다수의 전력 값들의 세트의 각각의 전력 값에 대해 상기 선택 단계 및 상기 조정 단계를 반복하는 단계를 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  9. 제 8항에 있어서,
    상기 전송되는 신호의 상기 전력에 대하여 상기 제 2 제어 신호를 나타내는 데이터를 기록하는 단계를 더 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  10. 제 8항 또는 제 9항에 있어서,
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 각각의 신호 값에 대해 상기 설정 단계, 상기 조정 단계, 상기 선택 단계 및 상기 반복 단계를 반복하는 단계를 더 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  11. 제 10항에 있어서,
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 신호 값에 대하여 상기 전송되는 신호의 전력 및 상기 제 2 제어 신호를 나타내는 데이터를 기록하는 단계를 더 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  12. 제 11항에 있어서,
    상기 다수의 제 1 제어 신호 값들의 세트로부터의 신호 값에 대하여 상기 전송되는 신호의 전력 및 상기 제 2 제어 신호를 나타내는 데이터는 상기 다수의 제 1 제어 신호 값들의 세트로부터의 각각의 신호 값에 대한 개별 리스트에 저장되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  13. 제 12항에 있어서,
    상기 각각의 개별 리스트의 데이터는 개별 룩-업 테이블의 엔트리들로서 기록되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  14. 제 8항에 있어서,
    상기 제 1 제어 신호에 대한 다수의 신호 값들의 세트는 제 1 제어 신호 값들에 대하여 전송되는 신호 전력 값들을 나타내는 이전에 생성된 데이터를 사용함으로써 정의되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  15. 제 14항에 있어서,
    상기 이전에 생성된 데이터는 상기 정의되는 다수의 전력 값들의 세트로부터 전력 값을 선택하고 상기 제 1 제어 신호에 대한 신호 값을 계산함으로써 사용되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  16. 제 8항 또는 제 9항에 있어서,
    상기 송신기 회로는 제 1 증폭기 및 제 2 증폭기를 포함하며, 상기 제 1 특성은 상기 제 1 증폭기의 특성이고 상기 제 2 특성은 상기 제 2 증폭기의 특성인,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  17. 제 16항에 있어서,
    상기 제 1 증폭기는 전력 증폭기를 포함하고, 상기 제 1 제어 신호에 의해 제어되는 상기 특성은 상기 전력 증폭기로의 공급 전류를 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  18. 제 16항에 있어서,
    상기 제 2 증폭기는 컨디셔닝 증폭기를 포함하고, 상기 제 2 제어 신호에 의해 제어되는 상기 특성은 상기 컨디셔닝 증폭기의 이득을 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  19. 제 14항에 있어서,
    상기 이전에 생성된 데이터는 제 1항 내지 제 3항 중 어느 한 항에 따른 방법을 이용하여 생성되는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  20. 제 19항에 있어서,
    상기 제 2 제어 신호에 대한 시작 값들의 세트를 저장하는 단계; 및
    상기 송신기로 하여금 상기 선택되는 전력 값에 대응하는 전력으로 신호를 전송하게 하기 위하여 상기 제 2 제어 신호를 조정할 때 상기 시작 값들의 세트를 사용하는 단계를 더 포함하는,
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 가진 송신기 회로를 조정하는 방법.
  21. 전력 값을 특정(specify)하는 전력 데이터를 수신하기 위한 수신기;
    제 1 제어 신호에 의해 제어 가능한 제 1 특성 및 제 2 제어 신호에 의해 제어 가능한 제 2 특성을 갖는 증폭기;
    전력 값들, 대응하는 제 1 제어 신호 값들 및 대응하는 제 2 제어 신호 값들을 나타내는 데이터를 저장하기 위한 저장부; 및
    상기 수신기 및 상기 저장부와 커플링되고, 상기 저장부에 저장되는 상기 데이터로부터 상기 제 1 특성을 제어하기 위한 제 1 제어 신호 및 상기 제 2 특성을 제어하기 위한 제 2 제어 신호를 생성하기 위하여 상기 수신되는 전력 데이터에 응답적인(operative) 제어기를 포함하는,
    송신기.
  22. 제 21항에 있어서,
    상기 증폭기는 제 1 증폭기 및 제 2 증폭기를 포함하며, 상기 제 1 특성은 상기 제 1 증폭기의 특성이고 상기 제 2 특성은 상기 제 2 증폭기의 특성인,
    송신기.
  23. 제 22항에 있어서,
    상기 저장부는 룩-업 테이블을 포함하고,
    상기 제어기는 상기 증폭기들과 커플링되는 아날로그-디지털 컨버터를 포함하며,
    상기 제어기는 상기 룩-업 테이블에 상기 수신되는 전력 데이터를 적용하도록 배열(arrange)되고,
    상기 룩-업 테이블은 상기 아날로그-디지털 컨버터에 데이터를 공급함으로써 상기 수신되는 전력 데이터의 적용에 응답하도록 배열되며,
    상기 아날로그-디지털 컨버터는 상기 제 1 제어 신호를 상기 제 1 증폭기에 출력하고 상기 제 2 제어 신호를 상기 제 2 증폭기에 출력함으로써 상기 공급되는 데이터에 응답하도록 배열되는,
    송신기.
  24. 제 23항에 있어서,
    상기 제어기는 상기 제 1 제어 신호 값들 및 상기 제 2 제어 신호 값들을 상기 아날로그-디지털 컨버터에 직접 출력하도록 배열되는,
    송신기.
  25. 제 23항 또는 제 24항에 있어서,
    상기 제어기는 프로세서를 포함하고,
    상기 프로세서는:
    상기 제 1 제어 신호 및 상기 제 2 제어 신호를 정의하는 데이터를 생성하기 위해 상기 저장부로부터의 데이터를 프로세싱하고,
    상기 프로세싱되는 데이터를 상기 아날로그-디지털 컨버터에 출력하는,
    송신기.
  26. 제 23항 또는 제 24항에 있어서,
    상기 저장부는:
    전력 값들 및 대응하는 제 1 제어 신호 값들을 나타내는 데이터를 저장하기 위한 제 1 룩-업 테이블; 및
    전력 값들 및 대응하는 제 2 제어 신호 값들을 나타내는 데이터를 저장하기 위한 제 2 룩-업 테이블을 포함하는,
    송신기.
  27. 제 26항에 있어서,
    상기 제어기는,
    상기 제 1 제어 신호 및 상기 제 2 제어 신호를 정의하는 데이터를 생성하기 위해 상기 저장부로부터의 데이터를 프로세싱하고, 그리고
    상기 프로세싱되는 데이터를 상기 아날로그-디지털 컨버터에 출력하기 위한 프로세서를 포함하고,
    상기 저장부는 제 1 제어 신호 값들의 세트의 각각의 값마다 하나씩 다수의 제 2 룩-업 테이블들을 포함하며,
    상기 프로세서는 상기 제 1 룩-업 테이블로부터 제 1 제어 신호 값을 생성하기 위해 상기 수신되는 전력 데이터를 사용하고, 상기 수신되는 전력 데이터에 따라 제 2 제어 신호 값을 생성하는 데에 사용하기 위한 제 2 룩-업 테이블을 식별하기 위하여 상기 생성되는 제 1 제어 신호 값을 사용하도록 배열되는,
    송신기.
  28. 제 22항 내지 제 24항 중 어느 한 항에 있어서,
    상기 제 1 증폭기는 전력 증폭기를 포함하고, 상기 제 1 제어 신호에 의해 제어되는 상기 특성은 상기 전력 증폭기로의 공급 전류를 포함하는,
    송신기.
  29. 제 22항 내지 제 24항 중 어느 한 항에 있어서,
    상기 제 2 증폭기는 컨디셔닝 증폭기를 포함하고, 상기 제 2 제어 신호에 의해 제어되는 특성은 상기 컨디셔닝 증폭기의 이득을 포함하는,
    송신기.
  30. 제 21항 내지 제 24항 중 어느 한 항에 있어서,
    상기 저장부의 데이터는 상기 제 1항 내지 제 3항 중 어느 한 항에 따른 방법을 이용하여 생성되는,
    송신기.
  31. 삭제
  32. 삭제
KR1020057004998A 2002-09-26 2003-09-24 송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법 KR101150603B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB0222380A GB2393595B (en) 2002-09-26 2002-09-26 A transmitter and a method of calibrating power in signals output from a transmitter
GB0222380.8 2002-09-26

Publications (2)

Publication Number Publication Date
KR20060031793A KR20060031793A (ko) 2006-04-13
KR101150603B1 true KR101150603B1 (ko) 2012-06-01

Family

ID=9944821

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057004998A KR101150603B1 (ko) 2002-09-26 2003-09-24 송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법

Country Status (9)

Country Link
US (1) US7792493B2 (ko)
EP (1) EP1543639A1 (ko)
JP (4) JP2006500846A (ko)
KR (1) KR101150603B1 (ko)
CN (1) CN1729637B (ko)
AU (1) AU2003269199A1 (ko)
GB (2) GB2393595B (ko)
HK (1) HK1065174A1 (ko)
WO (1) WO2004030246A1 (ko)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2401734B (en) * 2003-05-14 2007-01-03 Ubinetics Ltd Transmission power steps
US7899419B2 (en) 2004-01-16 2011-03-01 Research In Motion Limited Method and apparatus for compensating code channel power in a transmitter
EP1589666B1 (en) 2004-04-19 2012-03-28 HTC Corporation Method for correcting a mobile telephone having an automatic power control function and a correction system therefor
FR2879882B1 (fr) * 2004-12-22 2007-05-18 Sagem Procede et systeme d'autocalibration d'une chaine d'emission d'un terminal mobile par l'utilisation d'un recepteur umts ou gsm embarque
GB2424133B (en) 2005-03-09 2008-07-30 Renesas Tech Corp Communication semiconductor integrated circuit, communication electronic component and wireless communication system
DE102006032961A1 (de) 2006-07-17 2008-02-21 Rohde & Schwarz Gmbh & Co. Kg Verfahren und System zur Ermittlung der Abhängigkeit zwischen Geräteparametern eines Mobilfunkgeräts und Signalgrößen
US8068797B2 (en) * 2007-09-28 2011-11-29 Freescale Semiconductor, Inc. Gain control methods for wireless devices and transmitters
US7805116B2 (en) * 2007-09-28 2010-09-28 Freescale Semiconductor, Inc. Gain control methods for wireless devices and transmitters
US8605814B2 (en) * 2007-10-10 2013-12-10 Crestcom, Inc. Distortion-compensated RF transmitter and method therefor
US20090258640A1 (en) * 2008-04-11 2009-10-15 Telefonaktiebolaget Lm Ericsson Device power detector
JP2010062991A (ja) * 2008-09-05 2010-03-18 Goyo Electronics Co Ltd 無線機の出力レベル調整方法
US9166471B1 (en) 2009-03-13 2015-10-20 Rf Micro Devices, Inc. 3D frequency dithering for DC-to-DC converters used in multi-mode cellular transmitters
US8548398B2 (en) 2010-02-01 2013-10-01 Rf Micro Devices, Inc. Envelope power supply calibration of a multi-mode radio frequency power amplifier
US8583062B2 (en) * 2010-04-15 2013-11-12 Apple Inc. Methods for determining optimum power supply voltages for radio-frequency power amplifier circuitry
US8538355B2 (en) 2010-04-19 2013-09-17 Rf Micro Devices, Inc. Quadrature power amplifier architecture
US9184701B2 (en) 2010-04-20 2015-11-10 Rf Micro Devices, Inc. Snubber for a direct current (DC)-DC converter
US9553550B2 (en) 2010-04-20 2017-01-24 Qorvo Us, Inc. Multiband RF switch ground isolation
US8947157B2 (en) 2010-04-20 2015-02-03 Rf Micro Devices, Inc. Voltage multiplier charge pump buck
US8913967B2 (en) 2010-04-20 2014-12-16 Rf Micro Devices, Inc. Feedback based buck timing of a direct current (DC)-DC converter
US9214865B2 (en) 2010-04-20 2015-12-15 Rf Micro Devices, Inc. Voltage compatible charge pump buck and buck power supplies
US9900204B2 (en) 2010-04-20 2018-02-20 Qorvo Us, Inc. Multiple functional equivalence digital communications interface
US9362825B2 (en) 2010-04-20 2016-06-07 Rf Micro Devices, Inc. Look-up table based configuration of a DC-DC converter
US8942651B2 (en) 2010-04-20 2015-01-27 Rf Micro Devices, Inc. Cascaded converged power amplifier
US9008597B2 (en) 2010-04-20 2015-04-14 Rf Micro Devices, Inc. Direct current (DC)-DC converter having a multi-stage output filter
US8942650B2 (en) 2010-04-20 2015-01-27 Rf Micro Devices, Inc. RF PA linearity requirements based converter operating mode selection
US9030256B2 (en) 2010-04-20 2015-05-12 Rf Micro Devices, Inc. Overlay class F choke
US8958763B2 (en) 2010-04-20 2015-02-17 Rf Micro Devices, Inc. PA bias power supply undershoot compensation
US9048787B2 (en) 2010-04-20 2015-06-02 Rf Micro Devices, Inc. Combined RF detector and RF attenuator with concurrent outputs
US8983410B2 (en) 2010-04-20 2015-03-17 Rf Micro Devices, Inc. Configurable 2-wire/3-wire serial communications interface
US8989685B2 (en) 2010-04-20 2015-03-24 Rf Micro Devices, Inc. Look-up table based configuration of multi-mode multi-band radio frequency power amplifier circuitry
US9077405B2 (en) 2010-04-20 2015-07-07 Rf Micro Devices, Inc. High efficiency path based power amplifier circuitry
US8983407B2 (en) 2010-04-20 2015-03-17 Rf Micro Devices, Inc. Selectable PA bias temperature compensation circuitry
US9214900B2 (en) * 2010-04-20 2015-12-15 Rf Micro Devices, Inc. Interference reduction between RF communications bands
US9577590B2 (en) 2010-04-20 2017-02-21 Qorvo Us, Inc. Dual inductive element charge pump buck and buck power supplies
CN101938258B (zh) 2010-08-27 2013-06-05 华为终端有限公司 一种控制射频功率放大器发射信号的方法和装置
CN101977090B (zh) * 2010-10-27 2014-12-10 中兴通讯股份有限公司 一种移动终端的射频校准方法和装置
US8995589B1 (en) * 2010-11-17 2015-03-31 James Qiu Channel estimation in a pilot assisted OFDM system
US9065505B2 (en) 2012-01-31 2015-06-23 Rf Micro Devices, Inc. Optimal switching frequency for envelope tracking power supply
CN108919159B (zh) * 2018-09-10 2021-01-29 长沙电咖汽车零部件制造有限公司 功率标定方法及装置
CN109286972B (zh) * 2018-10-17 2022-01-11 Oppo广东移动通信有限公司 一种无线通信方法、系统、设备及计算机可读存储介质
CN111010726B (zh) * 2019-12-24 2023-04-18 上海闻泰信息技术有限公司 射频通信配置参数的确定方法、装置、设备及介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001026259A1 (en) 1999-10-05 2001-04-12 Ericsson Inc. Calibration of a mobile device using a loopback module
US6370203B1 (en) 1998-11-04 2002-04-09 Ericsson Inc. Power control for wireless communications system

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2546523B2 (ja) * 1993-12-07 1996-10-23 日本電気株式会社 高周波増幅回路の消費電力低減方式
JP2974274B2 (ja) 1994-05-12 1999-11-10 エヌ・ティ・ティ移動通信網株式会社 送信電力制御方法および送信電力制御装置
US5589796A (en) * 1994-11-01 1996-12-31 Motorola, Inc Method and apparatus for increasing amplifier efficiency
US5752172A (en) * 1996-08-16 1998-05-12 Nokia Mobile Phones Limited Distributed transmitter output power control circuit and method for a radio telephone
GB2316561B (en) * 1996-08-22 2001-01-03 Motorola Ltd Improved power amplifier and related method
AU3985399A (en) 1998-05-18 1999-12-06 Omnipoint Corporation Amplifier with dynamically adaptable supply current
KR100357619B1 (ko) * 1998-06-23 2003-01-15 삼성전자 주식회사 이동 통신단말기의 출력전력 제어장치 및 방법
US6327462B1 (en) * 1998-12-29 2001-12-04 Conexant Systems, Inc. System and method for dynamically varying operational parameters of an amplifier
JP4156735B2 (ja) * 1999-01-08 2008-09-24 松下電器産業株式会社 無線装置、無線装置における送信電力制御方法および記録媒体
JP2000252914A (ja) 1999-02-25 2000-09-14 Fujitsu Ltd 増幅器の制御装置及びその制御方法
JP2000312154A (ja) * 1999-04-27 2000-11-07 Matsushita Electric Ind Co Ltd 電力制御装置及び方法
US6374116B1 (en) * 1999-06-14 2002-04-16 Qualcomm Incorporated Adjusting maximum transmit power to maintain constant margin for adjacent channel power rejection
JP3739614B2 (ja) * 1999-11-24 2006-01-25 アルプス電気株式会社 出力電力調整を行う送信機
JP2001284998A (ja) * 2000-03-31 2001-10-12 Mitsubishi Electric Corp 無線送信装置
WO2001084741A2 (en) * 2000-05-04 2001-11-08 Matsushita Mobile Communication Development Corporation Of U.S.A. Output power control of a transmitter
JP2001358606A (ja) * 2000-06-14 2001-12-26 Matsushita Electric Ind Co Ltd 時分割多重方式無線装置
JP2002094392A (ja) * 2000-09-14 2002-03-29 Matsushita Electric Ind Co Ltd 送信電力制御方法及び送信電力制御装置並びに移動無線局
GB0028689D0 (en) 2000-11-24 2001-01-10 Qualcomm Uk Ltd Amplifier circuit
JP2002176368A (ja) * 2001-07-11 2002-06-21 Nec Corp 送信出力増幅器のバイアス電流最適化制御が可能な送信電力制御装置
US6614309B1 (en) * 2002-02-21 2003-09-02 Ericsson Inc. Dynamic bias controller for power amplifier circuits
US20040198261A1 (en) * 2002-06-28 2004-10-07 Wei Xiong Method of self-calibration in a wireless transmitter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6370203B1 (en) 1998-11-04 2002-04-09 Ericsson Inc. Power control for wireless communications system
WO2001026259A1 (en) 1999-10-05 2001-04-12 Ericsson Inc. Calibration of a mobile device using a loopback module

Also Published As

Publication number Publication date
JP2015057925A (ja) 2015-03-26
GB2393595B (en) 2007-04-04
AU2003269199A1 (en) 2004-04-19
US20060114075A1 (en) 2006-06-01
GB2427772B (en) 2007-04-11
HK1065174A1 (en) 2005-02-08
CN1729637B (zh) 2011-02-09
WO2004030246A1 (en) 2004-04-08
JP2011030265A (ja) 2011-02-10
JP2006500846A (ja) 2006-01-05
CN1729637A (zh) 2006-02-01
US7792493B2 (en) 2010-09-07
GB2393595A (en) 2004-03-31
JP5694392B2 (ja) 2015-04-01
GB0612632D0 (en) 2006-08-02
GB2427772A (en) 2007-01-03
GB0222380D0 (en) 2002-11-06
EP1543639A1 (en) 2005-06-22
JP2013118655A (ja) 2013-06-13
KR20060031793A (ko) 2006-04-13

Similar Documents

Publication Publication Date Title
KR101150603B1 (ko) 송신기 및 송신기로부터 출력된 신호들의 전력을 조정하는 방법
US6166598A (en) Power amplifying circuit with supply adjust to control adjacent and alternate channel power
US8873675B2 (en) Method and apparatus for optimizing transmitter power efficiency
US8000409B2 (en) Method and apparatus for improving power amplifier efficiency in wireless communication systems having high peak to average power ratios
US7493091B2 (en) Transmission circuit and communication device
KR100693853B1 (ko) 높은 첨두치 대 평균치 전력비를 갖는 무선 통신 시스템에서 전력 증폭기 효율 향상 방법 및 장치
US7308042B2 (en) Method and apparatus for optimizing transmitter power efficiency
US20120087441A1 (en) Method and apparatus for optimizing transmitter power efficiency
GB2346492A (en) Feedback transmission power control in an efficient mobile phone or base station transmitter
US20010026600A1 (en) Radio transmitter with reduced power consumption
JPH11308126A (ja) 無線装置、無線装置における送信電力制御方法および記録媒体
JP4204566B2 (ja) 送信器の電力効率を最適化する方法およびその装置
US8073409B2 (en) System and method for controlling transmitter output levels in a wireless communications device

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee