KR101127663B1 - 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템 - Google Patents

멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템 Download PDF

Info

Publication number
KR101127663B1
KR101127663B1 KR1020100120414A KR20100120414A KR101127663B1 KR 101127663 B1 KR101127663 B1 KR 101127663B1 KR 1020100120414 A KR1020100120414 A KR 1020100120414A KR 20100120414 A KR20100120414 A KR 20100120414A KR 101127663 B1 KR101127663 B1 KR 101127663B1
Authority
KR
South Korea
Prior art keywords
master
backplane
data
data signal
unit
Prior art date
Application number
KR1020100120414A
Other languages
English (en)
Inventor
박동규
이수강
Original Assignee
엘에스산전 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘에스산전 주식회사 filed Critical 엘에스산전 주식회사
Priority to KR1020100120414A priority Critical patent/KR101127663B1/ko
Application granted granted Critical
Publication of KR101127663B1 publication Critical patent/KR101127663B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17337Direct connection machines, e.g. completely connected computers, point to point communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Storage Device Security (AREA)

Abstract

멀티 마스터를 지닌 백플래인 시스템에 관한 기술이 개시된다.
본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치는, 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브를 포함하는 백플래인 시스템에서, 상기 복수의 마스터 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간을 카운트하는 타이머부; 상기 백플래인으로 전송되는 타 마스터의 데이터 신호를 감지하는 신호 감지부; 및 상기 카운트되는 대기시간 동안 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 스위칭을 수행하는 스위칭부를 포함함으로써, 시스템 가용성 및 안정성을 개선하고 백플래인으로 전송되는 데이터 량이 많은 경우에도 충돌없는 데이터 전송을 가능하게 한다.

Description

멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템{Apparatus and method for managing access right of master in backplane with multi-master, and backplane system using thereof}
본 발명은 마스터-슬레이브 구조의 백플래인 시스템 기술에 관한 것으로서, 더욱 상세하게는, 백플래인 시스템에서 다수의 마스터를 사용할 수 있도록 하는 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템에 관한 것이다.
산업용 시스템은 일반적으로 백플래인에 여러 가지 다양한 모듈들을 장착하여 사용한다. 이러한 백플래인은 슬롯(slot)들에 장착된 각종 모듈을 연결하는 회로와 통신 경로를 포함하여 회로기판 내의 근거리에서 고속의 데이터를 전달한다.
그러나, 단일한 마스터를 지닌 마스터-슬레이브 구조의 백플래인 시스템에서는 상기 마스터에 에러 또는 결함 등이 발생할 경우 시스템 전체에 문제가 발생하게 된다. 또한, 고 가용성(high availability) 및 안정성을 요구하는 시스템의 경우 리던던시(redundancy)를 위해 이중화 이상의 마스터를 필요로 하는 경우가 많다. 그러나, 단일 마스터를 지닌 백플래인 시스템의 문제점을 보완하기 위해 복수의 마스터를 사용하는 경우에는 각각의 마스터에 의한 제어 신호들 간에 충돌이 일어나 백플래인 기능을 정상적으로 수행할 수 없는 문제가 발생하게 된다. 또한, 백플래인을 사용하는 시스템은 대부분 많은 수의 다양한 장치를 사용하기 때문에, 기존의 시스템, 또는 장치들을 유지한 채 멀티 마스터를 구축하는 것은 마스터-슬레이브 구조의 백플래인 특성상 불가능하다. 결국, 멀티 마스터 기능이 가능하도록 백플래인을 수정할 경우 그와 관련된 모든 장치들의 재 개발이 이루어져야 하는 문제가 발생하게 된다.
본 발명의 실시예들은, 마스터-슬레이브 구조의 백플래인 시스템에서 다수의 마스터를 사용할 수 있도록 함으로써 시스템 가용성 및 안정성을 개선하고자 한다. 또한, 다수의 마스턴 간 제어 우선순위를 가지도록 함으로써 백플래인으로 전송되는 데이터 량이 많은 경우에도 충돌없는 데이터 전송을 가능하게 하고자 한다.
또한, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자라면, 본 발명에 따른 실시예들이 상기 언급되지 않은 또 다른 기술적 과제들을 해결할 수 있음을 아래의 기재로부터 명확하게 이해할 수 있을 것이다.
본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치는, 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브를 포함하는 백플래인 시스템에서, 상기 복수의 마스터 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간을 카운트하는 타이머부; 상기 백플래인으로 전송되는 타 마스터의 데이터 신호를 감지하는 신호 감지부; 및 상기 카운트되는 대기시간 동안 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 스위칭을 수행하는 스위칭부를 포함한다.
본 발명의 일 실시예에 따른 백플래인 시스템은, 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브를 포함하는 백플래인 제어부; 및 상기 복수의 마스터 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간 동안 상기 백플래인을 통해 전송되는 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 접근 권한을 부여하는 접근권한 관리부를 포함한다.
일 실시예에 있어서, 상기 접근권한 관리부는, 상기 접근 권한 요청을 한 마스터의 상기 대기시간을 카운트하는 타이머부; 상기 백플래인으로 전송되는 타 마스터의 데이터 신호를 감지하는 신호 감지부; 및 상기 카운트되는 대기시간 동안 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 스위칭을 수행하는 스위칭부를 포함한다.
일 실시예에 있어서, 상기 타이머부가 카운트하는 상기 대기시간은, 상기 복수의 마스터 각각의 제어 우선순위에 따라 결정된다.
일 실시예에 있어서, 상기 타이머부가 카운트하는 상기 대기시간은, 상기 제어 우선순위가 선순위인 마스터일수록 단기로 결정된다.
일 실시예에 있어서, 상기 접근권한 관리부는, 상기 카운트되는 대기시간이 경과하기 전 상기 신호 감지부를 통해 타 마스터의 데이터 신호를 감지하면 상기 타이머부를 초기화하고, 상기 감지된 타 마스터의 데이터 신호가 종료되면 상기 타이머부로 하여금 상기 대기시간을 다시 카운트하도록 한다.
일 실시예에 있어서, 상기 접근권한 관리부는, 상기 감지된 타 마스터의 데이터 신호가 종료되고 상기 대기시간이 다시 카운트되는 동안 또 다른 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 상기 스위칭부를 통해 스위칭을 수행한다.
본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 방법은, 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브와 접근권한 관리부를 포함하는 백플래인 시스템에서, 상기 복수의 마스터 중 데이터 전송을 수행하려는 마스터가 접근 권한 요청을 수행하는 단계; 및 상기 접근권한 관리부에서, 상기 접근 권한 요청을 한 마스터의 소정 대기시간 동안 상기 백플래인을 통해 전송되는 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 접근 권한을 부여하는 접근권한 관리 단계를 포함한다.
본 발명의 실시예들은 마스터-슬레이브 구조의 백플래인 시스템에서 마스터의 접근 권한 관리 기술을 적용하여 다수의 마스터를 사용할 수 있도록 함으로써 시스템 가용성 및 안정성을 개선한다. 또한, 다수의 마스턴 간 제어 우선순위를 가지도록 함으로써 백플래인으로 전송되는 데이터 량이 많은 경우에도 충돌없는 데이터 전송을 가능하게 한다.
도 1은 마스터-슬레이브 구조의 백플래인 시스템을 나타낸 블록도.
도 2는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인 시스템을 나타낸 블록도.
도 3은 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치를 나타낸 블록도.
도 4는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 방법을 나타낸 흐름도.
도 5는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인 시스템에서의 동작 타이밍을 나타낸 도면.
이하, 본 발명의 기술적 과제에 관한 해결 방안을 명확화하기 위해 첨부도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다. 다만, 본 발명을 설명함에 있어서 관련 공지기술에 관한 설명이 오히려 본 발명의 요지를 불명료하게 할 수 있다고 판단되는 경우 그에 관한 설명을 생략하기로 한다. 또한, 후술하는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자 등의 의도 또는 관례 등에 따라 달라질 수 있을 것이다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
도 1에는 마스터-슬레이브 구조의 백플래인 시스템이 블록도로 도시되어 있다.
도 1에 도시된 바와 같이, 마스터-슬레이브 구조의 백플래인 시스템은 백플래인(110)과 상기 백플래인(110)과 연결되는 다수의 모듈들(120, 130)을 포함한다. 각각의 모듈들(120, 130)은 상기 백플래인(110)을 통해 상호 연동하도록 모듈들(120, 130)을 제어하는 백플래인 제어부(122, 132)를 포함한다. 상기 백플래인 제어부(122, 132)는 마스터(122)와 슬레이브(132)로 구분된다. 이때, 상기 마스터-슬레이브 구조의 백플래인 시스템은 오직 하나의 마스터(122)만을 포함하며, 상기 백플래인 시스템에서 데이터의 발생 및 제어는 상기 마스터(122)에 의해 이뤄지게 된다. 즉, 상기 백플래인(110)을 통해 전송되는 모든 데이터 신호는 상기 마스터(122)가 제어하게 된다. 단독으로 존재하는 상기 마스터(122) 외에 상기 백플래인 슬레이브(132)는 백플래인 신호를 스스로 만들어 낼 수 없으며, 오직 상기 마스터(122)의 신호에 응답할 뿐이다. 따라서, 백플래인 시스템에서 단일한 마스터에 에러 또는 결함 등이 발생할 경우 시스템 전체에 문제가 발생하게 된다.
한편, 고 가용성(high availability) 및 안정성을 요구하는 시스템의 경우 리던던시(redundancy)를 위해 이중화 이상의 마스터를 필요로 하는 경우가 많다. 그러나, 단일 마스터를 지닌 백플래인 시스템의 문제점을 보완하기 위해 복수의 마스터를 사용하는 경우에는 각각의 마스터에 의한 제어 신호들 간에 충돌이 일어나 백플래인 기능을 정상적으로 수행할 수 없는 문제가 발생하게 된다. 또한, 백플래인을 사용하는 시스템은 대부분 많은 수의 다양한 장치를 사용하기 때문에, 기존의 시스템, 또는 장치들을 유지한 채 멀티 마스터를 구축하는 것은 마스터-슬레이브 구조의 백플래인 특성상 불가능하다. 결국, 멀티 마스터 기능이 가능하도록 백플래인을 수정할 경우 그와 관련된 모든 장치들의 재 개발이 이루어져야 하는 문제가 발생하게 된다.
도 2에는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인 시스템이 블록도로 도시되어 있다.
도 2에 도시된 바와 같이, 상기 멀티 마스터를 지닌 백플래인 시스템은 백플래인(210) 및 상기 백플래인(210)에 장착되어 상호 연동하는 마스터 및 슬레이브 모듈들(220, 230)을 포함한다. 또한, 백플래인 제어부(222, 224, 232)와 접근권한 관리부(Access Right Management Module: 200)를 포함한다. 일 실시예에 있어서 상기 마스터 모듈(220)은 백플래인 마스터 기능과 백플래인 슬레이브 기능을 동시에 가진다. 상기 슬레이브 모듈(230)은 백플래인 슬레이브 기능을 가진다.
상기 백플래인 제어부(222, 224, 232)는, 복수의 마스터(222) 및 슬레이브(224)를 포함하여 상기 백플래인(210)에 장착되는 모듈들(220, 230)이 상기 백플래인(210)을 통해 연동하도록 제어한다.
상기 접근권한 관리부(200)는, 상기 복수의 마스터(222) 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간 동안 상기 백플래인(210)을 통해 전송되는 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인(210)으로 전송되도록 접근 권한을 부여한다.
도 3에는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치가 블록도로 도시되어 있다.
도 4에는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 방법이 흐름도로 도시되어 있다.
도 3 및 도 4에 도시된 바와 같이, 상기 접근 권한 관리 장치(200)는 신호 감지부(202), 타이머부(204) 및 스위칭부(206)를 포함한다.
우선, 상기 백플래인 시스템의 복수의 마스터 중 데이터 전송을 수행하려는 마스터(222)가 상기 접근 권한 관리 장치(200)로 접근 권한 요청을 수행한다(S410).
그 다음, 상기 접근 권한 관리 장치(200)는, 상기 접근 권한 요청을 한 마스터의 소정 대기시간 동안 백플래인(210)을 통해 전송되는 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터(222)의 데이터가 상기 백플래인(210)으로 전송되도록 접근 권한을 부여한다(S420 내지 S450).
그 다음, 상기 접근 권한을 부여받은 마스터(222)는 자신의 데이터를 상기 백플래인(210)을 통해 전송한다(S460).
더욱 상세하게 설명하면, 상기 타이머부(204)는 타이머(Timer)를 통해 상기 접근 권한 요청을 한 마스터(222)의 소정 대기시간을 카운트(count)한다. 그러면, 상기 신호 감지부(202)는 상기 마스터(222)의 대기시간이 카운트되는 동안 상기 백플래인(210)으로 전송되는 타 마스터의 데이터 신호를 감지한다(S420 내지 S440). 일 실시예에 있어서, 상기 타이머부(204)가 카운트하는 상기 대기시간은, 상기 복수의 마스터 각각의 제어 우선순위에 따라 결정된다. 이 경우, 상기 대기시간은 상기 제어 우선순위가 선순위인 마스터일수록 단기로 결정될 수 있다. 아래에서 다시 설명하겠지만, 이와 같이 마스터들의 고유 대기시간을 결정함으로써 제어 우선순위가 선순위인 마스터의 제어 동작에 우선권을 부여할 수 있다. 또한, 상기 대기시간은 설계자 또는 사용자의 의도 내지 목적에 따라 다르게 설정될 수 있다.
일 실시예에 있어서, 상기 접근 권한 관리 장치(200)는 상기 카운트되는 대기시간이 경과하기 전 상기 신호 감지부(202)부를 통해 타 마스터의 데이터 신호를 감지하면(S430) 상기 타이머부(204)를 초기화하고(S432), 상기 감지된 타 마스터의 데이터 신호가 종료되면 상기 타이머부(204)로 하여금 상기 대기시간을 다시 카운트하도록 한다(S434, S436). 이 경우, 상기 접근 권한 관리 장치(200)는 상기 타 마스터의 데이터 신호가 종료되고(S436) 상기 대기시간이 다시 카운트되는 동안 또 다른 타 마스터의 데이터 신호가 감지되지 않으면(S420, S430, S440), 상기 접근 권한 요청을 한 마스터(222)에게 접근 권한을 부여할 수 있다(S450).
그 다음, 상기 접근 권한 요청을 한 마스터(222)는 상기 접근 권한 관리 장치(200)로부터 접근 권한을 부여받으면 즉시 데이터 전송을 수행한다(S460). 이 경우, 상기 스위칭부(206)는 상기 카운트되는 대기시간 동안 타 마스터의 데이터 신호가 감지되지 않으면 스위칭을 수행하여 상기 접근 권한 요청을 한 마스터(222)의 데이터가 상기 백플래인(210)으로 전송되도록 할 수 있다.
도 5에는 본 발명의 일 실시예에 따른 멀티 마스터를 지닌 백플래인 시스템에서의 동작 타이밍이 도시되어 있다.
제 5에 도시된 바와 같이, 두 개의 마스터(Master 1, Master 2)가 전송할 데이터를 생성하는 경우, 상기 마스터들(Master 1, Master 2)은 각각 접근권한 관리부(200)를 통해 백플래인(Backplane)으로 전송되는 타 마스터의 데이터 신호를 감지한다. 상기 백플래인(Backplane)으로 전송되는 신호가 있을 경우 상기 신호가 종료될 때까지 기다린다. 상기 신호가 종료되면, 미리 결정된 고유 대기시간만큼 타이머를 가동하고 타이머 기간 동안 대기한다. 타이머를 기다리는 동안 타 마스터의 데이터 신호가 감지될 경우 타이머를 초기화(reset)하고 상기 타 마스터의 신호가 종료될 때까지 기다린다. 마스터 2(Master 2)의 경우 마스터 1(Master 1)의 데이터 신호를 감지하고 상기 마스터 1(Master 1)의 데이터 신호가 종료될 때까지 기다린다. 상기 마스터 2(Master 2)의 타이머는 상기 마스터 1(Master 1)의 데이터 신호가 종료되었을 때 다시 시작한다. 상기 마스터 2(Master 2)의 타이머가 끝난 경우 상기 마스터 2(Master 2)는 데이터를 전송을 한다. 상기 마스터 1(Master 1) 및 상기 마스터 2(Master 2)는 각각 다른 타이머 길이를 갖으며 상기 마스터 1(Master 1)이 더 짧은 고유 대기시간을 가진다. 이와 같이, 백플래인으로 전송할 데이터 량이 많을 경우 상기 마스터 2(Master 2)보다 상기 마스터 1(Master 1)이 선순위의 제어 우선순위를 가지게 된다.
또한, 본 발명의 실시예들은 컴퓨터로 판독할 수 있는 기록매체에 컴퓨터가 읽어들일 수 있는 프로그램 코드를 이용하여 구현하는 것이 가능하다. 본 발명의 실시예들이 소프트웨어를 통해 실행될 때, 본 발명의 구성 수단들은 필요한 작업을 실행하는 코드 세그먼트들이다. 또한, 프로그램 또는 코드 세그먼트들은 컴퓨터의 프로세서 판독가능 매체에 저장되거나 전송 매체 또는 통신망을 통해 반송파와 결합된 컴퓨터 데이터 신호로 전송될 수 있다.
컴퓨터 판독가능 기록매체에는 컴퓨터 시스템에 의해 읽혀질 수 있는 데이터를 저장하는 모든 종류의 기록장치가 포함된다. 예컨대, 컴퓨터 판독가능 기록매체에는 ROM, RAM, CD-ROM, 자기 테이프, 플로피디스크, 광데이터 저장장치 등이 포함될 수 있다. 또한, 컴퓨터 판독가능 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어 컴퓨터가 읽어들일 수 있는 코드를 분산방식으로 저장하고 실행되도록 할 수 있다.
본 발명의 실시예들은 마스터-슬레이브 구조의 백플래인 시스템에서 마스터의 접근 권한 관리 기술을 적용하여 다수의 마스터를 사용할 수 있도록 함으로써 시스템 가용성 및 안정성을 개선한다. 또한, 다수의 마스턴 간 제어 우선순위를 가지도록 함으로써 백플래인으로 전송되는 데이터 량이 많은 경우에도 충돌없는 데이터 전송을 가능하게 한다.
지금까지 본 발명에 대해 실시예들을 참고하여 설명하였다. 그러나 당업자라면 본 발명의 본질적인 기술적 사상으로부터 벗어나지 않는 범위에서 본 발명이 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 즉, 본 발명의 진정한 기술적 범위는 첨부된 특허청구범위에 나타나 있으며, 그와 균등범위 내에 있는 모든 차이점은 본 발명에 포함되는 것으로 해석되어야 할 것이다.

Claims (11)

  1. 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브를 포함하는 백플래인 시스템에서,
    상기 복수의 마스터 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간을 카운트하는 타이머부;
    상기 백플래인으로 전송되는 타 마스터의 데이터 신호를 감지하는 신호 감지부; 및
    상기 카운트되는 대기시간 동안 상기 신호 감지부에 의해 상기 타 마스터의 데이터 신호가 감지되는지 여부에 따라 스위칭되는 스위칭부를 포함하고,
    상기 대기시간 동안 상기 타 마스터의 데이터 신호가 감지되지 않는 경우에 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 데이터가 전송되도록 접근 권한을 부여하는 것을 특징으로 하는 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치.
  2. 제1항에 있어서,
    상기 타이머부가 카운트하는 상기 대기시간은, 상기 복수의 마스터 각각의 제어 우선순위에 따라 결정되는 것을 특징으로 하는 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치.
  3. 제2항에 있어서,
    상기 타이머부가 카운트하는 상기 대기시간은, 상기 제어 우선순위가 선순위인 마스터일수록 단기로 결정되는 것을 특징으로 하는 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치.
  4. 제1항에 있어서,
    상기 접근 권한을 관리하는 장치는, 상기 카운트되는 대기시간이 경과하기 전 상기 신호 감지부를 통해 타 마스터의 데이터 신호를 감지하면 상기 타이머부를 초기화하고, 상기 감지된 타 마스터의 데이터 신호가 종료되면 상기 타이머부로 하여금 상기 대기시간을 다시 카운트하도록 하는 것을 특징으로 하는 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치.
  5. 제4항에 있어서,
    상기 접근 권한을 관리하는 장치는, 상기 타 마스터의 데이터 신호가 종료되고 상기 대기시간이 다시 카운트되는 동안 또 다른 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 상기 스위칭부를 통해 스위칭을 수행하는 것을 특징으로 하는 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치.
  6. 백플래인에 장착되는 모듈들이 상기 백플래인을 통해 연동하도록 제어하는 복수의 마스터 및 슬레이브를 포함하는 백플래인 제어부; 및
    상기 복수의 마스터 중 데이터 전송을 위해 접근 권한 요청을 한 마스터의 소정 대기시간을 카운트하는 타이머부와, 상기 백플래인으로 전송되는 타 마스터의 데이터 신호를 감지하는 신호 감지부와, 상기 카운트되는 대기시간 동안 상기 신호 감지부에 의해 상기 타 마스터의 데이터 신호가 감지되는지 여부에 따라 스위칭되는 스위칭부를 포함하여 이루어지는 접근권한 관리부를 포함하고,
    상기 접근권한 관리부는,
    상기 대기시간 동안 상기 타 마스터의 데이터 신호가 감지되지 않는 경우에 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 데이터가 전송되도록 접근 권한을 부여하는 것을 특징으로 하는 백플래인 시스템.
  7. 삭제
  8. 제6항에 있어서,
    상기 타이머부가 카운트하는 상기 대기시간은, 상기 복수의 마스터 각각의 제어 우선순위에 따라 결정되는 것을 특징으로 하는 백플래인 시스템.
  9. 제8항에 있어서,
    상기 타이머부가 카운트하는 상기 대기시간은, 상기 제어 우선순위가 선순위인 마스터일수록 단기로 결정되는 것을 특징으로 하는 백플래인 시스템.
  10. 제6항에 있어서,
    상기 접근권한 관리부는, 상기 카운트되는 대기시간이 경과하기 전 상기 신호 감지부를 통해 타 마스터의 데이터 신호를 감지하면 상기 타이머부를 초기화하고, 상기 감지된 타 마스터의 데이터 신호가 종료되면 상기 타이머부로 하여금 상기 대기시간을 다시 카운트하도록 하는 것을 특징으로 하는 백플래인 시스템.
  11. 제10항에 있어서,
    상기 접근권한 관리부는, 상기 감지된 타 마스터의 데이터 신호가 종료되고 상기 대기시간이 다시 카운트되는 동안 또 다른 타 마스터의 데이터 신호가 감지되지 않으면 상기 접근 권한 요청을 한 마스터의 데이터가 상기 백플래인으로 전송되도록 상기 스위칭부를 통해 스위칭을 수행하는 것을 특징으로 하는 백플래인 시스템.
KR1020100120414A 2010-11-30 2010-11-30 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템 KR101127663B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100120414A KR101127663B1 (ko) 2010-11-30 2010-11-30 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100120414A KR101127663B1 (ko) 2010-11-30 2010-11-30 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템

Publications (1)

Publication Number Publication Date
KR101127663B1 true KR101127663B1 (ko) 2012-03-22

Family

ID=46142396

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100120414A KR101127663B1 (ko) 2010-11-30 2010-11-30 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템

Country Status (1)

Country Link
KR (1) KR101127663B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080044456A (ko) * 2006-11-16 2008-05-21 삼성전자주식회사 버스인터페이스장치
KR20100058249A (ko) * 2008-11-24 2010-06-03 한국과학기술원 우선 순위를 사용한 멀티캐스트 품질 차등 제공 방법 및 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080044456A (ko) * 2006-11-16 2008-05-21 삼성전자주식회사 버스인터페이스장치
KR20100058249A (ko) * 2008-11-24 2010-06-03 한국과학기술원 우선 순위를 사용한 멀티캐스트 품질 차등 제공 방법 및 장치

Similar Documents

Publication Publication Date Title
CN1327370C (zh) 资源管理装置
US10404690B2 (en) Authentication-free configuration for service controllers
EP2515232B1 (en) Priority level arbitration method and device
EP1253518B1 (en) Memory access arbitration guaranteeing a desired data transfer rate
WO1988008577A2 (en) Node for servicing interrupt request messages on a pended bus
CN104854845B (zh) 使用高效的原子操作的方法和装置
JP6055019B2 (ja) 複数のcpuモジュールを備えるplcシステム及び制御方法
CN202815824U (zh) 微控制器系统
KR101127663B1 (ko) 멀티 마스터를 지닌 백플래인에서 마스터의 접근 권한을 관리하는 장치 및 방법과 이를 이용한 백플래인 시스템
US6571306B1 (en) Bus request mechanism for bus master which is parked on a shared bus
KR102360214B1 (ko) 실시간 공유 인터페이스를 포함하는 시스템 온 칩의 스케쥴링 방법
US10356009B2 (en) Processor designed for a deterministic switched ethernet network
JP5473817B2 (ja) プログラマブルコントローラおよびバス変換器
KR100862918B1 (ko) 멀티프로세서 SoC 플랫폼 및 이를 사용하는 DVB-T베이스밴드 수신장치
CN111026699A (zh) 基于环形总线的多核网络通信方法、装置及系统
CN107729273B (zh) 一种总线逻辑仲裁装置及方法
US8090915B2 (en) Packet transmission control apparatus and method
JP4097847B2 (ja) バス・ブリッジのアービトレーション方法
CN115017093B (zh) 一种片上外部总线通信的方法以及装置
EP4220420A1 (en) Efficient and precise event scheduling for improved network performance, chip reliability and reparability
JP5111940B2 (ja) 情報処理装置及びアクセス制御方法
CN117708008A (zh) 基于计数器的轮询仲裁方法及装置
JP4898527B2 (ja) リソース使用管理装置、リソース使用管理システム及びリソース使用管理装置の制御方法
CN116340239A (zh) 基于相同传输标识符的突发传输访问隔离方法及装置
JP2555941B2 (ja) バスアービトレーション方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150106

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170302

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190121

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200102

Year of fee payment: 9