KR101041614B1 - 액정표시장치 및 그 구동방법 - Google Patents

액정표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR101041614B1
KR101041614B1 KR1020030099357A KR20030099357A KR101041614B1 KR 101041614 B1 KR101041614 B1 KR 101041614B1 KR 1020030099357 A KR1020030099357 A KR 1020030099357A KR 20030099357 A KR20030099357 A KR 20030099357A KR 101041614 B1 KR101041614 B1 KR 101041614B1
Authority
KR
South Korea
Prior art keywords
signal
data
output
precharging
gate
Prior art date
Application number
KR1020030099357A
Other languages
English (en)
Other versions
KR20050068193A (ko
Inventor
김경석
박준규
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020030099357A priority Critical patent/KR101041614B1/ko
Publication of KR20050068193A publication Critical patent/KR20050068193A/ko
Application granted granted Critical
Publication of KR101041614B1 publication Critical patent/KR101041614B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로서, 보다 상세하게는 도트인버젼 구동에서 소스드라이버의 출력단을 동일 극성 신호를 출력하는 홀수 라인과 짝수 라인으로 구분한 뒤 각각을 모두 연결하는 스위치를 구성하여 별도의 계조신호인가를 통해 데이터라인의 기생커패시턴스(CL)와 저장커페시터(CST)간 전하 공유를 수행하고 있다. 이러한 방법은 종래의 프리 차징 방법에 비해 그 구동속도가 더욱 향상되는 장점이 있으며, 아울러 데이터 출력전압의 스윙 폭이 감소하여 이에 따른 소비전력 감소효과의 장점이 있다.

Description

액정표시장치 및 그 구동방법{lcd and the driving method}
도 1은 종래 액정표시장치에서의 도트 인버젼 구동을 설명하기 위한 도면
도 2는 종래의 액정표시장치의 구성을 설명하기 위한 액정패널 등가회로
도 3은 종래의 전하공유를 통한 프리차징 구동을 설명하기 위한 액정패널 등가회로
도 4는 도 3의 등가회로를 이용한 전하 공유를 설명하기 위한 신호 타이밍도
도 5는 본 발명에 따른 액정표시장치를 도시한 등가 회로도
도 6은 본 발명에 따른 액정표시장치의 구동을 설명하기 위한 신호 타이밍도
도 7은 본 발명에 따른 액정표시장치의 구동을 설명하기 위한 흐름도
도 8은 본 발명에 따른 액정표시장치의 모듈구조를 예시한 도면
<도면의 주요부분에 대한 간단한 설명>
A : 화소부 50 : 게이트드라이버
60 : 소스드라이버 70 : 프리차징회로부
71 : 데이터출력버퍼 71a : 데이터 입력단
71b : 홀수 번째 데이터 출력단 71c : 짝수 번째 데이터 출력단
72 : 프리차징 스위치 73 : 제1출력버퍼
74 : 제2출력버퍼
본 발명은 액정표시장치에 관한 것으로서, 보다 상세하게는 전하 공유를 통해 저전력 구동을 수행할 수 있는 액정표시장치와 그 구동방법을 제시하고 있다.
액정 표시 장치는 액정의 특정한 분자배열에 전압을 인가하여 다른 분자배열로 변환시키고, 이러한 분자 배열에 의해 발광하는 액정 셀의 복굴절성, 선광성, 2색성 및 광산란 특성 등의 광학적 성질의 변화를 시각 변화로 변환하는 것으로, 액정셀에 의한 빛의 변조를 이용한 디스플레이이다.
이러한 액정표시장치는 도 1과 같이, 대향되는 전극을 기준으로 화소전극의 전압 극성을 일 화소주기로 반전시켜 인가하여 깜빡거림이나 크로스토크에 의한 불량을 감소시키는 구동방법인 도트 인버젼(Dot inversion) 방식을 보편적으로 사용하고 있다.
이러한 도트 인버젼 구동에서 전하 공유(Charge sharing)를 통한 프리차징을 수행하는 액정표시장치 구동방법을 설명하기 위한 종래의 액정패널 등가회로의 일예를 도 2에 도시하였다.
게이트드라이버(10)와 소스드라이버(20)에서 연장되어 기판(P)상에 구성된 각각의 서브픽셀로 연결되는 다수의 게이트라인(G1~Gm))과 데이터라인(D1~Dn)이 종횡되어 구성되고, 상기 일 게이트라인과 일 데이터라인 및 액정커패시터(CLC)와 연결되는 박막트랜지스터(TFT)와 상기 액정커패시터와 병렬 연결되어 있는 저장커패시터(CST)로 구성되는 일 서브픽셀이 집합된 액티브영역(A)을 포함하는 구조를 간략히 보여주고 있다.
상기와 같은 일반구조의 액정패널에서 수행되는 전하 공유(Charge sharing)를 통한 프리차징(pre-charging)을 수행하는 액정표시장치 구동방법을 설명하기 위한 종래의 액정패널 구조의 등가회로를 도 3에 도시하였다.
데이터라인(D1~Dn) 각각에 존재하는 기생 커패시턴스(CL)와, 기생 저항(RL)을 도시한 액정패널(P)과, 소스드라이버(20)로부터 출력되는 신호를 각 데이터라인으로 인가하기 위한 제어를 수행하기 위해 출력버퍼 컨트롤 신호(AMP_C)에 의해 동작되는 다수의 출력버퍼(31)와, 각 데이터라인과 각 픽셀의 저장커패시터(CST)에 충진된 전하의 공유를 통해 프리 차징을 수행하도록 하는 프리차징 제어 스위치(SW)가 데이터라인 쌍마다 구성되어 프리차지 컨트롤 신호(CR)에 의해 동작되는 프리차지회로부(30)로 구성되어 있으며, 상기 각 데이터라인 쌍에 구성된 프리차징 제어 스위치(SW)와 프리차지 컨트롤 신호(CR)에 의한 전하 공유에 의한 프리 차징 구동방법을 도 4에 도시하였다.
도시에서 보면, 액정패널(P)의 일 게이트라인에 S 번째 게이트 온(ON) 신호와 S+1 번째 게이트 온 신호에 대해 각각 정극성(+) 구동(P-V)과 부극성(-) 구동(N-V) 영역으로 나누어져 화상 데이터가 순차적으로 교대 입력되는 도트 인버전 구동에서, 일 게이트라인이 온(ON)되는 시점에서 상기 프리차징 제어 스위치(SW)가 프리차지 컨트롤 신호(CR)에 의해 온(ON)되며 이에 프리차징시간 (CS)동안 상기 프리차징 제어 스위치(SW)로 연결된 데이터라인들은 서로 잔류된 전하를 공유하게 된다.
이는 인접한 두 데이터라인의 입력 데이터신호 극성이 도트 인버전 구동에서는 서로 반대이기 때문에 상기 프리차징 제어 스위치(SW)로 연결된 데이터라인의 기생전하(CL)와 픽셀의 저장커페시터(CST)의 충진 전하의 극성이 서로 반대이므로, 상기 프리차징시간 (CS)동안 전하 공유에 의해 두 데이터라인 전하의 평균값(바람직하게는, 공통전압(Vcom)레벨)으로 상승 또는 하강하는 프리차징 특성을 나타내는 것이다.
이러한 방법은 공통전압에 비교하여 정극성(+)과 부극성(-) 구동이 순차적으로 교대 수행되는 도트인버전 구동에 있어서, 정극성 데이터 신호(VH)에서 부극성 데이터 신호(VL)로 또는 부극성 데이터신호(VL)에서 정극성 데이터신호(VH)로 프레임마다 변화되어 충진되어야 할 때 이러한 충진 스윙(swing) 폭(즉, VH와 VL간 격차)을 감소시켜 주어 소비전력의 감소효과와 아울러 보다 픽셀에 데이터신호를 충진시키는 시간이 줄어들어 보다 빠른 구동을 수행할 수 있는 장점이 있다.
본 발명은 상기와 같이 제안된 종래의 전하 공유 방식 구동방식에 비해 전력 저감 효과가 더욱 향상된 전하 공유 구동방식을 제안하는데 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명은, 복수개의 게이트라인과 복수개의 데이터라인이 교차 배치되어 다수의 화소영역을 형성하고, 상기 각 화소영역에 박막트랜지스터와 액정커패시터 및 저장커패시터를 구비한 화소부와; 상기 각 게이트라인들에 순차적으로 구동신호를 인가하는 게이트드라이버와; 다수의 데이터신호를 출력하는 소스드라이버와; 상기 데이터신호를 입력받는 입력단과 상기 화소부로 데이터신호를 상기 데이터라인으로 출력하는 출력단을 구비한 다수의 데이터출력버퍼와, 상기 다수의 데이터출력버퍼 출력단의 홀수 번째 쌍과 짝수 번째 쌍 사이에 각각 구성된 다수의 프리차징스위치와, 상기 프리차징스위치를 제어하고 상기 소스드라이버로부터 제1계조신호를 입력받아 상기 출력단의 각 홀수 번째 쌍으로 출력하기 위한 제1출력버퍼와, 상기 소스드라이버로부터 제2계조신호를 입력받아 상기 출력단의 짝수 번째 쌍으로 출력하기 위한 제2출력버퍼를 구비한 프리차징회로부를 포함하고, 상기 제1계조신호 및 제2계조신호는, 다음 프레임의 포지티브 데이터신호 또는 네거티브 데이터신호의 중간 계조 신호이고, 상기 각 게이트라인들을 통해 상기 박막트랜지스터에 인가되는 게이트신호의 하이구간은 상기 프리차징스위치에 인가되는 스위칭신호의 하이구간과 서로 중첩되는 액정표시장치를 제공한다.
상기 프리차징스위치는 박막트랜지스터인 것을 특징으로 한다.
상기 데이터출력버퍼는 연산증폭기인 것을 특징으로 한다.
상기 제1 및 제2출력버퍼는 연산증폭기인 것을 특징으로 한다.
상기 각 프리차징스위치는 상기 제1 및 제2출력버퍼에 의해 동시에 온/오프 제어 되는 것을 특징으로 한다.
상기 프리차징회로부는 소스드라이버 내에 구성되는 것을 특징으로 한다.
상기 데이터출력버퍼와 제1 및 제2출력버퍼의 제어신호를 출력하는 타이밍컨트롤러를 더욱 포함한다.
복수개의 게이트라인과 복수개의 데이터라인이 교차 배치되어 다수의 화소영역을 형성하고, 상기 각 화소영역에 박막트랜지스터와 액정커패시터 및 저장커패시터를 구비한 화소부와; 상기 각 게이트라인들에 순차적으로 구동신호를 인가하는 게이트드라이버와; 다수의 데이터신호를 출력하는 소스드라이버와; 상기 데이터신호를 입력받는 입력단과 상기 화소부로 데이터신호를 출력하는 출력단을 구비한 다수의 데이터출력버퍼와, 상기 다수의 데이터출력버퍼 출력단의 홀수 번째 쌍과 짝수 번째 쌍 사이에 각각 구성된 다수의 프리차징스위치와, 상기 프리차징스위치를 제어하고 상기 소스드라이버로부터 제1프리차징계조신호를 입력받아 상기 출력단의 각 홀수 번째 쌍으로 출력하기 위한 제1출력버퍼와, 상기 소스드라이버로부터 제2프리차징계조신호를 입력받아 상기 출력단의 짝수 번째 쌍으로 출력하기 위한 제2출력버퍼를 구비한 프리차징회로부를 포함하고, 상기 제1계조신호 및 제2계조신호는 다음 프레임의 포지티브 데이터신호 또는 네거티브 데이터신호의 중간 계조 신호이고, 상기 각 게이트라인들을 통해 상기 박막트랜지스터에 인가되는 게이트신호의 하이구간은 상기 프리차징스위치에 인가되는 스위칭신호의 하이구간과 서로 중첩되는 액정표시장치의 구동 방법으로서, 상기 다수의 데이터출력버퍼에 버퍼데이터 출력신호를 인가하여 온 시키는 단계와; 상기 각 게이트라인에 게이트 하이 및 게이트 로우 신호를 인가하는 단계와; 상기 각 게이트 하이 신호에 따라 상기 소스드라이버는 각 데이터라인으로 데이터를 출력하고 상기 제1 및 제2출력버퍼로 제1 및 제2프리차징계조신호를 출력하는 단계와; 상기 게이트 로우 신호에 따라 상기 데이터출력버퍼를 오프 시키고, 상기 제1 및 제2출력버퍼로 스위칭 신호를 인가하여 상기 각 프리차징스위치를 온 시키는 단계와; 상기 제1 및 제2출력버퍼는 상기 제1 및 제2프리차징 계조신호를 상기 홀수번째 출력단과 짝수 번째 출력단으로 각각 인가하는 단계와; 상기 각 스위치를 오프시키고 상기 각 게이트라인에 게이트 하이 신호를 인가하는 단계를 포함하는 액정표시장치 구동방법을 제공한다.
상기 각 단계를 프레임별로 반복하는 단계를 더욱 포함한다.
이하 첨부된 도면을 참조하여 본 발명에 따른 액정표시장치와 그 구동방법에 대해 설명한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
도 5는 본 발명에 따른 액정표시장치를 도시한 등가 회로도로서, 도트인버전 구동을 수행하는 액정표시장치에 데한 실시예이다.
복수개의 게이트라인(GL1~GLm)과 복수개의 데이터라인(DL1~DLn)이 교차 배치되어 다수의 화소 영역을 형성하고, 상기 각 화소영역에 스위칭 소자인 박막트랜지스터(TFT)와 액정커페시터(CLC) 및 저장커페시터(CST)가 구성된 화소부(A)와, 상기 화소부(A)의 각 게이트라인(GL1~GLm)에 순차적으로 게이트 구동신호를 인가하기 위한 게이트드라이버(50)가 구성되고, 또한 상기 각 데이터라인(DL1~DLn)에 화상 표시를 위한 데이터신호를 인가하기 위한 소스드라이버(60)가 구성되어 있다.
또한 상기 소스드라이버(60)와 화소부(A)사이에는, 상기 화소부(A)의 각 픽셀에 대해 전하 공유를 통한 프리차징 구동을 위한 프리차징회로부(70)가 더욱 구성되어 있는 바, 상기 프리차징회로부(70)는 상기 소스드라이버(50) 내에 부가되어 구성될 수 있다.
여기서, 상기 프리차징회로부(70)의 구성을 살펴보면, 상기 소스드라이버(60)로부터 출력되는 데이터신호를 입력받는 데이터 입력단(71a)과 상기 입력받은 데이터를 상기 화소부(A)로 출력하는 출력단(71c)과 온/오프제어를 위한 버퍼데이터 출력신호(AMP_C)가 입력되는 버퍼데이터 출력신호입력단(71d)을 구비한 다수의 데이터출력버퍼(71)를 구비하고 있다.
또한 상기 다수의 데이터출력버퍼(71)의 홀수 번째 출력단(71b)와 짝수 번째 출력단(71c)은 각각 쌍으로 연결되어 각각 프리차징 스위치(72)가 구성되어 있다.
아울러 상기 프리차징회로부(70)는 상기 프리차징스위치(72)의 온/오프 제어 를 수행하고 상기 소스드라이버(60)로부터 제1계조신호를 입력받아 상기 각 홀수 번째 출력단(71b)으로 출력하기 위한 제1출력버퍼(73)와, 상기 제1출력버퍼(73)로부터 온/오프 스위칭 신호를 입력받고 상기 소스드라이버(60)로부터 제2계조신호를 입력받아 상기 각 짝수 번째 출력단(71c)으로 출력하는 제2출력버퍼(74)가 더욱 구성된다.
상기와 같은 구성에 있어서, 상기 프리차징 스위치는 바람직하게는 박막트랜지스터(TFT)이고, 또한 상기 데이터출력버퍼(71) 및 제1, 제2출력버퍼(73)(74)는 연산증폭기(OP-AMP)이다.
상기 각 프리차징 스위치(72)는 상기 제1출력버퍼(73)와 제2출력버퍼(74)에 의해 동시에 구동되며 모든 홀수 번째 출력단과 또한 모든 짝수 번째 출력단간의 전기적인 연결이 제어된다.
상기 소스드라이버(60)에서 제1출력버퍼(73)와 제2출력버퍼(74)로 출력하는 각 제1 및 제2계조신호는 각각 포지티브(+) 데이터 신호 구동과 네거티브(-) 데이터신호구동으로 교번 구동되는 도트인버전 구동의 화소부(A) 각각의 픽셀에 전하 공유(charge sharing)를 통한 프리차징(pre-charging)수행할 수 있도록 다음 프레임에서 입력될 데이터신호 극성의 중간계조 신호가 교대로 입력된다.
예를 들어, 도트 인버전 구동에서 공통전극 전압레벨이 5V이고 네거티브 데이터 구동 신호레벨이 0V~5V이며 포지티브데이터 구동 신호레벨이 5V~10V일 경우, 홀수번째 출력단(71b)으로 출력될 데이터 신호가 포지티브(+) 신호일 경우 5V~10V 사이의 중간계조 신호레벨인 7.5V를 상기 제1출력버퍼(73)에서 출력하게 되고, 이 때 상기 짝수 번째 출력단(71c)은 네거티브(-) 신호가 출력되므로 0V~5V 사이의 중간계조 신호레벨인 2.5V를 상기 제2출력버퍼(74)에서 출력하는 것이다. 이후 다음 프레임에서는 상기 각 출력버퍼(73)(74)에서 출력되는 프리차징 계조신호는 서로 반대가 될 것이다.
이러한 프리차징 계조신호로서의 중간계조 신호레벨에 대한 교대 출력은 상기 소스드라이버(60)에서 생성하여 상기 각 출력버퍼(73)(74)로 입력된다.
이하 도 6의 구동 타이밍도와 도 7의 구동흐름도를 참조하여 본 발명에 따른 액정표시장치의 구동방법에 대해 설명한다.
상기 다수의 데이터출력버퍼에 버퍼데이터 출력신호(AMP_C)를 인가하여 온(on) 구동시킨다.(S1)
이후 상기 각 게이트라인(GL1~GLm)을 통해 박막트랜지스터(TFT)의 스위칭 온(on)을 위한 게이트 하이(High) 신호를 순차적으로 입력하고(S2) 이때 상기 각 데이터라인(DL1~DLn)을 통해 데이터신호가 상기 각 화소부(A)의 픽셀로 인가되고 아울러 상기 제1 및 제2출력버퍼(73)(74)로 제1 및 제2프리차징 계조신호가 각각 출력된다.(S3) 이후 상기 각 게이트라인으로 게이트 로우(Low)신호를 순차적으로 출력하여 상기 박막트랜지스터(TFT)의 구동을 오프(OFF)시킨다.
상기 각 게이트라인(GL1~GLm)에 상기 게이트 로우 신호가 인가되면 상기 각 데이터출력버퍼(71)는 오프(off)상태가 되고, 동시에 상기 제1 및 제2출력버퍼로 스위칭신호(SW_C)를 인가하여 상기 각 프리차징 스위치(72)를 온(ON) 시킨다.(S4)
상기 구동되는 각각의 프리차징 스위치(72)를 통해 상기 제1 및 제2출력버퍼(73)(74)는 제1 및 제2프리차징 계조신호를 상기 홀수 번째 출력단(71b)과 짝수 번째 출력단(71c)으로 각각 출력한다.(S5) 이때 홀수 번째 출력단(71b)과 짝수 번째(71c)출력단으로 인가되는 제1 및 제2프리차징 계조신호는 다음 프레임의 데이터신호의 극성과 동일한 중간계조의 신호이며, 각 픽셀의 극성반전 구동을 위해 포지티브(+) 극성에서 네거티브(-) 극성으로 또는 그 반대로 전이되어 충진되는 데이터신호를 미리 동일 극성의 중간계조 값으로 충진하여 입력 데이터신호의 스윙폭을 줄여 보다 빠른 구동 특성을 얻을 수 있다. 물론 상기 제1 및 제2프리차징 계조신호는 프레임별로 서로 다른 구동영역(즉, 포지티브 및 네거티브 데이터 신호영역)에 대한 중간계조 신호가 출력된다.
다음으로 상기 각 게이트라인(GL1~GLm)에 다시 게이트 하이 신호가 인가되면 상기 다수의 데이터출력버퍼(71)는 온(ON) 상태가 되어 상기 소스드라이버(60)로부터 데이터를 입력받으며 이때 상기 각 프리차징스위치(72)는 오프(OFF) 상태가 된다.(S6)
상기와 같은 각 단계는 프레임별로 반복되어 수행되어 진다.
도 8은 상기와 같이 설명한 본 발명에 따른 액정표시장치에 대한 모듈 구조의 일예로서, 다수개의 프리차징회로부(70)로 구성되는 구조에 있어서 각 프리차징회로부(70)간 상기 홀수 번째 출력단(71b)의 외부연결라인(80)와 짝수 번째 출력단(71c)의 외부연결라인(90)을 각각 소스구동 인쇄회로기판(60)에 구성하고 있으며 상기 각 외부연결라인(90)은 상기 화소부(A) 영역 내에 구성할 수도 있다.
상기와 같이 설명한, 본 발명에 따른 액정표시장치와 그 구동방법은 전하 공유를 이용한 액정표시장치의 도트인버젼 구동에서 소스드라이버의 출력단을 동일 극성 신호를 출력하는 홀수 라인과 짝수 라인으로 구분한 뒤 각각을 모두 연결하는 스위치를 구성하여 별도의 계조신호인가를 통해 데이터라인의 기생커패시턴스(CL)와 저장커페시터(CST)간 전하 공유를 수행하고 있다. 이러한 방법은 종래의 프리 차징 방법에 비해 그 구동속도가 더욱 향상되는 장점이 있으며, 아울러 데이터 출력전압의 스윙폭이 감소하여 이에 따른 소비전력 감소효과의 장점이 있다.

Claims (10)

  1. 복수개의 게이트라인과 복수개의 데이터라인이 교차 배치되어 다수의 화소영역을 형성하고, 상기 각 화소영역에 박막트랜지스터와 액정커패시터 및 저장커패시터를 구비한 화소부와;
    상기 각 게이트라인들에 순차적으로 구동신호를 인가하는 게이트드라이버와;
    다수의 데이터신호를 출력하는 소스드라이버와;
    상기 데이터신호를 입력받는 입력단과 상기 화소부로 데이터신호를 상기 데이터라인으로 출력하는 출력단을 구비한 다수의 데이터출력버퍼와, 상기 다수의 데이터출력버퍼 출력단의 홀수 번째 쌍과 짝수 번째 쌍 사이에 각각 구성된 다수의 프리차징스위치와, 상기 프리차징스위치를 제어하고 상기 소스드라이버로부터 제1계조신호를 입력받아 상기 출력단의 각 홀수 번째 쌍으로 출력하기 위한 제1출력버퍼와, 상기 소스드라이버로부터 제2계조신호를 입력받아 상기 출력단의 짝수 번째 쌍으로 출력하기 위한 제2출력버퍼를 구비한 프리차징회로부를 포함하고,
    상기 제1계조신호 및 제2계조신호는, 다음 프레임의 포지티브 데이터신호 또는 네거티브 데이터신호의 중간 계조 신호이고, 상기 각 게이트라인들을 통해 상기 박막트랜지스터에 인가되는 게이트신호의 하이구간은 상기 프리차징스위치에 인가되는 스위칭신호의 하이구간과 서로 중첩되는
    액정표시장치.
  2. 청구항 제 1 항에 있어서,
    상기 프리차징스위치는 박막트랜지스터인 것을 특징으로 하는 액정표시장치
  3. 청구항 제 1 항에 있어서,
    상기 데이터출력버퍼는 연산증폭기인 것을 특징으로 하는 액정표시장치.
  4. 청구항 제 1 항에 있어서,
    상기 제1 및 제2출력버퍼는 연산증폭기인 것을 특징으로 하는 액정표시장치.
  5. 청구항 제 1 항에 있어서,
    상기 각 프리차징스위치는 상기 제1 및 제2출력버퍼에 의해 동시에 온/오프 제어 되는 것을 특징으로 하는 액정표시장치.
  6. 청구항 제 1 항에 있어서,
    상기 프리차징회로부는 소스드라이버 내에 구성되는 것을 특징으로 하는 액정표시장치.
  7. 삭제
  8. 청구항 제 1 항에 있어서,
    상기 데이터출력버퍼와 제1 및 제2출력버퍼의 제어신호를 출력하는 타이밍컨트롤러를 더욱 포함하는 액정표시장치.
  9. 복수개의 게이트라인과 복수개의 데이터라인이 교차 배치되어 다수의 화소영역을 형성하고, 상기 각 화소영역에 박막트랜지스터와 액정커패시터 및 저장커패시터를 구비한 화소부와; 상기 각 게이트라인들에 순차적으로 구동신호를 인가하는 게이트드라이버와; 다수의 데이터신호를 출력하는 소스드라이버와; 상기 데이터신호를 입력받는 입력단과 상기 화소부로 데이터신호를 출력하는 출력단을 구비한 다수의 데이터출력버퍼와, 상기 다수의 데이터출력버퍼 출력단의 홀수 번째 쌍과 짝수 번째 쌍 사이에 각각 구성된 다수의 프리차징스위치와, 상기 프리차징스위치를 제어하고 상기 소스드라이버로부터 제1프리차징계조신호를 입력받아 상기 출력단의 각 홀수 번째 쌍으로 출력하기 위한 제1출력버퍼와, 상기 소스드라이버로부터 제2프리차징계조신호를 입력받아 상기 출력단의 짝수 번째 쌍으로 출력하기 위한 제2출력버퍼를 구비한 프리차징회로부를 포함하고, 상기 제1프리차징계조신호 및 제2프리차징계조신호는 다음 프레임의 포지티브 데이터신호 또는 네거티브 데이터신호의 중간 계조 신호이고, 상기 각 게이트라인들을 통해 상기 박막트랜지스터에 인가되는 게이트신호의 하이구간은 상기 프리차징스위치에 인가되는 스위칭신호의 하이구간과 서로 중첩되는 액정표시장치의 구동 방법으로서,
    상기 다수의 데이터출력버퍼에 버퍼데이터 출력신호를 인가하여 온 시키는 단계와;
    상기 각 게이트라인에 게이트 하이 및 게이트 로우 신호를 인가하는 단계와;
    상기 각 게이트 하이 신호에 따라 상기 소스드라이버는 각 데이터라인으로 데이터를 출력하고 상기 제1 및 제2출력버퍼로 제1 및 제2프리차징계조신호를 출력하는 단계와;
    상기 게이트 로우 신호에 따라 상기 데이터출력버퍼를 오프 시키고, 상기 제1 및 제2출력버퍼로 스위칭 신호를 인가하여 상기 각 프리차징스위치를 온 시키는 단계와;
    상기 제1 및 제2출력버퍼는 상기 제1 및 제2프리차징 계조신호를 상기 홀수번째 출력단과 짝수 번째 출력단으로 각각 인가하는 단계와;
    상기 각 스위치를 오프시키고 상기 각 게이트라인에 게이트 하이 신호를 인가하는 단계
    를 포함하는 액정표시장치 구동방법.
  10. 청구항 제 9 항에 있어서,
    상기 각 단계를 프레임별로 반복하는 단계
    를 더욱 포함하는 액정표시장치 구동방법.
KR1020030099357A 2003-12-29 2003-12-29 액정표시장치 및 그 구동방법 KR101041614B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030099357A KR101041614B1 (ko) 2003-12-29 2003-12-29 액정표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030099357A KR101041614B1 (ko) 2003-12-29 2003-12-29 액정표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20050068193A KR20050068193A (ko) 2005-07-05
KR101041614B1 true KR101041614B1 (ko) 2011-06-15

Family

ID=37258776

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030099357A KR101041614B1 (ko) 2003-12-29 2003-12-29 액정표시장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR101041614B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7576724B2 (en) * 2005-08-08 2009-08-18 Tpo Displays Corp. Liquid crystal display device and electronic device
TWI337451B (en) * 2006-04-03 2011-02-11 Novatek Microelectronics Corp Method and related device of source driver with reduced power consumption
KR101102358B1 (ko) * 2009-11-30 2012-01-05 주식회사 실리콘웍스 디스플레이 패널 구동 회로 및 그의 구동 방법
KR102187836B1 (ko) * 2014-09-25 2020-12-07 주식회사 실리콘웍스 디스플레이 구동 장치
KR102293838B1 (ko) * 2014-12-29 2021-08-26 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
US10950186B2 (en) * 2019-07-26 2021-03-16 Novatek Microelectronics Corp. Display apparatus and method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030065699A (ko) * 2002-01-30 2003-08-09 삼성전자주식회사 박막 트랜지스터형 액정 표시 장치의 소스 드라이버의출력 회로
JP2003228339A (ja) * 2002-02-01 2003-08-15 Nec Corp 液晶表示装置およびその駆動方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030065699A (ko) * 2002-01-30 2003-08-09 삼성전자주식회사 박막 트랜지스터형 액정 표시 장치의 소스 드라이버의출력 회로
JP2003228339A (ja) * 2002-02-01 2003-08-15 Nec Corp 液晶表示装置およびその駆動方法

Also Published As

Publication number Publication date
KR20050068193A (ko) 2005-07-05

Similar Documents

Publication Publication Date Title
KR101423197B1 (ko) 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
US9373298B2 (en) Display device and driving method thereof
KR100338012B1 (ko) 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
US7330180B2 (en) Circuit and method for driving a capacitive load, and display device provided with a circuit for driving a capacitive load
EP1863010A1 (en) Liquid crystal display and driving method thereof
KR19980076166A (ko) 전하 재활용 tft-lcd의 구동회로 및 방법
KR100549983B1 (ko) 액정표시장치 및 그 구동방법
WO2013176126A1 (ja) 液晶表示装置、データ線駆動回路、および液晶表示装置の駆動方法
JP4776830B2 (ja) 液晶表示装置のゲート駆動方法および動作方法
KR20020081948A (ko) 액정패널 구동방법
US20070229431A1 (en) Display panel and method of driving display panel using inversion driving method
JP2003084716A6 (ja) 液晶表示装置のゲート駆動方法
KR20080054658A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20070066013A (ko) 액정표시장치와 이에 채용되는 게이트 구동 회로
KR101041614B1 (ko) 액정표시장치 및 그 구동방법
US20080036934A1 (en) Liquid crystal display and method of driving the same
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20080111318A (ko) 액정표시장치 및 그 구동방법
KR101400383B1 (ko) 액정표시장치 및 이의 구동방법
KR101220206B1 (ko) 액정표시장치의 구동장치 및 이의 구동방법
KR20110119309A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100909048B1 (ko) 액정표시장치 및 그 구동방법
KR101830609B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20120116132A (ko) 액정 표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150528

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 9