KR101017592B1 - 주파수 합성 장치 및 방법 - Google Patents

주파수 합성 장치 및 방법 Download PDF

Info

Publication number
KR101017592B1
KR101017592B1 KR1020080112648A KR20080112648A KR101017592B1 KR 101017592 B1 KR101017592 B1 KR 101017592B1 KR 1020080112648 A KR1020080112648 A KR 1020080112648A KR 20080112648 A KR20080112648 A KR 20080112648A KR 101017592 B1 KR101017592 B1 KR 101017592B1
Authority
KR
South Korea
Prior art keywords
frequency
synthesized
local oscillation
input
input frequency
Prior art date
Application number
KR1020080112648A
Other languages
English (en)
Other versions
KR20100053835A (ko
Inventor
신진섭
Original Assignee
엘아이지넥스원 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘아이지넥스원 주식회사 filed Critical 엘아이지넥스원 주식회사
Priority to KR1020080112648A priority Critical patent/KR101017592B1/ko
Publication of KR20100053835A publication Critical patent/KR20100053835A/ko
Application granted granted Critical
Publication of KR101017592B1 publication Critical patent/KR101017592B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/07Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/185Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop

Landscapes

  • Transmitters (AREA)

Abstract

본 발명은 주파수 합성 장치 및 방법에 관한 것이다. 보다 상세하게는 비순차적인 방식으로 주파수를 합성하여 주파수 합성 시간을 단축하고 고해상도의 주파수를 얻는 것이 가능한 주파수 합성 장치 및 방법에 관한 것이다. 본 발명은 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 합성하여 합성 입력 주파수를 생성하는 합성 입력 주파수 생성부; 상기 합성 입력 주파수 생성부와 연결되어 상기 합성 입력 주파수를 분주하는 분주기; 제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 합성하여 합성 국부 발진 주파수를 생성하며 상기 합성 입력 주파수 생성부와 병렬적으로 동작하는 합성 국부 발진 주파수 생성부; 및 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받은 후 합성하여 합성 출력 주파수를 생성하는 합성 출력 주파수 생성부를 포함하는 것을 특징으로 한다. 본 발명에 의하면 주파수를 합성하여 원하는 해상도의 주파수를 얻는 과정이 직렬 구조가 아닌 병렬 구조하에서 이루어지므로 고속으로 주파수 합성이 수행되어 주파수 합성 시간을 단축하는 것이 가능한 효과를 가진다.
주파수 합성, 병렬, 분주기, 혼합기

Description

주파수 합성 장치 및 방법{Apparatus and method for synthesizing frequency}
본 발명은 주파수 합성 장치 및 방법에 관한 것이다. 보다 상세하게는 비순차적인 방식으로 주파수를 합성하여 주파수 합성 시간을 단축하고 고해상도의 주파수를 얻는 것이 가능한 주파수 합성 장치 및 방법에 관한 것이다.
일반적으로 주파수 합성 장치는 한 개 또는 여러 개의 주파수원을 합성하여 단일 출력 주파수 또는 서로 다른 여러 개의 출력 주파수를 발생시키는 장치를 말한다.
이러한 주파수 합성 장치의 합성 방법은 직접 방식, 간접 방식, 및 디지털 방식이 있으며 주파수 합성기는 라디오, TV 등의 가전제품에서부터 각종 무선통신장치, 휴대폰 등은 물론 정밀계측장비, 의료기기 등에서 널리 사용되고 있다.
특히, 레이더 및 통신 시스템에 사용되는 주파수 합성 장치의 경우 위상 잡음 및 스퓨리어스(Spurious) 출력 특성이 낮으면서 동시에 넓은 주파수 대역을 빠르게 스위칭할 수 있는 직접 방식의 주파수 합성 장치가 요구되고 있다.
도 1은 종래의 주파수 합성 장치에 대한 블록도 이다. 도 1에 도시된 바와 같이 주파수 합성 장치(S)는 입력단(I)을 통하여 입력 주파수를 입력받으며 상기 입력 주파수는 1/2분주기(D1)을 거쳐 1/2 분주가 이루어진다. 상기 1/2 분주가 이루어진 입력 주파수는 혼합기(M1)의 입력 주파수 단에 입력되며 혼합기(M1)는 선택 스위치(SW1)을 이용하여 두 종류의 국부 발진기(L1, L2)에서 생성되는 국부 발진 주파수를 국부 주파수 입력단으로 선택적으로 입력받아 상기 입력 주파수와 상기 2개의 국부 발진 주파수를 합성하여 2개의 합성 주파수를 생성한다.
상기 2개의 합성 주파수는 필터(F1)를 거쳐 원하는 대역을 제외한 다른 주파수 성분들이 제거되며 상기 2개의 합성 주파수는 1/2 분주기(D2, D3), 혼합기(M2, M3), 및 필터(F2, F3)를 거치면서 선택 스위치(SW2, SW3)에 의해 선택적으로 입력되는 국부 주파수들과의 순차적인 합성이 이루어져 최종적으로 출력 주파수의 해상도가 결정된다.
예를 들어, 혼합기(M1)의 입력단에 600MHZ의 주파수를 입력하고 국부 발진기(L1, L2)에서 각각 1060MHZ와 1140MHZ의 국부 발진 주파수를 발진하여 혼합기(M1)의 국부 발진 주파수 입력단에 입력하게 되면 혼합기(M1)의 출력단에서는 80MHZ의 해상도를 가지는 2개의 주파수가 생성된다.
그리고 혼합기(M2)에서는 상기 생성된 80MHZ의 해상도를 갖는 2개의 주파수와 혼합기(M2)의 국부 발진 주파수 입력단에 입력되는 2개의 국부 발진 주파수와 합성되어 40MHZ의 해상도를 가지는 4개의 주파수가 생성된다.
이러한 방식으로 5MHZ의 해상도를 갖는 주파수를 생성하기 위해서는 5번의 순차적이고 반복적인 혼합 과정이 요구된다
상기와 같이 종래의 주파수 합성 장치의 경우는 입력된 주파수에 대한 순차적인 합성을 통해서 복수 개의 합성 주파수를 생성하므로 원하는 해상도를 갖는 주파수 대역을 얻기 위해서는 여러 단계의 반복적인 혼합 과정이 필요하였다.
따라서, 여러 개의 혼합기를 거치면서 생성된 주파수의 인밴드(inband)내에 다수의 불요파가 형성되어 생성된 주파수를 이용하는 시스템에 많은 악영향을 미치게 되는 문제점이 있었으며, 특히 입력 주파수를 1/2 분주한 후 혼합기의 입력단으로 전송하므로 출력주파수의 인밴드 내에 2배의 불요파 성분이 반드시 존재하여 시스템의 불요파 요구규격에 악영향을 미치는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하고자 안출된 것으로 비순차적인 방식으로 주파수를 합성하여 주파수 합성 시간을 단축하고 고해상도의 주파수를 얻는 것이 가능한 주파수 합성 장치 및 방법을 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위한 본 발명에 따른 주파수 합성 장치는 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 합성하여 합성 입력 주파수를 생성하는 합성 입력 주파수 생성부; 상기 합성 입력 주파수 생성부와 연결되어 상기 합성 입력 주파수를 분주하는 분주기; 제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 합성하여 합성 국부 발진 주파수를 생성하며 상기 합성 입력 주파수 생성부와 병렬적으로 동작하는 합성 국부 발진 주파수 생성부; 및 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받은 후 합성하여 합성 출력 주파수를 생성하는 합성 출력 주파수 생성부를 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 주파수 합성 방법은 a) 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수를 합성하여 합성 입력 주파수를 생성하는 단계; b) 상기 a) 단계와 병렬적으로 제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수를 합성하여 합성 국부 발진 주파수를 생성하는 단계; c) 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받는 단계; 및 d) 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 합성하여 합성 출력 주파수를 생성하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 의하면 주파수를 합성하여 원하는 해상도의 주파수를 얻는 과정이 직렬 구조가 아닌 병렬 구조하에서 이루어지므로 고속으로 주파수 합성이 수행되어 주파수 합성 시간을 단축하는 것이 가능한 효과를 가진다.
또한, 주파수 합성 장치로부터 출력되는 출력 주파수의 인밴드(Inband)에 포함되어 있는 불요파 성분의 레벨을 감소시켜 보다 우수한 품질의 합성 주파수를 얻는 것이 가능한 효과를 가진다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세하게 설명한다. 우선 각 도면의 구성 요소들에 참조 부호를 첨가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다. 또한, 이하에서 본 발명의 바람직한 실시예를 설명할 것이나, 본 발명의 기술적 사상은 이에 한정하거나 제한되지 않고 당업자에 의해 실시될 수 있음은 물론이다.
도 2는 본 발명의 제1 실시예에 따른 주파수 합성 장치의 블록도 이다.
도 2에 도시된 바와 같이 본 발명의 제1 실시예에 따른 주파수 합성 장치(1) 는 합성 입력 주파수 생성부(10), 합성 국부 발진 주파수 생성부(20), 분주기(30), 및 합성 출력 주파수 생성부(40)를 포함한다.
합성 입력 주파수 생성부(10)는 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 합성하여 합성 입력 주파수를 생성한다.
이때, 합성 입력 주파수 생성부(10)는 상기 제1 입력 주파수를 생성하는 제1 입력 주파수 생성부(11), 상기 제1 국부 발진 주파수를 생성하는 제1 국부 발진 주파수 생성부(13), 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수를 입력받은 후 합성하여 상기 합성 입력 주파수를 생성하는 제1 혼합기(15), 및 상기 합성 입력 주파수를 필터링하는 제1 필터(16)를 포함하며, 제1 필터(16)로는 상기 합성 입력 주파수에 포함되어 있는 이미지 주파수 및 고조파 성분을 제거하기 위하여 대역 통과 필터(Band-pass filter)를 사용할 수 있다.
또한, 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성될 수 있으며, 합성 입력 주파수 생성부(10)는 상기 복수 개가 생성되는 제1 입력 주파수 중 하나를 선택적으로 제1 혼합기(15)에 출력하는 제1 입력 주파수 선택 스위치(12)와 상기 복수 개가 생성되는 제1 국부 발진 주파수 중 하나를 선택적으로 제1 혼합기(15)에 출력하는 제1 국부 발진 주파수 선택 스위치(14)를 더 포함할 수 있다.
합성 국부 발진 주파수 생성부(20)는 제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 합성하여 합성 국부 발진 주파수를 생성하며 합성 입력 주파수 생성부(10)와 병렬적으로 동작한다.
이때, 합성 국부 발진 주파수 생성부(20)는 상기 제2 입력 주파수를 생성하는 제2 입력 주파수 생성부(21), 상기 제2 국부 발진 주파수를 생성하는 제2 국부 발진 주파수 생성부(23), 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수를 입력받은 후 합성하여 상기 합성 국부 발진 주파수를 생성하는 제2 혼합기(25), 및 상기 합성 국부 발진 주파수를 필터링하는 제2 필터(26)를 포함하며, 제2 필터(16)로는 상기 합성 입력 주파수에 포함되어 있는 이미지 주파수 및 고조파 성분을 제거하기 위하여 대역 통과 필터(Band-pass filter)를 사용할 수 있다.
또한, 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성될 수 있으며, 합성 국부 발진 주파수 생성부(20)는 상기 복수 개가 생성되는 제2 입력 주파수 중 하나를 선택적으로 제2 혼합기(15)로 출력하는 제2 입력 주파수 선택 스위치와 상기 복수 개가 생성되는 제2 국부 발진 주파수 중 하나를 선택적으로 제2 혼합기(15)로 출력하는 제2 국부 발진 주파수 선택 스위치(24)를 더 포함할 수 있다.
분주기(30)는 합성 입력 주파수 생성부(10)에 연결되어 상기 합성 입력 주파수를 1/4 분주 한다.
합성 출력 주파수 생성부(40)는 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받은 후 합성 출력 주파수를 생성한다.
본 발명의 제1 실시예에 따른 주파수 합성 장치(1)는 합성 입력 주파수 생성부(10)의 제1 입력 주파수 생성부(11)에서 2개의 제1 입력 주파수를 생성하고 제1 국부 발진 주파수 생성부(13)에서 4개의 제1 국부 발진 주파수를 생성한 후 제1 입 력 주파수 선택 스위치(12)와 제1 국부 발진 주파수 선택 스위치(14)의 동작에 의해 제1 혼합기(15)에서 상기 2개의 제1 입력 주파수와 상기 4개의 제1 국부 발진 주파수를 합성하여 8개의 합성 입력 주파수를 생성한다.
그리고 합성 입력 주파수 생성부(10)와 병렬적으로 동작하는 합성 국부 발진 주파수 생성부(20)의 제2 입력 주파수 생성부(21)에서 2개의 제2 입력 주파수를 생성하고 제2 국부 발진 주파수 생성부(23)에서 4개의 제2 국부 발진 주파수를 생성한 후 제2 입력 주파수 선택 스위치(22)와 제2 국부 발진 주파수 선택 스위치(24)의 동작에 의해 제2 혼합기(25)에서 상기 2개의 제2 입력 주파수와 상기 4개의 제2 국부 발진 주파수를 합성하여 8개의 합성 국부 발진 주파수를 생성한다.
다음으로, 제1 필터(16)를 거쳐 영상 주파수와 고조파 성분이 제거된 후 분주기(30)를 거쳐 1/4 분주가 이루어진 상기 8개의 합성 입력 주파수와 제2 필터(26)를 거쳐 영상 주파수와 고조파 성분이 제거된 상기 8개의 합성 국부 발진 주파수를 합성 주파수 생성부(40)에서 합성하여 64개의 합성 출력 주파수를 생성한다.
따라서, 종래의 직렬 방식의 직접 주파수 합성 장치에 비하여 본 발명의 주파수 합성 장치(1)는 합성 입력 주파수 생성부(10)와 합성 국부 발진 주파수 생성부(20)를 병렬로 연결한 후 병렬적으로 동작하도록 구성함으로써 주파수를 합성하여 원하는 해상도의 주파수를 얻는 과정이 직렬 구조가 아닌 병렬 구조하에서 이루어지므로 고속으로 주파수 합성이 수행되어 주파수 합성 시간을 단축하는 것이 가능한 효과를 가진다.
또한, 합성 입력 주파수 생성부(10)에서 생성된 합성 입력 주파수를 분주기(30)에서 1/4 분주한 후 합성 출력 주파수를 생성하므로 합성 출력 주파수의 인밴드(Inband) 내에 4배의 고조파 성분이 존재하게 되지만 종래의 1/2 분주를 이용한 직렬 방식의 주파수 합성 장치의 출력 주파수의 인밴드 내에 존재하는 2배의 고조파 성분에 비해 고조파 성분의 레벨이 상대적으로 훨씬 작으므로 출력 주파수의 품질이 우수한 효과를 가진다.
도 3은 본 발명의 제1 실시예에 따른 주파수 합성 방법에 대한 순서도이다.
도 3에 도시된 바와 같이 본 발명의 제1 실시예에 따른 주파수 합성 방법은 다음과 같다.
S10에서 합성 입력 주파수 생성부(10)의 제1 혼합기(15)는 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수를 합성하여 합성 입력 주파수를 생성한다. 이때, 상기 제1 입력 주파수는 제1 입력 주파수 생성부(11)에서 생성되고, 상기 제1 국부 발진 주파수는 제1 국부 발진 주파수 생성부(13)에서 생성될 수 있다.
또한, 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성될 수 있으며, 합성 입력 주파수 생성부(10)는 상기 복수 개가 생성되는 제1 입력 주파수 중 하나를 선택적으로 제1 혼합기(15)에 출력하는 제1 입력 주파수 선택 스위치(12)와 상기 복수 개가 생성되는 제1 국부 발진 주파수 중 하나를 선택적으로 제1 혼합기(15)에 출력하는 제1 국부 발진 주파수 선택 스위치(14)를 더 포함할 수 있다.
또한, 상기 S10에 이어 제1 필터(16)가 상기 합성 입력 주파수를 필터링하는 단계를 더 포함할 수 있으며, 제1 필터(16)는 상기 합성 입력 주파수에 포함되어 있는 영상 주파수 및 고조파 성분을 제거하기 위한 대역 통과 필터(Band-pass filter)일 수 있다.
S20에서 상기 S10과 병렬적으로 합성 국부 발진 주파수 생성부(20)의 제2 혼합기(25)는 제2 입력 주파수와 제2 국부 발진 주파수를 입력 받은 후 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수를 합성하여 합성 국부 발진 주파수를 생성한다. 이때, 상기 제2 입력 주파수는 제2 입력 주파수 생성부(21)에서 생성되며, 상기 제2 국부 발진 주파수는 제2 국부 발진 주파수 생성부(23)에서 생성될 수 있다.
또한, 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성될 수 있으며, 합성 국부 발진 주파수 생성부(20)는 상기 복수 개가 생성되는 제2 입력 주파수 중 하나를 선택적으로 제2 혼합기(25)에 출력하는 제2 입력 주파수 선택 스위치(22)와 상기 복수 개가 생성되는 제2 국부 발진 주파수 중 하나를 선택적으로 제2 혼합기(25)에 출력하는 제2 국부 발진 주파수 선택 스위치(24)를 더 포함할 수 있다.
또한, 상기 S20에 이어 제2 필터(26)가 상기 합성 국부 발진 주파수를 필터링하는 단계를 더 포함할 수 있으며, 제2 필터(26)는 상기 합성 국부 발진 주파수에 포함되어 있는 영상 주파수 및 고조파 성분을 제거하기 위한 대역 통과 필터(Band-pass filter)일 수 있다.
S30에서 합성 출력 주파수 생성부(40)는 상기 합성 입력 주파수와 합성 국부 발진 주파수를 입력받는다.
이때, 상기 350에 앞서 분주기(30)가 상기 합성 입력 주파수를 1/4 분주하는 단계를 더 포함할 수 있다.
S40에서 합성 출력 주파수 생성부(40)는 상기 합성 입력 주파수와 상기 합성 국부 발진 주파수를 합성하여 합성 출력 주파수를 생성하면 종료가 이루어진다.
도 4는 본 발명의 제2 실시예에 따른 주파수 합성 장치의 블록도 이다.
도 4에 도시된 바와 같이 본 발명의 제2 실시예에 따른 주파수 합성 장치(1a)는 제1 합성 입력 주파수 생성부(10a), 제2 합성 입력 주파수 생성부(10b), 제1 합성 국부 발진 주파수 생성부(20a), 제2 합성 국부 발진 주파수 생성부(20b), 분주기(30a), 및 합성 출력 주파수 생성부(40)를 포함한다.
먼저, 제1 합성 입력 주파수 생성부(10a), 제2 합성 입력 주파수 생성부(10b)는 각각 제1 합성 입력 주파수와 제2 합성 입력 주파수를 생성한 후 합성 입력 주파수 혼합기(18)에서 상기 제1 합성 입력 주파수와 상기 제2 합성 입력 주파수를 합성하여 합성 입력 주파수를 생성한다.
그리고 제1 합성 국부 발진 주파수 생성부(20a), 제2 합성 국부 발진 주파수 생성부(20b)는 각각 제1 합성 국부 발진 주파수와 제2 합성 국부 발진 주파수를 생성한 후 국부 발진 주파수 혼합기(28)에서 상기 제1 합성 국부 발진 주파수와 상기 제2 합성 국부 발진 주파수를 합성하여 합성 국부 발진 주파수를 생성한다.
이때, 제1 합성 입력 주파수 생성부(10a), 제2 합성 입력 주파수 생성 부(10b), 제1 합성 국부 발진 주파수 생성부(20a), 및 제2 합성 국부 발진 주파수 생성부(20b)는 병렬적으로 동작할 수 있다.
다음으로, 합성 출력 주파수(40a)는 분주기(30a)에서 1/4 분주된 합성 입력 주파수와 상기 합성 국부 발진 주파수를 합성하여 합성 출력 주파수를 생성한다.
이때, 제1 합성 입력 주파수 생성부(10a), 제2 합성 입력 주파수 생성부(10b), 제1 합성 국부 발진 주파수 생성부(20a), 제2 합성 국부 발진 주파수 생성부(20b)의 구성 요소들과 상기 제1 합성 입력 주파수, 상기 제2 합성 입력 주파수, 상기 제1 합성 국부 발진 주파수, 상기 제2 합성 국부 발진 주파수의 생성 과정은 상기 제1 실시예와 동일하므로 생략하도록 한다.
본 발명의 제2 실시예에 따른 주파수 합성 장치(1a)는 제1 합성 입력 주파수 생성부(10a)에서 4개의 제1 합성 입력 주파수를 생성하고 제2 합성 입력 주파수(10b)에서 4개의 제2 합성 입력 주파수를 생성한다. 그리고 합성 입력 주파수 혼합기(18)에서 상기 4개의 제1 합성 입력 주파수와 상기 4개의 제2 합성 입력 주파수를 합성하여 16개의 합성 입력 주파수를 생성한다.
또한, 제1 합성 국부 발진 주파수 생성부(20a)에서 4개의 제1 합성 국부 발진 주파수를 생성하고 제2 합성 국부 발진 주파수 생성부(20b)에서 4개의 제2 합성 국부 발진 주파수를 생성한다. 그리고 합성 국부 발진 주파수 혼합기(18)에서 상기 4개의 제1 합성 국부 발진 주파수와 상기 4개의 제2 합성 국부 발진 주파수를 합성하여 16개의 합성 국부 발진 주파수를 생성한다.
다음으로, 분주기(30a)를 거쳐 1/4 분주가 이루어진 상기 16개의 합성 입력 주파수와 상기 16개의 합성 국부 발진 주파수를 합성하여 256개의 합성 출력 주파수를 생성할 수 있다.
따라서 본 발명의 제2 실시예에 따른 주파수 합성 장치(1a)는 입력 주파수와 국부 발진 주파수 입력단을 각각 2단의 병렬로 구성하여 보다 고속으로 다량의 합성된 출력 주파수를 생성하는 것이 가능해진다.
여기에서, 본 발명의 제2 실시예에 따른 주파수 합성 장치(1a)를 이용한 주파수 합성 방법은 상기 제1 실시예에 따른 주파수 합성 장치(1)를 이용한 주파수 합성 방법과 동일하므로 생략하도록 한다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 다양한 수정, 변경, 및 치환이 가능할 것이다. 따라서 본 발명에 개시된 실시예 및 첨부된 도면들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예 및 첨부된 도면들에 의해서 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
본 발명에 의하면 주파수들을 합성하여 원하는 해상도의 주파수를 얻는 과정에 소요되는 시간이 단축되며 합성되어 출력된 주파수의 인밴드(Inband) 내부에 포 함되어 있는 불요파 성분의 레벨을 감소시켜 보다 우수한 품질의 합성 주파수를 얻는 것이 가능하므로 레이더 시스템의 주파수 합성 장치로 사용할 수 있다.
도 1은 종래의 주파수 합성 장치에 대한 블록도,
도 2는 본 발명의 제1 실시예에 따른 주파수 합성 장치에 대한 블록도,
도 3은 본 발명의 제1 실시예에 따른 주파수 합성 방법에 대한 순서도, 및
도 4는 본 발명의 제2 실시예에 따른 주파수 합성 장치에 대한 블록도 이다.
<도면의 주요 부위에 대한 간단한 설명>
(1) : 주파수 합성 장치 (10) : 합성 입력 주파수 생성부
(11) : 제1 입력 주파수 생성부 (12) : 제1 입력 주파수 선택 스위치
(13) : 제1 국부 발진 주파수 생성부
(14) : 제2 국부 발진 주파수 선택 스위치
(15) : 제1 혼합기 (16) : 제1 필터
(20) : 합성 국부 발진 주파수 생성부 (21) : 제2 입력 주파수 생성부
(22) : 제2 입력 주파수 선택 스위치
(23) : 제2 국부 발진 주파수 생성부
(24) : 제2 국부 발진 주파수 선택 스위치
(25) : 제2 혼합기 (26) : 제2 필터
(30) : 분주기 (40) : 합성 출력 주파수 생성부

Claims (10)

  1. 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 합성하여 합성 입력 주파수를 생성하는 합성 입력 주파수 생성부;
    상기 합성 입력 주파수 생성부와 연결되어 상기 합성 입력 주파수를 분주하는 분주기;
    제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 합성하여 합성 국부 발진 주파수를 생성하며 상기 합성 입력 주파수 생성부와 병렬적으로 동작하는 합성 국부 발진 주파수 생성부; 및
    상기 분주된 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받아 합성하고, 합성 출력 주파수를 생성하여 출력하는 합성 출력 주파수 생성부를 포함하는 것을 특징으로 하는 주파수 합성 장치.
  2. 제 1항에 있어서,
    상기 합성 입력 주파수 생성부는,
    상기 제1 입력 주파수를 생성하는 제1 입력 주파수 생성부, 상기 제1 국부 발진 주파수를 생성하는 제1 국부 발진 주파수 생성부, 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수를 입력받은 후 합성하여 상기 합성 입력 주파수를 생성하는 제1 혼합기, 및 상기 합성 입력 주파수를 필터링 하는 제1 필터를 포함하는 것을 특징으로 하는 주파수 합성 장치.
  3. 제 1항에 있어서,
    상기 합성 국부 발진 주파수 생성부는,
    상기 제2 입력 주파수를 생성하는 제2 입력 주파수 생성부, 상기 제2 국부 발진 주파수를 생성하는 제2 국부 발진 주파수 생성부, 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수를 입력받은 후 합성하여 상기 합성 국부 발진 주파수를 생성하는 제2 혼합기, 및 상기 합성 국부 발진 주파수를 필터링하는 제2 필터를 포함하는 것을 특징으로 하는 주파수 합성 장치.
  4. 제 2항에 있어서,
    상기 제1 입력 주파수와 상기 제1 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성되며, 상기 합성 입력 주파수 생성부는 상기 복수 개가 생성되는 제1 입력 주파수 중 하나를 선택적으로 상기 제1 혼합기로 출력하는 제1 입력 주파수 선택 스위치와 상기 복수 개가 생성되는 제1 국부 발진 주파수 중 하나를 선택적으로 상기 제1 혼합기로 출력하는 제1 국부 발진 주파수 선택 스위치를 더 구비하는 것을 특징으로 하는 주파수 합성 장치.
  5. 제 3항에 있어서,
    상기 제2 입력 주파수와 상기 제2 국부 발진 주파수는 서로 다른 주파수 값을 갖는 복수 개가 생성되며, 상기 합성 국부 발진 주파수 생성부는 상기 복수 개 가 생성되는 제2 입력 주파수 중 하나를 선택적으로 상기 제2 혼합기로 출력하는 제2 입력 주파수 선택 스위치와 상기 복수 개가 생성되는 제2 국부 발진 주파수 중 하나를 선택적으로 상기 제2 혼합기로 출력하는 제2국부 발진 주파수 선택 스위치를 더 구비하는 것을 특징으로 하는 주파수 합성 장치.
  6. 제 1항에 있어서,
    상기 분주기는 상기 합성 입력 주파수를 1/4 분주하는 것을 특징으로 하는 주파수 합성 장치.
  7. a) 제1 입력 주파수와 제1 국부 발진 주파수를 입력받은 후 상기 제1 입력 주파수와 상기 제1 국부 발진 주파수를 합성하여 합성 입력 주파수를 생성하는 단계;
    b) 상기 a) 단계와 병렬적으로 제2 입력 주파수와 제2 국부 발진 주파수를 입력받은 후 상기 제2 입력 주파수와 상기 제2 국부 발진 주파수를 합성하여 합성 국부 발진 주파수를 생성하는 단계;
    c) 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 입력받는 단계; 및
    d) 상기 합성 입력 주파수 및 상기 합성 국부 발진 주파수를 합성하여 합성 출력 주파수를 생성하는 단계를 포함하는 것을 특징으로 하는 주파수 합성 방법.
  8. 제 7항에 있어서,
    상기 c) 단계에 앞서,
    상기 합성 입력 주파수를 1/4 분주하는 단계를 더 포함하는 것을 특징으로 하는 주파수 합성 방법.
  9. 제 7항에 있어서,
    상기 a) 단계에 이어서,
    a1) 상기 합성 입력 주파수를 필터링하는 단계를 더 포함하는 것을 특징으로 하는 주파수 합성 방법.
  10. 제 7항에 있어서,
    상기 b) 단계에 이어서,
    b1) 상기 합성 국부 발진 주파수를 필터링하는 단계를 더 포함하는 것을 특징으로 하는 주파수 합성 방법.
KR1020080112648A 2008-11-13 2008-11-13 주파수 합성 장치 및 방법 KR101017592B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080112648A KR101017592B1 (ko) 2008-11-13 2008-11-13 주파수 합성 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080112648A KR101017592B1 (ko) 2008-11-13 2008-11-13 주파수 합성 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20100053835A KR20100053835A (ko) 2010-05-24
KR101017592B1 true KR101017592B1 (ko) 2011-02-28

Family

ID=42278707

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080112648A KR101017592B1 (ko) 2008-11-13 2008-11-13 주파수 합성 장치 및 방법

Country Status (1)

Country Link
KR (1) KR101017592B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6034996B1 (ja) 2013-09-12 2016-11-30 バイヤール イメージング リミテッド 信号を生成、受信及び自己較正する装置及び方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000183736A (ja) 1998-12-21 2000-06-30 Mitsubishi Electric Corp 周波数シンセサイザ
JP2002076889A (ja) 2000-08-31 2002-03-15 Alps Electric Co Ltd 周波数シンセサイザ
KR20050060424A (ko) * 2003-12-16 2005-06-22 한국전자통신연구원 스퓨리어스 특성의 개선을 위한 직접디지털주파수합성기구동 위상잠금루프 주파수합성 장치 및 그 방법
KR100722833B1 (ko) 2006-09-12 2007-05-30 국방과학연구소 주파수 합성기

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000183736A (ja) 1998-12-21 2000-06-30 Mitsubishi Electric Corp 周波数シンセサイザ
JP2002076889A (ja) 2000-08-31 2002-03-15 Alps Electric Co Ltd 周波数シンセサイザ
KR20050060424A (ko) * 2003-12-16 2005-06-22 한국전자통신연구원 스퓨리어스 특성의 개선을 위한 직접디지털주파수합성기구동 위상잠금루프 주파수합성 장치 및 그 방법
KR100722833B1 (ko) 2006-09-12 2007-05-30 국방과학연구소 주파수 합성기

Also Published As

Publication number Publication date
KR20100053835A (ko) 2010-05-24

Similar Documents

Publication Publication Date Title
WO2009079615A4 (en) Frequency synthesizer and related method for generating wideband signals
US8884664B1 (en) Systems and methods for generating low band frequency sine waves
US20120139586A1 (en) Frequency synthesizer and frequency synthesizing method
JP2008283659A (ja) 周波数ホッピングシステムに用いられる周波数合成器
US7928808B2 (en) Selectable local oscillator
KR101017592B1 (ko) 주파수 합성 장치 및 방법
CN117081588A (zh) 一种宽带低相噪捷变频率合成器及其信号合成方法
US20070049236A1 (en) Frequency conversion apparatus and frequency conversion method for suppressing spurious signals
JP2016006950A (ja) 周波数シンセサイザ
RU2554551C2 (ru) Устройство гибкого широкополосного преобразования частоты и соответствующий приемник телеуправления спутника
JP2009194907A (ja) スプリアス回避方法及び受信器
CN109412591B (zh) 一种x波段细步进频综生成方法及系统
CN218006233U (zh) 一种八通道幅相一致超外差接收机
US8606204B2 (en) Coherent transceiver and related method of operation
CN113872633A (zh) 一种uv波段宽带可重构收发机
JP2005064764A (ja) ダイレクトコンバージョンチューナ
KR20060128124A (ko) 광대역 주파수 합성기
US20100318865A1 (en) Signal processing apparatus including built-in self test device and method for testing thereby
CN110324063B (zh) 一种多干扰源广频率覆盖的射频自干扰对消装置与方法
CN101207598B (zh) 频率合成器及频率合成方法
KR20160060880A (ko) 주파수 변환 장치 및 그것을 포함하는 rf 송신기
KR101491722B1 (ko) 주파수 합성 장치
CN113852385B (zh) 一种优化接收机相位噪声的方法及系统
CN212726992U (zh) K波段扫频源
Yang et al. A frequency synthesis structure in radar target simulation system with high agility and resolution performance

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140204

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150202

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160202

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee