KR100985552B1 - 전력 증폭기 및 그의 구동 방법 - Google Patents

전력 증폭기 및 그의 구동 방법 Download PDF

Info

Publication number
KR100985552B1
KR100985552B1 KR1020090059348A KR20090059348A KR100985552B1 KR 100985552 B1 KR100985552 B1 KR 100985552B1 KR 1020090059348 A KR1020090059348 A KR 1020090059348A KR 20090059348 A KR20090059348 A KR 20090059348A KR 100985552 B1 KR100985552 B1 KR 100985552B1
Authority
KR
South Korea
Prior art keywords
output
signal
positive
unit
power amplifier
Prior art date
Application number
KR1020090059348A
Other languages
English (en)
Inventor
김종규
Original Assignee
엘아이지넥스원 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘아이지넥스원 주식회사 filed Critical 엘아이지넥스원 주식회사
Priority to KR1020090059348A priority Critical patent/KR100985552B1/ko
Application granted granted Critical
Publication of KR100985552B1 publication Critical patent/KR100985552B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2178Class D power amplifiers; Switching amplifiers using more than one switch or switching amplifier in parallel or in series
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/297Indexing scheme relating to amplifiers the loading circuit of an amplifying stage comprising a capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/541Transformer coupled at the output of an amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 전력 증폭기 및 그의 구동 방법에 관한 것으로서, 보다 상세하게는, 본 발명은 전력 증폭기의 회로를 보다 안정화함과 아울러 입력되는 신호에 노이즈 신호가 다량 포함되어 있어도 안정된 출력 신호를 제공하는 전력 증폭기 및 그의 구동 방법에 관한 것이다.
본 발명의 일례에 따른 전력 증폭기는 병렬 구조의 스위칭 소자를 포함하며, 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 전력 증폭기가 증폭된 정극성의 신호가 출력되도록 제어하는 정극성 출력 제어부; 병렬 구조의 스위칭 소자를 포함하며, 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 전력 증폭기가 증폭된 부극성의 신호가 출력되도록 제어하는 부극성 출력 제어부; 및 전원부로부터 공급되는 전압을 이용하여 정극성 출력 제어부 또는 부극성 출력 제어부의 제어에 따라 증폭된 정극성의 신호 또는 부극성의 신호를 출력하는 증폭 출력부;을 포함한다.
전력 증폭기, 커패시터, 노이즈

Description

전력 증폭기 및 그의 구동 방법{Power amplifier and method thereof}
본 발명은 전력 증폭기 및 그의 구동 방법에 관한 것으로서, 보다 상세하게는, 본 발명은 전력 증폭기의 회로를 보다 안정화함과 아울러 입력되는 신호에 노이즈 신호가 다량 포함되어 있어도 안정된 출력 신호를 제공하는 전력 증폭기 및 그의 구동 방법에 관한 것이다.
수중음향센서 구동 시 기존 리니어 방식의 전력증폭기는 작동되지 않는 동안에도 바이어스 신호가 필요하므로 효율이 상당히 떨어진다. 최근에는 고효율의 스위칭 방식의 전력증폭기를 이용하는데 그 중에서도 가장 간단한 푸쉬-풀(Push-Pull) 방식의 전력증폭기를 구성하여 음향센서를 구동하였다. 그러나 부하 단의 출력신호가 트랜스포머를 거쳐 입력신호에 영향을 주어 입력 구형파의 왜곡이 발생하는 문제점이 있다.
본 발명은 전력 증폭기의 정극성 또는 부극성 출력 제어부의 스위칭 소자를 병렬 구조로 개선함으로써 회로의 내구성을 개선하고, 스위칭 소자 양단에 커패시터를 연결함으로써 전력 증폭기로 입력되는 신호의 노이즈를 제거하여 전력 증폭기의 출력 신호를 안정화할 수 있는 전력 증폭기 및 그의 구동 방법을 제공하는데 그 목적이 있다.
본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있으며, 본 발명의 실시예에 의해 보다 분명하게 알게 될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
본 발명의 일례에 따른 전력 증폭기는 병렬 구조의 스위칭 소자를 포함하며, 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 전력 증폭기가 증폭된 정극성의 신호가 출력되도록 제어하는 정극성 출력 제어부; 병렬 구조의 스위칭 소자를 포함하며, 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 전력 증폭기가 증폭된 부극성의 신호가 출력되도록 제어하는 부극성 출력 제어부; 및 전원부로부터 공급되는 전압을 이용하여 정극성 출력 제어부 또는 부극성 출력 제어부의 제어에 따라 증폭된 정극성의 신호 또는 부극성의 신호를 출력하는 증폭 출력부;을 포함한 다.
여기서, 정극성 출력 제어부 또는 부극성 출력 제어부는 제어신호로부터 노이즈 신호를 제거하기 위해 스위칭 소자의 양단에 연결되는 커패시터;를 더 포함할 수 있다.
또한, 정극성 출력 제어부와 부극성 출력 제어부 각각은 스위칭 소자의 게이트 단으로 제어신호를 공급받으며, 스위칭 소자의 일단에는 커패시터의 일단과 증폭 출력부가 공통으로 연결되고, 타단은 접지될 수 있다.
또한, 전력 증폭기는 일단이 증폭 출력부와 전원부와 공통으로 연결되고, 타단이 정극성 출력 제어부 또는 부극성 출력 제어부에 연결되어, 정극성 또는 부극성 출력 제어부에 연결된 접지 전압이 전원부의 공급 전압보다 높아지는 경우 접지 전압이 증폭 출력부를 통하여 출력되는 것을 방지하기 위한 역류 방지부;를 더 포함할 수 있다.
여기서, 증폭 출력부는 입력측이 분기된 중간탭 트랜스포머를 포함하며, 중간탭은 전원부와 연결되며, 입력측의 일단은 정극성 출력 제어부의 일단과 연결되며, 입력측의 타단은 정극성 출력 제어부의 일단과 연결될 수 있다.
또한, 본 발명에 따른 전술한 전력 증폭기를 구동하는 방법의 일례는 (S1) 정극성 출력 제어부로 정극성의 신호를 입력받아 증폭 출력부를 통하여 증폭된 정극성의 신호를 출력하는 단계; 및 (S2) 부극성 출력 제어부로 정극성의 신호를 입력받아 증폭 출력부를 통하여 증폭된 부극성의 신호를 출력하는 단계;를 포함한다.
본 발명에 따른 전력 증폭기 및 그의 구동 방법은 전력 증폭기의 정극성 또는 부극성 출력 제어부의 스위칭 소자를 병렬 구조로 개선함으로써 회로의 내구성을 개선하고, 스위칭 소자 양단에 커패시터를 연결함으로써 전력 증폭기로 입력되는 신호의 노이즈를 제거하여 전력 증폭기의 출력 신호를 안정화할 수 있는 효과가 있다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다.
우선 각 도면의 구성 요소들에 참조 부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다. 또한, 이하에서 본 발명의 바람직한 실시예를 설명할 것이나, 본 발명의 기술적 사상은 이에 한정하거나 제한되지 않고 당업자에 의해 변형되어 다양하게 실시될 수 있음은 물론이다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 상세히 설명하고자 한다.
도 1은 본 발명에 따른 전력 증폭기의 일례를 설명하기 위한 도이다.
도시된 바와 같이, 본 발명에 따른 전력 증폭기의 일례는 정극성 출력 제어부(110), 부극성 출력 제어부(120), 증폭 출력부(130), 전원 안정화부(140) 및 역류 방지부(150, 160)를 포함할 수 있다.
정극성 출력 제어부(110)는 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 전력 증폭기가 증폭된 정극성의 신호(VO)가 출력되도록 제어하는 기능을 한다.
이와 같은 정극성 출력 제어부(110)는 병렬 구조의 스위칭 소자(M1, M2)를 포함하며, 스위칭 소자(M1, M2)의 게이트 단으로 제어신호(TX+)를 공급받으며, 스위칭 소자(M1, M2)의 일단에는 각각 커패시터(C1, C2)의 일단과 증폭 출력부(130)의 일단과 공통으로 연결되고, 스위칭 소자(M1, M2)의 타단은 각각 접지될 수 있다. 여기서, 스위칭 소자(M1, M2)의 양단에 연결되는 커패시터(C1, C2)는 게이트 단으로 공급되는 제어신호(TX+)로부터 노이즈 신호를 제거하는 기능을 한다. 이에 대해서는 도 3a 및 도 3b를 통하여 상세하게 설명한다.
부극성 출력 제어부(120)는 전력 증폭기로 입력되는 신호를 제어신호(TX-)로 입력받아 전력 증폭기가 증폭된 부극성의 신호(Vo)가 출력되도록 제어하는 기능을 한다.
이와 같은 부극성 출력 제어부(120)도 병렬 구조의 스위칭 소자(M3, M4)를 포함하며, 스위칭 소자(M3, M4)의 게이트 단으로 제어신호(TX-)를 공급받으며, 스 위칭 소자(M3, M4)의 일단에는 각각 커패시터(C3, C4)의 일단과 증폭 출력부(130)의 타단과 공통으로 연결되고, 스위칭 소자(M3, M4)의 타단은 접지될 수 있다.
이와 같은 정극성 출력 제어부(110)와 부극성 출력 제어부(120) 각각에 2개의 스위칭 소자를 병렬 구조로 배치하는 것은 회로의 안정성 확보를 위함이다.
보다 상세하게 설명하면, 스위칭 소자를 병렬로 배치하고, 두 개의 스위칭 소자의 게이트 단으로 동일한 제어 신호가 공급되도록 하고, 동일한 기능이 수행되도록 함으로써, 하나의 스위칭 소자가 파손되거나 에러(Error)가 발생했을 때, 나머지 스위칭 소자를 통하여 증폭기의 기능을 수행할 수 있도록 하여 회로의 안정성을 확보할 수 있는 것이다.
다음, 증폭 출력부(130)는 전원부(TXDC)로부터 공급되는 전압을 이용하여 정극성 출력 제어부(110) 또는 부극성 출력 제어부(120)의 제어에 따라 증폭된 정극성의 신호(Vo) 또는 부극성의 신호(Vo)를 출력하는 기능을 한다. 이와 같은 증폭 출력부(130)는 입력측(Lp1, Lp2)이 분기된 중간탭 트랜스포머(TX1)를 포함하며, 중간탭은 N2 노드를 통하여 전원부(TXDC)와 연결되며, 입력측의 일단은 정극성 출력 제어부(110)의 일단과 연결되며, 입력측의 타단은 정극성 출력 제어부(110)의 일단과 연결될 수 있다.
여기서, 전원부(TXDC)에서 공급되는 전압(Vo)은 정극성 출력 제어부(110) 또는 부극성 출력 제어부(120)에 공급되는 제어 신호(TX+ 또는 TX-)의 전압보다 큰 전압을 가지게 된다. 이와 같이 전원부(TXDC)에서 공급되는 전압은 증폭 출력 부(130)의 트랜스포머(TX1)의 입력측(Lp1 또는 Lp2)에 전압을 유기하게 되고, 트랜스포머(TX1)의 입력측에 유기된 전압은 트랜스포머(TX1)의 출력측(Ls)에 동일한 크기 및 방향(정극성 또는 부극성)의 전압을 유기함으로써 부하효과를 방지하면서, 부하에 증폭된 신호를 공급하는 것이다.
또한, 이와 같은 증폭 출력부(130)와 전원부(TXDC) 사이에는 전원 안정화부(140)가 더 포함될 수 있다. 이와 같은 전원 안정화부(140)는 복수의 커패시터가 병렬 구조로 서로 연결되며, 전원부(TXDC)에서 직류 전원이 아닌 교류 성분의 신호가 혼합되어 있는 경우, 교류 성분의 신호를 접지로 싱크(Sink)시키는 기능을 한다. 이와 같은 전원 안정화부(140)는 전원 증폭기의 출력을 더욱 안정하게 하는 효과가 있다.
다음, 역류 방지부(150, 160) 각각은 일단이 증폭 출력부(130)와 전원부(TXDC)와 공통으로 연결되고, 타단이 정극성 출력 제어부(110) 또는 부극성 출력 제어부(120)에 연결되며, 정극성 또는 부극성 출력 제어부(110, 120)에 연결된 접지 전압이 전원부(TXDC)의 공급 전압보다 높아지는 경우 접지 전압이 증폭 출력부(130)를 통하여 출력되는 것을 방지하는 기능을 한다.
이와 같은 역류 방지부(150, 160) 각각은 하나의 다이오드(D1, D2) 및 병렬 구조의 커패시터(C5, C6)와 저항(R3, R4)을 포함하며, 정극성 또는 부극성 출력 제어부(110, 120)에 연결된 접지 전압이 회로 이상 및 외부의 영향에 의해 전원부(TXDC)의 공급 전압보다 높아지거나 접지 전압에 고전압의 교류 전압이 발생하는 경우, 전류 패스가 접지 -> 정극성 또는 부극성 출력 제어부(110 또는 120) -> 역류 방지부(150 또는 160) -> 전원 안정화부(140) -> 전원부(TXDC)로 형성되도록 하여, 증폭 출력부(130)의 트랜스포머(TX1)에 전압이 유기되지 않도록 하는 바이패스(By-Pass)를 형성함으로써 회로 이상 및 외부 영향에 의해 접지 전압에 고전압의 교류 전압이 발생하는 경우에도 전력 증폭기의 출력에 영향이 없도록 함으로써, 전력 증폭기의 출력을 안정화할 수 있는 것이다.
도 2a 내지 2c는 도 1에 도시된 전력 증폭기를 구동하는 방법의 일례를 설명하기 위한 도이다.
전력 증폭기를 구동하는 방법은 정극성 출력 제어부(110)로 정극성의 신호를 입력받아 증폭 출력부(130)를 통하여 증폭된 정극성의 신호를 출력하는 단계(S1)와 부극성 출력 제어부(120)로 정극성의 신호를 입력받아 증폭 출력부(130)를 통하여 증폭된 부극성의 신호를 출력하는 단계(S1)를 포함한다.
보다 상세하게 도 2a에 도시된 바와 같이, S1 단계에서는 t1~t2 기간 동안 정극성 출력 제어부(110)로 정극성의 제어 신호(TX+)가 공급되어, 도 2b에 도시된 바와 같이 전류 패스가 전원부(TXDC)->증폭 출력부(130)->정극성 출력 제어부(110)->접지로 형성되며, 전원부(TXDC)에서 공급되는 전압은 증폭 출력부(130)의 트랜스포머(TX1)의 입력측(Lp1)에 도 2b에 도시된 바와 같이 정극성의 전압(Vo)을 유기하고, 트랜스포머(TX1)의 출력측(Ls)에 유기된 정극성의 전압(Vo)이 출력됨으 로써 전력증폭기로 입력되는 정극성의 신호(TX+)가 증폭되어 출력되는 것이다.
다음, S2 단계에서는 t3~t4 기간 동안 부극성 출력 제어부(120)로 정극성의 제어 신호(TX-)가 공급되어, 도 2c에 도시된 바와 같이, 전류 패스가 전원부(TXDC)->증폭 출력부(130)->부극성 출력 제어부(120)->접지로 형성되며, 전원부(TXDC)에서 공급되는 전압은 증폭 출력부(130)의 트랜스포머(TX1)의 입력측(Lp2)에 도 2c에 도시된 바와 같이 부극성의 전압(-Vo)을 유기하고, 트랜스포머(TX1)의 출력측(Ls)에 유기된 부극성의 전압(Vo)이 출력됨으로써 전력증폭기로 입력되는 정극성의 신호(TX-)가 증폭되어 출력되는 것이다.
도 3a 및 3b는 도 1의 정극성 또는 부극성 출력 제어부(120)에 포함된 커패시터에 의한 효과를 설명하기 위한 도이다.
도 1에서 도시된 정극성 또는 부극성 출력 제어부(110 또는 120)에 포함된 커패시터(C1, C2, C3, C4) 각각은 스위칭 소자(M1, M2, M3, M4)의 양단에 연결되어, 스위칭 소자(M1, M2, M3, M4)의 게이트 단으로 공급되는 제어신호(TX+ 또는 TX-)로부터 노이즈 신호를 제거하는 기능을 한다.
보다 구체적으로, 전력 증폭기에 입력되는 신호는 순간적인 전압 변화량이 크므로 외부 영향이나 소자 자체의 영향에 의해 도 3a에 도시된 바와 같이 노이즈 신호가 많이 포함될 수 있다. 이와 같은 노이즈 신호는 정극성 또는 부극성 출력 제어부(110 또는 120)의 오작동을 발생시켜, 증폭 출력기에 엉뚱한 신호가 증폭되 어 출력될 수 있는데, 정극성 또는 부극성 출력 제어부(110 또는 120)에 포함된 커패시터(C1, C2, C3, C4)는 이와 같이 노이즈 신호가 많은 제어 신호로부터 도 3b와 같이 노이즈 신호를 제거함으로써, 증폭 출력기의 출력을 안정화시키는 효과가 있다.
결국, 이와 같이 정극성 또는 부극성 출력 제어부(110 또는 120)에 포함된 커패시터(C1, C2, C3, C4)는 제어신호(TX+ 또는 TX-)로부터 노이즈 신호를 제거함으로써, 전력 증폭기의 동작을 더욱 안정화시키는 효과가 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 다양한 수정, 변경 및 치환이 가능할 것이다. 따라서, 본 발명에 개시된 실시예 및 첨부된 도면들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예 및 첨부된 도면에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
도 1은 본 발명에 따른 전력 증폭기의 일례를 설명하기 위한 도.
도 2a 내지 2c는 도 1에 도시된 전력 증폭기를 구동하는 방법의 일례를 설명하기 위한 도.
도 3a 및 3b는 도 1의 정극성 또는 부극성 출력 제어부(120)에 포함된 커패시터에 의한 효과를 설명하기 위한 도.

Claims (6)

  1. 전력 증폭기에 있어서,
    병렬 구조의 스위칭 소자를 포함하며, 상기 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 상기 전력 증폭기가 증폭된 정극성의 신호가 출력되도록 제어하는 정극성 출력 제어부;
    병렬 구조의 스위칭 소자를 포함하며, 상기 전력 증폭기로 입력되는 신호를 제어신호로 입력받아 상기 전력 증폭기가 증폭된 부극성의 신호가 출력되도록 제어하는 부극성 출력 제어부; 및
    전원부로부터 공급되는 전압을 이용하여 상기 정극성 출력 제어부 또는 부극성 출력 제어부의 제어에 따라 상기 증폭된 정극성의 신호 또는 부극성의 신호를 출력하는 증폭 출력부; 를 포함하며,
    상기 정극성 출력 제어부 또는 부극성 출력 제어부는 상기 제어신호로부터 노이즈 신호를 제거하기 위해 상기 스위칭 소자의 양단에 연결되는 커패시터를 더 포함하는 것을 특징으로 하는 전력 증폭기.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 정극성 출력 제어부와 상기 부극성 출력 제어부 각각은
    상기 스위칭 소자의 게이트 단으로 상기 제어신호를 공급받으며, 상기 스위칭 소자의 일단에는 상기 커패시터의 일단과 상기 증폭 출력부가 공통으로 연결되고, 타단은 접지되는 것을 특징으로 하는 전력 증폭기.
  4. 제 1 항에 있어서,
    상기 전력 증폭기는
    일단이 상기 증폭 출력부와 상기 전원부와 공통으로 연결되고, 타단이 상기 정극성 출력 제어부 또는 부극성 출력 제어부에 연결되어, 상기 정극성 또는 부극성 출력 제어부에 연결된 접지 전압이 상기 전원부의 공급 전압보다 높아지는 경우 상기 접지 전압이 상기 증폭 출력부를 통하여 출력되는 것을 방지하기 위한 역류 방지부;를 더 포함하는 것을 특징으로 하는 전력 증폭기.
  5. 제 1 항에 있어서,
    상기 증폭 출력부는
    입력측이 분기된 중간탭 트랜스포머를 포함하며,
    상기 중간탭은 상기 전원부와 연결되며, 상기 입력측의 일단은 상기 정극성 출력 제어부의 일단과 연결되며, 상기 입력측의 타단은 상기 정극성 출력 제어부의 일단과 연결되는 것을 특징으로 하는 전력 증폭기.
  6. 제 1 항 및 제 3 항 내지 제 5 항에 따른 상기 전력 증폭기의 구동 방법에 있어서,
    (S1) 상기 정극성 출력 제어부로 정극성의 신호를 입력받아 상기 증폭 출력부를 통하여 상기 증폭된 정극성의 신호를 출력하는 단계; 및
    (S2) 상기 부극성 출력 제어부로 정극성의 신호를 입력받아 상기 증폭 출력부를 통하여 상기 증폭된 부극성의 신호를 출력하는 단계;를 포함하는 전력 증폭기의 구동 방법.
KR1020090059348A 2009-06-30 2009-06-30 전력 증폭기 및 그의 구동 방법 KR100985552B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090059348A KR100985552B1 (ko) 2009-06-30 2009-06-30 전력 증폭기 및 그의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090059348A KR100985552B1 (ko) 2009-06-30 2009-06-30 전력 증폭기 및 그의 구동 방법

Publications (1)

Publication Number Publication Date
KR100985552B1 true KR100985552B1 (ko) 2010-10-05

Family

ID=43135023

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090059348A KR100985552B1 (ko) 2009-06-30 2009-06-30 전력 증폭기 및 그의 구동 방법

Country Status (1)

Country Link
KR (1) KR100985552B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6300829B1 (en) 2000-01-21 2001-10-09 Harris Corporation RF power amplifier system having inductive steering
US20020030543A1 (en) 2000-07-12 2002-03-14 Indigo Manufacturing Inc. Power amplifier with multiple power supplies
US6518840B1 (en) 2000-02-02 2003-02-11 Sige Semiconductor Inc. Circuit for linearizing the power control profile of a BiCMOS power amplifier
US20050256987A1 (en) * 2004-05-12 2005-11-17 Claus Steinle Method for implementing resets in two computers

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6300829B1 (en) 2000-01-21 2001-10-09 Harris Corporation RF power amplifier system having inductive steering
US6518840B1 (en) 2000-02-02 2003-02-11 Sige Semiconductor Inc. Circuit for linearizing the power control profile of a BiCMOS power amplifier
US20020030543A1 (en) 2000-07-12 2002-03-14 Indigo Manufacturing Inc. Power amplifier with multiple power supplies
US20050256987A1 (en) * 2004-05-12 2005-11-17 Claus Steinle Method for implementing resets in two computers

Similar Documents

Publication Publication Date Title
JP4690784B2 (ja) Dc−dcコンバータ
US11245370B2 (en) Class-D amplifier with multiple power rails and quantizer that switches used ramp amplitude concurrently with switch in used power rail
US7242248B1 (en) Class D amplifier
US10256777B2 (en) Audio amplifiers
US9294057B2 (en) Efficient low noise high speed amplifier
JP6360560B2 (ja) 出力クランピング回路のためのイントリンシックコンパレータ遅延
US9461589B2 (en) Asymmetric H-bridge in a class D power amplifier
US20070064953A1 (en) Speaker protection circuit
JP2014086073A (ja) 低電圧降下レギュレータ
JPWO2004010575A1 (ja) パワーアンプ装置
US9559648B2 (en) Amplifier with reduced idle power loss using single-ended loops
US20110169569A1 (en) Device and method for eliminating feedback common mode signals
US10505500B2 (en) Differential amplification device
KR100985552B1 (ko) 전력 증폭기 및 그의 구동 방법
CN100477506C (zh) D类放大器电路
US20240072736A1 (en) Amplifier dc bias protection circuit and related audio system
KR101159418B1 (ko) 가상 접지 노드를 이용한 증폭기
JP4364021B2 (ja) スイッチング電源
JP4533707B2 (ja) アンプ装置、アンプ用電源回路およびオーディオ信号再生装置
JP4342351B2 (ja) スイッチング電源
US8525571B2 (en) Voltage amplitude limiting circuit of full differential circuit
JP2023088661A (ja) 半導体装置
KR100813200B1 (ko) 정전압 발생회로
JP2008219611A (ja) バイアス回路
TW201616805A (zh) 用於交換調變器之調變方法

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130729

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150901

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160901

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee