JP6360560B2 - 出力クランピング回路のためのイントリンシックコンパレータ遅延 - Google Patents
出力クランピング回路のためのイントリンシックコンパレータ遅延 Download PDFInfo
- Publication number
- JP6360560B2 JP6360560B2 JP2016541751A JP2016541751A JP6360560B2 JP 6360560 B2 JP6360560 B2 JP 6360560B2 JP 2016541751 A JP2016541751 A JP 2016541751A JP 2016541751 A JP2016541751 A JP 2016541751A JP 6360560 B2 JP6360560 B2 JP 6360560B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- comparator
- switch
- voltage
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 11
- 238000012544 monitoring process Methods 0.000 claims description 10
- 230000000116 mitigating effect Effects 0.000 claims 1
- 230000007704 transition Effects 0.000 description 4
- 230000001105 regulatory effect Effects 0.000 description 3
- 230000004075 alteration Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/041—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage using a short-circuiting device
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0233—Bistable circuits
- H03K3/02337—Bistables with hysteresis, e.g. Schmitt trigger
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Dc-Dc Converters (AREA)
- Manipulation Of Pulses (AREA)
- Emergency Protection Circuit Devices (AREA)
- Direct Current Feeding And Distribution (AREA)
- Control Of Voltage And Current In General (AREA)
- Power Conversion In General (AREA)
- Protection Of Static Devices (AREA)
Description
Claims (20)
- 回路であって、
出力電圧と、前記出力電圧に対してクランプ電圧閾値を設定する基準電圧とを監視することによりクランプ出力信号を生成するためのコンパレータであって、前記クランプ出力信号が、入力電圧が前記クランプ電圧閾値を超えることから制限するために用いられる、前記コンパレータと、
前記基準電圧を前記コンパレータに供給するための第1のスイッチであって、第1のフィードバック信号を受信するように構成され、前記出力電圧におけるリップルを緩和するために前記コンパレータにおける第1のフィードバック経路を備えるイントリンシック遅延回路の一部を形成する、前記第1のスイッチと、
前記コンパレータにおいて前記入力電圧及び第2のフィードバック経路に結合される第2のスイッチであって、第2のフィードバック信号を受信するように構成され、前記出力電圧におけるリップルを更に緩和するために前記コンパレータにおける前記第1のスイッチと前記第1のフィードバック経路と前記第2のフィードバック経路とを備える前記イントリンシック遅延回路の別の部分を形成する、前記第2のスイッチと、
を含む、回路。 - 請求項1に記載の回路であって、
ゲート制御信号に応答して前記入力電圧を前記出力電圧に切り替えるためにパワースイッチング回路を更に含む、回路。 - 請求項2に記載の回路であって、
前記パワースイッチング回路が、前記ゲート制御信号に応答して前記入力電圧に前記出力電圧を切り替えるパワートランジスタを更に含む、回路。 - 請求項3に記載の回路であって、
前記パワースイッチング回路が、モバイルデバイスに供給される前記出力電圧をフィルタリングするためにフィルタを更に含む、回路。 - 請求項4に記載の回路であって、
前記パワースイッチング回路が、前記コンパレータに供給される前記出力電圧を監視するために分圧器を更に含む、回路。 - 請求項2に記載の回路であって、
前記クランプ信号に応答して前記ゲート制御信号を生成するためにゲート制御回路を更に含む、回路。 - 請求項6に記載の回路であって、
前記ゲート制御回路が、前記ゲート制御信号を生成するために電流源の対により給電されるゲート制御トランジスタの対を更に含む、回路。 - 請求項7に記載の回路であって、
前記ゲート制御回路が、前記ゲート制御信号を生成するためにゲート制御トランジスタの前記対を駆動するようにポンプトランジスタの対を更に含む、回路。 - 請求項1に記載の回路であって、
前記コンパレータが、前記第1のスイッチと前記第2のスイッチとに結合される少なくとも1つの入力を有する差動入力増幅器を形成する差動トランジスタの対を更に含む、回路。 - 請求項9に記載の回路であって、
前記コンパレータが、前記イントリンシック遅延回路において遅延経路を提供するために前記コンパレータの前記出力において少なくとも1つのインバータを更に含む、回路。 - 回路であって、
出力電圧と、前記出力電圧に対してクランプ電圧閾値を設定する基準電圧とを監視することによりクランプ出力信号を生成するためのコンパレータであって、前記クランプ出力信号が、入力電圧が前記クランプ電圧閾値を超えることから制限するために用いられる、前記コンパレータと、
前記基準電圧を前記コンパレータに供給するための第1のスイッチであって、
前記基準電圧に接続される第1のドレインと、
前記コンパレータの第1の差動入力に結合される第1のソースと、
前記コンパレータの第1の出力から第1のフィードバック信号を受け取る第1のゲートであって、前記第1のスイッチに前記基準電圧を前記コンパレータの前記第1の差動入力に供給させ得る、前記第1のゲートと、
を含む、前記第1のスイッチと、
前記第1のスイッチで動作する第2のスイッチであって、
前記入力電圧に結合される第2のドレインと、
前記第1のスイッチの前記第1のソースに及び前記コンパレータの前記第1の差動入力に結合される第2のソースと、
前記コンパレータの第2の出力から第2のフィードバック信号を受け取る第2のゲートと、
を含む、前記第2のスイッチと、
を含み、
前記第1のスイッチと前記第1のフィードバック信号と前記第2のスイッチと前記第2のフィードバック信号とが、前記出力電圧におけるリップルを緩和するために前記コンパレータにおいてイントリンシック遅延回路を形成する、回路。 - 請求項11に記載の回路であって、
前記コンパレータが、第1のスイッチの前記第1のゲートと前記第2のスイッチの前記第2のゲートとに結合される少なくとも1つの入力を有する差動入力増幅器を形成する差動トランジスタの対を更に含む、回路。 - 請求項12に記載の回路であって、
前記コンパレータが、前記イントリンシック遅延回路において遅延経路を提供するために前記コンパレータの前記出力において少なくとも1つのインバータを更に含む、回路。 - 請求項11に記載の回路であって、
ゲート制御信号に応答して前記入力電圧を前記出力電圧に切り替えるためにパワースイッチング回路を更に含む、回路。 - 請求項14に記載の回路であって、
前記パワースイッチング回路が、前記ゲート制御信号に応答して前記入力電圧を前記出力電圧に切り替えるパワートランジスタを更に含む、回路。 - 請求項14に記載の回路であって、
前記クランプ信号に応答して前記ゲート制御信号を生成するためにゲート制御回路を更に含む、回路。 - 請求項16に記載の回路であって、
前記ゲート制御回路が、前記ゲート制御信号を生成するために電流源の対により給電されるゲート制御トランジスタの対を更に含む、回路。 - システムであって、
モバイルデバイスと、
前記モバイルデバイスへの入力電圧を制限するための保護回路と、
を含み、
前記保護回路が、
ゲート制御信号に応答して前記入力電圧を前記モバイルデバイスに供給するためのパワースイッチング回路と、
クランプ出力信号に応答して前記ゲート制御信号を生成するためのゲート制御回路と、
前記モバイルデバイスへの出力電圧と、前記出力電圧に対してクランプ電圧閾値を設定する基準電圧とを監視することにより前記クランプ出力信号を生成するためのコンパレータであって、前記クランプ出力信号が、前記入力電圧が前記クランプ電圧閾値を超えることから制限するために用いられる、前記コンパレータと、
前記基準電圧を前記コンパレータに供給するための第1のスイッチであって、第1のフィードバック信号を受信するように構成され、前記出力電圧におけるリップルを緩和するために前記コンパレータにおける第1のフィードバック経路を備えるイントリンシック遅延回路の一部を形成する、前記第1のスイッチと、
前記入力電圧及び前記コンパレータにおける第2のフィードバック経路に結合される第2のスイッチであって、第2のフィードバック信号を受信するように構成され、前記出力電圧におけるリップルを更に緩和するために前記コンパレータにおける前記第1のスイッチと前記第1のフィードバック経路と前記第2のフィードバック経路を備える前記イントリンシック遅延回路の別の部分を形成する、前記第2のスイッチと、
を含む、システム。 - 請求項18に記載のシステムであって、
前記コンパレータが、前記第1のスイッチと前記第2のスイッチとに結合される少なくとも1つの入力を有する差動入力増幅器を形成する差動トランジスタの対を更に含む、システム。 - 請求項19に記載のシステムであって、
前記コンパレータが、前記イントリンシック遅延回路における遅延経路を提供するために前記コンパレータの前記出力において少なくとも1つのインバータを更に含む、システム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2013/083109 WO2015032079A1 (en) | 2013-09-09 | 2013-09-09 | Intrinsic comparator delay for output clamping circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016532980A JP2016532980A (ja) | 2016-10-20 |
JP6360560B2 true JP6360560B2 (ja) | 2018-07-18 |
Family
ID=51870140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016541751A Active JP6360560B2 (ja) | 2013-09-09 | 2013-09-09 | 出力クランピング回路のためのイントリンシックコンパレータ遅延 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8890599B1 (ja) |
EP (1) | EP3044863B1 (ja) |
JP (1) | JP6360560B2 (ja) |
WO (1) | WO2015032079A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9356587B2 (en) * | 2014-02-19 | 2016-05-31 | Stmicroelectronics S.R.L. | High voltage comparison circuit |
TWI545901B (zh) * | 2014-06-23 | 2016-08-11 | 瑞鼎科技股份有限公司 | 比較器控制電路 |
CN104679092B (zh) * | 2015-01-29 | 2016-04-06 | 电子科技大学 | 宽电源电压的过温迟滞保护电路 |
JP6365384B2 (ja) * | 2015-04-16 | 2018-08-01 | 株式会社デンソー | サージ保護回路 |
JP6661342B2 (ja) * | 2015-11-26 | 2020-03-11 | Dynabook株式会社 | ポート接続回路、ポート接続制御方法、電子機器 |
CN106026618B (zh) * | 2016-07-19 | 2018-10-30 | 深圳市华星光电技术有限公司 | 开关电源的控制电路 |
US20180374705A1 (en) * | 2017-06-23 | 2018-12-27 | Qualcomm Incorporated | Integrated transient voltage suppressor circuit |
US11108386B2 (en) * | 2018-03-22 | 2021-08-31 | Agency For Science, Technology And Research | Comparator circuit arrangement and method of forming the same |
US11289903B2 (en) * | 2018-10-04 | 2022-03-29 | Texas Instruments Incorporated | Suppressing overvoltage transients in a serial interface |
US20230100409A1 (en) * | 2021-09-30 | 2023-03-30 | Ati Technologies Ulc | Uniform distribution of peripheral power in asic platforms |
CN114647269B (zh) * | 2022-03-24 | 2024-06-18 | 上海精积微半导体技术有限公司 | 电源装置 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03280616A (ja) * | 1990-03-29 | 1991-12-11 | Fujitsu Ltd | ヒステリシス回路 |
JP3593261B2 (ja) * | 1998-06-22 | 2004-11-24 | 株式会社リコー | ヒステリシスコンパレータ回路、及び波形発生回路 |
US6300810B1 (en) * | 1999-02-05 | 2001-10-09 | United Microelectronics, Corp. | Voltage down converter with switched hysteresis |
US6369555B2 (en) * | 2000-05-15 | 2002-04-09 | Texas Instruments Incorporated | Integrated low ripple, high frequency hysteretic controller for DC-DC converters |
US6628109B2 (en) * | 2000-06-26 | 2003-09-30 | Texas Instruments Incorporated | Integrated low ripple, high frequency power efficient hysteretic controller for dc-dc converters |
DE10120142B4 (de) * | 2001-04-25 | 2010-12-30 | Nxp B.V. | Detektorschaltung zur Detektion von Spannungs-Spikes |
JP4732617B2 (ja) * | 2001-06-08 | 2011-07-27 | セイコーインスツル株式会社 | ボルテージ・レギュレータ |
GB2381882B (en) * | 2001-11-09 | 2005-11-09 | Micron Technology Inc | Voltage clamp circuit |
US6633193B1 (en) * | 2002-04-08 | 2003-10-14 | Wells Fargo Bank Minnesota, National Association, As Collateral Agent | Method of forming a switching device and structure therefor |
JP4685531B2 (ja) * | 2005-07-11 | 2011-05-18 | ローム株式会社 | 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器 |
JP2007043565A (ja) * | 2005-08-04 | 2007-02-15 | Fuji Electric Holdings Co Ltd | 信号伝送方法 |
JP5211611B2 (ja) * | 2006-10-18 | 2013-06-12 | 富士電機株式会社 | インバータの駆動回路およびインバータの制御回路 |
CN101493711A (zh) * | 2008-01-24 | 2009-07-29 | 湖北师范学院 | 稳压电源延时充电式无级高位跟踪系统 |
JP5287191B2 (ja) * | 2008-12-03 | 2013-09-11 | 株式会社リコー | ヒステリシススイッチングレギュレータ及びその動作制御方法 |
JP2010263711A (ja) * | 2009-05-08 | 2010-11-18 | Renesas Electronics Corp | ソフトスタート機能付き入力過電圧保護回路 |
JP2011039578A (ja) * | 2009-08-06 | 2011-02-24 | Minebea Co Ltd | 電源装置 |
JP5838776B2 (ja) * | 2011-12-15 | 2016-01-06 | 富士電機株式会社 | 内燃機関用点火装置 |
US20130176009A1 (en) * | 2012-01-10 | 2013-07-11 | Monolithic Power Systems, Inc. | Smart low drop-out voltage regulator and associated method |
US9141119B2 (en) * | 2013-01-16 | 2015-09-22 | Freescale Semiconductor, Inc. | Reducing output voltage ripple of power supplies |
-
2013
- 2013-09-09 EP EP13892797.5A patent/EP3044863B1/en active Active
- 2013-09-09 WO PCT/CN2013/083109 patent/WO2015032079A1/en active Application Filing
- 2013-09-09 JP JP2016541751A patent/JP6360560B2/ja active Active
- 2013-12-05 US US14/098,142 patent/US8890599B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2015032079A1 (en) | 2015-03-12 |
US8890599B1 (en) | 2014-11-18 |
EP3044863A4 (en) | 2017-05-10 |
EP3044863B1 (en) | 2021-01-20 |
JP2016532980A (ja) | 2016-10-20 |
EP3044863A1 (en) | 2016-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6360560B2 (ja) | 出力クランピング回路のためのイントリンシックコンパレータ遅延 | |
CN102111070B (zh) | 待机电流减少的调节器过电压保护电路 | |
US8044708B2 (en) | Reference voltage generator | |
US8742741B2 (en) | Apparatus and methods of soft-start in a hysteretic power converter | |
TWI610528B (zh) | 升壓型切換調節器及電子機器 | |
US9083237B2 (en) | Circuits and methods for controlling a DC/DC converter | |
US9958889B2 (en) | High and low power voltage regulation circuit | |
US10411586B2 (en) | Circuit and method for overcurrent control and power supply system including the same | |
US9553514B2 (en) | DC-DC converter | |
KR20150075034A (ko) | 스위칭 레귤레이터 및 전자 기기 | |
TW201325002A (zh) | 過壓保護電路 | |
US20120256609A1 (en) | Error amplifier with built-in over voltage protection for switched-mode power supply controller | |
CN105388957A (zh) | 一种反馈控制电路及电源管理模块 | |
US9160230B2 (en) | DC/DC converter and electronic apparatus | |
US10686371B1 (en) | Protection of charge pump circuits from high input voltages | |
CN104345851A (zh) | 电源电路 | |
US8884596B2 (en) | Dynamic control of frequency compensation for improved over-voltage protection in a switching regulator | |
JP2008257493A (ja) | 電源装置及びこれを用いた電気機器 | |
TW201445866A (zh) | 電源轉換電路及電子裝置 | |
JP2014021634A (ja) | 突入電流抑制回路 | |
US10141839B2 (en) | Voltage controlling circuit of T-CON load variation, display panel and display device | |
CN105515357A (zh) | 一种dcdc限流电路 | |
TW201448435A (zh) | 供電電路 | |
JP5640441B2 (ja) | 直流電源装置およびレギュレータ用半導体集積回路 | |
US12034295B2 (en) | Inrush current protection circuit with noise immune latching circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A625 | Written request for application examination (by other person) |
Free format text: JAPANESE INTERMEDIATE CODE: A625 Effective date: 20160909 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171025 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171101 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20180130 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20180402 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180501 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180612 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180622 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6360560 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |