KR100952460B1 - 컴퓨터 시스템을 제어하는 장치 및 그 방법 - Google Patents
컴퓨터 시스템을 제어하는 장치 및 그 방법 Download PDFInfo
- Publication number
- KR100952460B1 KR100952460B1 KR1020090060685A KR20090060685A KR100952460B1 KR 100952460 B1 KR100952460 B1 KR 100952460B1 KR 1020090060685 A KR1020090060685 A KR 1020090060685A KR 20090060685 A KR20090060685 A KR 20090060685A KR 100952460 B1 KR100952460 B1 KR 100952460B1
- Authority
- KR
- South Korea
- Prior art keywords
- computer system
- signal
- checked
- power
- check
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2289—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/27—Built-in tests
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Power Sources (AREA)
Abstract
본 발명은 컴퓨터 시스템을 구성하는 전원 장치, 입출력 장치, 통신 장치 등을 제어하는 컴퓨터 시스템 제어 장치 및 그 방법에 관한 것이다. 본 발명은 테스트 보드의 정상 작동 여부를 판별하기 위한 시험 신호 및 컴퓨터 시스템에 구비되는 시스템 구성 장치들 중에서 점검하려는 장치의 정상 작동 여부를 판별하기 위한 체크 신호를 점검 신호로 생성하는 점검 신호 생성부; 시험 신호로부터 테스트 보드가 정상 작동하는 것으로 판별되면, 체크 신호를 이용하여 점검하려는 장치의 정상 작동 여부를 판별하는 시스템 점검부; 및 점검하려는 장치가 비정상 작동중인 것으로 판별되면, 점검하려는 장치를 교체할 때에 시스템 구성 장치들로 공급되는 전원을 제어하는 전원 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치를 제공한다. 본 발명에 따르면, 컴퓨터 시스템을 구성하는 장치들을 일괄적으로 제어할 수 있으며, 실시간 제어도 가능하다. 또한, 컴퓨터 시스템의 자체 점검도 가능하다.
컴퓨터 시스템, 병렬 통신, 회로 카드 조립체, 전원 제어, 시스템 점검, VME, FPGA
Description
본 발명은 컴퓨터 시스템을 제어하는 장치 및 그 방법에 관한 것이다. 보다 상세하게는, 컴퓨터 시스템을 구성하는 전원 장치, 입출력 장치, 통신 장치 등을 제어하는 장치 및 그 방법에 관한 것이다.
컴퓨터 시스템의 하드웨어를 분류하는 방식과 기준은 다양하다. 다양한 기준들 중에서 과업 처리 방식에 따라 분류할 때 직렬 처리(serial processing) 방식과 병렬 처리(parallel processing) 방식으로 구분한다.
마이크로프로세서가 주변 장치를 통해서 외부와 정보를 교환할 때나 컴퓨터 내의 다른 장치와 정보를 교환할 때, 병렬 통신 방식을 주로 사용한다. 그 이유는 고속의 통신 속도를 구현할 수 있으며, 한꺼번에 많은 양의 데이터를 처리할 수 있기 때문이다. 또한, 대량의 정보를 빠른 시간에 한꺼번에 처리함으로써 컴퓨터의 성능도 향상시킬 수가 있다.
그런데, 종래의 컴퓨터 시스템은 전원 장치, 입출력 장치, 통신 장치 등 기능별로 별도의 장비를 두어 사용하고 있다. 그래서, 사용자가 컴퓨터 시스템을 구 성하는 장치들을 일괄적으로 제어하는 것이 불가능하였다. 또한, 종래의 컴퓨터 시스템은 특정 장치나 회로 카드 조립체(circuit card assembly)에 이상이 발생한 경우 전원을 모두 종료시킨 후에 점검에 착수해야만 했다. 이에 따라, 점검하는 데에 걸리는 시간과 장애가 발생한 장치를 교체하는 데에 걸리는 시간 등으로 인해 오랜 시간동안 컴퓨터 시스템을 구동시키지 못하는 불편이 따랐으며, 컴퓨터 시스템의 미작동으로 다른 작업에 대한 처리가 지체되는 불편도 따랐다. 또한, 이러한 불편으로 인해 초래되는 경제적 손실도 상당하였다.
본 발명은 상기한 문제점을 해결하기 위해 안출된 것으로서, 회로 카드 조립체(circuit card assembly) 형태로 구현되며 병렬 통신 방식을 이용하여 컴퓨터 시스템을 구성하는 전원 장치, 입출력 장치, 통신 장치 등을 제어하는 컴퓨터 시스템 제어 장치 및 그 방법을 제공함을 목적으로 한다.
본 발명은 상기한 목적을 달성하기 위해 안출된 것으로서, 테스트 보드의 정상 작동 여부를 판별하기 위한 시험 신호 및 컴퓨터 시스템에 구비되는 시스템 구성 장치들 중에서 점검하려는 장치의 정상 작동 여부를 판별하기 위한 체크 신호를 점검 신호로 생성하는 점검 신호 생성부; 상기 시험 신호로부터 상기 테스트 보드가 정상 작동하는 것으로 판별되면, 상기 체크 신호를 이용하여 상기 점검하려는 장치의 정상 작동 여부를 판별하는 시스템 점검부; 및 상기 점검하려는 장치가 비정상 작동중인 것으로 판별되면, 상기 점검하려는 장치를 교체할 때에 상기 시스템 구성 장치들로 공급되는 전원을 제어하는 전원 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치를 제공한다.
바람직하게는, 상기 컴퓨터 시스템 제어 장치는 상기 전원 제어부의 제어에 따라 교체하려는 장치를 제외한 상기 시스템 구성 장치들 중에서 적어도 하나의 장치에 전원을 공급하는 전원부를 더 포함한다. 더욱 바람직하게는, 상기 컴퓨터 시스템 제어 장치는 상기 컴퓨터 시스템 내에서 상기 시스템 구성 장치들을 제어하는 위치에 회로 카드 조립체 형태로 장착된다. 더욱더 바람직하게는, 상기 컴퓨터 시스템 제어 장치는 병렬 통신 버스를 이용하여 상기 시스템 구성 장치들과 통신한다.
바람직하게는, 상기 컴퓨터 시스템 제어 장치는 상기 컴퓨터 시스템에서 이용되는 통신 채널들을 제어하는 통신 제어부를 더 포함한다. 더욱 바람직하게는, 상기 통신 제어부는 랜 스위치(LAN SWITCH) 또는 과전압 방지부를 구비한다.
바람직하게는, 상기 점검 신호 생성부는 영상 신호를 상기 점검 신호로 생성하거나, 출력단에 50Ω ~ 100Ω 저항을 삽입하거나, 또는 딥 스위치(DIP SWITCH)를 구비한다.
바람직하게는, 상기 전원 제어부는 무접점 스위칭 모듈을 구비하거나, 상기 무접점 스위칭 모듈과 함께 광 커플러를 구비한다.
또한, 본 발명은 (a) 테스트 보드의 정상 작동 여부를 판별하기 위한 시험 신호 및 컴퓨터 시스템에 구비되는 시스템 구성 장치들 중에서 점검하려는 장치의 정상 작동 여부를 판별하기 위한 체크 신호를 점검 신호로 생성하는 단계; (b) 상기 시험 신호로부터 상기 테스트 보드가 정상 작동하는 것으로 판별되면, 상기 체크 신호를 이용하여 상기 점검하려는 장치의 정상 작동 여부를 판별하는 단계; 및 (c) 상기 점검하려는 장치가 비정상 작동중인 것으로 판별되면, 상기 점검하려는 장치를 교체할 때에 상기 시스템 구성 장치들로 공급되는 전원을 제어하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 방법을 제공한다.
바람직하게는, 상기 (c) 단계는 교체하려는 장치를 제외한 상기 시스템 구성 장치들 중에서 적어도 하나의 장치에 전원이 공급되도록 상기 전원 제어를 수행한다.
바람직하게는, 상기 (b) 단계는 (ba) 상기 테스트 보드로 상기 시험 신호를 송출한 후, 미리 정해진 시간동안 상기 시험 신호에 대한 제1 응답 신호를 대기하는 단계; (bb) 상기 제1 응답 신호를 수신하였는지 여부에 따라 상기 테스트 보드의 정상 작동 여부를 판별하는 단계; (bc) 상기 테스트 보드가 정상 작동중인 것으로 판별되면, 상기 점검하려는 장치로 상기 체크 신호를 송출한 후 미리 정해진 시간동안 상기 체크 신호에 대한 응답 신호를 대기하는 단계; 및 (bd) 상기 제2 응답 신호를 수신하였는지 여부에 따라 상기 점검하려는 장치의 정상 작동 여부를 판별하는 단계를 포함한다.
본 발명에 따르면, 다음 효과를 얻을 수 있다. 첫째, 병렬 통신 방식을 이용함으로써 전원 장치, 입출력 장치, 통신 장치 등 컴퓨터 시스템을 구성하는 모든 장치들을 일괄적으로 제어할 수 있다. 둘째, 회로 카드 조립체 형태로 구현됨으로써 컴퓨터 시스템 내에서 상기 컴퓨터 시스템을 구성하는 장치들을 실시간으로 제어할 수 있다. 세째, 실시간 제어를 통해 컴퓨터 시스템을 점검할 수 있다. 네째, 점검하는 데에 걸리는 시간과 장애가 발생한 장치를 교체하는 데에 걸리는 시간 등 컴퓨터 시스템을 구동시키지 못하는 시간동안 초래되는 경제적 손실을 방지할 수 있다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다. 우선 각 도면의 구성요소들에 참조 부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다. 또한, 이하에서 본 발명의 바람직한 실시예를 설명할 것이나, 본 발명의 기술적 사상은 이에 한정하거나 제한되지 않고 당업자에 의해 변형되어 다양하게 실시될 수 있음은 물론이다.
도 1은 본 발명의 바람직한 실시예에 따른 컴퓨터 시스템 제어 장치를 개략적으로 도시한 블록도이다. 도 2 ~ 도 6은 본 발명의 바람직한 실시예에 따른 컴퓨터 시스템 제어 장치의 세부 기능을 설명하기 위한 참고도이다. 도 1에 따르면, 본 실시예에 따른 컴퓨터 시스템 제어 장치(100)는 전원 공급부(110), 전원 분배부(120), 점검 신호 생성부(130), 시스템 점검부(140), 전원 제어부(150), 통신 제어부(160) 및 주제어부(170)를 포함한다. 이하 설명은 도 1 ~ 도 6을 참조한다.
본 실시예에 따른 컴퓨터 시스템 제어 장치(100)는 회로 카드 조립체(circuit card assembly) 형태로 구현되며 병렬 통신 방식을 이용하여 컴퓨터 시스템을 구성하는 전원 장치, 입출력 장치, 통신 장치 등을 제어한다.
본 실시예에 따른 컴퓨터 시스템 제어 장치(100)는 이러한 구성을 통하여 컴퓨터 시스템을 구성하는 모든 장치들을 일괄적으로 제어할 수 있으며, 컴퓨터 시스템 내에 장착되어 컴퓨터 시스템을 구성하는 장치들을 실시간으로 제어할 수 있다. 또한, 장치가 실시간으로 제어되지 않을 경우 장치에 이상이 발생한 것으로 판단하는 등 자체 점검도 가능하다.
본 실시예에 따른 컴퓨터 시스템 제어 장치(100)는 컴퓨터 시스템을 구성하는 모든 장치들에 대해 일괄적 제어, 실시간 제어, 실시간 점검 등을 수행함으로써 컴퓨터 시스템을 항시 구동시킬 수 있어 컴퓨터 시스템의 효과적 운용을 가능하게 한다.
한편, 본 실시예에서 컴퓨터 시스템 제어 장치(100)는 병렬 통신 방식으로 VME(Versa Module Europe) 버스 통신 방식을 이용한다. VME 버스 통신 방식은 중앙 제어 장치를 사용하는 시스템에서 복수개의 장치들 간에 데이터 전송을 구현할 때에 가장 적합한 버스로서, 본 실시예에서는 이 방식을 이용하여 데이터 전송 과정중 시스템을 구성하는 장치들의 점검을 함께 수행할 수 있다.
전원 공급부(110)는 소자에 필요한 전원을 공급하는 기능을 수행한다. 본 실시예에서 이러한 전원 공급부(110)는 TPS54310PWP 전원 레귤레이터, MC7905BD2T 전원 레귤레이터 등을 사용한 회로 구성을 통해 구현할 수 있다. TPS54310PWP 전원 레귤레이터를 이용할 경우에는 전원 공급부(110)가 1.5 volt ~ 5.0 volt를 공급할 수 있다. 바람직하게는, 전원 공급부(110)는 1.8 volt, 3.3 volt ~ 5.0 volt를 공급할 수 있다. 반면, MC7905BD2T 전원 레귤레이터를 이용할 경우에는 전원 공급부(110)가 -5 volt ~ -12 volt를 공급할 수 있다.
전원 공급부(110)는 사용자의 요청에 따라 양전압과 음전압 모두 공급 가능하다. 전원 공급부(110)가 양전압을 공급할 때에는 FPGA(Field Programmable Gate Array) 등을 이용하여 회로를 구성하는 다양한 소자에 1.8 volt, 3.3 volt 등을 공급할 수 있다. 반면, 전원 공급부(110)가 음전압을 공급할 때에는 MAX4137EWG와 같은 다중 출력(1입력/4출력) 비디오 분배 앰프를 이용하여 -5 volt를 공급할 수 있다.
전원 분배부(120)는 전원 공급부(110)와 연동하여 회로를 구성하는 다양한 소자에 전원을 분배시키는 기능을 수행한다. 이러한 전원 분배부(120)는 FPGA, 다중 출력 비디오 분배 앰프 등을 포함하여 구현할 수 있다.
본 실시예에서는 전원 공급부(110)와 전원 분배부(120)의 연동에 따라 유사시 컴퓨터 시스템에 전원을 공급할 수 있다. 예컨대, 컴퓨터 시스템을 구성하는 입력 장치에 이상이 발생했을 경우, 입력 장치의 교체를 위해 시스템 전원을 차단하면 더이상 컴퓨터 시스템의 가동이 어렵다. 이 때에는 전원 분배부(120)가 전원 제어부(150)의 제어에 따라 전원 공급부(110)와 연동하여 통신 장치에 전원을 공급함으로써 컴퓨터 시스템이 통신 기능을 계속 수행하도록 할 수 있다.
도 2는 전원 공급부(110)와 전원 분배부(120)가 연동하여 전원을 공급하는 과정을 도시한 것이다. 도 2에서 파워 레귤레이터(power regulator)가 전원 공급부(110)에 해당하며, FPGA가 주제어부(170)에 해당한다. 파워 레귤레이터는 FPGA의 제어에 따라 전원 분배부(120)의 기능도 수행한다. 한편, 도면부호 200~202는 VME 커넥터를 가리킨다.
다시 도 1을 참조하여 설명한다.
점검 신호 생성부(130)는 컴퓨터 시스템에 대한 점검 요청이 있을 경우 점검 신호를 생성하는 기능을 수행한다. 이때 점검 신호 생성부(130)가 생성하는 점검 신호는 크게 2종류로 나뉜다. 하나는 테스트 보드를 점검하는 데에 사용되는 테스트 보드 점검용 신호이며, 다른 하나는 점검하고자 하는 장치를 점검하는 데에 사용되는 점검 장치 주 전시 신호이다.
점검 신호 생성부(130)는 VGA(Video Graphics Array) 신호와 같은 영상 신호를 점검 신호로 생성한다. 점검 신호 생성부(130)는 예컨대 MAX4137EWG 소자를 회로 구성을 통하여 구현할 수 있으며, R 신호, G 신호, B 신호, VSYN 신호, HSYN 신호 등을 점검 신호로 생성할 수 있다. 점검 신호 생성부(130)가 영상 신호를 점검 신호로 생성하는 것은 데이터 전송이 이루어짐과 동시에 점검 기능까지 동시에 수행할 수 있기 때문이다.
한편, 점검 신호 생성부(130)는 임피던스 매칭을 고려하여 출력단에 50Ω ~ 100Ω 저항을 삽입할 수 있다. 바람직하게는, 점검 신호 생성부(130)는 두 연결단 사이의 임피던스 차이를 완전 보정할 수 있도록 출력단에 75Ω 저항을 삽입한다.
한편, 점검 신호 생성부(130)는 회로 고장시 수동으로 신호 생성이 가능하도록 딥 스위치(DIP SWITCH)를 더 포함할 수 있다.
도 3은 본 실시예에 따라 컴퓨터 시스템 제어 장치(100)에서 점검 신호가 생성되는 과정을 보여준다. 도 3에서 VGA가 점검 신호를 생성하는 점검 신호 생성부(130)이다.
다시 도 1을 참조하여 설명한다.
시스템 점검부(140)는 생성된 두 점검 신호를 토대로 컴퓨터 시스템을 구성 하는 각각의 장치들을 점검하는 기능을 수행한다. 시스템 점검부(140)는 테스트 보드를 점검하는 신호가 정상적으로 작동하는 것으로 판단되면 다른 신호를 이용하여 점검하고자 하는 장치를 점검한다.
본 실시예에서 시스템 점검부(140)는 주제어부(170)의 제어(FPGA 제어)에 따라 4 row×4 column 기능키 모의 실험을 거쳐서 컴퓨터 시스템을 구성하는 장치의 open/short 상태를 점검할 수 있다. 이러한 시스템 점검부(140)는 CIO 보드에 기능키 모의를 위한 회로를 설계하여 구현할 수 있다.
도 4는 본 실시예에 따라 시스템 점검부(140)가 시스템을 구성하는 장치를 점검하기 위해 구동되는 과정을 보여준다. 도 4에서 FPGA(170)의 제어에 따라 신호 출력 위치를 지정하는 KEY DECODER(140)가 P2(202)를 통해 점검 신호를 송출하고 그 결과에 해당하는 신호를 P1(201)을 통해 수신함으로써 시스템을 구성하는 장치를 점검한다. 도면 부호에서 알 수 있듯이, FPGA가 주제어부(170)에 해당하며, KEY DECODER가 시스템 점검부(140)에 해당한다.
다시 도 1을 참조하여 설명한다.
전원 제어부(150)는 컴퓨터 시스템(100)을 구성하는 모든 장치들 또는 수시 점검이 필요한 장치들에 대하여 전원을 제어하는 기능을 수행한다. 이를 위해 전원 제어부(150)는 컴퓨터 시스템의 전원 장치 또는 전원 공급부(110)로부터 각각의 장치로 전원 공급을 위해 연결된 전원 공급 라인 상에 구비된다.
전원 제어부(150)는 KEY DECODER의 출력 단자에서 점검이 필요한 장치들로 무접점 스위칭이 이루어질 수 있도록 SSR(Solid State Relay) 모듈을 포함하여 구 현될 수 있다. 전원 제어부(150)는 스위칭 장치를 SSR 외에 릴레이나 MC를 이용하여 구현할 수 있다. 그러나, SSR이 릴레이나 MC에 비해 노이즈 방지에 효과적이며, 수명도 더 길고, 보다 정밀한 제어가 가능하므로, 본 실시예에서는 SSR을 이용하여 전원 제어부(150)를 구현함이 바람직하다.
전원 제어부(150)는 VME 데이터 버스의 값을 입출력값으로 반영하며, +28V 전원으로 ON/OFF를 제어한다. 한편, 전원 제어부(150)는 광 커플러(optocoupler)를 이용하여 SSR 모듈을 보호하는 것이 바람직하다.
도 5는 본 실시예에 따라 전원 제어부(150)가 시스템을 구성하는 장치에 대한 전원을 제어하는 과정을 보여준다. 도 5에서 FPGA(170)의 제어에 따라 POWER CONTROL(150)이 P2(202)를 통해 이러한 전원 제어 기능을 수행한다. 도면 부호에서 알 수 있듯이, POWER CONTROL이 전원 제어부(150)에 해당한다.
다시 도 1을 참조하여 설명한다.
통신 제어부(160)는 컴퓨터 시스템에서 이용하는 다양한 채널들을 제어하는 기능을 수행한다. 바람직하게는, 통신 제어부(160)는 8개의 채널들 중에서 이용 채널로 1개 채널만 선택하여, LAN 신호의 안정화를 구현한다.
통신 제어부(160)는 LAN 스위치 회로로 구현될 수 있다. 바람직하게는, 통신 제어부(160)는 16BIT to 8BIT LAN SWITCH(TS3L301) 회로로 구현된다. 그 이유는 LAN 신호가 특성이 민감하여 일반 릴레이 사용시 신뢰성을 보장하기 어렵기 때문이다.
한편, 통신 제어부(160)는 커넥터 접촉 부위에 발생할 수 있는 과도 상태로 부터 회로를 보호하기 위해 과전압 방지부를 포함하여 구현할 수 있다. 과전압 방지부는 예컨대 TVS 다이오드 회로를 포함하여 구현할 수 있다. TVS 다이오드 회로는 일시적으로 과도하게 들어오는 전압을 억제시켜 주는 역할을 수행하며, 전류 용량이 높고, 스위치 속도가 매우 빠른 잇점이 있다.
도 6은 본 실시예에 따라 통신 제어부(160)가 컴퓨터 시스템에서의 다양한 채널을 제어하는 과정을 보여준다. 도 6에서는 FPGA(170)의 제어에 따라 LAN SWITCH(160)가 P2(202), P0(203) 등을 통해 이러한 채널 제어 기능을 구현한다. 도 6에서 LAN SWITCH가 통신 제어부(160)에 해당한다.
한편, 시스템 점검부(140)는 전원 제어부(150)와 통신 제어부(160)의 점검도 가능하다. 이러한 시스템 점검부(140)는 릴레이 제어를 통한 28V 출력 루프백(loopback) 회로로 구현될 수 있다.
다음으로, 본 실시예에 따른 컴퓨터 시스템 제어 장치(100)를 이용한 컴퓨터 시스템 제어 방법에 대해 설명한다. 본 컴퓨터 시스템 제어 방법은 실시간 점검을 통해 컴퓨터 시스템을 제어하는 방법에 관한 것이다. 도 7은 본 발명의 바람직한 실시예에 따른 컴퓨터 시스템 제어 방법을 설명하는 순서도이다. 이하 설명은 도 7을 참조한다.
먼저, 점검 신호 생성부(130)가 컴퓨터 시스템에 대한 점검 요청이 있을 경우 점검 신호를 생성한다(S700). 점검 신호 생성부(130)가 생성하는 점검 신호는 테스트 보드를 점검하기 위한 제1 신호와 점검하고자 하는 장치를 점검하기 위한 제2 신호로 구분된다.
이후, 시스템 점검부(140)가 생성된 두 점검 신호를 이용하여 컴퓨터 시스템을 구성하는 각각의 장치를 점검한다(S710). 시스템 점검부(140)의 컴퓨터 시스템 구성 장치 점검은 구체적으로 다음과 같이 이루어진다.
제1 단계에서는, 테스트 보드 점검 신호 송수신부가 테스트 보드를 점검하기 위한 신호(ex. REQ 신호)를 송출한 뒤, 미리 정해진 시간동안 테스트 보드 측으로부터 이 신호에 대한 응답 신호(ex. ACK 신호)를 대기한다.
제2 단계에서는, 미리 정해진 시간 내에 테스트 보드 측으로부터 응답 신호가 도착했는지 여부를 통해 테스트 보드 상태 판별부가 테스트 보드의 정상 작동 여부를 판별한다. 테스트 보드 상태 판별부는 미리 정해진 시간 내에 응답 신호가 도착하여 테스트 보드가 정상 작동하고 있다고 판단되는 경우에 다음 단계 실행을 지시한다.
제3 단계에서는, 시스템 구성 장치 점검 신호 송수신부가 컴퓨터 시스템 구성 장치를 점검하기 위한 신호를 송출한 뒤, 미리 정해진 시간동안 컴퓨터 시스템 구성 장치 측으로부터 이 신호에 대한 응답 신호를 대기한다.
제4 단계에서는, 미리 정해진 시간 내에 컴퓨터 시스템 구성 장치 측으로부터 응답 신호가 오면 시스템 구성 장치 상태 판별부는 컴퓨터 시스템 구성 장치가 정상적으로 작동하고 있다고 판별한다. 그렇지 않은 경우에는 시스템 구성 장치 상태 판별부는 컴퓨터 시스템 구성 장치가 정상적으로 작동하고 있지 못하다고 판별한다.
시스템 점검부(140)의 판별 결과, 컴퓨터 시스템을 구성하는 장치 모두 정상 작동중이라면, 컴퓨터 시스템 제어 장치(100)는 더이상 아무런 기능을 수행하지 않는다. 그러나, 정상적으로 작동하지 못하는 장치가 있다면, 컴퓨터 시스템 제어 장치(100)는 상기 장치의 교체가 가능하도록 다음 단계를 차례대로 수행한다.
정상적으로 작동하지 못하는 장치를 교체시키기 위해서는 먼저 시스템 전원을 OFF시켜야 한다. 그러나, 이러한 경우에도 컴퓨터 시스템의 구동은 여전히 필요하다. 이하 S710 단계의 이후 단계에 대해 설명한다.
컴퓨터 시스템의 전원이 OFF되면, 전원 공급부(110)가 전원을 공급하고 전원 분배부(120)가 전원 제어부(150)의 제어에 따라 교체될 장치를 제외한 나머지 장치들에 전원을 분배시킨다(S720). 그러면, 교체될 장치를 제외한 나머지 장치들은 컴퓨터 시스템의 전원이 OFF되더라도 구동이 가능하며, 이에 따라 컴퓨터 시스템을 구성하는 일부 장치를 교체중이더라도 컴퓨터 시스템의 항시 구동은 가능하게 된다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 다양한 수정, 변경 및 치환이 가능할 것이다. 따라서, 본 발명에 개시된 실시예 및 첨부된 도면들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예 및 첨부된 도면에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
본 발명은 회로 카드 조립체 형태로 구현되고 VME 통신 버스와 같은 병렬 통신 방식을 이용함으로써 전원 장치, 입출력 장치, 통신 장치 등 컴퓨터 시스템을 구성하는 장치들을 일괄적으로 제어하거나 실시간 제어하는 것을 특징으로 한다.
본 발명은 각종 컴퓨터 시스템을 실시간 점검하거나 제어하는 데에 적용될 수 있다.
도 1은 본 발명의 바람직한 실시예에 따른 컴퓨터 시스템 제어 장치를 개략적으로 도시한 블록도이다.
도 2는 컴퓨터 시스템 제어 장치를 구성하는 전원 공급부와 전원 분배부의 기능을 설명하기 위한 참고도이다.
도 3은 컴퓨터 시스템 제어 장치를 구성하는 점검 신호 생성부의 기능을 설명하기 위한 참고도이다.
도 4는 컴퓨터 시스템 제어 장치를 구성하는 시스템 점검부의 기능을 설명하기 위한 참고도이다.
도 5는 컴퓨터 시스템 제어 장치를 구성하는 전원 제어부의 기능을 설명하기 위한 참고도이다.
도 6은 컴퓨터 시스템 제어 장치를 구성하는 통신 제어부의 기능을 설명하기 위한 참고도이다.
도 7은 본 발명의 바람직한 실시예에 따른 컴퓨터 시스템 제어 방법을 설명하는 순서도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 컴퓨터 시스템 제어 장치 110 : 전원 공급부
120 : 전원 분배부 130 : 점검 신호 생성부
140 : 시스템 점검부 150 : 전원 제어부
160 : 통신 제어부 170 : 주제어부
200 ~ 202 : VME 커넥터
Claims (11)
- 테스트 보드의 정상 작동 여부를 판별하기 위한 시험 신호 및 컴퓨터 시스템에 구비되는 시스템 구성 장치들 중에서 점검하려는 장치의 정상 작동 여부를 판별하기 위한 체크 신호를 점검 신호로 생성하는 점검 신호 생성부;상기 시험 신호로부터 상기 테스트 보드가 정상 작동하는 것으로 판별되면, 상기 체크 신호를 이용하여 상기 점검하려는 장치의 정상 작동 여부를 판별하는 시스템 점검부; 및상기 점검하려는 장치가 비정상 작동중인 것으로 판별되면, 상기 점검하려는 장치를 교체할 때에 상기 시스템 구성 장치들로 공급되는 전원을 제어하는 전원 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 1 항에 있어서,상기 전원 제어부의 제어에 따라 교체하려는 장치를 제외한 상기 시스템 구성 장치들 중에서 적어도 하나의 장치에 전원을 공급하는 전원부를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 1 항 또는 제 2 항에 있어서,상기 컴퓨터 시스템 제어 장치는 상기 컴퓨터 시스템 내에서 상기 시스템 구 성 장치들을 제어하는 위치에 회로 카드 조립체 형태로 장착되는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 3 항에 있어서,상기 컴퓨터 시스템 제어 장치는 병렬 통신 버스를 이용하여 상기 시스템 구성 장치들과 통신하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 1 항에 있어서,상기 컴퓨터 시스템에서 이용되는 통신 채널들을 제어하는 통신 제어부를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 1 항에 있어서,상기 점검 신호 생성부는 영상 신호를 상기 점검 신호로 생성하거나, 출력단에 50Ω ~ 100Ω 저항을 삽입하거나, 또는 딥 스위치(DIP SWITCH)를 구비하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 1 항에 있어서,상기 전원 제어부는 무접점 스위칭 모듈을 구비하거나, 상기 무접점 스위칭 모듈과 함께 광 커플러를 구비하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- 제 5 항에 있어서,상기 통신 제어부는 랜 스위치(LAN SWITCH) 또는 과전압 방지부를 구비하는 것을 특징으로 하는 컴퓨터 시스템 제어 장치.
- (a) 테스트 보드의 정상 작동 여부를 판별하기 위한 시험 신호 및 컴퓨터 시스템에 구비되는 시스템 구성 장치들 중에서 점검하려는 장치의 정상 작동 여부를 판별하기 위한 체크 신호를 점검 신호로 생성하는 단계;(b) 상기 시험 신호로부터 상기 테스트 보드가 정상 작동하는 것으로 판별되면, 상기 체크 신호를 이용하여 상기 점검하려는 장치의 정상 작동 여부를 판별하는 단계; 및(c) 상기 점검하려는 장치가 비정상 작동중인 것으로 판별되면, 상기 점검하려는 장치를 교체할 때에 상기 시스템 구성 장치들로 공급되는 전원을 제어하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 방법.
- 제 9 항에 있어서,상기 (c) 단계는 교체하려는 장치를 제외한 상기 시스템 구성 장치들 중에서 적어도 하나의 장치에 전원이 공급되도록 상기 전원 제어를 수행하는 것을 특징으로 하는 컴퓨터 시스템 제어 방법.
- 제 9 항에 있어서,상기 (b) 단계는,(ba) 상기 테스트 보드로 상기 시험 신호를 송출한 후, 미리 정해진 시간동안 상기 시험 신호에 대한 제1 응답 신호를 대기하는 단계;(bb) 상기 제1 응답 신호를 수신하였는지 여부에 따라 상기 테스트 보드의 정상 작동 여부를 판별하는 단계;(bc) 상기 테스트 보드가 정상 작동중인 것으로 판별되면, 상기 점검하려는 장치로 상기 체크 신호를 송출한 후 미리 정해진 시간동안 상기 체크 신호에 대한 제2 응답 신호를 대기하는 단계; 및(bd) 상기 제2 응답 신호를 수신하였는지 여부에 따라 상기 점검하려는 장치의 정상 작동 여부를 판별하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템 제어 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090060685A KR100952460B1 (ko) | 2009-07-03 | 2009-07-03 | 컴퓨터 시스템을 제어하는 장치 및 그 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090060685A KR100952460B1 (ko) | 2009-07-03 | 2009-07-03 | 컴퓨터 시스템을 제어하는 장치 및 그 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100952460B1 true KR100952460B1 (ko) | 2010-04-13 |
Family
ID=42219814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090060685A KR100952460B1 (ko) | 2009-07-03 | 2009-07-03 | 컴퓨터 시스템을 제어하는 장치 및 그 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100952460B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970012073A (ko) * | 1995-08-31 | 1997-03-29 | 김광호 | 주변장치교환회로 및 방법 |
KR20040098684A (ko) * | 2003-05-15 | 2004-11-26 | 삼성전자주식회사 | 하드디스크 드라이브의 테스트 장치 |
-
2009
- 2009-07-03 KR KR1020090060685A patent/KR100952460B1/ko active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970012073A (ko) * | 1995-08-31 | 1997-03-29 | 김광호 | 주변장치교환회로 및 방법 |
KR20040098684A (ko) * | 2003-05-15 | 2004-11-26 | 삼성전자주식회사 | 하드디스크 드라이브의 테스트 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11119550B2 (en) | USB device and operation method thereof | |
EP3884612B1 (en) | Intermediary device for extracting power supplied over a data connection | |
US7334139B2 (en) | Power supply control apparatus, power supply control system, and administration apparatus | |
JP2008162588A (ja) | 少なくとも2つの航空機座席用の制御及び電源システム | |
US7834633B2 (en) | Monitoring a protective device arranged upstream of a switching device | |
US10481649B2 (en) | Computer system, expansion component, auxiliary supply component and use thereof | |
US20130238911A1 (en) | Power supply device for computer systems and computer system using the power supply device | |
US9606560B2 (en) | Computer system, arrangement for remote maintenance and remote maintenance method | |
US20060087975A1 (en) | Methods and systems for providing redundancy protection in a Y-cable-based signal transmitter arrangement | |
CN106154877A (zh) | 一种控制装置及其运行控制方法 | |
KR100952460B1 (ko) | 컴퓨터 시스템을 제어하는 장치 및 그 방법 | |
US10637577B2 (en) | Optical module | |
US20210257830A1 (en) | Method, device and system for protecting parallel-connected topology units | |
CN111625491A (zh) | 多机串行通信的装置及方法 | |
US20170351249A1 (en) | Redundant control system | |
JP2009206540A (ja) | 回線終端装置、冗長化通信システム、冗長化通信方法及び冗長化通信プログラム | |
KR102566647B1 (ko) | 표시장치 및 컨트롤러 | |
US11463683B2 (en) | Power and video redundancy system in a display system of a smart board | |
US20110138199A1 (en) | Remote controlled power supply system | |
JP3616559B2 (ja) | 通信装置 | |
CN104656478B (zh) | 一种多电源模块的控制电路及控制方法 | |
CN102395988A (zh) | 卡装置以及卡装置的供电方法 | |
US10983938B2 (en) | Field bus system for driving power outputs | |
KR20100029990A (ko) | 이더넷 네트워크 시스템의 통신 선로를 이용한 전원공급장치 및 방법 | |
CN212034140U (zh) | 用于车辆的数据网络和具有数据网络的车辆 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment | ||
FPAY | Annual fee payment |
Payment date: 20160404 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20180404 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20190402 Year of fee payment: 10 |