KR100951291B1 - Lna 루프 쓰루 회로 - Google Patents

Lna 루프 쓰루 회로 Download PDF

Info

Publication number
KR100951291B1
KR100951291B1 KR1020080017789A KR20080017789A KR100951291B1 KR 100951291 B1 KR100951291 B1 KR 100951291B1 KR 1020080017789 A KR1020080017789 A KR 1020080017789A KR 20080017789 A KR20080017789 A KR 20080017789A KR 100951291 B1 KR100951291 B1 KR 100951291B1
Authority
KR
South Korea
Prior art keywords
voltage
switch
output terminal
circuit
diode
Prior art date
Application number
KR1020080017789A
Other languages
English (en)
Other versions
KR20090092508A (ko
Inventor
아키오 타다치
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020080017789A priority Critical patent/KR100951291B1/ko
Publication of KR20090092508A publication Critical patent/KR20090092508A/ko
Application granted granted Critical
Publication of KR100951291B1 publication Critical patent/KR100951291B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

본 발명은 LNA 루프 쓰루 회로에 관한 것으로, 입력단과 출력단 사이에서, 입력되는 수신 신호를 증폭하는 저잡음 증폭회로; 상기 입력단과 저잡음 증폭회로 사이에 연결된 제1 스위치; 상기 출력단과 저잡음 증폭회로 사이에 연결된 제2 스위치; 상기 입력단과 제1 스위치간의 제1 접속노드와, 상기 출력단과 제2 스위치간의 제2 접속노드와의 사이에 연결된 바이패스 라인; 상기 바이패스 라인상에 설치하여, 강전계일 때 스위칭온되어 상기 입력단을 통해 입력되는 수신신호를 상기 바이패스 라인을 통해 출력단으로 전달하는 제3 스위치; 약전계시 상기 제1 및 제2 스위치에 증폭온 전압을 제1 전압출력단을 통해 공급하고, 강전계시 상기 제3 스위치에 패스 전압을 제2 전압출력단을 통해 공급하는 스위칭 제어부; 및 상기 바이패스 라인중, 상기 제3 스위치의 애노드에 연결된 제3 접속노드와 상기 제2 전압출력단 사이에 연결되고, 상기 패스 전압에 의해 스위칭온되는 제4 스위치를 포함한다.
LNA, 저잡음 증폭기, 루프 쓰루, 바이패스, 강전계, 약전계

Description

LNA 루프 쓰루 회로{LOOP THROUGH CIRCUIT OF LNA}
본 발명은 방송 수신기에 적용될 수 있는 LNA 루프 쓰루 회로에 관한 것으로, 특히 방송 수신기의 튜너 앞단에서, 수신 전계 강도에 따라 증폭 또는 루프쓰루하는 회로중에서, 루프쓰루 라인의 신호감쇠 특성을 개선할 수 있는 LNA 루프 쓰루 회로에 관한 것이다.
일반적으로, 텔레비전 등의 방송 수신기는 설치 상태, 설치 장소 등의 주위 환경에 따라 수신 전파의 강약이 서로 다를 수 있다. 이러한 상황에서, 텔레비전 등의 수신기는 수신 신호가 약할 경우거나 강할 경우라도 언제나 양호한 수신을 행하는 것이 요청되어 있다.
이에 따라, 방송 수신기의 앞단에서 수신신호가 강전계이거나 약전계이거나 무관하게 항상 양호하게 신호를 수신할 수 있어야 한다.
이에 따라, 수신 신호가 약할 때에는 적절히 증폭하고, 수신신호가 강할 때에는 증폭없이 루프쓰루(loop through)하는 LNA가 튜너 전단에 추가된다.
도 1은 종래 LNA 루프 쓰루 회로의 구성도이다.
도 1에 도시된 종래 LNA 루프 쓰루 회로는, 입력단(IN)과 출력단(OUT) 사이에서, 상기 입력단(IN)을 통한 신호를 증폭하는 저잡음 증폭회로(20)를 포함한다.
이때, 종래 LNA 루프 쓰루 회로는, 상기 입력단(IN)과 저잡음 증폭회로(20) 사이에 연결된 제1 다이오드(D1)와, 상기 출력단(OUT)과 저잡음 증폭회로(20) 사이에 연결된 제2 다이오드(D2)를 포함한다. 상기 제1 및 제2 다이오드(D1,D2)는, 수신신호가 약할 때 온되며, 이와 같이, 상기 제1 및 제2 다이오드(D1,D2)가 온되면, 상기 입력단(IN)을 통한 수신신호가 상기 저잡음 증폭회로(20)에 의해 증폭된 후 출력단(OUT)을 통해 출력된다.
그리고, 종래 LNA 루프 쓰루 회로는, 상기 입력단(IN)과 제1 다이오드(D1)간의 제1 접속노드(NC1)와, 상기 출력단(OUT)과 제2 다이오드(D2)간의 제2 접속노드(NC2) 사이에 연결된 바이패스 라인(Lpass)과, 상기 바이패스 라인(Lpass)상에 설치하여, 강전계일 때 턴온되어 상기 입력단(IN)을 통해 입력되는 신호를 상기 바이패스 라인(Lpass)을 통해 출력단(OUT)으로 전달하는 제3 및 제4 다이오드(D3,D4)를 포함한다.
그런데, 도 1에 도시된 종래 LNA 루프 쓰루 회로에서, 상기 바이패스 라인(Lpass)상에 2개의 제3 및 제4 다이오드(D3,D4)가 직렬로 연결되어 있으므로, 수신신호의 감쇠가 너무 크고, 이에 따라 후단에 연결되는 튜너의 잡음인자(NF)의 열화를 초대시킬 수 있는 문제점이 있다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해서 제안된 것으로써, 그 목적은 방송 수신기의 튜너 앞단에서, 수신 전계 강도에 따라 증폭 또는 루프쓰루하는 회로중에서, 루프쓰루 라인의 신호감쇠 특성을 개선할 수 있는 LNA 루프 쓰루 회로를 제공하는데 있다.
상기한 본 발명의 목적을 달성하기 위한 본 발명의 하나의 기술적인 측면은, 입력단과 출력단 사이에서, 입력되는 수신 신호를 증폭하는 저잡음 증폭회로; 상기 입력단과 저잡음 증폭회로 사이에 연결된 제1 스위치; 상기 출력단과 저잡음 증폭회로 사이에 연결된 제2 스위치; 상기 입력단과 제1 스위치간의 제1 접속노드와, 상기 출력단과 제2 스위치간의 제2 접속노드와의 사이에 연결된 바이패스 라인; 및 상기 바이패스 라인상에 설치하여, 강전계일 때 스위칭온되어 상기 입력단을 통해 입력되는 수신신호를 상기 바이패스 라인을 통해 출력단으로 전달하는 제3 스위치; 약전계시 상기 제1 및 제2 스위치에 증폭온 전압을 제1 전압출력단을 통해 공급하고, 강전계시 상기 제3 스위치에 패스 전압을 제2 전압출력단을 통해 공급하는 스위칭 제어부; 및 상기 바이패스 라인중, 상기 제3 스위치의 애노드에 연결된 제3 접속노드와 상기 제2 전압출력단 사이에 연결되고, 상기 패스 전압에 의해 스위칭온되는 제4 스위치를 포함하는 LNA 루프 쓰루 회로를 제공하는 것이다.
상기 제1 내지 제4 스위치 각각은, 제1 내지 제4 다이오드 각각으로 이루어진 것을 특징으로 한다.
또한, 본 발명의 LNA 루프 쓰루 회로는, 상기 스위칭 제어부로부터의 증폭온 전압을 상기 제1 다이오드의 애노드에 공급하는 라인에 설치된 제1 저항과, 상기 스위칭 제어부로부터의 증폭온 전압을 상기 제2 다이오드의 애노드에 공급하는 라인에 설치된 제1 코일저항을 더 포함할 수 있다.
상기 저잡음 증폭회로는, 상기 제1 다이오드의 애노드에 연결된 베이스와, 상기 제2 다이오드의 애노드에 연결된 컬렉터를 갖는 제1 트랜지스터와, 상기 제1 트랜지스터의 베이스와 컬렉터 사이에 직렬로 연결된 제2 저항, 제2 코일 및 제1 커패시터를 갖는 직렬 바이어스 회로와, 상기 제1 트랜지스터의 에미터와 접지 사이에, 병렬로 연결된 제3 저항 및 제2 커패시터를 갖는 병렬 바이어스 회로를 포함한다.
상기 스위칭 제어부는, LNB 전압을 입력받는 입력단에 제4 및 제5 저항을 통해 연결된 베이스와, 접지에 연결된 컬렉터를 갖고, 강전계시 상기 LNB 전압에 의해 스위칭온 되는 제2 트랜지스터와, 상기 제2 트랜지스터의 컬렉터에 제6 저항을 통해 연결되어 동작전압을 공급받는 동작전압단을 포함한다.
이때, 상기 제1 전압출력단은, 상기 제4 및 제5 저항 사이의 제3 접속노드에 연결되어, 상기 증폭온 전압을 공급하고, 상기 제2 전압출력단은, 상기 제6 저항에 제7저항을 통해 연결되어, 상기 제4 다이오드의 애노드에 상기 패스 전압을 공급한다.
이와같은 본 발명에 의하면, 방송 수신기의 튜너 앞단에서, 수신 전계 강도에 따라 증폭 또는 루프쓰루하는 회로중에서, 루프쓰루 라인의 신호감쇠 특성을 개선할 수 있는 효과가 있다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
본 발명은 설명되는 실시예에 한정되지 않으며, 본 발명의 실시예는 본 발명의 기술적 사상에 대한 이해를 돕기 위해서 사용된다. 본 발명에 참조된 도면에서 실질적으로 동일한 구성과 기능을 가진 구성요소들은 동일한 부호를 사용할 것이다.
도 2는 본 발명에 따른 LNA 루프 쓰루 회로의 구성도이다.
도 2를 참조하면, 본 발명에 따른 LNA 루프 쓰루 회로는, 입력단(IN)과 출력단(OUT) 사이에서, 입력되는 수신 신호를 증폭하는 저잡음 증폭회로(100)와, 상기 입력단(IN)과 저잡음 증폭회로(100) 사이에 연결된 제1 스위치(D11)와, 상기 출력단(OUT)과 저잡음 증폭회로(100) 사이에 연결된 제2 스위치(D12)와, 상기 입력단(IN)과 제1 스위치(D11)간의 제1 접속노드(NC1)와, 상기 출력단(OUT)과 제2 스위치(D12)간의 제2 접속노드(NC2)와의 사이에 연결된 바이패스 라인(Lpass)과, 상기 바이패스 라인(Lpass)상에 설치하여, 강전계일 때 스위칭온되어 상기 입력단(IN)을 통해 입력되는 수신신호를 상기 바이패스 라인(Lpass)을 통해 출력단(OUT)으로 전달하는 제3 스위치(D30)와, 약전계시 상기 제1 및 제2 스위치(D11,D12)에 증폭온 전압(Vamp)을 제1 전압출력단(VT1)을 통해 공급하고, 강전계시 상기 제3 스위치(D3)에 패스 전압(Vpass)을 제2 전압출력단(VT2)을 통해 공급하는 스위칭 제어부(200)와, 상기 바이패스 라인(Lpass)중, 상기 제3 스위치(D30)의 애노드에 연결된 제3 접속노드(NC3)와 상기 제2 전압출력단(VT2) 사이에 연결되고, 상기 패스 전압(Vpass)에 의해 스위칭온되는 제4 스위치(D40)를 포함한다.
본 발명의 제1 내지 제4 스위치(D1~D4) 각각은, 제1 내지 제4 다이오드(D1~D4) 각각로 이루어질 수 있다. 즉, 상기 제1 스위치(D1)는 상기 제1 다이오드(D1)로, 상기 제2 스위치(D2)는 상기 제2 다이오드(D2)로, 상기 제3 스위치(D3)는 상기 제3 다이오드(D3)로, 그리고 제4 스위치(D4)는 상기 제4 다이오드(D4)로 이루어질 수 있다.
또한, 본 발명의 LNA 루프 쓰루 회로는, 상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)을 상기 제1 다이오드(D1)의 애노드에 공급하는 라인에 설치된 제1 저항(R11)과, 상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)을 상기 제2 다이오드(D2)의 애노드에 공급하는 라인에 설치된 제1 코일(L11)을 더 포함할 수 있다.
상기 저잡음 증폭회로(100)는, 상기 제1 다이오드(D11)의 애노드에 연결된 베이스와, 상기 제2 다이오드(D12)의 애노드에 연결된 컬렉터를 갖는 제1 트랜지스터(Q10)와, 상기 제1 트랜지스터(Q10)의 베이스와 컬렉터 사이에 직렬로 연결된 제 2 저항(R12), 제2 코일(L12) 및 제1 커패시터(C11)를 갖는 직렬 바이어스 회로와, 상기 제1 트랜지스터(Q10)의 에미터와 접지 사이에, 병렬로 연결된 제3 저항(R13) 및 제2 커패시터(C12)를 갖는 병렬 바이어스 회로를 포함한다.
상기 스위칭 제어부(200)는, LNB 전압(VLNB)을 입력받는 입력단에 제4 및 제5 저항(R4,R5)을 통해 연결된 베이스와, 접지에 연결된 컬렉터를 갖고, 강전계시 상기 LNB 전압(VLNB)에 의해 스위칭온 되는 제2 트랜지스터(Q20)와, 상기 제2 트랜지스터(Q20)의 컬렉터에 제6 저항(R6)을 통해 연결되어 동작전압을 공급받는 동작전압단(Vcc)을 포함한다.
또한, 상기 제1 전압출력단(VT1)은, 상기 제4 및 제5 저항(R4,R5) 사이의 제3 접속노드(NC3)에 연결되어, 상기 증폭온 전압(Vamp)을 공급하고, 상기 제2 전압출력단(VT2)은, 상기 제6 저항(R6)에 제7저항(R7)을 통해 연결되어, 상기 제4 다이오드(D40)의 애노드에 상기 패스 전압(Vpass)을 공급한다.
여기서, 상기 LNB 전압(VLNB)은 약전계일 경우에는 하이레벨의 전압으로, 강전계일 경우에는 로우레벨의 전압으로 제공되며, 이는 본 발명의 LNA 루프 쓰루 회로가 적용되는 방송 수신기의 복조기 등에서 제공될 수 있다.
한편, 상기 제1 다이오드(D11)의 캐소드측에는 저항(R1)을 통해 접지되고, 상기 제2 다이오드(D12)의 캐소드측에는 저항(R2)을 통해 접지되어, 상기 제1 및 제2 다이오드(D11,D12)를 통해 전류 패스를 형성한다.
게다가, 상기 입력단(IN) 및 출력단(OUT)에는 커플링 커패시터(CC1,CC2)가 형성되어, 상기 커플링 커패시터(CC1,CC2)에의해 신호를 커플링되고, 직류 전압은 차단된다.
이하, 본 발명의 작용 및 효과를 첨부한 도면에 의거하여 상세히 설명한다.
도 2를 참조하여 본 발명의 LNA 루프 쓰루 회로에 대해 설명하면, 본 발명의의 LNA 루프 쓰루 회로에서, 본 발명의 저잡음 증폭회로(100)의 전단 및 후단에 설치된 제1 및 제2 스위치(D11,D12) 각각을 제1 및 제2 다이오드로 구현하고, 상기 저잡음 증폭회로(100)의 전단 및 후단을 연결하는 바이패스 라인(Lpass)상에 설치된 제3 스위치(D30)를 제3 다이오드로 구현하며, 상기 제3 접속노드(NC3)와 상기 제2 전압출력단(VT2) 사이에 연결된 제4 스위치(D40)를 제4 다이오드로 구현한 경우에 대해 설명한다.
먼저, 본 발명의 스위칭 제어부(200)는, 약전계시 상기 제1 및 제2 스위치(D11,D12)에 증폭온 전압(Vamp)을 제1 전압출력단(VT1)을 통해 공급한다.
이에 따라, 본 발명의 제1 및 제2 다이오드(D11,D12)는, 약전계시 상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)에 의해 스위칭온 되고, 계속해서, 상기 저잡음 증폭회로(100)는, 입력단(IN) 및 제1 다이오드(D11)를 순차로 통해서 입력되는 신호를 증폭하여 제2 다이오드(D12)를 통해 출력단(OUT)으로 출력한다.
즉, 약전계시, 입력신호는 상기 저잡음 증폭회로(100)에 의해 증폭된 후 출력단으로 전달된다.
게다가, 상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)은, 상기 저잡음 증폭회로(100)의 제1 저항(R11)을 통해 상기 제1 다이오드(D1)의 애노드에 공급된다. 이에 따라, 상기 증폭온 전압(Vamp)을 상기 저잡음 증폭회로(100)의 바이어스 저항으로 작용하는 제1 저항(R11)을 이용하여 제1 다이오드(D1)에 공급함으로써, 보다 간단히 설계가능하다.
이어서, 상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)은, 제1 코일(L11)을 통해 상기 제2 다이오드(D2)의 애노드에 공급된다. 이 경우에는, 상기 제1 코일(L11)을 통해서 상기 증폭온 전압(Vamp)을 보다 손실없이 제2 다이오드(D2)에 공급할 수 있다.
다음, 본 발명의 스위칭 제어부(200)는, 강전계시 상기 제3 스위치(D3)에 패스 전압(Vpass)을 제2 전압출력단(VT2)을 통해 공급한다.
이에 따라, 본 발명의 제4 다이오드(D40)는, 강전계시 상기 스위칭 제어부(200)로부터의 패스 전압(Vpass)에 의해 스위칭온 되고, 이어서, 본 발명의 바이패스 라인(Lpass)상의 제3 다이오드(D30)가, 강전계시 상기 스위칭 제어부(200)로부터의 패스 전압(Vpass)에 의해 스위칭온 된다.
이에 따라, 입력단(IN)을 통해 입력되는 신호는, 상기 바이패스 라인(Lpass) 을 통해서 출력단(OUT)으로 전달된다. 즉 강전계시, 수신신호는 증폭없이 출력단으로 바이패스된다.
이때, 상기 바이패스 라인(Lpass)상에는 하나의 제3 다이오드(D30)만이 설치되어 있으므로, 종래에 비해 바이패스되는 신호의 손실을 줄일 수 있다.
한편, 상기 스위칭 제어부(200)에 대해 설명한다.
먼저, 동작전압단(Vcc)을 통한 동작전압이 제6저항(R6)을 통해 제2 트랜지스터(Q20)의 컬렉터에 공급되는 상태에서, LNB 전압(VLNB)이 제4 및 제5 저항(R4,R5)을 통해 상기 제2 트랜지스터(Q20)의 베이스에 공급됨과 동시에 상기 제4 및 제5 저항(R4,R5)간의 제4 접속노드(NC4)에 연결된 제1 전압출력단(VT1)을 통해 상기 제1 및 제2 다이오드(D11,D12)로 공급된다. 그리고, 상기 동작전압단(Vcc)을 통한 동작전압은 제7 저항(R7)을 통해 연결된 제2 전압출력단(VT2)을 통해 상기 제4 다이오드(D40)와, 상기 바이패스 라인(Lpass)상의 제3 다이오드(D30)에 공급된다.
이때, 상기 LNB 전압(VLNB)이 하이레벨의 전압일 경우(약전계일 경우)에는, 제2 트랜지스터(Q20)가 턴온되고, 상기 동작전압단(Vcc)은 상기 제2 트랜지스터(Q20)를 통해 접지로 연결되므로, 상기 제4 및 제3 다이오드(D40,D30)는 모드 턴오프된다.
또한, 상기 LNB 전압(VLNB)이 하이레벨의 전압이 상기 제4 및 제5 저항(R4,R5)간의 제4 접속노드(NC4) 및 제1 전압출력단(VT1)을 통해 상기 제1 및 제2 다이오드(D11,D12)로 공급되므로, 상기 제1 및 제2 다이오드(D11,D12)가 모두 턴온된다.
이에 따라, 입력단(IN)을 통한 신호는, 제1 다이오드(D11)를 통한 후 저잡음 증폭회로(100)에서 증폭되고, 이후 제2 다이오드(D12)를 통해 출력단(OUT)으로 전달된다.
이와 달리, 상기 LNB 전압(VLNB)이 로우레벨의 전압일 경우(강전계일 경우)에는, 제2 트랜지스터(Q20)가 턴오프되고, 상기 동작전압단(Vcc)은 상기 제4 및 제3 다이오드(D40,D30)에 공급되므로, 상기 제4 및 제3 다이오드(D40,D30)는 모드 턴온된다.
또한, 상기 LNB 전압(VLNB)이 로우레벨의 전압이 상기 제4 및 제5 저항(R4,R5)간의 제4 접속노드(NC4) 및 제1 전압출력단(VT1)을 통해 상기 제1 및 제2 다이오드(D11,D12)로 공급되지만, 상기 제1 및 제2 다이오드(D11,D12)가 모두 턴오프된다.
이에 따라, 입력단(IN)을 통한 신호는, 상기 바이패스 라인(Lpass)상의 제3 다이오드(D30)를 통한 출력단(OUT)으로 증폭없이 전달된다.
전술한 바와 같은 본 발명에서, 바이패스 라인(Lpass)상에 하나의 다이오드만을 설치할 수 있게 되므로, 바이패스 라인(Lpass)에서의 신호 감쇠량을 줄이 수 있게 된다.
도 1은 종래 LNA 루프 쓰루 회로의 구성도.
도 2는 본 발명에 따른 LNA 루프 쓰루 회로의 구성도.
* 도면의 주요부분에 대한 부호의 설명 *
100 : 저잡음 증폭회로 200 : 스위칭 제어부
IN : 입력단 OUT : 출력단
D11 : 제1 스위치, 제1 다이오드 D12 : 제2 스위치, 제2 다이오드
D30 : 제3 스위치, 제3 다이오드 D40 : 제4 스위치, 제4 다이오드
NC1 ; 제1 접속노드 NC2 : 제2 접속노드
Lpass : 바이패스 라인 Vamp : 증폭온 전압
Vpass : 패스 전압 Q10 : 제1 트랜지스터
Q20 : 제2 트랜지스터

Claims (5)

  1. 입력단(IN)과 출력단(OUT) 사이에서, 입력되는 수신 신호를 증폭하는 저잡음 증폭회로(100);
    상기 입력단(IN)과 저잡음 증폭회로(100) 사이에 연결된 제1 스위치(D11);
    상기 출력단(OUT)과 저잡음 증폭회로(100) 사이에 연결된 제2 스위치(D12);
    상기 입력단(IN)과 제1 스위치(D11)간의 제1 접속노드(NC1)와, 상기 출력단(OUT)과 제2 스위치(D12)간의 제2 접속노드(NC2)와의 사이에 연결된 바이패스 라인(Lpass); 및
    상기 바이패스 라인(Lpass)상에 설치하여, 강전계일 때 스위칭온되어 상기 입력단(IN)을 통해 입력되는 수신신호를 상기 바이패스 라인(Lpass)을 통해 출력단(OUT)으로 전달하는 제3 스위치(D30);
    약전계시 상기 제1 및 제2 스위치(D11,D12)에 증폭온 전압(Vamp)을 제1 전압출력단(VT1)을 통해 공급하고, 강전계시 상기 제3 스위치(D3)에 패스 전압(Vpass)을 제2 전압출력단(VT2)을 통해 공급하는 스위칭 제어부(200); 및
    상기 바이패스 라인(Lpass)중, 상기 제3 스위치(D30)의 애노드에 연결된 제3 접속노드(NC3)와 상기 제2 전압출력단(VT2) 사이에 연결되고, 상기 패스 전압(Vpass)에 의해 스위칭온되는 제4 스위치(D40)
    를 포함하는 것을 특징으로 하는 LNA 루프 쓰루 회로.
  2. 제1항에 있어서, 상기 제1 내지 제4 스위치(D1~D4) 각각은,
    제1 내지 제4 다이오드(D1~D4) 각각으로 이루어진 것을 특징으로 하는 LNA 루프 쓰루 회로.
  3. 제2항에 있어서,
    상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)을 상기 제1 다이오드(D1)의 애노드에 공급하는 라인에 설치된 제1 저항(R11); 및
    상기 스위칭 제어부(200)로부터의 증폭온 전압(Vamp)을 상기 제2 다이오드(D2)의 애노드에 공급하는 라인에 설치된 제1 코일(L11)
    를 더 포함하는 것을 특징으로 하는 LNA 루프 쓰루 회로.
  4. 제3항에 있어서, 상기 저잡음 증폭회로(100)는,
    상기 제1 다이오드(D11)의 애노드에 연결된 베이스와, 상기 제2 다이오드(D12)의 애노드에 연결된 컬렉터를 갖는 제1 트랜지스터(Q10);
    상기 제1 트랜지스터(Q10)의 베이스와 컬렉터 사이에 직렬로 연결된 제2 저항(R12), 제2 코일(L12) 및 제1 커패시터(C11)를 갖는 직렬 바이어스 회로; 및
    상기 제1 트랜지스터(Q10)의 에미터와 접지 사이에, 병렬로 연결된 제3 저항(R13) 및 제2 커패시터(C12)를 갖는 병렬 바이어스 회로
    를 포함하는 것을 특징으로 하는 LNA 루프 쓰루 회로.
  5. 제4항에 있어서, 상기 스위칭 제어부(200)는,
    LNB 전압(VLNB)을 입력받는 입력단에 제4 및 제5 저항(R4,R5)을 통해 연결된 베이스와, 접지에 연결된 컬렉터를 갖고, 강전계시 상기 LNB 전압(VLNB)에 의해 스위칭온 되는 제2 트랜지스터(Q20); 및
    상기 제2 트랜지스터(Q20)의 컬렉터에 제6 저항(R6)을 통해 연결되어 동작전압을 공급받는 동작전압단(Vcc)을 포함하고,
    상기 제1 전압출력단(VT1)은, 상기 제4 및 제5 저항(R4,R5) 사이의 제3 접속노드(NC3)에 연결되어, 상기 증폭온 전압(Vamp)을 공급하고, 상기 제2 전압출력단(VT2)은, 상기 제6 저항(R6)에 제7저항(R7)을 통해 연결되어, 상기 제4 다이오드(D40)의 애노드에 상기 패스 전압(Vpass)을 공급하는 것
    을 특징으로 하는 LNA 루프 쓰루 회로.
KR1020080017789A 2008-02-27 2008-02-27 Lna 루프 쓰루 회로 KR100951291B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080017789A KR100951291B1 (ko) 2008-02-27 2008-02-27 Lna 루프 쓰루 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080017789A KR100951291B1 (ko) 2008-02-27 2008-02-27 Lna 루프 쓰루 회로

Publications (2)

Publication Number Publication Date
KR20090092508A KR20090092508A (ko) 2009-09-01
KR100951291B1 true KR100951291B1 (ko) 2010-04-02

Family

ID=41301062

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080017789A KR100951291B1 (ko) 2008-02-27 2008-02-27 Lna 루프 쓰루 회로

Country Status (1)

Country Link
KR (1) KR100951291B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050113511A (ko) * 2004-05-29 2005-12-02 삼성전자주식회사 양방향 오픈 케이블용 멀티입출력장치 및 튜너장치
KR100665362B1 (ko) 2005-12-27 2007-01-09 삼성전기주식회사 디지털 케이블 tv 튜너의 루프쓰루 회로

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050113511A (ko) * 2004-05-29 2005-12-02 삼성전자주식회사 양방향 오픈 케이블용 멀티입출력장치 및 튜너장치
KR100665362B1 (ko) 2005-12-27 2007-01-09 삼성전기주식회사 디지털 케이블 tv 튜너의 루프쓰루 회로

Also Published As

Publication number Publication date
KR20090092508A (ko) 2009-09-01

Similar Documents

Publication Publication Date Title
JP5206689B2 (ja) バイパス回路付増幅回路とこれを用いた電子機器
US20060009164A1 (en) Radio frequency switching circuit
CN110504930B (zh) 功率放大装置
US9787262B2 (en) Doherty amplifier with additional delay element
US20130051481A1 (en) Electric power-supply apparatus and receiving apparatus
RU2010134905A (ru) Вещательный приемник
KR100951291B1 (ko) Lna 루프 쓰루 회로
JP2000224007A (ja) テレビジョン信号受信用チュ−ナ
CN105933627B (zh) 调谐器电路
KR101026063B1 (ko) 방송수신용 프론트엔드 모듈
JP3926702B2 (ja) 電子チューナ
US7030937B2 (en) Simplified TV tuner intermediate frequency circuit
US20110177789A1 (en) Low noise amplifier and the uses thereof
KR101481031B1 (ko) 튜너용 입력 분리 장치 및 그것을 포함하는 스위칭 시스템
CN101742137B (zh) 数字有线电视和数字地面电视一体化高频头的控制电路
KR101014951B1 (ko) 방송수신기의 루프쓰루 회로
JP2010288125A (ja) テレビジョン放送チューナ
KR101067112B1 (ko) 저잡음 증폭기
KR100703075B1 (ko) 신호 감쇄회로
US6968154B2 (en) Avoidance of interference between items of electrical apparatus
US20090021650A1 (en) Common receiver for terrestrial TV and CATV
KR100633481B1 (ko) 아이엠디 특성 개선회로
KR20040095286A (ko) 다른 모드들을 구비한 프론트 스테이지 증폭기
US11296732B2 (en) Radio frequency signal transmission circuit with a high switching speed
KR100764371B1 (ko) 멀티방송 수신기용 방송신호 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130111

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150202

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170210

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180208

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190214

Year of fee payment: 10