KR100871835B1 - Memory system and method of signaling of the same - Google Patents

Memory system and method of signaling of the same Download PDF

Info

Publication number
KR100871835B1
KR100871835B1 KR1020070001532A KR20070001532A KR100871835B1 KR 100871835 B1 KR100871835 B1 KR 100871835B1 KR 1020070001532 A KR1020070001532 A KR 1020070001532A KR 20070001532 A KR20070001532 A KR 20070001532A KR 100871835 B1 KR100871835 B1 KR 100871835B1
Authority
KR
South Korea
Prior art keywords
semiconductor memory
port
memory device
packet
read data
Prior art date
Application number
KR1020070001532A
Other languages
Korean (ko)
Other versions
KR20080064530A (en
Inventor
정회주
이정배
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070001532A priority Critical patent/KR100871835B1/en
Priority to TW097100430A priority patent/TWI426386B/en
Priority to US12/006,766 priority patent/US7930492B2/en
Publication of KR20080064530A publication Critical patent/KR20080064530A/en
Application granted granted Critical
Publication of KR100871835B1 publication Critical patent/KR100871835B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2227Standby or low power modes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Static Random-Access Memory (AREA)
  • Dram (AREA)

Abstract

차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 선택적으로 설정할 수 있는 메모리 시스템 및 메모리 시스템의 신호전송 방법이 개시된다. 메모리 시스템은 적어도 하나의 반도체 메모리 장치를 포함하는 메모리 모듈, 및 반도체 메모리 장치들 각각의 스택 위치 정보에 기초하여 신호전송 모드를 설정하는 메모리 컨트롤러를 포함한다. 메모리 컨트롤러와 반도체 메모리 장치들 각각의 사이에는 차동 신호전송 모드로 신호전송을 하고, 반도체 메모리 장치들 사이에는 싱글 엔디드 전송방식으로 신호전송을 수행한다. 따라서, 메모리 시스템은 전력소모가 적다. Disclosed are a memory system and a signal transmission method of a memory system capable of selectively setting a differential signaling mode and a single-ended signaling mode. The memory system includes a memory module including at least one semiconductor memory device, and a memory controller configured to set a signal transmission mode based on stack position information of each of the semiconductor memory devices. Signal transmission is performed between the memory controller and each of the semiconductor memory devices in a differential signal transmission mode, and signal transmission is performed between the semiconductor memory devices in a single-ended transmission method. Therefore, the memory system consumes less power.

Description

메모리 시스템 및 메모리 시스템의 신호전송 방법{MEMORY SYSTEM AND METHOD OF SIGNALING OF THE SAME}Memory system and signal transmission method of memory system {MEMORY SYSTEM AND METHOD OF SIGNALING OF THE SAME}

도 1은 종래의 메모리 시스템을 나타내는 블록도이다.1 is a block diagram illustrating a conventional memory system.

도 2는 본 발명의 제 1 실시예에 따른 메모리 시스템을 나타내는 블록도이다.2 is a block diagram illustrating a memory system according to a first embodiment of the present invention.

도 3은 도 2에 도시된 메모리 시스템에 포함된 반도체 메모리 장치들을 식별하는 방법을 설명하기 위한 블록도이다.FIG. 3 is a block diagram illustrating a method of identifying semiconductor memory devices included in the memory system shown in FIG. 2.

도 4는 도 2에 도시된 메모리 시스템의 신호전송 모드(signaling mode)를 설정하는 방법을 설명하기 위한 흐름도이다.FIG. 4 is a flowchart illustrating a method of setting a signaling mode of the memory system shown in FIG. 2.

도 5는 본 발명의 제 2 실시예에 따른 메모리 시스템을 나타내는 블록도이다.5 is a block diagram illustrating a memory system according to a second embodiment of the present invention.

도 6은 본 발명의 제 3 실시예에 따른 메모리 시스템을 나타내는 블록도이다.6 is a block diagram illustrating a memory system according to a third exemplary embodiment of the present invention.

도 7은 본 발명의 제 4 실시예에 따른 메모리 시스템을 나타내는 블록도이다.7 is a block diagram illustrating a memory system according to a fourth embodiment of the present invention.

도 8은 본 발명의 제 5 실시예에 따른 메모리 시스템을 나타내는 블록도이다.8 is a block diagram illustrating a memory system according to a fifth embodiment of the present invention.

도 9는 본 발명의 제 6 실시예에 따른 메모리 시스템을 나타내는 블록도이다.9 is a block diagram illustrating a memory system according to a sixth embodiment of the present invention.

도 10은 본 발명의 제 7 실시예에 따른 메모리 시스템을 나타내는 블록도이다.10 is a block diagram illustrating a memory system according to a seventh embodiment of the present invention.

도 11은 본 발명의 제 8 실시예에 따른 메모리 시스템을 나타내는 블록도이다.11 is a block diagram illustrating a memory system according to an eighth embodiment of the invention.

도 12는 본 발명의 제 9 실시예에 따른 메모리 시스템을 나타내는 블록도이다.12 is a block diagram illustrating a memory system according to a ninth embodiment of the present invention.

도 13은 본 발명의 제 10 실시예에 따른 메모리 시스템을 나타내는 블록도이다.13 is a block diagram illustrating a memory system according to a tenth embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

100, 200, 300, 400, 500, 550, 600, 700, 800, 900 : 메모리 시스템Memory system: 100, 200, 300, 400, 500, 550, 600, 700, 800, 900

110, 210, 310, 410, 510, 560, 610, 710, 810, 910 : 메모리 모듈110, 210, 310, 410, 510, 560, 610, 710, 810, 910: memory module

120, 220, 320, 420, 520, 570, 620, 720, 820, 920 : 메모리 컨트롤러120, 220, 320, 420, 520, 570, 620, 720, 820, 920: memory controller

본 발명은 메모리 시스템에 관한 것으로, 특히 차동 신호전송(differential signaling) 모드와 싱글 엔디드 신호전송(single-ended signaling) 모드를 선택적으로 설정할 수 있는 메모리 시스템 및 메모리시스템의 신호전송 방법에 관한 것이다.The present invention relates to a memory system, and more particularly, to a memory system and a signal transmission method of a memory system capable of selectively setting a differential signaling mode and a single-ended signaling mode.

컴퓨터 시스템의 중앙처리장치(CPU)의 동작속도는 매우 고속, 예컨대 수 GHz 이상인 반면 메모리의 동작속도는 상대적으로 저속, 예컨대 수백 MHz이므로, 컴퓨터 시스템과 반도체 메모리 장치 사이의 인터페이싱을 위하여 메모리 콘트롤러라는 칩셋을 연결한다. 컴퓨터 시스템과 메모리 콘트롤러 사이는 고속으로 데이터를 전송한다. 메모리 콘트롤러와 반도체 메모리 장치 사이는 메모리의 동작속도로 데이터를 전송한다.Since the operating speed of the CPU of a computer system is very high, for example several GHz or more, while the operating speed of the memory is relatively low, for example several hundred MHz, a chipset called a memory controller for interfacing between the computer system and the semiconductor memory device. Connect Data transfers between the computer system and the memory controller at high speed. The data is transferred between the memory controller and the semiconductor memory device at an operating speed of the memory.

반도체 메모리 장치의 동작속도가 고속화 되어감에 따라 멀티 슬롯(multi-slot) 방식을 이용한 메모리 컨트롤러와 반도체 메모리 장치가 장착된 메모리 모듈 사이의 신호전송(signaling)은 한계를 드러내고 있다. 또한, 싱글 엔디드 신호전송은 마더보드(mother board)와 메모리 모듈 사이에서 발생되는 기생 인덕턴스(parasitic inductance) 때문에 신호전송에 한계가 있다.As the operation speed of a semiconductor memory device is increased, signaling between a memory controller using a multi-slot method and a memory module equipped with a semiconductor memory device has revealed limitations. In addition, single-ended signal transmission has a limitation in signal transmission due to parasitic inductance generated between a motherboard and a memory module.

이러한 메모리 시스템에서 신호전송의 문제를 해결하기 위하여 종래에는 멀티 슬롯 방식 대신에 포인트-투-포인트(point-to-point) 방식의 신호전송이 채택되었다. 또한, 종래에는 포인트-투-포인트 방식의 신호전송에서 고용량의 메모리 모듈을 구성하기 위하여 중계기(repeater) 모드를 가지는 버스 구성을 채택하였다. 또한, 종래에는 신호전송의 속도를 빠르게 하기 위해 대부분의 버스를 통해 차동 신호전송 모드로 신호의 전송이 이루어졌다. In order to solve the problem of signal transmission in such a memory system, a conventional point-to-point signal transmission is adopted instead of the multi-slot method. In addition, conventionally, a bus configuration having a repeater mode has been adopted to configure a high capacity memory module in a point-to-point signal transmission. In addition, in the related art, in order to speed up the signal transmission, a signal is transmitted in a differential signal transmission mode through most buses.

도 1은 종래의 메모리 시스템을 나타내는 블록도이다. 도 1을 참조하면, 메모리 시스템은 메모리 모듈(10) 및 메모리 컨트롤러(20)를 포함한다. 메모리 모듈(10)은 반도체 메모리 장치들(11, 12, 13, 14)을 포함한다. 메모리 컨트롤러(20)와 반도체 메모리 장치들(11, 12, 13, 14) 각각의 사이 및 반도체 메모리 장치들(11, 12, 13, 14) 사이의 통신은 버스들(1, 2, 3, 4, 5, 6, 7, 8)을 통해 이루어진다. 도 1에 도시된 종래의 메모리 시스템에서는 모든 버스들(1, 2, 3, 4, 5, 6, 7, 8)을 통해 차동 신호전송 모드로 신호의 전송이 이루어진다.1 is a block diagram illustrating a conventional memory system. Referring to FIG. 1, a memory system includes a memory module 10 and a memory controller 20. The memory module 10 includes semiconductor memory devices 11, 12, 13, and 14. Communication between the memory controller 20 and each of the semiconductor memory devices 11, 12, 13, 14 and between the semiconductor memory devices 11, 12, 13, 14 is performed by buses 1, 2, 3, 4. , 5, 6, 7, 8). In the conventional memory system illustrated in FIG. 1, a signal is transmitted in a differential signaling mode through all buses 1, 2, 3, 4, 5, 6, 7, and 8.

모든 버스들을 통해 차동 신호전송 모드로 신호를 전송하는 것은 메모리 시스템의 전력소모를 증가시키게 된다. Sending signals in differential signaling mode over all buses increases the power consumption of the memory system.

따라서, 차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 선택적으로 설정할 수 있는 메모리 시스템이 필요하다. Accordingly, there is a need for a memory system capable of selectively setting a differential signaling mode and a single-ended signaling mode.

본 발명의 목적은 스택 위치 정보를 사용하여 차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 선택적으로 설정할 수 있는 메모리 시스템을 제공하는 것이다.It is an object of the present invention to provide a memory system capable of selectively setting a differential signaling mode and a single-ended signaling mode using stack position information.

본 발명의 다른 목적은 스택 위치 정보를 사용하여 차동 채널모드와 싱글 엔디드 채널모드를 선택적으로 설정할 수 있는 메모리 시스템의 신호전송 방법을 제공하는 것이다.Another object of the present invention is to provide a signal transmission method of a memory system capable of selectively setting a differential channel mode and a single-ended channel mode using stack position information.

상기 목적을 달성하기 위하여 본 발명의 하나의 실시형태에 따른 메모리 시스템은 적어도 하나의 반도체 메모리 장치를 포함하는 메모리 모듈, 및 상기 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 신호전송 모드를 설정하는 메모리 컨트롤러를 포함한다. In order to achieve the above object, a memory system according to an exemplary embodiment includes a memory module including at least one semiconductor memory device, and a memory for setting a signal transmission mode using identifiers corresponding to the semiconductor memory devices. It includes a controller.

본 발명의 하나의 실시예에 의하면, 상기 메모리 컨트롤러와 상기 반도체 메모리 장치들 각각의 사이에는 차동 신호전송 모드로 신호전송을 하고 상기 반도체 메모리 장치들 사이에는 싱글 엔디드(single-ended) 전송방식으로 신호전송을 할 수 있다. According to one embodiment of the present invention, the signal is transmitted in a differential signal transmission mode between the memory controller and each of the semiconductor memory devices, and the signal is transmitted in a single-ended transmission method between the semiconductor memory devices. You can transfer.

본 발명의 하나의 실시예에 의하면, 상기 메모리 컨트롤러는 상기 반도체 메모리 장치 각각의 스택 위치 정보에 기초하여 상기 신호전송 모드를 설정할 수 있다. According to one embodiment of the present invention, the memory controller may set the signal transmission mode based on stack position information of each of the semiconductor memory devices.

본 발명의 하나의 실시형태에 따른 메모리 시스템 신호전송 방법은 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 신호전송 모드를 설정하는 단계, 및 상기 신호전송 모드에 응답하여 신호를 전송하는 단계를 포함한다.A memory system signal transmission method according to an embodiment of the present invention includes setting a signal transmission mode using identifiers corresponding to semiconductor memory devices, and transmitting a signal in response to the signal transmission mode. .

본 발명의 하나의 실시예에 의하면, 상기 전송모드를 설정하는 단계는 상기 반도체 메모리 장치들에 상기 식별자를 부여하는 단계; 상기 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 채널들의 신호전송 모드를 설정하는 단계; 상기 채널들에 대해 역 스위즐링(reverse swizzling)을 수행하는 단계; 및 상기 설정된 신호전송 모드 값을 상기 반도체 메모리 장치들에 제공하는 단계를 포함할 수 있다. According to an embodiment of the present invention, the setting of the transfer mode may include: giving the identifiers to the semiconductor memory devices; Setting a signal transmission mode of channels by using identifiers corresponding to the semiconductor memory devices; Performing reverse swizzling on the channels; And providing the set signal transmission mode value to the semiconductor memory devices.

본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 안 된다.With respect to the embodiments of the present invention disclosed in the text, specific structural to functional descriptions are merely illustrated for the purpose of describing embodiments of the present invention, embodiments of the present invention may be implemented in various forms and It should not be construed as limited to the embodiments described in.

본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. As the inventive concept allows for various changes and numerous embodiments, particular embodiments will be illustrated in the drawings and described in detail in the text. However, this is not intended to limit the present invention to the specific disclosed form, it should be understood to include all modifications, equivalents, and substitutes included in the spirit and scope of the present invention.

제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. Terms such as first and second may be used to describe various components, but the components should not be limited by the terms. The terms are used only for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as the second component, and similarly, the second component may also be referred to as the first component.

어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.When a component is referred to as being "connected" or "connected" to another component, it may be directly connected to or connected to that other component, but it may be understood that other components may be present in between. Should be. On the other hand, when a component is said to be "directly connected" or "directly connected" to another component, it should be understood that there is no other component in between. Other expressions describing the relationship between components, such as "between" and "immediately between," or "neighboring to," and "directly neighboring to" should be interpreted as well.

본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지 다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.The terminology used herein is for the purpose of describing particular example embodiments only and is not intended to be limiting of the present invention. Singular expressions include plural expressions unless the context clearly indicates otherwise. In this application, the terms "comprise" or "have" are intended to indicate that there is a feature, number, step, action, component, part, or combination thereof that is described, and that one or more other features It should be understood that it does not exclude in advance the possibility of the presence or addition of numbers, steps, operations, components, parts or combinations thereof.

다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다. Unless defined otherwise, all terms used herein, including technical or scientific terms, have the same meaning as commonly understood by one of ordinary skill in the art. Terms such as those defined in the commonly used dictionaries should be construed as having meanings consistent with the meanings in the context of the related art and shall not be construed in ideal or excessively formal meanings unless expressly defined in this application. Do not.

한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다. On the other hand, when an embodiment is otherwise implemented, a function or operation specified in a specific block may occur out of the order specified in the flowchart. For example, two consecutive blocks may actually be performed substantially simultaneously, and the blocks may be performed upside down depending on the function or operation involved.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예들을 설명한다.Hereinafter, preferred embodiments of the present invention will be described with reference to the accompanying drawings.

본 발명 실시예에 따른 메모리 모듈 내의 반도체 메모리 장치는 DRAM, 예를 들어 DDR2, DDR3으로 구성될 수 있다.The semiconductor memory device in the memory module according to the embodiment of the present invention may be composed of DRAM, for example, DDR2, DDR3.

도 2는 본 발명의 제 1 실시예에 따른 메모리 시스템을 나타내는 블록도이다.2 is a block diagram illustrating a memory system according to a first embodiment of the present invention.

도 2를 참조하면, 메모리 시스템(100)은 메모리 모듈(110) 및 메모리 컨트롤 러(120)를 포함한다.Referring to FIG. 2, the memory system 100 includes a memory module 110 and a memory controller 120.

메모리 모듈(110)은 제 1 반도체 메모리 장치(0A)(114), 제 2 반도체 메모리 장치(1A)(113), 제 3 반도체 메모리 장치(0B)(112), 및 제 4 반도체 메모리 장치(1B)(111)를 포함한다. 메모리 컨트롤러(120)는 반도체 메모리 장치들(111, 112, 113, 114) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. The memory module 110 includes a first semiconductor memory device (0A) 114, a second semiconductor memory device (1A) 113, a third semiconductor memory device (0B) 112, and a fourth semiconductor memory device 1B. (111). The memory controller 120 sets a signaling mode based on stack position information of each of the semiconductor memory devices 111, 112, 113, and 114.

메모리 컨트롤러(120)와 반도체 메모리 장치들(111, 112, 113, 114) 각각의 사이는 버스들(101, 105, 108)을 통해서 신호전송(signaling)이 이루어지고, 반도체 메모리 장치들(111, 112, 113, 114) 사이는 버스들(102, 103, 104, 106, 107)을 통해서 신호전송(signaling)이 이루어진다. 도 2에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.Signaling is performed between the memory controller 120 and each of the semiconductor memory devices 111, 112, 113, and 114 through the buses 101, 105, and 108, and the semiconductor memory devices 111, Signaling is performed between the buses 102, 103, 104, 106 and 107 between 112, 113 and 114. In FIG. 2, a bus drawn in bold lines represents a bus in which signals are transmitted in a differential signaling mode, and a bus drawn in thin lines represents a bus in which a signal is transmitted in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(114)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(120)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해서 제 1 패킷(WR/CA)을 출력하고 제 3 포트(미도시)를 통해 제 1 독출 데이터를 출력한다. 제 1 포트(미도시)는 제 1 버스(101)를 통해서 메모리 컨트롤러(120)와 전기적으로 결합되어 있다.The first semiconductor memory device 0A 114 receives a first packet WR / CA from the memory controller 120 in a differential signaling mode through a first port (not shown), and a second port (not shown). The first packet WR / CA is outputted through the C1 and first read data is output through a third port (not shown). The first port (not shown) is electrically coupled to the memory controller 120 through the first bus 101.

제 2 반도체 메모리 장치(1A)(113)는 상기 제 1 반도체 메모리 장치(0A)(114)에 결합되어 있고, 제 4 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 5 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트(미도시)를 통해서 제 2 독출 데이터(RD1)를 발생시키고 차동 신호전송 모드로 상기 제 2 독출 데이터(RD1)를 메모리 컨트롤러(120)에 전송한다. 상기 제 2 포트와 상기 제 4 포트는 제 2 버스(102)를 통해서 전기적으로 결합되어 있고, 상기 제 3 포트와 상기 제 5 포트는 제 3 버스(103)를 통해서 전기적으로 결합되어 있다. 상기 제 6 포트와 메모리 컨트롤러(120)는 제 4 버스(105)를 통해서 전기적으로 결합되어 있다.The second semiconductor memory device 1A and 113 are coupled to the first semiconductor memory device 0A 114 and the first packet WR / in a single-ended signal transmission mode through a fourth port (not shown). Receive the first read data in a single-ended signaling mode through a fifth port (not shown), generate second read data RD1 through a sixth port (not shown), and generate a differential signal. The second read data RD1 is transmitted to the memory controller 120 in a transfer mode. The second port and the fourth port are electrically coupled through a second bus 102, and the third port and the fifth port are electrically coupled through a third bus 103. The sixth port and the memory controller 120 are electrically coupled through the fourth bus 105.

제 3 반도체 메모리 장치(0B)(112)는 제 1 반도체 메모리 장치(0A)(114)에 결합되어 있고, 제 7 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트(미도시)를 통해서 제 1 패킷(WR/CA)을 출력하고 제 9 포트(미도시)를 통해서 제 3 독출 데이터를 출력한다. 상기 제 7 포트와 상기 제 2 포트는 제 5 버스(104)를 통해서 전기적으로 결합되어 있다. The third semiconductor memory device (0B) 112 is coupled to the first semiconductor memory device (0A) 114, and the first packet WR / CA in a single-ended signaling mode through a seventh port (not shown). ), The first packet WR / CA is output through the eighth port (not shown), and the third read data is output through the ninth port (not shown). The seventh port and the second port are electrically coupled via a fifth bus 104.

제 4 반도체 메모리 장치(1B)(111)는 제 3 반도체 메모리 장치(0B)(112)에 결합되어 있고, 제 10 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 11 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 12 포트(미도시)를 통해서 제 4 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 4 독출 데이터(RD2)를 메모리 컨트롤러(120)에 전송한다. 상기 제 8 포트와 상기 제 10 포트는 제 6 버스(106)를 통해서 전기적으로 결합되어 있고, 상기 제 9 포트와 상기 제 11 포트는 제 7 버스(107)를 통해서 전기적으로 결합되어 있다. 상기 제 12 포트와 메모리 컨트롤 러(120)는 제 8 버스(108)를 통해서 전기적으로 결합되어 있다.The fourth semiconductor memory device 1B and 111 are coupled to the third semiconductor memory device 0B and 112, and the first packet WR / CA is in a single-ended signal transmission mode through a tenth port (not shown). ) And receive the third read data in the single-ended signaling mode through the eleventh port (not shown), output the fourth read data through the twelfth port (not shown), and output the fourth read data in the differential signaling mode. The fourth read data RD2 is transmitted to the memory controller 120. The eighth port and the tenth port are electrically coupled through a sixth bus 106, and the ninth port and the eleventh port are electrically coupled through a seventh bus 107. The twelfth port and the memory controller 120 are electrically coupled through the eighth bus 108.

도 2에서, "0A"와 "0B"는 서로 짝을 이루는 0번째 랭크의 반도체 메모리 장치를 나타내고, "1A"와 "1B"는 서로 짝을 이루는 1번째 랭크의 반도체 메모리 장치를 나타낸다. In FIG. 2, "0A" and "0B" represent the 0th rank semiconductor memory devices paired with each other, and "1A" and "1B" represent the first rank semiconductor memory devices paired with each other.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다.The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 3은 도 2에 도시된 메모리 시스템(100)에 포함된 반도체 메모리 장치들을 식별하는 방법을 설명하기 위한 블록도이다.FIG. 3 is a block diagram illustrating a method of identifying semiconductor memory devices included in the memory system 100 illustrated in FIG. 2.

도 3에서, 반도체 메모리 장치들(111, 112, 113, 114)은 각각 제어신호들을 수신하는 제 1 제어핀(LASB1) 및 제 2 제어핀(LASB2)을 가진다. 도 2에 있는 버스들(101, 102, 104, 106)은 각각 서브 버스들(101a, 101b), 서브 버스들(102a, 102b), 서브 버스들(104a, 104b), 및 서브 버스들(106a, 106b)로 구성될 수 있다.In FIG. 3, the semiconductor memory devices 111, 112, 113, and 114 have a first control pin LASB1 and a second control pin LASB2, respectively, for receiving control signals. Buses 101, 102, 104, 106 in FIG. 2 are subbuses 101a, 101b, subbuses 102a, 102b, subbuses 104a, 104b, and subbuses 106a, respectively. , 106b).

제 1 제어신호(CA)는 서로 동일한 랭크 번호를 가지는 제 1 반도체 메모리 장치(0A)(114)와 제 3 반도체 메모리 장치(0B)(112)의 제 1 제어핀(LASB1)으로 입력된다. 또한, 제 1 제어신호(CA)는 서로 동일한 랭크 번호를 가지는 제 2 반도체 메모리 장치(1A)(113)와 제 4 반도체 메모리 장치(1B)(111)의 제 2 제어핀(LASB2)으로 입력된다. 제 2 제어신호(CB)는 서로 동일한 랭크 번호를 가지는 제 1 반도체 메모리 장치(0A)(114)와 제 3 반도체 메모리 장치(0B)(112)의 제 2 제어핀(LASB2)으로 입력된다. 또한, 제 2 제어신호(CB)는 서로 동일한 랭크 번호를 가지는 제 2 반도체 메모리 장치(1A)(113)와 제 4 반도체 메모리 장치(1B)(111)의 제 1 제어핀(LASB1)으로 입력된다. 따라서, 제어신호들의 입력에 의해 반도체 메모리 장치들(111, 112, 113, 114)의 랭크 번호(rank)는 결정될 수 있다.The first control signal CA is input to the first control pin LASB1 of the first semiconductor memory device 0A 114 and the third semiconductor memory device 0B 112 having the same rank number. In addition, the first control signal CA is input to the second control pin LASB2 of the second semiconductor memory device 1A and 113 and the fourth semiconductor memory device 1B and 111 having the same rank number. . The second control signal CB is input to the second control pin LASB2 of the first semiconductor memory device 0A 114 and the third semiconductor memory device 0B 112 having the same rank number. The second control signal CB is input to the first control pin LASB1 of the second semiconductor memory device 1A and 113 and the fourth semiconductor memory device 1B and 111 having the same rank number. . Therefore, the rank number of the semiconductor memory devices 111, 112, 113, and 114 may be determined by the input of the control signals.

제 1 패킷(WR/CA)은 서브 버스들(101a, 101b)을 통해서 제 1 반도체 메모리 장치(0A)(114)에 입력되고, 서브 버스들(102a, 102b)을 통해서 제 1 반도체 메모리 장치(0A)(114)로부터 출력된다. 또한, 제 1 패킷(WR/CA)은 서브 버스들(102a, 102b)을 통해서 제 2 반도체 메모리 장치(1A)(113)에 입력된다. 또한, 제 1 패킷(WR/CA)은 서브 버스들(104a, 104b)을 통해서 제 3 반도체 메모리 장치(0B)(112)에 입력되고, 서브 버스들(106a, 106b)을 통해서 제 3 반도체 메모리 장치(0B)(112)로부터 출력된다. 또한, 제 1 패킷(WR/CA)은 서브 버스들(106a, 106b)을 통해서 제 4 반도체 메모리 장치(1B)(111)에 입력된다.The first packet WR / CA is input to the first semiconductor memory device 0A 114 through the sub-buses 101a and 101b, and the first semiconductor memory device (B) through the sub-buses 102a and 102b. 0A). In addition, the first packet WR / CA is input to the second semiconductor memory device 1A 113 through the sub-buses 102a and 102b. In addition, the first packet WR / CA is input to the third semiconductor memory device 0B 112 through the sub-buses 104a and 104b and the third semiconductor memory through the sub-buses 106a and 106b. It is output from the device (0B) 112. In addition, the first packet WR / CA is input to the fourth semiconductor memory device 1B 111 through the sub-buses 106a and 106b.

도 3에서, 서브 버스들(101a, 102a, 104a, 106a)은 반도체 메모리 장치들(111, 112, 113, 114) 각각의 동일한 위치에 있는 포트들에 결합되고, 서브 버스들(101b, 102b, 104b, 106b)은 반도체 메모리 장치들(111, 112, 113, 114) 각각의 동일한 위치에 있는 포트들에 결합된다. 제 1 반도체 메모리 장치(0A)(114)로부터 출력된 제 1 패킷(WR/CA)은 제 1 반도체 메모리 장치(0A)(114)의 서브 버스(101a, 101b)가 결합된 핀의 위치와 동일한 위치에 있는 제 2 반도체 메모리 장치(1A)(113)의 핀을 통해서 입력된다. In FIG. 3, the sub-buses 101a, 102a, 104a, 106a are coupled to ports at the same location of each of the semiconductor memory devices 111, 112, 113, 114, and the sub-buses 101b, 102b, 104b and 106b are coupled to ports at the same location of each of the semiconductor memory devices 111, 112, 113, and 114. The first packet WR / CA output from the first semiconductor memory device 0A 114 is the same as the position of the pin to which the sub-buses 101a and 101b of the first semiconductor memory device 0A 114 are coupled. It is input through the pins of the second semiconductor memory device 1A (113) at the position.

그런데, 서브 버스들(104a, 104b)은 서브 버스들(102a, 102b)에 결합될 때 꼬여서 결합된다. 이것을 스위즐링(swizzling)이라 부른다. 서브 버스(104a)는 서브 버스(102b)에 결합되어 있고, 서브 버스(104b)는 서브 버스(102a)에 결합되어 있다. 따라서, 제 1 반도체 메모리 장치(0A)(114)로부터 출력된 제 1 패킷(WR/CA)은 제 1 반도체 메모리 장치(0A)(114)의 서브 버스(101a, 101b)가 결합된 핀의 위치와 다른 위치에 있는 제 3 반도체 메모리 장치(0B)(112)의 핀을 통해서 입력된다. 예를 들어, 서브 버스(101a)를 통해서 입력되는 신호는 서브 버스(102a)를 통해서 제 2 반도체 메모리 장치(1A)(113)에 입력되고, 서브 버스(104b)를 통해서 제 3 반도체 메모리 장치(0B)(112)에 입력된다. 또한, 서브 버스(101b)를 통해서 입력되는 신호는 서브 버스(102b)를 통해서 제 2 반도체 메모리 장치(1A)(113)에 입력되지만, 서브 버스(104a)를 통해서 제 3 반도체 메모리 장치(0B)(112)에 입력된다. 따라서, 제 1 패킷(WR/CA)은 제 1 반도체 메모리 장치(0A)(114)와 제 2 반도체 메모리 장치(1A)(113)의 동일 위치의 핀을 통해서 입력되고, 제 3 반도체 메모리 장치(0B)(112)와 제 4 반도체 메모리 장치(1B)(111)의 동일 위치의 핀을 통해서 입력된다. 그러나, 제 1 패킷(WR/CA)은 제 1 반도체 메모리 장치(0A)(114)와 제 3 반도체 메모리 장치(0B)(112)의 다른 위치의 핀을 통해서 입력된다. 도 2의 메모리 시스템(100)은 스위즐링 스킴을 가지므로, "0A"와 "0B"를 식별할 수 있고 "1A"와 "1B"를 식별할 수 있다. However, the sub-buses 104a and 104b are twisted and coupled when they are coupled to the sub-buses 102a and 102b. This is called swizzling. The sub bus 104a is coupled to the sub bus 102b, and the sub bus 104b is coupled to the sub bus 102a. Therefore, the first packet WR / CA output from the first semiconductor memory device 0A 114 is located at the pin where the sub-buses 101a and 101b of the first semiconductor memory device 0A 114 are coupled. It is input through the pins of the third semiconductor memory device (0B) 112 at a different position from the other. For example, a signal input through the sub-bus 101a is input to the second semiconductor memory device 1A and 113 through the sub-bus 102a and the third semiconductor memory device (through the sub-bus 104b). 0B) 112. The signal input through the sub-bus 101b is input to the second semiconductor memory device 1A and 113 via the sub-bus 102b, but the third semiconductor memory device 0B through the sub-bus 104a. It is entered at 112. Accordingly, the first packet WR / CA is input through the pins at the same positions of the first semiconductor memory device 0A 114 and the second semiconductor memory device 1A 113. 0B) 112 and the fourth semiconductor memory device 1B 111 are input via the same pin. However, the first packet WR / CA is input through pins at different positions of the first semiconductor memory device 0A 114 and the third semiconductor memory device 0B 112. Since the memory system 100 of FIG. 2 has a swizzling scheme, it may identify "0A" and "0B" and may identify "1A" and "1B".

따라서, 도 2의 메모리 시스템(100)은 제어신호들의 입력에 의해 반도체 메모리 장치들(111, 112, 113, 114)의 랭크 번호는 구별할 수 있고, 스위즐링에 의해 "A"와 "B"를 구별할 수 있다. 동일 랭크 번호를 가지는 반도체 메모리 장치는 커맨드들에 응답하여 동시에 동작한다. Accordingly, the memory system 100 of FIG. 2 can distinguish rank numbers of the semiconductor memory devices 111, 112, 113, and 114 by input of control signals, and may be distinguished from "A" and "B" by swizzling. Can be distinguished. Semiconductor memory devices having the same rank number operate simultaneously in response to commands.

도 4는 도 2에 도시된 메모리 시스템의 신호전송 모드(signaling mode)를 설정하는 방법을 설명하기 위한 흐름도이다.FIG. 4 is a flowchart illustrating a method of setting a signaling mode of the memory system shown in FIG. 2.

메모리 컨트롤러는 반도체 메모리 장치들 각각의 스택 위치 정보에 기초하여 신호전송 모드를 설정한다.The memory controller sets the signal transmission mode based on the stack position information of each of the semiconductor memory devices.

도 4를 참조하면, 전송모드를 설정하는 단계는 반도체 메모리 장치들에 식별자를 부여하는 단계(S1), 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 채널들의 신호전송 모드를 설정하는 단계(S2), 채널들에 대해 역 스위즐링(reverse swizzling)을 수행하는 단계(S3), 및 상기 설정된 신호전송 모드 값을 반도체 메모리 장치들에 제공하는 단계(S4)를 포함한다.Referring to FIG. 4, the setting of the transmission mode may include assigning identifiers to semiconductor memory devices (S1), and setting signal transmission modes of channels using identifiers corresponding to the semiconductor memory devices (S2). Performing reverse swizzling on the channels (S3), and providing the set signal transmission mode value to the semiconductor memory devices (S4).

도 5는 본 발명의 제 2 실시예에 따른 메모리 시스템을 나타내는 블록도이다.5 is a block diagram illustrating a memory system according to a second embodiment of the present invention.

도 5를 참조하면, 메모리 시스템(200)은 메모리 모듈(210) 및 메모리 컨트롤러(220)를 포함한다.Referring to FIG. 5, the memory system 200 includes a memory module 210 and a memory controller 220.

메모리 모듈(210)은 제 1 반도체 메모리 장치(0A)(212), 및 제 2 반도체 메모리 장치(0B)(211)를 포함한다. 메모리 컨트롤러(220)는 반도체 메모리 장치들(211, 212) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 5에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.The memory module 210 includes a first semiconductor memory device (0A) 212 and a second semiconductor memory device (0B) 211. The memory controller 220 sets a signaling mode based on stack position information of each of the semiconductor memory devices 211 and 212. In FIG. 5, a bus drawn in bold lines represents a bus in which signals are transmitted in a differential signaling mode, and a bus drawn in thin lines is a bus in which a signal is transmitted in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(212)는 제 1 포트(미도시)를 통해서 상기 메모리 컨트롤러로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 3 포트(미도시)를 통해 제 1 독출 데이터(RD1)를 출력하고 차동 신호전송 모드로 제 1 독출 데이터(RD1)를 메모리 컨트롤러(220)에 전송한다. 메모리 컨트롤러(220)와 상기 제 1 포트는 제 1 버스(201)를 통해서 전기적으로 결합되어 있고, 상기 제 3 포트와 메모리 컨트롤러(220)는 제 3 버스(203)를 통해서 전기적으로 결합되어 있다.The first semiconductor memory device (0A) 212 receives a first packet WR / CA from the memory controller in a differential signaling mode through a first port (not shown), and receives a second port (not shown). The first packet WR / CA is output through the first packet, the first read data RD1 is output through a third port (not shown), and the first read data RD1 is output in the differential signal transmission mode. To transmit. The memory controller 220 and the first port are electrically coupled through the first bus 201, and the third port and the memory controller 220 are electrically coupled through the third bus 203.

제 2 반도체 메모리 장치(0B)(211)는 제 1 반도체 메모리 장치(0A)(212)에 결합되어 있고, 제 4 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 5 포트(미도시)를 통해서 제 2 독출 데이터(RD2)를 발생시키고 차동 신호전송 모드로 제 2 독출 데이터(RD2)를 메모리 컨트롤러(220)에 전송한다. 상기 제 2 포트와 상기 제 4 포트는 제 2 버스(202)를 통해서 전기적으로 결합되어 있고, 상기 제 5 포트와 메모리 컨트롤러(220)는 제 4 버스(204)를 통해서 전기적으로 결합되어 있다.The second semiconductor memory device (0B) 211 is coupled to the first semiconductor memory device (0A) 212, and the first packet WR / CA in a single-ended signal transmission mode through a fourth port (not shown). ), Generates second read data RD2 through a fifth port (not shown), and transmits second read data RD2 to the memory controller 220 in a differential signaling mode. The second port and the fourth port are electrically coupled through the second bus 202, and the fifth port and the memory controller 220 are electrically coupled through the fourth bus 204.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다. The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 6은 본 발명의 제 3 실시예에 따른 메모리 시스템을 나타내는 블록도이다.6 is a block diagram illustrating a memory system according to a third exemplary embodiment of the present invention.

도 6을 참조하면, 메모리 시스템(300)은 메모리 모듈(310) 및 메모리 컨트롤러(320)를 포함한다.Referring to FIG. 6, the memory system 300 includes a memory module 310 and a memory controller 320.

메모리 모듈(310)은 제 1 반도체 메모리 장치(0A)(312), 및 제 2 반도체 메모리 장치(0B)(311)를 포함한다. 메모리 컨트롤러(320)는 반도체 메모리 장치들(311, 312) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정 한다. 도 6에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.The memory module 310 includes a first semiconductor memory device (0A) 312 and a second semiconductor memory device (0B) 311. The memory controller 320 sets a signaling mode based on stack position information of each of the semiconductor memory devices 311 and 312. In FIG. 6, a bus drawn in bold lines represents a bus in which signal transmission is performed in a differential signaling mode.

제 1 반도체 메모리 장치(0A)(312)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(320)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해 제 1 독출 데이터(RD1)를 발생시키고 차동 신호전송 모드로 제 1 독출 데이터(RD1)를 메모리 컨트롤러(320)에 전송한다. 메모리 컨트롤러(320)와 상기 제 1 포트는 제 1 버스(301)를 통해서 전기적으로 결합되어 있고, 상기 제 2 포트와 메모리 컨트롤러(320)는 제 2 버스(303)를 통해서 전기적으로 결합되어 있다.The first semiconductor memory device 0A 312 receives the first packet WR / CA from the memory controller 320 in the differential signaling mode through the first port (not shown), and the second port (not shown). In this case, the first read data RD1 is generated and the first read data RD1 is transmitted to the memory controller 320 in the differential signal transmission mode. The memory controller 320 and the first port are electrically coupled through the first bus 301, and the second port and the memory controller 320 are electrically coupled through the second bus 303.

제 2 반도체 메모리 장치(0B)(311)는 메모리 컨트롤러(320)에 결합되어 있고, 제 3 포트(미도시)를 통해서 차동 신호전송 모드로 메모리 컨트롤러(320)로부터 제 1 패킷(WR/CA)을 수신하고, 제 4 포트(미도시)를 통해서 제 2 독출 데이터(RD2)를 발생시키고 차동 신호전송 모드로 제 2 독출 데이터(RD2)를 메모리 컨트롤러(320)에 전송한다. 메모리 컨트롤러(320)와 상기 제 3 포트는 제 3 버스(302)를 통해서 전기적으로 결합되어 있고, 상기 제 4 포트와 메모리 컨트롤러(320)는 제 4 버스(304)를 통해서 전기적으로 결합되어 있다.The second semiconductor memory device (0B) 311 is coupled to the memory controller 320, and the first packet WR / CA from the memory controller 320 in a differential signaling mode through a third port (not shown). The second read data RD2 is generated through the fourth port (not shown) and the second read data RD2 is transmitted to the memory controller 320 in the differential signal transmission mode. The memory controller 320 and the third port are electrically coupled through the third bus 302, and the fourth port and the memory controller 320 are electrically coupled through the fourth bus 304.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다. The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 7은 본 발명의 제 4 실시예에 따른 메모리 시스템을 나타내는 블록도이다.7 is a block diagram illustrating a memory system according to a fourth embodiment of the present invention.

도 7을 참조하면, 메모리 시스템(400)은 메모리 모듈(410) 및 메모리 컨트롤 러(420)를 포함한다.Referring to FIG. 7, the memory system 400 includes a memory module 410 and a memory controller 420.

메모리 모듈(410)은 제 1 반도체 메모리 장치(0A)(414), 제 2 반도체 메모리 장치(1A)(413), 제 3 반도체 메모리 장치(0B)(412), 및 제 4 반도체 메모리 장치(1B)(411)를 포함한다. 메모리 컨트롤러(420)는 반도체 메모리 장치들(411, 412, 413, 414) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 7에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다. The memory module 410 may include a first semiconductor memory device (0A) 414, a second semiconductor memory device (1A) 413, a third semiconductor memory device (0B) 412, and a fourth semiconductor memory device 1B. 411). The memory controller 420 sets a signaling mode based on stack position information of each of the semiconductor memory devices 411, 412, 413, and 414. In FIG. 7, a bus drawn in bold lines represents a bus in which signals are transmitted in a differential signaling mode, and a bus drawn in thin lines is a bus in which a signal is transmitted in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(414)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(420)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해서 제 1 패킷(WR/CA)을 출력하고 제 3 포트(미도시)를 통해 제 1 독출 데이터를 출력한다. 메모리 컨트롤러(420)와 제 1 반도체 메모리 장치(0A)(414)의 제 1 포트(미도시)는 제 1 버스(401)를 통해서 전기적으로 결합되어 있다.The first semiconductor memory device (0A) 414 receives the first packet WR / CA from the memory controller 420 in a differential signaling mode through a first port (not shown), and the second port (not shown). The first packet WR / CA is outputted through the C1 and first read data is output through a third port (not shown). The memory controller 420 and the first port (not shown) of the first semiconductor memory device 0A 414 are electrically coupled through the first bus 401.

제 2 반도체 메모리 장치(1A)(413)는 제 1 반도체 메모리 장치(0A)(414)에 결합되어 있고, 제 4 포트(미도시)를 통해서 제 1 반도체 메모리 장치(0A)(414)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 5 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트(미도시)를 통해서 제 2 독출 데이터를 발생시키고 차동 신호전송 모드로 상 기 제 2 독출 데이터를 메모리 컨트롤러(420)에 전송한다. 상기 제 2 포트와 상기 제 4 포트는 제 2 버스(402)를 통해서 전기적으로 결합되어 있고, 상기 제 3 포트와 상기 제 5 포트는 제 3 버스(403)를 통해서 전기적으로 결합되어 있다. 상기 제 6 포트와 메모리 컨트롤러(420)는 제 4 버스(405)를 통해서 전기적으로 결합되어 있다.The second semiconductor memory device (1A) 413 is coupled to the first semiconductor memory device (0A) 414 and is single from the first semiconductor memory device (0A) 414 through a fourth port (not shown). Receives a first packet (WR / CA) in the end-end signaling mode, receives the first read data in a single-ended signaling mode through a fifth port (not shown), and receives the first packet through the sixth port (not shown). The second read data is generated and the second read data is transmitted to the memory controller 420 in the differential signaling mode. The second port and the fourth port are electrically coupled through a second bus 402, and the third port and the fifth port are electrically coupled through a third bus 403. The sixth port and the memory controller 420 are electrically coupled through the fourth bus 405.

제 3 반도체 메모리 장치(0B)(412)는 메모리 컨트롤러(420)에 결합되어 있고, 제 7 포트(미도시)를 통해서 메모리 컨트롤러(420)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트(미도시)를 통해서 제 1 패킷(WR/CA)을 출력하고 제 9 포트(미도시)를 통해서 제 3 독출 데이터를 출력한다. 상기 제 7 포트와 상기 제 2 포트는 제 5 버스(404)를 통해서 전기적으로 결합되어 있다. The third semiconductor memory device (0B) 412 is coupled to the memory controller 420, and the first packet (WR / CA) in differential signaling mode from the memory controller 420 through a seventh port (not shown). Receive the first packet, output the first packet WR / CA through the eighth port (not shown), and output the third read data through the ninth port (not shown). The seventh port and the second port are electrically coupled via a fifth bus 404.

제 4 반도체 메모리 장치(1B)(411)는 제 3 반도체 메모리 장치(0B)(412)에 결합되어 있고, 제 10 포트(미도시)를 통해서 제 3 반도체 메모리 장치(0B)(412)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 11 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 12 포트(미도시)를 통해서 제 4 독출 데이터(RD2)를 발생시키고 차동 신호전송 모드로 상기 제 4 독출 데이터(RD2)를 메모리 컨트롤러(420)에 전송한다. 상기 제 8 포트와 상기 제 10 포트는 제 6 버스(406)를 통해서 전기적으로 결합되어 있고, 상기 제 9 포트와 상기 제 11 포트는 제 7 버스(407)를 통해서 전기적으로 결합되어 있다. 상기 제 12 포트와 메모리 컨트롤러(420)는 제 8 버스(408)를 통해서 전기적으로 결합되어 있다.The fourth semiconductor memory device (1B) 411 is coupled to the third semiconductor memory device (0B) 412 and is single from the third semiconductor memory device (0B) 412 through a tenth port (not shown). Receives the first packet (WR / CA) in the ended signaling mode, receives the third read data in the single ended signaling mode through an eleventh port (not shown), and receives the third packet through the twelfth port (not shown). Four read data RD2 are generated and the fourth read data RD2 is transmitted to the memory controller 420 in a differential signal transmission mode. The eighth port and the tenth port are electrically coupled through a sixth bus 406, and the ninth port and the eleventh port are electrically coupled through a seventh bus 407. The twelfth port and the memory controller 420 are electrically coupled through the eighth bus 408.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다. The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 8은 본 발명의 제 5 실시예에 따른 메모리 시스템을 나타내는 블록도이다.8 is a block diagram illustrating a memory system according to a fifth embodiment of the present invention.

도 8을 참조하면, 메모리 시스템(500)은 메모리 모듈(510) 및 메모리 컨트롤러(520)를 포함한다.Referring to FIG. 8, the memory system 500 includes a memory module 510 and a memory controller 520.

메모리 모듈(510)은 제 1 반도체 메모리 장치(0A)(514), 제 2 반도체 메모리 장치(1A)(513), 제 3 반도체 메모리 장치(2A)(512), 제 4 반도체 메모리 장치(3A)(511), 제 5 반도체 메모리 장치(0B)(518), 제 6 반도체 메모리 장치(1B)(517), 제 7 반도체 메모리 장치(2B)(516), 및 제 8 반도체 메모리 장치(3B)(515)를 포함한다. 메모리 컨트롤러(520)는 반도체 메모리 장치들(511, 512, 513, 514, 515, 516, 517, 518) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 8에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다. The memory module 510 includes a first semiconductor memory device (0A) 514, a second semiconductor memory device (1A) 513, a third semiconductor memory device (2A) 512, and a fourth semiconductor memory device 3A. 511, fifth semiconductor memory device (0B) 518, sixth semiconductor memory device (1B) 517, seventh semiconductor memory device (2B) 516, and eighth semiconductor memory device 3B ( 515). The memory controller 520 sets a signaling mode based on stack position information of each of the semiconductor memory devices 511, 512, 513, 514, 515, 516, 517, and 518. In FIG. 8, a bus drawn in bold lines represents a bus for signaling in a differential signaling mode, and a bus drawn in thin lines represents a bus for signaling in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(514)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(520)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 3 포트(미도시)를 통해 제 1 독출 데이터를 출력한다.The first semiconductor memory device 0A 514 receives the first packet WR / CA from the memory controller 520 in the differential signaling mode through the first port (not shown), and the second port (not shown). The first packet WR / CA is outputted through the C1 and first read data is output through a third port (not shown).

제 2 반도체 메모리 장치(1A)(513)는 제 1 반도체 메모리 장치(0A)(514)에 결합되어 있고, 제 4 포트(미도시)를 통해서 제 1 반도체 메모리 장치(0A)(514)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 5 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트(미도시)를 통해서 제 2 독출 데이터를 출력한다.The second semiconductor memory device 1A 513 is coupled to the first semiconductor memory device 0A 514 and is single from the first semiconductor memory device 0A 514 via a fourth port (not shown). Receives a first packet (WR / CA) in the end-end signaling mode, receives the first read data in a single-ended signaling mode through a fifth port (not shown), and receives the first packet through the sixth port (not shown). 2 Output read data.

제 3 반도체 메모리 장치(2A)(512)는 제 1 반도체 메모리 장치(0A)(514) 및 상기 제 2 반도체 메모리 장치(1A)(513)에 결합되어 있고, 제 7 포트(미도시)를 통해서 제 1 반도체 메모리 장치(0A)(514)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 2 독출 데이터를 수신하고 제 9 포트(미도시)를 통해서 제 3 독출 데이터를 출력한다.The third semiconductor memory device 2A 512 is coupled to the first semiconductor memory device 0A 514 and the second semiconductor memory device 1A 513 and through a seventh port (not shown). Receives the first packet WR / CA from the first semiconductor memory device 0A 514 in the single-ended signaling mode and transmits the second read data in the single-ended signaling mode through an eighth port (not shown). Receive and output third read data through a ninth port (not shown).

제 4 반도체 메모리 장치(3A)(511)는 제 1 반도체 메모리 장치(0A)(514) 및 상기 제 3 반도체 메모리 장치(2A)(512)에 결합되어 있고, 제 10 포트(미도시)를 통해서 제 1 반도체 메모리 장치(0A)(514)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 11 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 12 포트(미도시)를 통해서 제 4 독출 데이터(RD1)를 발생시키고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터(RD1)를 메모리 컨트롤러(520)에 전송한다.The fourth semiconductor memory device 3A 511 is coupled to the first semiconductor memory device 0A 514 and the third semiconductor memory device 2A 512 and through a tenth port (not shown). Receives the first packet WR / CA from the first semiconductor memory device 0A 514 in the single-ended signaling mode and transmits the third read data in the single-ended signaling mode through an eleventh port (not shown). Receive the fourth read data RD1 through the twelfth port (not shown), and transmit the fourth read data RD1 to the memory controller 520 in the differential signal transmission mode.

제 5 반도체 메모리 장치(0B)(518)는 제 13 포트(미도시)를 통해서 메모리 컨트롤러(520)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 14 포트(미도시)를 통해서 제 1 패킷(WR/CA)을 출력하고 제 15 포트(미도시)를 통해 제 5 독출 데이터를 출력한다.The fifth semiconductor memory device (0B) 518 receives the first packet WR / CA from the memory controller 520 in a differential signaling mode through a thirteenth port (not shown), and receives a fourteenth port (not shown). The first packet WR / CA is output through the N-th output terminal, and the fifth read data is output through the fifteenth port (not shown).

제 6 반도체 메모리 장치(1B)(517)는 제 5 반도체 메모리 장치(0B)(518)에 결합되어 있고, 제 16 포트(미도시)를 통해서 제 5 반도체 메모리 장치(0B)(518)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 17 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 5 독출 데이터를 수신하고, 제 18 포트(미도시)를 통해서 제 6 독출 데이터를 출력한다.The sixth semiconductor memory device (1B) 517 is coupled to the fifth semiconductor memory device (0B) 518 and is single from the fifth semiconductor memory device (0B) 518 through a sixteenth port (not shown). Receives a first packet WR / CA in an ended signaling mode, receives the fifth read data in a single ended signaling mode through a seventeenth port (not shown), and transmits the fifth read data through an eighteenth port (not shown). 6 Output read data.

제 7 반도체 메모리 장치(2B)(516)는 제 5 반도체 메모리 장치(0B)(518) 및 상기 제 6 반도체 메모리 장치(1B)(517)에 결합되어 있고, 제 19 포트(미도시)를 통해서 제 5 반도체 메모리 장치(0B)(518)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 20 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 6 독출 데이터를 수신하고 제 21 포트(미도시)를 통해서 제 7 독출 데이터를 출력한다.The seventh semiconductor memory device (2B) 516 is coupled to the fifth semiconductor memory device (0B) 518 and the sixth semiconductor memory device (1B) 517 and through a nineteenth port (not shown). The first packet WR / CA is received from the fifth semiconductor memory device 0B 518 in the single-ended signaling mode, and the sixth read data is transmitted in the single-ended signaling mode through the 20th port (not shown). Receive and output the seventh read data through the twenty-first port (not shown).

제 8 반도체 메모리 장치(3B)(515)는 제 5 반도체 메모리 장치(0B)(518) 및 상기 제 7 반도체 메모리 장치(2B)(516)에 결합되어 있고, 제 22 포트(미도시)를 통해서 제 5 반도체 메모리 장치(0B)(518)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 23 포트(미도시)를 통해서 싱글 엔디드 신호전송 모드로 상기 제 7 독출 데이터를 수신하고, 제 24 포트(미도시)를 통해서 제 8 독출 데이터(RD2)를 발생시키고 차동 신호전송 모드로 상기 제 8 독출 데이터(RD2)를 메모리 컨트롤러(520)에 전송한다.An eighth semiconductor memory device (3B) 515 is coupled to a fifth semiconductor memory device (0B) 518 and the seventh semiconductor memory device (2B) 516 and through a twenty-second port (not shown). The first packet WR / CA is received from the fifth semiconductor memory device 0B 518 in the single-ended signaling mode, and the seventh read data is transmitted in the single-ended signaling mode through a twenty-third port (not shown). Receives the eighth read data RD2 through the twenty-fourth port (not shown) and transmits the eighth read data RD2 to the memory controller 520 in the differential signal transmission mode.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다. The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 9는 본 발명의 제 6 실시예에 따른 메모리 시스템을 나타내는 블록도이다.9 is a block diagram illustrating a memory system according to a sixth embodiment of the present invention.

도 9를 참조하면, 메모리 시스템(550)은 메모리 모듈(560) 및 메모리 컨트롤러(570)를 포함한다.9, a memory system 550 includes a memory module 560 and a memory controller 570.

메모리 모듈(560)은 반도체 메모리 장치(0A)(565)를 포함한다. 메모리 컨트롤러(570)는 반도체 메모리 장치(565)의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 9에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.The memory module 560 includes a semiconductor memory device (0A) 565. The memory controller 570 sets a signaling mode based on the stack position information of the semiconductor memory device 565. In FIG. 9, a bus drawn in bold lines represents a bus in which signal transmission is performed in a differential signaling mode.

반도체 메모리 장치(0A)(565)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(570)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트(미도시)를 통해서 제 1 독출 데이터(RD1)를 출력하고 제 3 포트(미도시)를 통해서 제 2 독출 데이터(RD2)를 출력하고 차동 신호전송 모드로 제 1 독출 데이터(RD1) 및 제 2 독출 데이터(RD2)를 메모리 컨트롤러(570)에 전송한다.The semiconductor memory device 0A 565 receives the first packet WR / CA from the memory controller 570 in a differential signal transmission mode through a first port (not shown), and receives a second port (not shown). The first read data RD1 is output through the second read data RD2 through the third port (not shown), and the first read data RD1 and the second read data RD2 are output in the differential signal transmission mode. To the memory controller 570.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다. The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 10은 본 발명의 제 7 실시예에 따른 메모리 시스템을 나타내는 블록도이다.10 is a block diagram illustrating a memory system according to a seventh embodiment of the present invention.

도 10을 참조하면, 메모리 시스템(600)은 메모리 모듈(610) 및 메모리 컨트롤러(620)를 포함한다.Referring to FIG. 10, the memory system 600 includes a memory module 610 and a memory controller 620.

메모리 모듈(610)은 제 1 반도체 메모리 장치(0A)(614), 제 2 반도체 메모리 장치(1A)(613), 제 3 반도체 메모리 장치(2A)(612), 제 4 반도체 메모리 장 치(3A)(611), 제 5 반도체 메모리 장치(0B)(618), 제 6 반도체 메모리 장치(1B)(617), 제 7 반도체 메모리 장치(2B)(616), 및 제 8 반도체 메모리 장치(3B)(615)를 포함한다. 메모리 컨트롤러(620)는 반도체 메모리 장치들(611, 612, 613, 614, 615, 616, 617, 618) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 10에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.The memory module 610 may include a first semiconductor memory device (0A) 614, a second semiconductor memory device (1A) 613, a third semiconductor memory device (2A) 612, and a fourth semiconductor memory device 3A. 611, the fifth semiconductor memory device (0B) 618, the sixth semiconductor memory device (1B) 617, the seventh semiconductor memory device (2B) 616, and the eighth semiconductor memory device (3B) 615. The memory controller 620 sets a signaling mode based on stack position information of each of the semiconductor memory devices 611, 612, 613, 614, 615, 616, 617, and 618. In FIG. 10, a bus drawn in bold lines represents a bus for signaling in a differential signaling mode, and a bus drawn in thin lines represents a bus for signaling in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(614)는 제 1 포트(미도시)를 통해서 메모리 컨트롤러(620)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 3 포트를 통해서 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 2 독출 데이터(RD1)를 메모리 컨트롤러(620)에 전송한다.The first semiconductor memory device (0A) 614 receives the first packet WR / CA from the memory controller 620 in a differential signaling mode through a first port (not shown), and receives the first packet WR / CA through the second port. Output a first packet (WR / CA), receive first read data in a single-ended signaling mode through a third port, output second read data through a fourth port, and read the second read out in a differential signaling mode The data RD1 is transmitted to the memory controller 620.

제 2 반도체 메모리 장치(1A)(613)는 제 1 반도체 메모리 장치(0A)(614)에 결합되어 있고, 제 5 포트를 통해서 상기 제 1 반도체 메모리 장치(0A)(614)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 6 포트를 통해서 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 7 포트를 통해서 상기 제 1 독출 데이터를 출력한다.The second semiconductor memory device (1A) 613 is coupled to the first semiconductor memory device (0A) 614 and transmits a single-ended signal from the first semiconductor memory device (0A) 614 through a fifth port. The first packet WR / CA is received in the mode, the third read data is received in the single-ended signaling mode through the sixth port, and the first read data is output through the seventh port.

제 3 반도체 메모리 장치(2A)(612)는 제 1 반도체 메모리 장치(0A)(614) 및 상기 제 2 반도체 메모리 장치(1A)(613)에 결합되어 있고, 제 8 포트를 통해서 제 1 반도체 메모리 장치(0A)(614)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 9 포트를 통해서 싱글 엔디드 신호전송 모드로 제 4 독출 데이터를 수신하고, 제 10 포트를 통해서 상기 제 3 독출 데이터를 출력한다.The third semiconductor memory device (2A) 612 is coupled to the first semiconductor memory device (0A) 614 and the second semiconductor memory device (1A) 613, and the first semiconductor memory through the eighth port. Receive a first packet (WR / CA) from device (0A) 614 in single-ended signaling mode and receive fourth read data in single-ended signaling mode through a ninth port, and through the tenth port The third read data is output.

제 4 반도체 메모리 장치(3A)(611)는 제 1 반도체 메모리 장치(0A)(614) 및 제 3 반도체 메모리 장치(2A)(612)에 결합되어 있고, 제 11 포트를 통해서 제 1 반도체 메모리 장치(0A)(614)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 12 포트를 통해서 상기 제 4 독출 데이터를 출력한다.The fourth semiconductor memory device (3A) 611 is coupled to the first semiconductor memory device (0A) 614 and the third semiconductor memory device (2A) 612, and the first semiconductor memory device through the eleventh port. (0A) 614 receives the first packet (WR / CA) in single-ended signaling mode and outputs the fourth read data through the twelfth port.

제 5 반도체 메모리 장치(0B)(618)는 제 13 포트를 통해서 메모리 컨트롤러(620)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 14 포트를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 15 포트를 통해서 싱글 엔디드 신호전송 모드로 제 5 독출 데이터를 수신하고 제 16 포트를 통해서 제 6 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 6 독출 데이터를 메모리 컨트롤러(620)에 전송한다.The fifth semiconductor memory device (0B) 618 receives the first packet WR / CA from the memory controller 620 in a differential signaling mode through a thirteenth port, and receives the first packet (WR / CA) through a fourteenth port. WR / CA) and receives the fifth read data in the single-ended signaling mode through the fifteenth port, outputs the sixth read data through the sixteenth port, and stores the sixth read data in the differential signaling mode. To 620.

제 6 반도체 메모리 장치(1B)(617)는 제 5 반도체 메모리 장치(0B)(618)에 결합되어 있고, 제 17 포트를 통해서 제 5 반도체 메모리 장치로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 18 포트를 통해서 싱글 엔디드 신호전송 모드로 제 7 독출 데이터를 수신하고, 제 19 포트를 통해서 상기 제 5 독출 데이터를 출력한다.The sixth semiconductor memory device (1B) 617 is coupled to the fifth semiconductor memory device (0B) 618, and the first packet WR in the single-ended signal transfer mode from the fifth semiconductor memory device through the seventeenth port. / CA) to receive the seventh read data in the single-ended signaling mode through the eighteenth port, and output the fifth read data through the nineteenth port.

제 7 반도체 메모리 장치(2B)(616)는 제 5 반도체 메모리 장치(0B)(618) 및 상기 제 6 반도체 메모리 장치(1B)(617)에 결합되어 있고, 제 20 포트를 통해서 제 5 반도체 메모리 장치(0B)(618)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 21 포트를 통해서 싱글 엔디드 신호전송 모드로 제 8 독출 데이터를 수신하고, 제 22 포트를 통해서 상기 제 7 독출 데이터를 출력한다.The seventh semiconductor memory device (2B) 616 is coupled to the fifth semiconductor memory device (0B) 618 and the sixth semiconductor memory device (1B) 617, and the fifth semiconductor memory through the 20th port. Receive a first packet (WR / CA) from device (0B) 618 in single-ended signaling mode and receive eighth read data in single-ended signaling mode through port twenty-one, and through the twenty-second port The seventh read data is output.

제 8 반도체 메모리 장치(3B)(615)는 제 5 반도체 메모리 장치(0B)(618) 및 상기 제 7 반도체 메모리 장치(2B)(616)에 결합되어 있고, 제 23 포트를 통해서 제 5 반도체 메모리 장치(0B)(618)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 24 포트를 통해서 상기 제 8 독출 데이터를 출력한다.An eighth semiconductor memory device (3B) 615 is coupled to a fifth semiconductor memory device (0B) 618 and the seventh semiconductor memory device (2B) 616, the fifth semiconductor memory through the twenty-third port Receives a first packet (WR / CA) from device (0B) 618 in single-ended signaling mode and outputs the eighth read data through a twenty-fourth port.

제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다.The first packet WR / CA is data in which write data, commands, and addresses are merged.

도 11은 본 발명의 제 8 실시예에 따른 메모리 시스템을 나타내는 블록도이다.11 is a block diagram illustrating a memory system according to an eighth embodiment of the invention.

도 11을 참조하면, 메모리 시스템(700)은 메모리 모듈(710) 및 메모리 컨트롤러(720)를 포함한다.Referring to FIG. 11, the memory system 700 includes a memory module 710 and a memory controller 720.

메모리 모듈(710)은 제 1 반도체 메모리 장치(0A)(714), 제 2 반도체 메모리 장치(1A)(713), 제 3 반도체 메모리 장치(0B)(712), 및 제 4 반도체 메모리 장치(1B)(711)를 포함한다. 메모리 컨트롤러(720)는 반도체 메모리 장치들(711, 712, 713, 714) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 11에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어 지는 버스를 나타낸다.The memory module 710 includes a first semiconductor memory device (0A) 714, a second semiconductor memory device (1A) 713, a third semiconductor memory device (0B) 712, and a fourth semiconductor memory device 1B. 711. The memory controller 720 sets a signaling mode based on stack position information of each of the semiconductor memory devices 711, 712, 713, and 714. In FIG. 11, a bus drawn in bold lines indicates a bus in which signals are transmitted in a differential signaling mode, and a bus drawn in thin lines indicates a signal in a single-ended signaling mode. Represents a bus.

제 1 반도체 메모리 장치(0A)(714)는 제 1 포트를 통해서 메모리 컨트롤러(720)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트를 통해서 제 1 패킷(WR/CA)을 출력하고 제 3 포트를 통해서 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 2 독출 데이터를 메모리 컨트롤러(720)에 전송한다. 상기 제 1 포트와 메모리 컨트롤러(720)는 제 1 버스(701)를 통해서 전기적으로 결합되어 있고, 상기 제 2 포트와 메모리 컨트롤러(720)는 제 2 버스(708)를 통해서 전기적으로 결합되어 있다. The first semiconductor memory device (0A) 714 receives the first packet WR / CA from the memory controller 720 through the first port in the differential signaling mode, and receives the first packet WR through the second port. / CA) and receives first read data in a single-ended signaling mode through a third port, outputs second read data through a fourth port, and outputs the second read data in a differential signaling mode to a memory controller. 720). The first port and the memory controller 720 are electrically coupled through the first bus 701, and the second port and the memory controller 720 are electrically coupled through the second bus 708.

제 2 반도체 메모리 장치(1A)(713)는 제 1 반도체 메모리 장치(0A)(714)에 결합되어 있고, 제 5 포트를 통해서 제 1 반도체 메모리 장치(0A)(714)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 6 포트를 통해서 상기 제 1 독출 데이터를 출력한다. 상기 제 3 포트와 상기 제 5 포트는 제 3 버스(702)를 통해서 전기적으로 결합되어 있고, 상기 제 4 포트와 상기 제 6 포트는 제 4 버스(703)를 통해서 전기적으로 결합되어 있다. The second semiconductor memory device (1A) 713 is coupled to the first semiconductor memory device (0A) 714 and is a single-ended signal transfer mode from the first semiconductor memory device (0A) 714 through a fifth port. The first packet WR / CA is received and the first read data is output through the sixth port. The third port and the fifth port are electrically coupled through a third bus 702, and the fourth port and the sixth port are electrically coupled through a fourth bus 703.

제 3 반도체 메모리 장치(0B)(712)는 제 1 반도체 메모리 장치(0A)(714)에 결합되어 있고, 제 7 포트를 통해서 제 1 반도체 메모리 장치(0A)(714)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트를 통해서 제 1 패킷(WR/CA)을 출력하고 제 9 포트를 통해서 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 10 포트를 통해서 제 4 독출 데이터를 출력하고 차동 신호 전송 모드로 상기 제 4 독출 데이터를 메모리 컨트롤러(720)에 전송한다. 상기 제 7 포트와 상기 제 3 포트는 제 5 버스(704)를 통해서 전기적으로 결합되어 있고, 상기 제 8 포트와 메모리 컨트롤러(720)는 제 6 버스(705)를 통해서 전기적으로 결합되어 있다. The third semiconductor memory device (0B) 712 is coupled to the first semiconductor memory device (0A) 714 and is in a single-ended signal transfer mode from the first semiconductor memory device (0A) 714 through a seventh port. Receives the first packet (WR / CA) through the first port, outputs the first packet (WR / CA) through the eighth port, and receives the third read data in the single-ended signaling mode through the ninth port; The fourth read data is output through the fourth read data and is transmitted to the memory controller 720 in the differential signal transmission mode. The seventh port and the third port are electrically coupled through the fifth bus 704, and the eighth port and the memory controller 720 are electrically coupled through the sixth bus 705.

제 4 반도체 메모리 장치(1B)(711)는 제 3 반도체 메모리 장치(0B)(712)에 결합되어 있고, 제 11 포트를 통해서 제 3 반도체 메모리 장치(0B)(712)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 12 포트를 통해서 상기 제 3 독출 데이터를 출력한다. 상기 제 9 포트와 상기 제 11 포트는 제 7 버스(706)를 통해서 전기적으로 결합되어 있고, 상기 제 10 포트와 상기 제 12 포트는 제 8 버스(707)를 통해서 전기적으로 결합되어 있다. The fourth semiconductor memory device (1B) 711 is coupled to the third semiconductor memory device (0B) 712 and has a single-ended signal transfer mode from the third semiconductor memory device (0B) 712 through the eleventh port. The first packet WR / CA is received and the third read data is output through the twelfth port. The ninth port and the eleventh port are electrically coupled through a seventh bus 706, and the tenth port and the twelfth port are electrically coupled through an eighth bus 707.

도 11에서, 제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다.In FIG. 11, the first packet WR / CA is data in which write data, commands, and addresses are merged.

도 12는 본 발명의 제 9 실시예에 따른 메모리 시스템을 나타내는 블록도이다.12 is a block diagram illustrating a memory system according to a ninth embodiment of the present invention.

도 12를 참조하면, 메모리 시스템(800)은 메모리 모듈(810) 및 메모리 컨트롤러(820)를 포함한다.Referring to FIG. 12, the memory system 800 includes a memory module 810 and a memory controller 820.

메모리 모듈(810)은 제 1 반도체 메모리 장치(0A)(814), 제 2 반도체 메모리 장치(1A)(813), 제 3 반도체 메모리 장치(0B)(812), 및 제 4 반도체 메모리 장치(1B)(811)를 포함한다. 메모리 컨트롤러(820)는 반도체 메모리 장치들(811, 812, 813, 814) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한 다. 도 12에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다. The memory module 810 includes a first semiconductor memory device (0A) 814, a second semiconductor memory device (1A) 813, a third semiconductor memory device (0B) 812, and a fourth semiconductor memory device 1B. 811. The memory controller 820 sets a signaling mode based on stack position information of each of the semiconductor memory devices 811, 812, 813, and 814. In FIG. 12, a bus drawn in bold lines represents a bus in which signals are transmitted in a differential signaling mode, and a bus drawn in thin lines represents a bus in which a signal is transmitted in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(814)는 제 1 포트를 통해서 메모리 컨트롤러(820)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 출력한다. 제 1 포트는 제 1 버스(801)를 통해 메모리 컨트롤러(820)에 전기적으로 결합되어 있다.The first semiconductor memory device (0A) 814 receives a first packet WR / CA from the memory controller 820 in a differential signaling mode through a first port, and receives the first packet (WR / CA) through a second port. WR / CA) and the first read data through the third port. The first port is electrically coupled to the memory controller 820 via the first bus 801.

제 2 반도체 메모리 장치(1A)(813)는 제 1 반도체 메모리 장치(0A)(814)에 결합되어 있고, 제 4 포트를 통해서 제 1 반도체 메모리 장치(0A)(814)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 5 포트를 통해서 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트를 통해서 제 2 독출 데이터를 발생시키고 차동 신호전송 모드로 상기 제 2 독출 데이터를 메모리 컨트롤러(820)에 전송한다. 제 2 포트와 제 4 포트는 제 2 버스(802)를 통해 서로 전기적으로 결합되어 있고, 제 3 포트와 제 5 포트는 제 3 버스(803)를 통해 서로 전기적으로 결합되어 있다. 제 6 포트는 제 5 버스(805)를 통해 메모리 컨트롤러(820)에 전기적으로 결합되어 있다.The second semiconductor memory device (1A) 813 is coupled to the first semiconductor memory device (0A) 814 and is in a single ended signal transfer mode from the first semiconductor memory device (0A) 814 through a fourth port. Receives the first packet (WR / CA) through the first port and receives the first read data in the single-ended signaling mode through the fifth port, generates the second read data through the sixth port, and transmits the second read data in the differential signaling mode. The second read data is transmitted to the memory controller 820. The second port and the fourth port are electrically coupled to each other via the second bus 802, and the third port and the fifth port are electrically coupled to each other via the third bus 803. The sixth port is electrically coupled to the memory controller 820 via the fifth bus 805.

제 3 반도체 메모리 장치(0B)(812)는 메모리 컨트롤러(820)에 결합되어 있고, 제 7 포트를 통해서 메모리 컨트롤러(820)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트를 통해서 상기 제 3 독출 데이터를 출력한다. 제 7 포트는 제 4 버스(804)를 통해 메모리 컨트롤러(820)에 전기적으로 결합되어 있다. The third semiconductor memory device (0B) 812 is coupled to the memory controller 820 and receives the first packet WR / CA from the memory controller 820 in a differential signaling mode through a seventh port. The third read data is output through the eight port. The seventh port is electrically coupled to the memory controller 820 via the fourth bus 804.

제 4 반도체 메모리 장치(1B)(811)는 제 1 반도체 메모리 장치(0A)(814) 및 상기 제 3 반도체 메모리 장치(0B)(812)에 결합되어 있고, 제 9 포트를 통해서 제 1 반도체 메모리 장치(0A)(814)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 10 포트를 통해서 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 11 포트를 통해서 제 4 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 4 독출 데이터를 메모리 컨트롤러(820)에 전송한다. 제 9 포트와 제 2 포트는 제 6 버스(806)를 통해 서로 전기적으로 결합되어 있고, 제 10 포트와 제 8 포트는 제 7 버스(807)를 통해 서로 전기적으로 결합되어 있다. 제 11 포트는 제 8 버스(808)를 통해 메모리 컨트롤러(820)에 전기적으로 결합되어 있다.The fourth semiconductor memory device (1B) 811 is coupled to the first semiconductor memory device (0A) 814 and the third semiconductor memory device (0B) 812, and is connected to the first semiconductor memory through the ninth port. Receive a first packet (WR / CA) from device (0A) 814 in single-ended signaling mode and receive the third read data in single-ended signaling mode through a tenth port and through an eleventh port Outputs fourth read data and transmits the fourth read data to the memory controller 820 in a differential signaling mode. The ninth port and the second port are electrically coupled to each other via the sixth bus 806, and the tenth port and the eighth port are electrically coupled to each other via the seventh bus 807. The eleventh port is electrically coupled to the memory controller 820 through the eighth bus 808.

도 12에서, 제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다.In FIG. 12, the first packet WR / CA is data in which write data, commands, and addresses are merged.

도 13은 본 발명의 제 10 실시예에 따른 메모리 시스템을 나타내는 블록도이다. 13 is a block diagram illustrating a memory system according to a tenth embodiment of the present invention.

도 13을 참조하면, 메모리 시스템(900)은 메모리 모듈(910) 및 메모리 컨트롤러(920)를 포함한다.Referring to FIG. 13, the memory system 900 includes a memory module 910 and a memory controller 920.

메모리 모듈(910)은 제 1 반도체 메모리 장치(0A)(914), 제 2 반도체 메모리 장치(1A)(913), 제 3 반도체 메모리 장치(0B)(912), 및 제 4 반도체 메모리 장치(1B)(911)를 포함한다. 메모리 컨트롤러(920)는 반도체 메모리 장치들(911, 912, 913, 914) 각각의 스택 위치 정보에 기초하여 신호전송(signaling) 모드를 설정한다. 도 13에서, 굵은 라인으로 그려진 버스는 차동 신호전송(differential signaling) 모드로 신호전송이 이루어지는 버스를 나타내고, 가는 라인으로 그려진 버스는 싱글 엔디드 신호전송(single-ended signaling) 모드로 신호전송이 이루어지는 버스를 나타낸다.The memory module 910 includes a first semiconductor memory device (0A) 914, a second semiconductor memory device (1A) 913, a third semiconductor memory device (0B) 912, and a fourth semiconductor memory device 1B. (911). The memory controller 920 sets a signaling mode based on stack position information of each of the semiconductor memory devices 911, 912, 913, and 914. In FIG. 13, a bus drawn in bold lines represents a bus for signaling in a differential signaling mode, and a bus drawn in thin lines represents a bus for signaling in a single-ended signaling mode. Indicates.

제 1 반도체 메모리 장치(0A)(914)는 제 1 포트를 통해서 메모리 컨트롤러(920)로부터 차동 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷(WR/CA)을 출력하고 제 3 포트를 통해서 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 2 독출 데이터를 메모리 컨트롤러(920)에 전송한다. 제 1 포트는 제 1 버스(901)를 통해 메모리 컨트롤러(920)에 전기적으로 결합되어 있고, 제 2 포트는 제 2 버스(908)를 통해 메모리 컨트롤러(920)에 전기적으로 결합되어 있다.The first semiconductor memory device (0A) 914 receives the first packet WR / CA from the memory controller 920 in a differential signaling mode through a first port, and receives the first packet (WR / CA) through a second port. WR / CA) and receives first read data in a single-ended signaling mode through a third port, outputs second read data through a fourth port, and stores the second read data in a differential signaling mode. To 920. The first port is electrically coupled to the memory controller 920 via the first bus 901 and the second port is electrically coupled to the memory controller 920 via the second bus 908.

제 2 반도체 메모리 장치(1A)(913)는 제 1 반도체 메모리 장치(0A)(914)에 결합되어 있고, 제 5 포트를 통해서 제 1 반도체 메모리 장치(0A)(914)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 6 포트를 통해서 상기 제 1 독출 데이터를 출력한다. 제 3 포트와 제 5 포트는 제 3 버스(902)를 통해 서로 전기적으로 결합되어 있고, 제 4 포트와 제 6 포트는 제 4 버스(903)를 통해 서로 전기적으로 결합되어 있다.The second semiconductor memory device (1A) 913 is coupled to the first semiconductor memory device (0A) 914 and is a single-ended signal transfer mode from the first semiconductor memory device (0A) 914 through a fifth port. The first packet WR / CA is received and the first read data is output through the sixth port. The third and fifth ports are electrically coupled to each other via a third bus 902 and the fourth and sixth ports are electrically coupled to each other via a fourth bus 903.

제 3 반도체 메모리 장치(0B)(912)는 메모리 컨트롤러(920)에 결합되어 있고, 제 7 포트를 통해서 메모리 컨트롤러(920)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 8 포트를 통해서 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 9 포트를 통해서 제 4 독출 데이터를 출력하고 차동 신호전송 모드로 상기 제 4 독출 데이터를 메모리 컨트롤러(920)에 전송한다. 제 7 포트는 제 5 버스(904)를 통해 메모리 컨트롤러(920)에 전기적으로 결합되어 있고, 제 9 포트는 제 7 버스(905)를 통해 메모리 컨트롤러(920)에 전기적으로 결합되어 있다.The third semiconductor memory device (0B) 912 is coupled to the memory controller 920 and receives the first packet WR / CA from the memory controller 920 in the single-ended signaling mode through the seventh port. Receives third read data in a single-ended signaling mode through an eighth port, outputs fourth read data through a ninth port, and transmits the fourth read data to the memory controller 920 in a differential signaling mode. . The seventh port is electrically coupled to the memory controller 920 via the fifth bus 904, and the ninth port is electrically coupled to the memory controller 920 via the seventh bus 905.

제 4 반도체 메모리 장치(1B)(911)는 제 1 반도체 메모리 장치(0A)(914)에 결합되어 있고, 제 10 포트를 통해서 제 1 반도체 메모리 장치(0A)(914)로부터 싱글 엔디드 신호전송 모드로 제 1 패킷(WR/CA)을 수신하고 제 11 포트를 통해서 상기 제 3 독출 데이터를 출력한다. 제 9 포트와 제 3 포트는 제 6 버스(906)를 통해 서로 전기적으로 결합되어 있고, 제 11 포트와 제 8 포트는 제 8 버스(907)를 통해 서로 전기적으로 결합되어 있다.The fourth semiconductor memory device (1B) 911 is coupled to the first semiconductor memory device (0A) 914 and is a single-ended signal transfer mode from the first semiconductor memory device (0A) 914 through a tenth port. The first packet WR / CA is received and the third read data is output through the eleventh port. The ninth port and the third port are electrically coupled to each other via the sixth bus 906, and the eleventh port and the eighth port are electrically coupled to each other via the eighth bus 907.

도 13에서, 제 1 패킷(WR/CA)은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터이다.In FIG. 13, the first packet WR / CA is data in which write data, commands, and addresses are merged.

도 2 내지 도13에 도시된 바와 같은 스택 구조를 가지는 메모리 시스템에서, 반도체 메모리 장치들은 입력 포트와 출력 포트에 차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 구비하여, 스택 위치 정보를 사용하여 차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 선택적으로 설정할 수 있다. In a memory system having a stack structure as shown in FIGS. 2 to 13, semiconductor memory devices have a differential signaling mode and a single-ended signaling mode at input and output ports, so that differential signal is obtained using stack position information. The transmission mode and single-ended signal transmission mode can be selectively set.

상술한 바와 같이, 본 발명에 따른 메모리 시스템은 스택 위치 정보를 사용하여 차동 신호전송 모드와 싱글 엔디드 신호전송 모드를 선택적으로 설정할 수 있다. 또한, 본 발명에 따른 메모리 시스템은 전력소모를 줄일 수 있다.As described above, the memory system according to the present invention may selectively set the differential signaling mode and the single-ended signaling mode using stack position information. In addition, the memory system according to the present invention can reduce power consumption.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to a preferred embodiment of the present invention, those skilled in the art will be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below I can understand that you can.

Claims (37)

적어도 하나의 반도체 메모리 장치를 포함하는 메모리 모듈; 및A memory module including at least one semiconductor memory device; And 상기 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 신호전송 모드를 설정하는 메모리 컨트롤러를 포함하는 메모리 시스템.And a memory controller configured to set a signal transmission mode by using identifiers corresponding to the semiconductor memory devices. 제 1 항에 있어서, The method of claim 1, 상기 메모리 컨트롤러와 상기 반도체 메모리 장치들 각각의 사이에는 차동 신호전송 모드로 신호전송을 하고 상기 반도체 메모리 장치들 사이에는 싱글 엔디드(single-ended) 전송방식으로 신호전송을 하는 것을 특징으로 하는 메모리 시스템. And a signal transmission between the memory controller and each of the semiconductor memory devices in a differential signal transmission mode and a signal transmission between the semiconductor memory devices in a single-ended transmission method. 제 2 항에 있어서, 상기 메모리 컨트롤러는 The memory controller of claim 2, wherein the memory controller 상기 반도체 메모리 장치들 각각의 스택 위치 정보에 기초하여 상기 신호전송 모드를 설정하는 것을 특징으로 하는 메모리 시스템.And setting the signal transmission mode based on stack position information of each of the semiconductor memory devices. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 출력하는 제 1 반도체 메모리 장치;A first semiconductor memory receiving a first packet from the memory controller through the first port in the differential signaling mode, outputting the first packet through a second port, and outputting first read data through a third port Device; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 4 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 5 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트를 통해서 제 2 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 2 반도체 메모리 장치;Is coupled to the first semiconductor memory device, receives the first packet in the single ended signaling mode through a fourth port and receives the first read data in the single ended signaling mode through a fifth port; A second semiconductor memory device generating second read data through a sixth port and transmitting the second read data to the memory controller in the differential signaling mode; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 7 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 상기 제 1 패킷을 출력하고 제 9 포트를 통해서 제 3 독출 데이터를 출력하는 제 3 반도체 메모리 장치; 및Is coupled to the first semiconductor memory device, receives the first packet in the single-ended signaling mode through a seventh port, outputs the first packet through an eighth port, and reads a third through a ninth port A third semiconductor memory device for outputting data; And 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 10 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 11 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 12 포트를 통해서 제 4 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 4 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Is coupled to the third semiconductor memory device, receives the first packet in the single ended signaling mode through a tenth port and receives the third read data in the single ended signaling mode through an eleventh port; And a fourth semiconductor memory device generating fourth read data through a twelfth port and transmitting the fourth read data to the memory controller in the differential signaling mode. 제 4 항에 있어서, The method of claim 4, wherein 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 제 4 항에 있어서, The method of claim 4, wherein 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치는 동일한 랭크(rank)를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 4 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the third semiconductor memory device have the same rank, and the second semiconductor memory device and the fourth semiconductor memory device have the same rank. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 1 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 1 반도체 메모리 장치; 및Receive a first packet from the memory controller in the differential signaling mode through a first port, output the first packet through a second port, generate first read data through a third port, and transmit the differential signaling A first semiconductor memory device transferring the first read data to the memory controller in a mode; And 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 4 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고, 제 5 포트를 통해서 제 2 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 2 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Is coupled to the first semiconductor memory device, receives the first packet through the fourth port in the single-ended signaling mode, generates second read data through the fifth port, and generates the second packet in the differential signaling mode. And a second semiconductor memory device for transmitting second read data to the memory controller. 청구항 8은(는) 설정등록료 납부시 포기되었습니다.Claim 8 was abandoned when the registration fee was paid. 제 7 항에 있어서, The method of claim 7, wherein 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 9은(는) 설정등록료 납부시 포기되었습니다.Claim 9 was abandoned upon payment of a set-up fee. 상기 제 1 반도체 메모리 장치 및 상기 제 2 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the second semiconductor memory device have the same rank. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해 제 1 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 1 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 1 반도체 메모리 장치; 및Receive a first packet from the memory controller through the first port in the differential signaling mode, generate first read data through the second port, and send the first read data to the memory controller in the differential signaling mode. A first semiconductor memory device for transmitting; And 상기 메모리 컨트롤러에 결합되어 있고, 제 3 포트를 통해서 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고, 제 4 포트를 통해서 제 2 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 2 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Is coupled to the memory controller, receives the first packet from the memory controller through a third port in the differential signaling mode, generates second read data through a fourth port, and generates the first packet in the differential signaling mode; And a second semiconductor memory device for transmitting read data to the memory controller. 청구항 11은(는) 설정등록료 납부시 포기되었습니다.Claim 11 was abandoned upon payment of a setup registration fee. 제 10 항에 있어서, The method of claim 10, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 12은(는) 설정등록료 납부시 포기되었습니다.Claim 12 was abandoned upon payment of a registration fee. 제 10 항에 있어서, The method of claim 10, 청구항 13은(는) 설정등록료 납부시 포기되었습니다.Claim 13 was abandoned upon payment of a registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 출력하는 제 1 반도체 메모리 장치;A first semiconductor memory receiving a first packet from the memory controller through the first port in the differential signaling mode, outputting the first packet through a second port, and outputting first read data through a third port Device; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 4 포트를 통해서 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 5 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트를 통해서 제 2 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 2 반도체 메모리 장치;A first packet coupled to the first semiconductor memory device, the first packet being received from the first semiconductor memory device through a fourth port in the single-ended signaling mode, and the second packet to the single-ended signaling mode through a fifth port; A second semiconductor memory device configured to receive first read data, generate second read data through a sixth port, and transmit the second read data to the memory controller in the differential signaling mode; 상기 메모리 컨트롤러에 결합되어 있고, 제 7 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 상기 제 1 패킷을 출력하고 제 9 포트를 통해서 제 3 독출 데이터를 출력하는 제 3 반도체 메모리 장치; 및Is coupled to the memory controller, receives the first packet from the memory controller through the seventh port in the differential signaling mode, outputs the first packet through an eighth port, and reads a third through the ninth port A third semiconductor memory device for outputting data; And 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 10 포트를 통해서 상기 제 3 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 11 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 3 독 출 데이터를 수신하고, 제 12 포트를 통해서 제 4 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 4 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Is coupled to the third semiconductor memory device, receives the first packet from the third semiconductor memory device through the tenth port in the single ended signaling mode, and receives the first packet in the single ended signaling mode through an eleventh port; And a fourth semiconductor memory device configured to receive third read data, generate fourth read data through a twelfth port, and transmit the fourth read data to the memory controller in the differential signal transmission mode. Memory system. 청구항 14은(는) 설정등록료 납부시 포기되었습니다.Claim 14 was abandoned when the registration fee was paid. 제 13 항에 있어서, The method of claim 13, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 15은(는) 설정등록료 납부시 포기되었습니다.Claim 15 was abandoned upon payment of a registration fee. 제 13 항에 있어서, The method of claim 13, 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치는 동일한 랭크(rank)를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 4 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the third semiconductor memory device have the same rank, and the second semiconductor memory device and the fourth semiconductor memory device have the same rank. 청구항 16은(는) 설정등록료 납부시 포기되었습니다.Claim 16 was abandoned upon payment of a setup registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 출력하는 제 1 반도체 메모리 장치;A first semiconductor memory receiving a first packet from the memory controller through the first port in the differential signaling mode, outputting the first packet through a second port, and outputting first read data through a third port Device; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 4 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 5 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 독 출 데이터를 수신하고, 제 6 포트를 통해서 제 2 독출 데이터를 출력하는 제 2 반도체 메모리 장치;Coupled to the first semiconductor memory device, receiving the first packet from the first semiconductor memory device through the fourth port in the single-ended signaling mode and entering the single-ended signaling mode through a fifth port; A second semiconductor memory device configured to receive first read data and output second read data through a sixth port; 상기 제 1 반도체 메모리 장치 및 상기 제 2 반도체 메모리 장치에 결합되어 있고, 제 7 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 2 독출 데이터를 수신하고 제 9 포트를 통해서 제 3 독출 데이터를 출력하는 제 3 반도체 메모리 장치;The first packet is coupled to the first semiconductor memory device and the second semiconductor memory device, and receives the first packet from the first semiconductor memory device in the single-ended signaling mode through a seventh port and through the eighth port; A third semiconductor memory device receiving the second read data in a single ended signal transmission mode and outputting third read data through a ninth port; 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 10 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 11 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 12 포트를 통해서 제 4 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 4 반도체 메모리 장치;The first packet is coupled to the first semiconductor memory device and the third semiconductor memory device, and receives the first packet from the first semiconductor memory device in the single-ended signaling mode through a tenth port and through the eleventh port; A fourth semiconductor memory device configured to receive the third read data in a single-ended signaling mode, generate fourth read data through a twelfth port, and transmit the fourth read data to the memory controller in the differential signaling mode; ; 제 13 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고, 제 14 포트를 통해서 상기 제 1 패킷을 출력하고 제 15 포트를 통해 제 5 독출 데이터를 출력하는 제 5 반도체 메모리 장치;A fifth semiconductor receiving the first packet from the memory controller through the thirteenth port in the differential signaling mode, outputting the first packet through a fourteenth port, and outputting fifth read data through a fifteenth port; Memory devices; 상기 제 5 반도체 메모리 장치에 결합되어 있고, 제 16 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 17 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 5 독출 데이터를 수신하고, 제 18 포트를 통해서 제 6 독출 데이터를 출력하는 제 6 반 도체 메모리 장치;Is coupled to the fifth semiconductor memory device, receives the first packet from the fifth semiconductor memory device through the sixteenth port in the single-ended signaling mode and in the single-ended signaling mode through the seventeenth port; A sixth semiconductor memory device which receives the fifth read data and outputs sixth read data through the eighteenth port; 상기 제 5 반도체 메모리 장치 및 상기 제 6 반도체 메모리 장치에 결합되어 있고, 제 19 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 20 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 6 독출 데이터를 수신하고 제 21 포트를 통해서 제 7 독출 데이터를 출력하는 제 7 반도체 메모리 장치; 및A first packet coupled to the fifth semiconductor memory device and the sixth semiconductor memory device, the first packet being received from the fifth semiconductor memory device in the single-ended signaling mode through a nineteenth port, and through the twenty-port port; A seventh semiconductor memory device which receives the sixth read data in a single ended signal transmission mode and outputs seventh read data through a twenty-first port; And 상기 제 5 반도체 메모리 장치 및 상기 제 7 반도체 메모리 장치에 결합되어 있고, 제 22 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 23 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 7 독출 데이터를 수신하고, 제 24 포트를 통해서 제 8 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 8 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 8 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.The first packet is coupled to the fifth semiconductor memory device and the seventh semiconductor memory device, and receives the first packet from the fifth semiconductor memory device through the twenty-second port in the single-ended signaling mode and through the twenty-third port; An eighth semiconductor memory device configured to receive the seventh read data in a single-ended signaling mode, generate eighth read data through a twenty-fourth port, and transmit the eighth read data to the memory controller in the differential signaling mode; Memory system comprising a. 청구항 17은(는) 설정등록료 납부시 포기되었습니다.Claim 17 was abandoned upon payment of a registration fee. 제 16 항에 있어서, The method of claim 16, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 18은(는) 설정등록료 납부시 포기되었습니다.Claim 18 was abandoned upon payment of a set-up fee. 제 16 항에 있어서, The method of claim 16, 상기 제 1 반도체 메모리 장치 및 상기 제 5 반도체 메모리 장치는 동일한 랭크(rank)를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 6 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 3 반도체 메모리 장치 및 상기 제 7 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 4 반도체 메모리 장치 및 상기 제 8 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.The first semiconductor memory device and the fifth semiconductor memory device have the same rank, and the second semiconductor memory device and the sixth semiconductor memory device have the same rank, and the third semiconductor memory device and the third semiconductor device have the same rank. 7 The semiconductor memory device has the same rank, and the fourth semiconductor memory device and the eighth semiconductor memory device having the same rank. 청구항 19은(는) 설정등록료 납부시 포기되었습니다.Claim 19 was abandoned upon payment of a registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 제 1 독출 데이터를 출력하고 제 3 포트를 통해서 제 2 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 1 독출 데이터 및 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Receive a first packet from the memory controller in the differential signaling mode through a first port, output first read data through a second port, output second read data through a third port, and transmit the differential signal And a semiconductor memory device configured to transmit the first read data and the second read data to the memory controller in a mode. 청구항 20은(는) 설정등록료 납부시 포기되었습니다.Claim 20 was abandoned upon payment of a registration fee. 제 19 항에 있어서, The method of claim 19, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 21은(는) 설정등록료 납부시 포기되었습니다.Claim 21 was abandoned upon payment of a registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 1 반도체 메모리 장치;Receive a first packet from the memory controller through the first port in the differential signaling mode, output the first packet through a second port, and read first data in the single-ended signaling mode through a third port. A first semiconductor memory device configured to receive a signal, output second read data through a fourth port, and transmit the second read data to the memory controller in the differential signaling mode; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 5 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 6 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 7 포트를 통해서 상기 제 1 독출 데이터를 출력하는 제 2 반도체 메모리 장치;A first packet coupled to the first semiconductor memory device, the first packet being received from the first semiconductor memory device in the single-ended signaling mode through a fifth port, and configured to receive the first packet in the single-ended signaling mode through a sixth port; A second semiconductor memory device which receives three read data and outputs the first read data through a seventh port; 상기 제 1 반도체 메모리 장치 및 상기 제 2 반도체 메모리 장치에 결합되어 있고, 제 8 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 9 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 4 독출 데이터를 수신하고, 제 10 포트를 통해서 상기 제 3 독출 데이터를 출력하는 제 3 반도체 메모리 장치;The first packet is coupled to the first semiconductor memory device and the second semiconductor memory device, and receives the first packet from the first semiconductor memory device in the single-ended signaling mode through an eighth port and through the ninth port; A third semiconductor memory device receiving fourth read data in a single-ended signal transmission mode and outputting the third read data through a tenth port; 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 11 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 12 포트를 통해서 상기 제 4 독출 데이터를 출력하는 제 4 반도체 메모리 장치;The first packet is coupled to the first semiconductor memory device and the third semiconductor memory device, and receives the first packet from the first semiconductor memory device in the single-ended signaling mode through an eleventh port and through the twelfth port; A fourth semiconductor memory device for outputting fourth read data; 제 13 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고, 제 14 포트를 통해서 상기 제 1 패킷을 출력하고 제 15 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 5 독출 데이터를 수신하고 제 16 포트를 통해서 제 6 독출 데이터를 출력하고 상기 차동 신호전송 모드 로 상기 제 6 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 5 반도체 메모리 장치;Receive the first packet from the memory controller through the thirteenth port in the differential signaling mode, output the first packet through the fourteenth port, and read the fifth packet into the single ended signaling mode through the fifteenth port. A fifth semiconductor memory device configured to receive data, output sixth read data through a sixteenth port, and transmit the sixth read data to the memory controller in the differential signaling mode; 상기 제 5 반도체 메모리 장치에 결합되어 있고, 제 17 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 18 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 7 독출 데이터를 수신하고, 제 19 포트를 통해서 상기 제 5 독출 데이터를 출력하는 제 6 반도체 메모리 장치;A first packet coupled to the fifth semiconductor memory device and receiving the first packet from the fifth semiconductor memory device through the seventeenth port in the single-ended signaling mode, and through the eighteenth port to the single-ended signaling mode; A sixth semiconductor memory device which receives seven read data and outputs the fifth read data through a nineteenth port; 상기 제 5 반도체 메모리 장치 및 상기 제 6 반도체 메모리 장치에 결합되어 있고, 제 20 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 21 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 8 독출 데이터를 수신하고, 제 22 포트를 통해서 상기 제 7 독출 데이터를 출력하는 제 7 반도체 메모리 장치;The first packet is coupled to the fifth semiconductor memory device and the sixth semiconductor memory device, and receives the first packet from the fifth semiconductor memory device in the single-ended signaling mode through a twentieth port and through the twenty-first port; A seventh semiconductor memory device which receives the eighth read data in a single-ended signal transmission mode and outputs the seventh read data through a twenty-second port; 상기 제 5 반도체 메모리 장치 및 상기 제 7 반도체 메모리 장치에 결합되어 있고, 제 23 포트를 통해서 상기 제 5 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 24 포트를 통해서 상기 제 8 독출 데이터를 출력하는 제 8 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.The first packet is coupled to the fifth semiconductor memory device and the seventh semiconductor memory device, and receives the first packet from the fifth semiconductor memory device through the twenty-third port in the single-ended signaling mode and through the twenty-fourth port; And an eighth semiconductor memory device for outputting eighth read data. 청구항 22은(는) 설정등록료 납부시 포기되었습니다.Claim 22 was abandoned upon payment of a registration fee. 제 21 항에 있어서, The method of claim 21, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 23은(는) 설정등록료 납부시 포기되었습니다.Claim 23 was abandoned upon payment of a set-up fee. 제 21 항에 있어서, The method of claim 21, 상기 제 1 반도체 메모리 장치 및 상기 제 5 반도체 메모리 장치는 동일한 랭크(rank)를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 6 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 3 반도체 메모리 장치 및 상기 제 7 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 4 반도체 메모리 장치 및 상기 제 8 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.The first semiconductor memory device and the fifth semiconductor memory device have the same rank, and the second semiconductor memory device and the sixth semiconductor memory device have the same rank, and the third semiconductor memory device and the third semiconductor device have the same rank. 7 The semiconductor memory device has the same rank, and the fourth semiconductor memory device and the eighth semiconductor memory device having the same rank. 청구항 24은(는) 설정등록료 납부시 포기되었습니다.Claim 24 was abandoned when the setup registration fee was paid. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 1 반도체 메모리 장치;Receive a first packet from the memory controller through the first port in the differential signaling mode, output the first packet through a second port, and read first data in the single-ended signaling mode through a third port. A first semiconductor memory device configured to receive a signal, output second read data through a fourth port, and transmit the second read data to the memory controller in the differential signaling mode; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 5 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 6 포트를 통해서 상기 제 1 독출 데이터를 출력하는 제 2 반도체 메모리 장치;A first packet coupled to the first semiconductor memory device and receiving the first packet from the first semiconductor memory device in the single-ended signaling mode through a fifth port and outputting the first read data through a sixth port; A second semiconductor memory device; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 7 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 상기 제 1 패킷을 출력하고 제 9 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 10 포트를 통해서 제 4 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 3 반도체 메모리 장치; 및A first packet coupled to the first semiconductor memory device, the first packet being received from the first semiconductor memory device through the seventh port in the single-ended signaling mode, and outputting the first packet through an eighth port; Receiving third read data in the single-ended signaling mode through a ninth port, outputting fourth read data through the tenth port, and transmitting the fourth read data to the memory controller in the differential signaling mode; 3 semiconductor memory device; And 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 11 포트를 통해서 상기 제 3 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 12 포트를 통해서 상기 제 3 독출 데이터를 출력하는 제 4 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.Coupled to the third semiconductor memory device, receiving the first packet from the third semiconductor memory device in the single-ended signaling mode through an eleventh port and outputting the third read data through a twelfth port; And a fourth semiconductor memory device. 청구항 25은(는) 설정등록료 납부시 포기되었습니다.Claim 25 was abandoned upon payment of a registration fee. 제 24 항에 있어서, The method of claim 24, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 26은(는) 설정등록료 납부시 포기되었습니다.Claim 26 was abandoned upon payment of a registration fee. 제 24 항에 있어서, The method of claim 24, 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 4 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the third semiconductor memory device have the same rank, and the second semiconductor memory device and the fourth semiconductor memory device have the same rank. 청구항 27은(는) 설정등록료 납부시 포기되었습니다.Claim 27 was abandoned upon payment of a registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해 제 1 독출 데이터를 출력하는 제 1 반도체 메모리 장치;A first semiconductor memory receiving a first packet from the memory controller through the first port in the differential signaling mode, outputting the first packet through a second port, and outputting first read data through a third port Device; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 4 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 5 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 1 독출 데이터를 수신하고, 제 6 포트를 통해서 제 2 독출 데이터를 발생시키고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 2 반도체 메모리 장치;Coupled to the first semiconductor memory device, receiving the first packet from the first semiconductor memory device through the fourth port in the single-ended signaling mode and entering the single-ended signaling mode through a fifth port; A second semiconductor memory device configured to receive first read data, generate second read data through a sixth port, and transmit the second read data to the memory controller in the differential signaling mode; 상기 메모리 컨트롤러에 결합되어 있고, 제 7 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 제 3 독출 데이터를 출력하는 제 3 반도체 메모리 장치; 및A third semiconductor memory device coupled to the memory controller, the third semiconductor memory device receiving the first packet from the memory controller through the seventh port in the differential signaling mode and outputting third read data through an eighth port; And 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치에 결합되어 있고, 제 9 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 10 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 상기 제 3 독출 데이터를 수신하고, 제 11 포트를 통해서 제 4 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 4 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.The first packet is coupled to the first semiconductor memory device and the third semiconductor memory device and receives the first packet from the first semiconductor memory device in the single-ended signaling mode through a ninth port and through the tenth port; A fourth semiconductor memory device which receives the third read data in a single-ended signaling mode, outputs fourth read data through an eleventh port, and transmits the fourth read data to the memory controller in the differential signaling mode; Memory system comprising a. 청구항 28은(는) 설정등록료 납부시 포기되었습니다.Claim 28 was abandoned upon payment of a registration fee. 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 29은(는) 설정등록료 납부시 포기되었습니다.Claim 29 was abandoned upon payment of a set-up fee. 제 27 항에 있어서, The method of claim 27, 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 4 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the third semiconductor memory device have the same rank, and the second semiconductor memory device and the fourth semiconductor memory device have the same rank. 청구항 30은(는) 설정등록료 납부시 포기되었습니다.Claim 30 was abandoned upon payment of a registration fee. 제 2 항에 있어서, 상기 메모리 모듈은The memory module of claim 2, wherein the memory module comprises: 제 1 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 제 1 패킷을 수신하고, 제 2 포트를 통해서 상기 제 1 패킷을 출력하고 제 3 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 1 독출 데이터를 수신하고 제 4 포트를 통해서 제 2 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 2 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 1 반도체 메모리 장치;Receive a first packet from the memory controller through the first port in the differential signaling mode, output the first packet through a second port, and read first data in the single-ended signaling mode through a third port. A first semiconductor memory device configured to receive a signal, output second read data through a fourth port, and transmit the second read data to the memory controller in the differential signaling mode; 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 5 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 6 포트를 통해서 상기 제 1 독출 데이터를 출력하는 제 2 반도체 메모리 장치;A first packet coupled to the first semiconductor memory device and receiving the first packet from the first semiconductor memory device in the single-ended signaling mode through a fifth port and outputting the first read data through a sixth port; A second semiconductor memory device; 상기 메모리 컨트롤러에 결합되어 있고, 제 7 포트를 통해서 상기 메모리 컨트롤러로부터 상기 차동 신호전송 모드로 상기 제 1 패킷을 수신하고 제 8 포트를 통해서 상기 싱글 엔디드 신호전송 모드로 제 3 독출 데이터를 수신하고, 제 9 포트를 통해서 제 4 독출 데이터를 출력하고 상기 차동 신호전송 모드로 상기 제 4 독출 데이터를 상기 메모리 컨트롤러에 전송하는 제 3 반도체 메모리 장치; 및Is coupled to the memory controller, receives the first packet from the memory controller through the seventh port in the differential signaling mode, and receives third read data in the single ended signaling mode through an eighth port, A third semiconductor memory device outputting fourth read data through a ninth port and transmitting the fourth read data to the memory controller in the differential signaling mode; And 상기 제 1 반도체 메모리 장치에 결합되어 있고, 제 10 포트를 통해서 상기 제 1 반도체 메모리 장치로부터 상기 싱글 엔디드 신호전송 모드로 상기 제 1 패킷을 수신하고 제 11 포트를 통해서 상기 제 3 독출 데이터를 출력하는 제 4 반도체 메모리 장치를 포함하는 것을 특징으로 하는 메모리 시스템.A first packet coupled to the first semiconductor memory device and receiving the first packet from the first semiconductor memory device in the single-ended signaling mode through a tenth port and outputting the third read data through an eleventh port; And a fourth semiconductor memory device. 청구항 31은(는) 설정등록료 납부시 포기되었습니다.Claim 31 was abandoned upon payment of a registration fee. 제 30 항에 있어서, The method of claim 30, 상기 제 1 패킷은 기입 데이터, 커맨드 및 어드레스가 병합된 데이터인 것을 특징으로 하는 메모리 시스템.And the first packet is data in which write data, commands, and addresses are merged. 청구항 32은(는) 설정등록료 납부시 포기되었습니다.Claim 32 was abandoned upon payment of a registration fee. 제 30 항에 있어서, The method of claim 30, 상기 제 1 반도체 메모리 장치 및 상기 제 3 반도체 메모리 장치는 동일한 랭크를 가지며, 상기 제 2 반도체 메모리 장치 및 상기 제 4 반도체 메모리 장치는 동일한 랭크를 가지는 것을 특징으로 하는 메모리 시스템.And the first semiconductor memory device and the third semiconductor memory device have the same rank, and the second semiconductor memory device and the fourth semiconductor memory device have the same rank. 삭제delete 삭제delete 삭제delete 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 신호전송 모드를 설정하는 단계; 및Setting a signal transmission mode using identifiers corresponding to the semiconductor memory devices; And 상기 신호전송 모드에 응답하여 신호를 전송하는 단계를 포함하는 메모리 시스템의 신호전송 방법.Transmitting a signal in response to the signal transmission mode. 제 36 항에 있어서, 상기 전송모드를 설정하는 단계는37. The method of claim 36, wherein setting the transmission mode 상기 반도체 메모리 장치들에 상기 식별자를 부여하는 단계;Assigning the identifiers to the semiconductor memory devices; 상기 반도체 메모리 장치들에 대응하는 식별자들을 이용하여 채널들의 신호전송 모드를 설정하는 단계;Setting a signal transmission mode of channels by using identifiers corresponding to the semiconductor memory devices; 상기 채널들에 대해 역 스위즐링(reverse swizzling)을 수행하는 단계; 및Performing reverse swizzling on the channels; And 상기 설정된 신호전송 모드 값을 상기 반도체 메모리 장치들에 제공하는 단계를 포함하는 것을 특징으로 하는 메모리 시스템의 신호전송 방법.And providing the set signal transmission mode value to the semiconductor memory devices.
KR1020070001532A 2005-09-12 2007-01-05 Memory system and method of signaling of the same KR100871835B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070001532A KR100871835B1 (en) 2007-01-05 2007-01-05 Memory system and method of signaling of the same
TW097100430A TWI426386B (en) 2007-01-05 2008-01-04 Memory system having low power consumption
US12/006,766 US7930492B2 (en) 2005-09-12 2008-01-04 Memory system having low power consumption

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070001532A KR100871835B1 (en) 2007-01-05 2007-01-05 Memory system and method of signaling of the same

Publications (2)

Publication Number Publication Date
KR20080064530A KR20080064530A (en) 2008-07-09
KR100871835B1 true KR100871835B1 (en) 2008-12-03

Family

ID=39815813

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070001532A KR100871835B1 (en) 2005-09-12 2007-01-05 Memory system and method of signaling of the same

Country Status (2)

Country Link
KR (1) KR100871835B1 (en)
TW (1) TWI426386B (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10339093B2 (en) * 2016-03-29 2019-07-02 Intel Corporation USB interface using repeaters with guest protocol support

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030039179A (en) * 2001-11-12 2003-05-17 삼성전자주식회사 Synchronous semiconductor memory apparatus capable of accomplishing mode change between single-ended strobe mode and differential strobe mode

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100267011B1 (en) * 1997-12-31 2000-10-02 윤종용 Internal power supply voltage generating circuit of semiconductor memory device
US6639820B1 (en) * 2002-06-27 2003-10-28 Intel Corporation Memory buffer arrangement
US6950342B2 (en) * 2002-07-05 2005-09-27 Impinj, Inc. Differential floating gate nonvolatile memories

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030039179A (en) * 2001-11-12 2003-05-17 삼성전자주식회사 Synchronous semiconductor memory apparatus capable of accomplishing mode change between single-ended strobe mode and differential strobe mode

Also Published As

Publication number Publication date
KR20080064530A (en) 2008-07-09
TW200849011A (en) 2008-12-16
TWI426386B (en) 2014-02-11

Similar Documents

Publication Publication Date Title
US8745303B2 (en) Integrating non-peripheral component interconnect (PCI) resources into a computer system
US7861027B2 (en) Providing a peripheral component interconnect (PCI)-compatible transaction level protocol for a system on a chip (SoC)
US6317352B1 (en) Apparatus for implementing a buffered daisy chain connection between a memory controller and memory modules
US7269088B2 (en) Identical chips with different operations in a system
US20100235555A1 (en) Software layer for communication between rs-232 to i2c translation ic and a host
US20070150667A1 (en) Multiported memory with ports mapped to bank sets
KR101679333B1 (en) Method, apparatus and system for single-ended communication of transaction layer packets
US20020023190A1 (en) Framework with multiple selections for south bridge and north bridge connecting
US20190013054A1 (en) Flexible point-to-point memory topology
US8261002B2 (en) PHY-less ULPI and UTMI bridges
TW202005485A (en) Switch board for expanding peripheral component interconnect express compatibility
CN110362058A (en) The system tested for multiple interfaces
CN107480085A (en) Multiplex roles integrated test system
US20090316800A1 (en) Low speed access to dram
KR100871835B1 (en) Memory system and method of signaling of the same
US20100262754A1 (en) Cpu data bus pld/fpga interface using dual port ram structure built in pld
CN109379262B (en) Dual-redundancy CAN bus communication card and method for PCIe interface
CN207503207U (en) For the integrated test system of multiplex roles
US7426596B2 (en) Integrated circuit with a scalable high-bandwidth architecture
CN206805410U (en) A kind of PCIE expansion board clampings applied on the server
CN112783071A (en) SDIO controller, FPGA board card and SDIO test system
US7930492B2 (en) Memory system having low power consumption
CN113032316B (en) PCIE expansion method and equipment based on Oculink interface
JP2008171291A (en) Wiring method corresponding to high-speed serial interface
JP4339338B2 (en) Apparatus provided with card bus device and access control method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121031

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee