KR100845883B1 - 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법 - Google Patents

스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법 Download PDF

Info

Publication number
KR100845883B1
KR100845883B1 KR1020070011006A KR20070011006A KR100845883B1 KR 100845883 B1 KR100845883 B1 KR 100845883B1 KR 1020070011006 A KR1020070011006 A KR 1020070011006A KR 20070011006 A KR20070011006 A KR 20070011006A KR 100845883 B1 KR100845883 B1 KR 100845883B1
Authority
KR
South Korea
Prior art keywords
frequency
spurious
band
phase locked
fdds
Prior art date
Application number
KR1020070011006A
Other languages
English (en)
Inventor
유우성
한성
Original Assignee
엘아이지넥스원 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘아이지넥스원 주식회사 filed Critical 엘아이지넥스원 주식회사
Priority to KR1020070011006A priority Critical patent/KR100845883B1/ko
Application granted granted Critical
Publication of KR100845883B1 publication Critical patent/KR100845883B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02GINSTALLATION OF ELECTRIC CABLES OR LINES, OR OF COMBINED OPTICAL AND ELECTRIC CABLES OR LINES
    • H02G3/00Installations of electric cables or lines or protective tubing therefor in or on buildings, equivalent structures or vehicles
    • H02G3/02Details
    • H02G3/04Protective tubing or conduits, e.g. cable ladders or cable troughs
    • H02G3/0456Ladders or other supports
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16BDEVICES FOR FASTENING OR SECURING CONSTRUCTIONAL ELEMENTS OR MACHINE PARTS TOGETHER, e.g. NAILS, BOLTS, CIRCLIPS, CLAMPS, CLIPS OR WEDGES; JOINTS OR JOINTING
    • F16B13/00Dowels or other devices fastened in walls or the like by inserting them in holes made therein for that purpose
    • F16B13/04Dowels or other devices fastened in walls or the like by inserting them in holes made therein for that purpose with parts gripping in the hole or behind the reverse side of the wall after inserting from the front
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02GINSTALLATION OF ELECTRIC CABLES OR LINES, OR OF COMBINED OPTICAL AND ELECTRIC CABLES OR LINES
    • H02G3/00Installations of electric cables or lines or protective tubing therefor in or on buildings, equivalent structures or vehicles
    • H02G3/30Installations of cables or lines on walls, floors or ceilings
    • H02G3/32Installations of cables or lines on walls, floors or ceilings using mounting clamps

Abstract

본 발명은 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법에 관한 것이다.
본 발명은 스펙트럼분석기의 다중 위상고정루프 및 위상검출기의 내부에서 발생하는 인밴드 스프리어스의 위치를 정확하게 계산하여 사용자가 보고자하는 주파수범위의 밖으로 인밴드 스프리어스를 회피하는 알고리즘을 중앙처리장치에 입력하고, 인밴드 스프리어스 발생시 상기 중앙처리장치에서는 상기 스프리어스 발생 회피 알고리즘으로 연산한 후 인밴드 스프리어스가 존재하지 않은 구간으로 시작주파수를 이동하여 인밴드 스프리어스가 존재하지 않은 구간으로 인밴드 스프리어스를 회피하여 줌으로써, 위상고정루프의 성능을 향상하게 되는 것이다.
스펙트럼분석기, 스프리어스, 회피

Description

스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법{APPARATUS FOR EVASION IN BAND SPURIOUS OF SPECTRUM ANALYZER AND METHOD THERE OF}
도 1은 본 발명 스펙트럼분석기의 인밴드 스프리어스 회피장치의 블록도
도 2는 본 발명 스펙트럼분석기의 인밴드 스프리어스 회피방법의 플로우챠트
도 3은 본 발명 스펙트럼분석기의 인밴드 스프리어스 발생계산식 유도파형도
도 4는 본 발명 스펙트럼분석기의 인밴드 스프리어스 회피 파형도
*도면의 주요부분에 대한 부호의 설명*
10; 제1 위상고정루프, 20;샘플링믹서
30; 제2 위상고정루프, 40;콘트롤러
50; 중앙처리장치
본 발명은 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법에 관한 것이다.
인밴드란 사용자가 보고하는 주파수영역(SPAN)을 말하는 것으로, 상기 스프리어스는 사용자가 사용하는 주파수영역(SPAN)이 넓거나, 분해능대역폭(RBW)이 클 경우에는 상기 스프리어스가 노이즈 레벨에 겹쳐져 보이지 않지만, 우수한 위상노이즈 구간 즉 사용하는 주파수영역(SPAN)이 좁거나, 분해능대역폭(Resolution band width)이 작은 경우에서는 반송주파수에 일정한 값을 두고 상기 스프리어스가 이동하게 된다.
인밴드 스프리어스란 사용자가 사용하는 주파수영역(SPAN) 내에 입력주파수 외에 나타나는 불요파 성분으로 스펙트럼 분석기와 같은 계측장비에는 치명적인 결함으로 볼 수 있다.
그러나 모든 위상고정루프에는 비교 스프리어스가 존재하며, 특히 다중 위상고정루프에서는 분주 및 채배에 따른 고조파(HARMONIC)성분이 생기게 되고, 또한 집적화된 위상고정루프의 경우 외부에서 정현파를 입력하더라도 내부에서 구형파의 생성하여 비교하기 때문에 고조파 성분 발생을 피할 수 없게 된다.
이러한 구형파에서 생성하는 고조파 성분의 진폭은 기본(fundamental)성분과 거의 동일하므로 일반적인 필터로 회피가 불가능하며, 특히 집적회로 내부에 위한 차지펌프에 이 성분이 실려 나오게 되면 루프필터를 이용하여 회피하여야 한다.
이때 상기 고조파성분을 회피하기 위하여 루프필터의 대역폭 조절을 통하여 줄일수 있으나, 락(LOCK)의 불안정을 초래하게 되고, 락(LOCK) 타임이 늘어나게 되고, 또한 반송주파수로부터 1~100KHz 오프셋 된 구간에 존재하게는 경우에는 상기 루프필터로서도 회피할 수 없는 문제점이 있다.
따라서 상기 고조파 성분을 회피하기 위하여 다중 위상고정루프 회로 구성시 발생되는 각각의 주파수를 필터링하기 위하여 우수한 특성의 필터를 장착하게 되 며, 무엇보다도 전원필터 및 각 집적회로 소자 간에 절연을 강화하게 되지만, 그러나 상기 인밴드 스프리어스의 진폭을 저감하는 효과는 있으나 완전히 회피하지는 못하는 문제점이 있다.
본 발명의 목적은 스펙트럼분석기의 다중 위상고정루프 및 위상검출기의 내부에서 발생하는 스프리어스의 위치를 정확하게 계산하여 사용자가 보고자하는 주파수범위의 밖으로 스프리어스를 회피시켜 상기 스펙트럼분석기의 성능을 향상하는데 있다.
상기의 목적을 실현하기 위하여 본 발명은 기준주파수를 입력받아 중간주파수로 변환하고 변환된 중간주파수를 비교주파수와 비교하여 중간주파수로 가변하여 8분주하는 제1 위상고정루프와; 상기 제1 위상고정루프에서 8 분주된 가변주파수를 수 ~ 수십 체배하는 샘플링믹서와; 락 하고자 하는 기준주파수를 중간주파수로 변환한 후 상기 수 ~ 수십 체배된 주파수와 비교하는 제2 위상고정루프와; 상기 제1, 제2 위상고정루프에 제어명령을 출력하는 콘트롤러; 및 상기 콘트롤러에 기설정된 스프리어스 발생 회피 알고리즘으로 기준주파수를 변경하여 스프리어스를 회피하는 중앙처리장치를 포함한다.
또한 본 발명은 측정하고자 하는 범위에 기준이 되는 중심주파수를 임의로 설정하여 입력하는 단계와; 상기 단계에서 임의로 설정된 중심주파수에 대하여 사용자가 보고자하는 주파수범위를 입력하는 단계와; 상기 단계에서 입력된 주파수범위 내에 스프리어스가 존재하는가를 판단하는 단계와; 상기 단계에서 스프리어스가 중심주파수를 기준하여 주파수범위 내에 존재하지 않았으면, 그대로 디스플레이하는 단계와; 상기 단계에서 스프리어스가 상기 중심주파수를 기준하여 주파수범위 내에 존재하면 기 설정된 소정의 스프리어스 발생 회피 알고리즘으로 계산하는 단계와; 상기 단계에서 계산된 값으로 기준주파수를 변경하는 단계와; 상기 단계에서 변경된 기준주파수로 시작주파수를 이동시키는 단계를 포함하게 된다.
이하 첨부되는 도면에 의거 본 발명을 상세히 설명하면 다음과 같다.
도 1은 본 발명 스펙트럼분석기의 밴드 스프리어스 회피 장치의 블록도이고, 도 2는 본 발명 스펙트럼분석기의 밴드 스프리어스 회피방법의 플로우챠트이며, 도 3은 본 발명 스펙트럼분석기의 인밴드 스프리어스 발생계산식 유도 파형도이고, 도 4는 본 발명 스펙트럼분석기의 인밴드 스프리어스 회피 파형도이다.
본 발명은 제1 위상고정루프(10), 샘플링믹서(20), 제2 위상고정루프(30), 콘트롤러(40), 중앙처리장치(50)를 포함한다.
상기 제1 위상고정루프(10)는 3200MHz를 기준주파수로 출력하는 주파수분석기(11), 상기 주파수분석기(11)에서 출력되는 기준주파수의 고조파를 회피하는 루프필터(12), 상기 루프필터(12)를 통해서 고조파가 회피된 신호를 받아 발진주파수를 출력하는 전압제어발진기(13), 상기 전압제어발진기(13)의 발진주파수와 입력되는 1600MHz와 혼합하여 중간주파수로 변환 출력하는 믹서(14), 상기 전압제어발진기(13)의 발진주파수를 8분주하는 분주기(15)로 구성하게 된다.
상기 샘플링믹서(20)는 상기 8분주기(15)에서 8 분주된 주파수를 수 ~ 수십 체배하게 된다.
상기 제2 위상고정루프(30)는 락을 잡고자하는 기준주파수를 발생하는 직접디지털분석기(31), 상기 직접디지털분석기(31)의 기준주파수와 수 ~ 수십 체배된 주파수와 비교하여 구형파를 출력하는 주파수분석기(32), 상기 주파수분석기(32)에서 출력되는 구형파의 고조파를 회피하는 루프필터(33), 상기 루프필터(33)를 통해서 고조파가 회피된 구형파를 받아 발진주파수를 상기 샘플링믹서(20)에 입력하는 이트륨발진기(34)로 구성하게 된다.
상기 콘트롤러(40)는 상기 제1, 제2 위상고정루프(10)(30)에 제어명령을 출력하게 된다.
상기 중앙처리장치(50)는 기설정된 알고리즘으로 연산하여 기준주파수를 변경하고, 변경된 기준주파수로 시작주파수를 이동하여 스프리어스를 이동하게 된다.
상기와 같이 구성된 본 발명은 콘트롤러(40)의 제어 명령신호에 의하여 3200MHz의 기준주파수가 제1 위상고정루프(10)의 주파수분석기(11)에 입력되고, 입력된 기준주파수는 루프필터(12)에 의하여 고조파 성분이 회피되어 전압제어발진기(13)에 인가되고, 상기 전압제어발진기(13)에서는 소정의 발진주파수를 출력하여 믹서(14)에 입력되게 된다.
상기 믹서(14)에서는 입력되는 1600MHz와 상기 전압제어발진기(13)의 출력 발진주파수를 혼합하여 20~105MHz의 중간주파수로 변환한 후 주파수분석기(11)로 입력하게 된다. 이때 상기 중간주파수는 주파수분석기(11)의 비교주파수로 입력되면서 제1 위상고정루프(10)가 락되게 된다.
상기 제1 위상고정루프(10)에서 락 상태가 된 주파수는 8분주기(15)에 의하여 8분주하여 188~195MHz를 만들어 내고 이 8분주된 주파수는 샘플링믹서(20)를 통해서 수 ~ 수십 체배되어 제2 위상고정루프(30)의 주파수분석기(32)에 입력되게 된다.
상기 주파수분석기(32)는 콘트롤러(40)의 제어명령에 의하여 직접디지털합성기(31)로부터 락을 잡고자하는 기준주파수와 상기 샘플링믹서(20)로부터 체배된 주파수를 비교하여 구형파를 출력하게 되고, 상기 구형파는 루프필터(33)를 통해서 이트륨발진기(34)에 입력되며, 상기 이트륨발진기(34)에서는 발진주파수를 출력하여 다시 샘플링믹서(20)에 입력된다.
상기 샘플링믹서(20)에서는 상기 제1 위상고정루프(10)의 체배된 주파수와 상기 이트륨발진기(34)의 발진주파수를 혼합하여 중간주파수로 변환한 후 상기 주파수합성기(32)의 비교주파수로 입력된다.
이때 상기 제2 위상고정루프(30)에서는 외부에서 입력되는 입력주파수에 대하여 직접디지털합성기(31)에서 구형파를 생성하여 비교하기 때문에 고조파성분이 발생되어 인밴드의 스프리어스가 나타내게 된다.
따라서 중앙처리장치(50)에서는 기설정된 알고리즘으로 인밴드 스프리어서를 이동시키기 위하여 연산하고 연산된 값을 콘트롤러(40)를 통해서 제1 위상고정루프(10)와 제2 위상고정루프(30)를 제어하고 기준주파수를 변경하여 상기 변경된 기준주파수로 시작주파수를 이동함으로써 인밴드 스프리어스를 이동하게 된다.
이때 상기 중앙처리장치(50)의 인밴트 스프리어스를 이동시키는 알고리즘은 도 2에 도시한 바와 같이, 측정하고자 하는 범위에 기준이 되는 중심주파수를 임의로 설정하여 입력하게 된다(단계 21). 상기 임의로 설정된 중심주파수를 기준하여 사용자가 보고자하는 주파수범위(SPAN; 200KHz)를 입력하게 된다(단계22).
이어서 상기 중앙처리장치(50)에서는 제2 위상고정루프(30)에서 입력된 주파수범위(SPAN; 200KHz) 내에 스프리어스가 존재하는가를 판단하게 되며(단계23), 이때 입력된 주파수범위(SPAN; 200KHz) 내에 스프리어스의 존재 여부는 인밴드 스프리어스 발생 계산식 유도 및 계산식으로 판단한다.
도 3에 도시한 바와 같이, (1)반송파 주파수를 이동시키게 되면, 반송주파수의 좌,우측에 위치한 비교 스프리어스가 화살표방향으로 이동하게 되는데, 이때 반송파주파수와 비교 스프리어스가 겹치는 그 위치에서 인밴드 스프리어스가 발생한다.
(2) 반송파주파수의 이동속도와 비교 스프리어스의 이동속도가 같으면, 기본성분에 의한 스프리어스로 규정짓고, 반송파주파수의 이동속도보다 2배 빠르면 2차고조파에 의한 스프리어스로 계산한다.
즉 반송파 주파수의 좌측을 (-), 우측을 (+)라고 표현했을 때, 반송파주파수의 우측 스프리어스는 부호가 (+)에서 (-)로 변화하는 순간 스프리어스로 작용하게 되고, 반송파주파수의 좌측 스프리어스는 부호가 (-)에서 (+)로 변화하는 순간 스프리어스로 작용하게 된다.
따라서 반송파주파수가 주파수범위(SPAN)의 중심에 위치한다고 가정하고 스위프(sweep)를 표현했을 때, 발생하는 인밴드 스프리어스의 공식은 반송파주파수와 비교 스프리어스의 이동속도와 두 주파수성분이 만나는 위치로 풀 수 있다.
스위프(Sweep) 모드에서의 인밴드 스프리어스 회피
(1) Fpll의 체배성분과 Fdds/2의 체배성분과의 조합
락 하고자 하는 주파수가 주파수범위(SPAN)의 중심에 있다고 가정하면,
비교 스프리어스 위치 = (Fpll *n)-{(Fdds/2)*m}
여기서, Fpll : 제1 위상고정루프의 8분주된 주파수,
Fdds : 직접디지털합성기의 출력주파수,
n, m : 체배성분(0.5, 1, 1.5, 2, 2.5, 3 ..),
Fpll은 기본(Fundamental)성분만 영향을 주므로, n=1로 가정하면, 비교 스프리어스 위치 = Fpll -{(Fdds/2)*m} 이 된다.
스위프(Sweep)시 화면상에 나타나는 인밴드 스프리어스의 위치는 (Fpll*n) [{(Fdds+X)/2}*m]이 된다.
여기서, X는 SPAN의 시작점으로부터 인밴드 스프리어스가 나타나는 지점을 말한다.
상기 내용을 종합하면, 아래의 공식이 된다.
[(FLK+X)+(Fpll*n)-{(Fdds+X)/2}*m]=CF+3621.4
이것을 X에 관해서 풀게되면,
X-mX=3621.4+CF-FLK+m*Fdds-Fpll*n
X=[{FLK+(Fpll*n)-3621.4-CF-(Fdds*m)}/(m-1)]
FLK=3621.4+CF-(SPAN/2), n=1을 대입하면
X={Fpll-(Fdds*m)-(SPAN/2)}/(m-1)
여기서, CF: Center Frequency (화면에 디스플레이 되는 중심주파수)
FLK: Lock하고자 하는 주파수 3621.4를 더하는 이유는 현재 시스템의 시작이 3621.4~6621.4MHz로 락(LOCK)을 하고자 하는 주파수는 중심주파수보다 3621.4MHz가 항상 크기 때문이다
상기 비교 스프리어스는 반송파주파수의 좌우에 대칭적으로 위치하기 때문에 반송파주파수가 스위프를 하게 되면, 항상 두 위치에서 반송파주파수와 스프리어스가 만나게 된다.
상기 식은 우측에 위치한 비교 스프리어스에 관한 공식이면, 좌측에 위치한 비교 스프리어스에 관한 공식은 아래와 같다.
[(FLK+X)+{(Fdds+X)*m}-(Fpll*n)=CF+3621.4
X+mX=3621.4+CF+(Fpll*n)-(Fdds*m)-FLK
X=[3621.4+CF+(Fpll*n)-(Fdds*m)-FLK]/(m+1)
FLK=3621.4+CF-(SPAN/2), n=1을 대입하면,
X={Fpll-(Fdds*m)-(SPAN/2)}/(m+1)
상기 설명한 공식들은 락(LOCK)하고자 하는 주파수가 주파수범위(SPAN)의 중심에 위치한다고 가정했을 때의 공식으로 주파수범위 내에서 입력주파수가 주파수범위의 중심이 아닌 위치일 때의 계산은 아래와 같다.
SPAN의 중심으로부터 입력주파수와의 차이이므로,
X={Fpll-(Fdds*m)+(CF-Signal)-(SPAN/2)}/(m-1)
X={Fpll-(Fdds*m)+(CF-Signal)-(SPAN/2)}/(m+1)가 된다.
(2) Fadfref와 Fdds의 합성성분과 Fdds의 체배성분의 조합
도 1에 도시한 바와같이, 제1 위상고정루프(10)의 8분주된 신호의 체배성분을 제2 위상고정루프(30)의 비교주파수에 활용하는 것을 알 수 있다.
이러한 다중 위상고정루프에서는 제2 위상고정루프(30)에서 발생하는 주파수 성분 뿐만 아니라, 제1 위상고정루프(10)에 발생하는 주파수성분도 고려하여야 한다.
즉 제1 위상고정루프(10)의 주파수분석기(11)의 믹서(14)에서 중간주파수인 Fadfref와 직접디지털합성기(31)의 출력주파수 1/2배 성분의 체배성분을 나타낸 것으로, 직접디지털합성기(31)의 출력주파수 1/2배 성분은 주파수합성기의 내부에서 1/2로 분주하여 사용하기 때문에 발생하며, 이들 고조파성분은 집적회로 내부에서 주파수 비교시 구형파로 비교하기 때문이다
직접디지털합성기(31)의 출력주파수가 커지거나 작아짐에 따라 Fadfref와 만나는 경우, 또 다른 인밴드 스프리어스가 발생한다.
이 경우에는 상기 비교 스프리어스와는 달리 주파수범위 내에 반송파주파수를 기준으로 좌측이나 우측에 하나의 스프리어스만 나타나는 게 특징이다.
이 경우에 나타나는 스프리어스를 도식화한 것이다.
상기 스프리어스에 관행 공식으로 풀이하면 다음과 같다.
FLK+SPUR+X=CF+3621.4
X =CF+3621.4-FLK-SPUR=CF+3621.4-{3621.4+CF-(SPAN/2)}-SPUR=(SPAN/2)-SPUR
X=(SPAN/2)-[Fadfref-(Fdds+X)-m(Fdds+X)]=
-[{(SPAN/2)-Fadfref+(m+1)Fdds}/m]이 되며,
이 또한 (+)(-)로 부호전환되는 시점에서 스프리어스가 발생한다.
따라서 (-)(+)로 부호가 전환되는 시점에도 스프리어스가 발생하게 되는데 아래의 공식으로 표현된다.
X =(SPAN/2)-[m(Fdds+X)-{Fadfref-(Fdds+X)}]
=[(SPAN/2)+Fadfref-(m+1)Fdds]/(m+2)가 된다.
(3) Fdds와 FΦ의 체배성분과의 조합
상기 다중 위상고정루프에서는 하나의 위상고정루프 출력주파수가 다른 위상고정루프의 기준주파수가 되는데, 이 경우에는 기준주파수를 만드는 위상고정루프내부의 비교주파수의 체배성분이 출력에 실려 나옴으로써, 이 출력주파수를 기준주파수로 사용하는 위상고정루프의 주파수성분과 믹싱되어 또 다른 인밴드 스프리어스를 야기하게 된다.
이때, 제1 위상고정루프의 비교주파수를 FΦ라고 하면, FΦ의 체배성분이 Fpll에 실려나와, Fdds와 결합되어 인밴드 스프리어스가 발생한다
따라서, FΦ의 몇 체배 성분인지를 확인해야 하는데,이 성분은 m으로 규정하였다.
m=int(Fpll/FΦ)+2
이 경우, 직접디지털합성기의 출력주파수 이동과 우측에 나타나는 스프리어스의 이동속도가 같으므로 우측의 스프리어스는 고정된 값으로 보인다. 이것을 공 식으로 풀면, 다음과 같다.
FLK+X+SPUR=CF+3621.4에서
X =CF+3621.4-{3621.4+CF-(SPAN/2)}-SPUR
=(SPAN/2)-SPUR=(SPAN/2)-{(Fdds+X)-(Fㅦ*m-Fpll)}
=(SPAN/2)-Fdds-X+(Fㅦ*m)-Fpll
=[(SPAN/2)-Fdds+(Fㅦ*m)-Fpll]/2가 된다.
고속 퓨리에 변환(FFT)모드에서의 인밴드 스프리어스 회피
국부발진기가 제로 락(zero lock)하는 SPAN>0인 경우에 대한 설명이다
따라서, FLK=CF+3621.4+(SPAN/2)에서 SPAN이 "0" 이므로 FLK=3621.4+CF가 된다.
(1) Fpll의 체배성분과 Fdds의 체배성분과의 조합에 의한 Spurious 발생
FLK+X-(Fdds*m)+Fpll=3621.4+CF_signal
3621.4+CF+X-(Fdds*m)+Fpll=3621.4+CF_signal
X =(CF-CF_signal)-(Fdds*m)+Fpll≤±2.5KHz
입력주파수와 락 주파수가 같을 때, 즉, 입력주파수가 주파수범위의 중심에 위치할 때 CF=CF_signal이므로, X = Fpll-(Fdds*m) ≤±2.5KHz의 조건에서 인밴드 스프리어스가 존재하면 이를 회피토록 한다
(2) Fadfref와 Fdds의 1차성분과 Fdds의 체배성분과의 조합에 의한 스프리어스 발생.
FLK+SPUR+X=CF+3621.4+CF_signal FLK=3621.4+CF
X=CF_signal+3621.4-FLK-SPUR SPUR=Fadfref-Fdds-(Fdds*m)
=3621.4+CF+Fadfref-{(m+1)*Fdds}=3621.4+CF_signal
=(CF-CF_signal)+Fadfref-{(m+1)*Fdds} ≤±2.5KHz
(3) Fdds와 FΦ의 체배성분과의 조합에 의한 Spurious 발생
FLK+SPUR+X=CF+3621.4+CF_signal FLK=3621.4+CF
FLK+{(Fㅦ*m)-Fpll-Fdds}=3621.4+CF_signal SPUR=Fㅦ*m-Fpll-Fdds
(CF-CF_signal)+(FΦ*m)-Fpll-Fdds ≤±2.5KHz
상기 공식을 토대로 중앙처리장치(50)에 시뮬레이션 가능토록 스프리어스 발생 회피 알고리즘을 구성하였다.
상기와 같이 중앙처리장치(50)의 스프리어스 스프리어스 발생 알고리즘에 의하여 입력된 주파수범위 내에 인밴드 스프리어스가 중심주파수를 기준하여 주파수범위(SPAN; 200KHz) 내에 존재하지 않았으면, 그대로 디스플레이하게 된다(단계24).
그러나 상기 중앙처리장치(50)에서는 제2 위상고정루프(30)에서 중심주파수를 기준하여 주파수범위(SPAN; 200KHz) 내에 인밴드 스프리어스가 존재하는가를 판단하게 되면, 상기 중앙처리장치(50)에서는 상기 설정된 소정의 스프리어스 발생 회피 알고리즘으로 계산하고(단계25), 상기 계산된 값을 콘트롤러(40)를 통해서 상기 제1 위상고정루프(10)와 제2 위상고정루프(30)에 기준주파수를 변경하는 제어명령을 내리게 된다(단계26).
상기 콘트롤러(40)에서는 중앙처리장치(50)의 스프리어스 발생 회피 알고리즘에 변경된 기준주파수로 시작주파수를 이동하여(단계27), 직접디지털합성기(31) 의 시작점을 인밴드 스프리어스가 존재하지 구간으로 이동하여 인밴드 스프리어스를 회피하게 되는 것이다(단계28).
이상에서 설명한 바와 같이, 본 발명은 스펙트럼분석기의 다중 위상고정루프 및 위상검출기의 내부에서 발생하는 인밴드 스프리어스의 위치를 정확하게 계산하여 사용자가 보고자하는 주파수범위의 밖으로 인밴드 스프리어스를 회피하는 알고리즘을 중앙처리장치에 입력하고, 인밴드 스프리어스 발생시 상기 중앙처리장치에서는 상기 스프리어스 발생 회피 알고리즘으로 연산한 후 인밴드 스프리어스가 존재하지 않은 구간으로 시작주파수를 이동하여 인밴드 스프리어스가 존재하지 않은 구간으로 인밴드 스프리어스를 회피하여 줌으로써, 위상고정루프의 성능을 향상하게 되는 것이다.

Claims (3)

  1. 기준주파수를 출력하는 주파수분석기, 상기 기준주파수의 고조파를 회피하는 루프필터, 상기 루프필터를 통해서 고조파가 회피된 신호를 받아 발진주파수를 출력하는 전압제어발진기, 상기 발진주파수를 입력받아 중간주파수로 변환 출력하는 믹서, 상기 발진주파수를 8분주하는 분주기를 포함하는 제1 위상고정루프와; 상기 제1 위상고정루프에서 8분주된 가변주파수를 수 ~ 수십 체배하는 샘플링믹서와; 락 하고자 하는 기준주파수를 중간주파수로 변환한 후 상기 수 ~ 수십 체배된 주파수와 비교하는 제2 위상고정루프와; 상기 제1, 제2 위상고정루프에 제어명령을 출력하는 콘트롤러; 및 상기 콘트롤러에 기설정된 스프리어스 발생 회피 알고리즘으로 스프리어스를 위치를 연산하여 기준주파수를 변경하여 스프리어스를 회피하는 중앙처리장치를 포함하는 스펙트럼분석기의 인밴드 스프리어스 회피 장치.
  2. 제 1 항에 있어서, 상기 중앙처리장치는 기설정된 스프리어스 발생 회피 알고리즘으로 기준주파수로 시작주파수를 인밴드 스프리어스가 존재하지 구간으로 이동시켜 인밴드 스프리어스를 회피하는 것을 포함하는 스펙트럼분석기의 인밴드 스프리어스 회피 장치.
  3. (a) 측정하고자 하는 범위에 기준이 되는 중심주파수를 임의로 설정하여 입력하는 단계와;
    (b) 상기 (a)단계에서 임의로 설정된 중심주파수에 대하여 사용자가 보고자하는 주파수범위를 입력하는 단계와;
    (c) 상기 (b)단계에서 입력된 주파수범위 내에 스프리어스가 존재하는가를 판단하는 단계와;
    (d) 상기 (c)단계에서 스프리어스가 중심주파수를 기준하여 주파수범위 내에 존재하지 않았으면, 그대로 디스플레이하는 단계와;
    (e) 상기 (c)단계에서 스프리어스가 상기 중심주파수를 기준하여 주파수범위 내에 존재하면 기 설정된 소정의 스프리어스 발생 알고리즘으로 계산하는 단계와;
    (f) 상기 (e)단계에서 계산된 값으로 기준주파수를 변경하는 단계와;
    (g) 상기 (f)단계에서 변경된 기준주파수로 시작주파수를 이동시키는 단계를 포함하는 스펙트럼분석기의 인밴드 스프리어스 회피 방법.
KR1020070011006A 2007-02-02 2007-02-02 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법 KR100845883B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070011006A KR100845883B1 (ko) 2007-02-02 2007-02-02 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070011006A KR100845883B1 (ko) 2007-02-02 2007-02-02 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법

Publications (1)

Publication Number Publication Date
KR100845883B1 true KR100845883B1 (ko) 2008-07-14

Family

ID=39824399

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070011006A KR100845883B1 (ko) 2007-02-02 2007-02-02 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100845883B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101004792B1 (ko) 2008-12-24 2011-01-04 엘아이지넥스원 주식회사 스펙트럼분석기의 인밴드 스프리어스 회피장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10170570A (ja) 1996-11-07 1998-06-26 Marconi Instr Ltd スペクトル分析器
US6233288B1 (en) * 1995-01-24 2001-05-15 Advantest Corp. Spectrum analyzer
JP2006105974A (ja) * 2004-09-20 2006-04-20 Guzik Technical Enterp Inc 位相ノイズ補償を有するスペクトラムアナライザ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6233288B1 (en) * 1995-01-24 2001-05-15 Advantest Corp. Spectrum analyzer
JPH10170570A (ja) 1996-11-07 1998-06-26 Marconi Instr Ltd スペクトル分析器
JP2006105974A (ja) * 2004-09-20 2006-04-20 Guzik Technical Enterp Inc 位相ノイズ補償を有するスペクトラムアナライザ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101004792B1 (ko) 2008-12-24 2011-01-04 엘아이지넥스원 주식회사 스펙트럼분석기의 인밴드 스프리어스 회피장치

Similar Documents

Publication Publication Date Title
US9742447B2 (en) Clock signal generating apparatus, clock signal generating method, and medium
US8866519B1 (en) System and method for reducing spectral pollution in a signal
CN105122650B (zh) 利用可变频率梳线的合成器方法
US10585169B2 (en) Signal generating circuit
US7825701B2 (en) Frequency synthesizer
WO2017056287A1 (ja) 線形チャープ信号発生器
US20040012423A1 (en) Phase locked loop circuit using fractional frequency divider
JP4881997B2 (ja) スペクトラムアナライザおよびスペクトラム分析方法
KR101341138B1 (ko) 에일리어싱된 주파수에 대한 위상 고정
KR100845883B1 (ko) 스펙트럼분석기의 인밴드 스프리어스 회피 장치 및 방법
JP2017112458A (ja) スペクトラム拡散クロック発生回路及びスペクトラム拡散クロック発生方法
Chenakin Building a Microwave Frequency Synthesizer—Part 1: Getting Started,‖
EP3683967A1 (en) Signal source
RU2523188C1 (ru) Синтезатор частот
Yang et al. A High Performance Frequency Synthesis Method Based on PLL and DDS
US8994422B2 (en) Use of Frequency addition in a PLL control loop
JP2005057754A (ja) オフセット・ループ合成器のための直接周波数合成器
KR101004792B1 (ko) 스펙트럼분석기의 인밴드 스프리어스 회피장치
Vishnu et al. An avoidance technique for mitigating the integer boundary spur problem in a DDS-PLL hybrid frequency synthesizer
US20210336625A1 (en) Method and Apparatus for Generating Output Frequency Locked to Input Frequency
JP2013170976A (ja) 移動体通信機器試験用信号発生装置およびその周波数制御方法
TW543295B (en) System for raising frequency resolution and accuracy of frequency scanning circuit
Musch Broadband suppression of phase-noise with cascaded phase-locked-loops for the generation of frequency ramps
Sotiriadis Diophantine frequency synthesis for fast-hopping, high-resolution frequency synthesizers
Rozorinov et al. Implementation of opportunities of labview software package in case of design of electronic frequency synthesizer on the basis of PAAF

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130527

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140605

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150605

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160525

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170529

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180518

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190610

Year of fee payment: 12