KR100810602B1 - 전압기입방식 화소구조 - Google Patents

전압기입방식 화소구조 Download PDF

Info

Publication number
KR100810602B1
KR100810602B1 KR1020060050372A KR20060050372A KR100810602B1 KR 100810602 B1 KR100810602 B1 KR 100810602B1 KR 1020060050372 A KR1020060050372 A KR 1020060050372A KR 20060050372 A KR20060050372 A KR 20060050372A KR 100810602 B1 KR100810602 B1 KR 100810602B1
Authority
KR
South Korea
Prior art keywords
light emitting
voltage
transistor
organic light
emitting diode
Prior art date
Application number
KR1020060050372A
Other languages
English (en)
Other versions
KR20070116389A (ko
Inventor
한민구
신희선
Original Assignee
재단법인서울대학교산학협력재단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인서울대학교산학협력재단 filed Critical 재단법인서울대학교산학협력재단
Priority to KR1020060050372A priority Critical patent/KR100810602B1/ko
Publication of KR20070116389A publication Critical patent/KR20070116389A/ko
Application granted granted Critical
Publication of KR100810602B1 publication Critical patent/KR100810602B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing

Abstract

본 발명은 유기발광소자의 구동을 위한 전압기입방식 화소구조에 관한 것으로, 비정질 박막트랜지스터를 이용한 저소비전력용 능동형 유기발광표시장치의 화소구조에 관한 것이다.
본 발명에 따른 전압기입방식 화소구조는 유기물 발광다이오드(O-LED)와; 외부에서 인가되는 선택 신호에 의해 구동 화소를 선택하는 제1 트랜지스터와; 상기 선택수단에 의해 인가되는 제어전압에 따라 소정의 전하를 저장하는 커패시터와; 상기 커패시터에 저장된 전하에 따른 전압을 수신하여 전류를 상기 유기물 발광다이오드에 인가하는 제2 트랜지스터; 및 발광과정에서는 상기 유기물 발광다이오드에 전류가 흐르도록 하고, 상기 제2 트랜지스터의 문턱전압 보상과정에서는 상기 유기물 발광다이오드로의 전류흐름을 차단하는 문턱전압 보상부를 포함하는 것을 특징으로 한다.
비정질 실리콘 박막트랜지스터, 문턱전압, 전압기입

Description

전압기입방식 화소구조{PICTURE ELEMENT STRUCTURE OF VOLTAGE PROGRAMMING METHOD TYPE}
도 1은 종래 일반적인 전압기입방식의 화소구조를 나타낸 도면,
도 2는 도 1의 화소구조에서 TFT의 문턱전압 변화에 따른 전류편차를 나타낸 도면,
도 3은 종래 다른 방법에 따른 전압기입방식 문턱전압 보정 화소구조를 나타낸 도면,
도 4는 도 3의 타이밍도,
도 5는 본 발명의 실시예에 따른 전압기입방식 액티브 매트릭스 OLED의 화소 구조를 나타낸 도면,
도 6은 도 5의 동작 타이밍도,
도 7의 (a),(b),(c) 및 (d)는 도 6의 각 구간(①,②,③ 및 ④)에서의 동작을 설명하기 위한 도면,
도 8은 도 5의 화소구조에서 TFT의 문턱전압 변화에 따른 전류편차를 나타낸 도면.
본 발명은 화소구조에 관한 것으로, 비정질 박막트랜지스터(Thin Film Transistor)를 이용한 저소비전력용 능동형 유기발광표시장치(Active Matrix Organic Light Emission Display: AMOLED)의 화소구조에 관한 것이다.
유기발광표시장치는 유기발광소자(organic light emitting diode, OLED)와 이를 구동하는 박막트랜지스터(thin film transistor, TFT)를 구비하며, 박막트랜지스터는 활성층(active layer)의 종류에 따라 다결정 실리콘(poly silicon) 박막트랜지스터와 비정질 실리콘(amorphous silicon) 박막트랜지스터(a-Si TFT) 등으로 구분된다.
다결정 실리콘 박막트랜지스터를 채용한 유기발광표시장치는 여러 가지 장점을 가지고 있어서 일반적으로 널리 사용되고 있다. 그러나, 다결정 실리콘 박막트랜지스터의 제조공정이 복잡하고 이에 따라 비용도 증가한다. 또한 다결정 실리콘 박막트랜지스터를 채용한 유기발광표시장치로는 대화면을 얻기가 어렵다.
반면 비정질 실리콘 박막트랜지스터를 채용한 유기발광표시장치는 대화면을 얻기가 용이하고, 다결정 실리콘 박막트랜지스터를 채용한 유기발광표시장치보다 제조공정 수도 상대적으로 적다.
한편, 비정질 실리콘 박막트랜지스터를 채용한 유기발광표시장치는 비정질 실리콘 박막트랜지스터의 구동전류에 의해 발하는 빛의 세기를 조절하므로, 장시간 OLED를 구동할 경우 a-Si:H TFT에 계속적으로 전류가 인가된다. 이 경우 a-Si TFT 는 구동시간에 따라 문턱전압 열화가 진행되어 OLED에 흐르는 전류의 양이 초기보다 낮아지게 된다.
또한 전체화면에 부분적으로 다른 데이터 전압을 인가할 경우 각 화소회로에 흐르는 전류의 양이 다르기 때문에 문턱전압의 열화정도 역시 차이가 발생한다. 이로 인해 OLED 화질의 불균일도가 발생할 수 있다.
그러므로 박막트랜지스터의 문턱전압의 열화현상에도 동일한 OLED 전류를 출력할 수 있는 보상회로 개념의 a-Si TFT를 기반으로 한 능동구동 OLED에 요구된다.
도 1은 종래 일반적인 전압기입방식의 화소구조를 나타낸 도면으로, 상기 화소구조는 2개의 TFT와 한 개의 커패시터로 구성된다.
도 1에서, SW TFT는 스위치 역할을 하고, CST는 데이터 전압을 저장하며 DTR은 CST에 저장된 데이터 값에 해당하는 전류를 O-LED에 흘리는 역할을 한다.
그러나, 상기 종래의 화소구조는 화소와 화소간에 DTR의 전압불균일이 발생하였을 경우, 동일한 데이터 전압이 CST에 저장되어라도 서로 다른 전류가 흐르게 된다. 때문에 상기 구조는 화소간의 TFT 문턱전압을 전혀 보정하지 못하여 OLED 전류의 양이 감소한다. 다음의 식은 도 1의 화소구조에서의 전류량을 식으로 나타낸 것이다.
ID = 1/2 x k x (VGS-VTH)2
= 1/2 x k x (VDATA-VOLED-VTH _ T2)2
(상기 식에서 k는 포화영역에서의 전류-전압 관계식을 나타낸 것으로, k = μ x COX x W/L이다. 여기서 μ는 전계효과 이동도, COX는 절연층의 커패시턴스, W는 TFT의 채널 폭, L은 TFT의 채널 길이를 각각 나타낸다.)
도 2는 도 1의 화소구조에서 TFT의 문턱전압 변화에 따른 전류편차를 나타낸 도면으로, TFT의 문턱전압이 2.5V에서 3V로 변화하였을 경우 동일한 데이터 전압에 의해 OLED에 흐르는 전류를 각각 나타낸 것이다. AMOLED에서 한 화소의 계조표현을 위해 약 수십 내지 수백 nA의 전류가 흐르므로 도 2와 같은 전류편차는 상당히 크다고 할 수 있다.
도 3은 종래 다른 방법에 따른 전압기입방식 문턱전압 보정 화소구조를 나타낸 도면으로, 상기 문제점을 보완하기 위해 4개의 TFT와 2개의 커패시터를 이용하여 구동 TFT의 문턱전압을 미리 충전시킨 후 차지 커플링을 이용하여 데이터를 입력하는 방법이 제안되었다.
도 4는 도 3의 타이밍도이다.
그러나, 상기 종래의 다른 방법의 경우 a-Si:H TFT의 문턱전압 열화 및 OLED의 문턱전압 열화는 보상할 수 있지만, 상기 문턱전압 열화를 보상하기 위해 VDD 단에서 OLED로의 전류경로(current path)에 2개의 TFT를 필요로 하는 문제점이 있다. 이는 우선 VDD 단에서 전류구동 TFT로의 전류경로를 차단하는 스위칭 TFT에서의 전압강하(voltage drop)가 발행하며 이로 인해 높은 VDD 전압을 사용해야 하기 때문이다. 즉, 더 큰 전력을 소모해야 한다.
더욱이 전류에 의한 TFT의 열화 역시 전류구동 TFT 뿐만 아니라 스위칭 TFT 에서도 발생하여 전류구동 TFT의 드레인 전압이 스위칭 TFT의 열화에 따라 변화하여 화질저하를 초래할 수 있다.
따라서 본 발명은 상기와 같은 종래기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 비정질 실리콘 박막트랜지스터의 문턱전압 열화를 보정하고, 전력소모를 최소화 할 수 있는 전압기입방식 화소구조를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명에 따른 전압기입방식 화소구조는 유기물 발광다이오드(O-LED)와; 외부에서 인가되는 선택 신호에 의해 구동 화소를 선택하는 제1 트랜지스터와; 상기 선택수단에 의해 인가되는 제어전압에 따라 소정의 전하를 저장하는 커패시터와; 상기 커패시터에 저장된 전하에 따른 전압을 수신하여 전류를 상기 유기물 발광다이오드에 인가하는 제2 트랜지스터; 및 발광과정에서는 상기 유기물 발광다이오드에 전류가 흐르도록 하고, 상기 제2 트랜지스터의 문턱전압 보상과정에서는 상기 유기물 발광다이오드로의 전류흐름을 차단하는 문턱전압 보상부를 포함하는 것을 특징으로 한다.
바람직하게는, 상기 문턱전압 보상부는 상기 선택신호에 의해 제어되며, 소스 전극이 상기 커패시터와 상기 제2 트랜지스터의 게이트 전극 사이에 접속된 제3 트랜지스터와; EMS 신호에 의해 제어되며, 소스 전극이 상기 제1 트랜지스터의 드레인 전극과 상기 커패시터 사이에 접속된 제4 트랜지스터; 및 클록신호에 의해 제 어되며, 소스 전극이 외부 전압원에 연결되고, 드레인 전극이 상기 제3 트랜지스터의 소스 전극에 접속된 제5 트랜지스터를 포함하는 것을 특징으로 한다.
더욱 바람직하게는, 상기 제2 트랜지스터의 문턱전압 보상과정에서 상기 클록신호는 로우(low)이며, 상기 외부 전압원은 음의 전압을 인가함으로써 상기 유기물 발광다이오드의 애노드 전압을 상기 유기물 발광다이오드의 문턱전압 이하로 유지하여 유기물 발광다이오드로의 전류흐름을 차단하는 것을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예를 상세히 설명한다. 도면에서 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 참조번호 및 부호로 나타내고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
도 5는 본 발명의 실시예에 따른 전압기입방식 액티브 매트릭스 OLED의 화소 구조를 나타낸 도면이다.
도 5를 참조하면, 본 실시예의 전압기입방식 액티브 매트릭스 OLED의 화소구조는 5개의 N-형 TFT(T1 내지 T5)와 한 개의 커패시터(CST)를 포함한다. 기본적으로 화소에 들어가야 하는 필수 신호인 선택 신호(SEL)와 데이터 신호(VDATA) 외에 클록 신호(CLK)와 EMS 신호가 필요하나 간단한 구성으로 이루어져있다.
또한, VDD를 일정한 전압으로 유지하는 방식이 아닌 클록신호를 이용하여 보상과정에서 낮은 전압(-; 음의 값)를 갖도록 한 것이다.
상기 구성을 갖는 본 발명의 동작원리는 다음과 같다.
도 6은 도 5의 동작 타이밍도이고, 도 7의 (a),(b),(c) 및 (d)는 도 6의 각 구간(①,②,③ 및 ④)에서의 동작을 설명하기 위한 도면이다.
먼저, 도 7의 (a)는 리셋(reset)구간으로 스위칭 TFT 중 T4와 T5가 켜져 있으며 이를 통해 커패시터(CST)에 저장되어 있던 이전 프레임의 전압값을 초기화시켜준다.
도 7의 (b)에서, 선택신호가 하이(high)로 바뀌며 데이터 전압이 커패시터(CST)의 왼쪽단에 입력되게 된다. 즉, 커패시터(CST)에 저장되어 있는 전압값은 VDD(+) - VDATA 로 데이터가 반영된 값이 커패시터(CST)에 저장된다.
도 7의 (c)에서, 클록(CLK)이 로우(low)가 되어 VDD(+)와 저장 커패시터(CST)에 접속된 T5를 끈다(off). 또한, VDD가 높은 전압값(+)에서 낮은 전압값(-)으로 떨어지게 되면서 커패시터(CST)에서 T3와 T2를 거쳐 VDD(-)로 전류가 흐른다. 이 구간에서의 전류구동 TFT인 T2의 드레인단과 소스단은 다른 구간과 달리 OLED에 접속된 단이 드레인단이 되고 VDD(-)에 접속된 단이 소스단이 된다. 이를 통해 커패시터(CST)에 저장된 값은 VTH + VDD(-) - VDATA가 된다. 이 값은 전류구동 TFT인 T2의 문턱전압을 반영한다. 이때, 낮은 값의 VDD가 인가되어 있기 때문에 OLED의 애노드 전압을 OLED 의 문턱전압 이하로 유지할 수 있다. 그러므로 OLED로의 전류경로(current path)는 차단되어 OLED 에 무관하게 T2 의 문턱전압을 저장한다.
도 7의 (d)는 OLED 발광구간으로 VDD는 다시 높은 값(+)으로 바뀌고 EMS 신호만 하이(high)를 유지한다. T4를 통해 커패시터(CST)의 한쪽 단은 OLED의 애노드단과 접속된다. 커패시터(CST)에 저장된 VTH + VDD(-) - VDATA가 T2의 VGS가 된다. 그러므로 OLED로 흐르는 전류인 IOLED는 다음 식에 의해 정리할 수 있다.
IOLED = 1/2 x k x (VGS-VTH)2
= 1/2 x k x (-VDATA+VTH+VDD(-)-VTH)2
= 1/2 x k x (-VDATA+VDD(-))2
(상기 식에서 k는 포화영역에서의 전류-전압 관계식을 나타낸 것으로, k = μ x COX x W/L이다. 여기서 μ는 전계효과 이동도, COX는 절연층의 커패시턴스, W는 TFT의 채널 폭, L은 TFT의 채널 길이를 각각 나타낸다.)
즉, IOLED 는 OLED와 T2의 문턱전압과 관계없이 VDATA와 VDD(-)에 관련된 값으로 출력된다.
도 8은 도 5의 화소구조에서 TFT의 문턱전압 변화에 따른 전류편차를 나타낸 시뮬레이션 결과도로써, TFT의 문턱전압이 3V에서 5V로 변화하였을 경우 동일한 데이터 전압에 의해 OLED에 흐르는 전류를 각각 나타낸 것이다.
도 8을 참조하면, 도 2와는 달리 3경우가 거의 동일한 전류값을 나타내며 그 오차는 1㎂ 수준의 전류에서는 45㎁ 정도로 5%이하의 작은 오차를 보임을 알 수 있다.
다음의 표 1은 본 발명에 따라 VDD에서 OLED로의 전류경로에 TFT를 제거한 경우와 종래 TFT가 존재하는 경우의 전력소모를 비교하여 나타낸 것이다.
종래 방식에서 일반적으로 사용되는 VDD 전압이 15V일 경우 본원발명에서는 스위칭 TFT의 전합강하가 일어나지 않으므로 2V 이상을 줄인 VDD 전압을 사용할 수 있다. 이 경우 전력소모를 15% 감소시킬 수 있음을 표 1의 계산을 통해 확인할 수 있다.
해상도(Resolution) 본발명 종래기술
320 x 240 2.9W 3.5W
640 x 480 11.98W 13.82W
따라서, 본 발명에 따른 전압기입 화소구조의 경우 더 낮은 전력을 이용하여 종래의 보상회로와 같이 전류구동 TFT의 문턱전압 열화를 보상함을 알 수 있다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 아니 되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
상술한 바와 같이 본 발명의 전압기입방식 화소구조는 비정질 실리콘 박막 트랜지스터의 문턱전압 열화로 인한 유기발광소자의 전류감소 현상을 최소화할 수있다.
또한, 기본적으로 화소에 필요한 필수 신호인 선택 신호와 데이터 신호 외에 클록 신호와 EMS 신호가 인가되어 문턱전압의 열화를 억제할 수 있다.
따라서 본 발명에 따른 전압기입방식 화소구조는 종래의 화소구조에 비해 전력소모가 적고, 신뢰성이 우수한 디스플레이를 구현할 수 있는 장점이 있다.

Claims (3)

  1. 삭제
  2. 유기물 발광다이오드(O-LED)와;
    외부에서 인가되는 선택 신호에 의해 구동 화소를 선택하는 제1 트랜지스터와;
    상기 선택수단에 의해 인가되는 제어전압에 따라 소정의 전하를 저장하는 커패시터와;
    상기 커패시터에 저장된 전하에 따른 전압을 수신하여 전류를 상기 유기물 발광다이오드에 인가하는 제2 트랜지스터; 및
    발광과정에서는 상기 유기물 발광다이오드에 전류가 흐르도록 하고, 상기 제2 트랜지스터의 문턱전압 보상과정에서는 상기 유기물 발광다이오드로의 전류흐름을 차단하는 문턱전압 보상부를 포함하며, 상기 문턱전압 보상부는
    상기 선택신호에 의해 제어되며, 소스 전극이 상기 커패시터와 상기 제2 트랜지스터의 게이트 전극 사이에 접속된 제3 트랜지스터와;
    EMS 신호에 의해 제어되며, 소스 전극이 상기 제1 트랜지스터의 드레인 전극과 상기 커패시터 사이에 접속된 제4 트랜지스터; 및
    클록신호에 의해 제어되며, 소스 전극이 외부 전압원에 연결되고, 드레인 전극이 상기 제3 트랜지스터의 소스 전극에 접속된 제5 트랜지스터를 포함하는 것을 특징으로 하는 전압기입방식 화소 구조.
  3. 제 2 항에 있어서, 상기 제2 트랜지스터의 문턱전압 보상과정에서
    상기 클록신호는 로우(low)이며, 상기 외부 전압원은 음의 전압을 인가함으로써 상기 유기물 발광다이오드의 애노드 전압을 상기 유기물 발광다이오드의 문턱전압 이하로 유지함을 특징으로 하는 전압기입방식 화소구조.
KR1020060050372A 2006-06-05 2006-06-05 전압기입방식 화소구조 KR100810602B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060050372A KR100810602B1 (ko) 2006-06-05 2006-06-05 전압기입방식 화소구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060050372A KR100810602B1 (ko) 2006-06-05 2006-06-05 전압기입방식 화소구조

Publications (2)

Publication Number Publication Date
KR20070116389A KR20070116389A (ko) 2007-12-10
KR100810602B1 true KR100810602B1 (ko) 2008-03-06

Family

ID=39142199

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060050372A KR100810602B1 (ko) 2006-06-05 2006-06-05 전압기입방식 화소구조

Country Status (1)

Country Link
KR (1) KR100810602B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102280448A (zh) * 2011-08-31 2011-12-14 中国科学院微电子研究所 硅基有机发光微显示像素单元版图结构

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5665256B2 (ja) 2006-12-20 2015-02-04 キヤノン株式会社 発光表示デバイス
KR101008482B1 (ko) 2009-04-17 2011-01-14 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101015339B1 (ko) 2009-06-05 2011-02-16 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101596970B1 (ko) * 2010-03-26 2016-02-23 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 이를 이용한 입체 영상 표시장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050005646A (ko) * 2003-07-07 2005-01-14 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050005646A (ko) * 2003-07-07 2005-01-14 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102280448A (zh) * 2011-08-31 2011-12-14 中国科学院微电子研究所 硅基有机发光微显示像素单元版图结构
CN102280448B (zh) * 2011-08-31 2013-03-06 中国科学院微电子研究所 硅基有机发光微显示像素单元版图结构

Also Published As

Publication number Publication date
KR20070116389A (ko) 2007-12-10

Similar Documents

Publication Publication Date Title
US11651736B2 (en) Electronic display with hybrid in-pixel and external compensation
US8174466B2 (en) Display device and driving method thereof
CN109545145B (zh) 像素电路及其驱动方法、显示装置
US10796625B2 (en) Pixel circuit having dual-gate transistor, and driving method and display thereof
US7764248B2 (en) Display and method for driving display
JP6128738B2 (ja) 画素回路及びその駆動方法
US9984626B2 (en) Pixel circuit for organic light emitting diode, a display device having pixel circuit and driving method of pixel circuit
US7847761B2 (en) Method for driving display and display
US7459859B2 (en) Organic light emitting display having organic light emitting diode circuit with voltage compensation and technique thereof
US20080225027A1 (en) Pixel circuit, display device, and driving method thereof
US20100289832A1 (en) Display apparatus
KR20080077919A (ko) 표시장치, 표시장치 구동방법 및 전자기기
US20220319417A1 (en) Pixel driving circuit and display panel
US20210335248A1 (en) Pixel Circuit and Method for Driving the Same, Display Panel and Display Device
WO2020062813A1 (zh) 像素电路、其驱动方法及显示装置
US7586468B2 (en) Display device using current driving pixels
KR100810602B1 (ko) 전압기입방식 화소구조
US7307463B2 (en) Source follower, voltage follower, and semiconductor device
US20180166009A1 (en) Array substrate and display device
JP4889205B2 (ja) アクティブマトリクス型表示装置
CN210039590U (zh) 像素电路及显示器
JP4558391B2 (ja) アクティブマトリクス型表示装置
JP5034208B2 (ja) 表示装置および表示装置の駆動方法
JP4639674B2 (ja) 表示装置および表示装置の駆動方法
JP4930799B2 (ja) 電気光学装置、及び電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110209

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee