KR100808054B1 - 저전력 온도정보 출력장치 - Google Patents

저전력 온도정보 출력장치 Download PDF

Info

Publication number
KR100808054B1
KR100808054B1 KR1020060106113A KR20060106113A KR100808054B1 KR 100808054 B1 KR100808054 B1 KR 100808054B1 KR 1020060106113 A KR1020060106113 A KR 1020060106113A KR 20060106113 A KR20060106113 A KR 20060106113A KR 100808054 B1 KR100808054 B1 KR 100808054B1
Authority
KR
South Korea
Prior art keywords
unit
signal
tracking
enable signal
enable
Prior art date
Application number
KR1020060106113A
Other languages
English (en)
Inventor
정종호
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060106113A priority Critical patent/KR100808054B1/ko
Priority to US11/819,792 priority patent/US7606674B2/en
Application granted granted Critical
Publication of KR100808054B1 publication Critical patent/KR100808054B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40626Temperature related aspects of refresh operations
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01KMEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
    • G01K7/00Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
    • G01K7/01Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using semiconducting elements having PN junctions
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01KMEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
    • G01K7/00Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
    • G01K7/42Circuits effecting compensation of thermal inertia; Circuits for predicting the stationary value of a temperature
    • G01K7/425Thermal management of integrated systems
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 저전력 온도정보 출력장치에 관한 것으로, 이를 위해 본 발명에 의한 온도정보 출력장치는 트랙킹부의 동작을 인에이블 시키며 트랙킹부의 최소 트랙킹 동작시간이 지난후 트랙킹부의 동작을 정지시키기 위한 제2인에이블 신호를 생성하는 저전력제어부; 온도정보를 갖는 전압을 생성하는 밴드갭부; 및 상기 제2인에이블 신호에 따라 인에이블 되며, 상기 밴드갭부에서 생성된 전압 레벨을 트랙킹하기 위한 트랙킹부를 포함한다.
온도정보 출력장치, 트랙킹

Description

저전력 온도정보 출력장치{Low power On Die Thermal Sensor}
도 1은 종래의 온도정보 출력장치의 구성도.
도 2는 온도정보 출력장치의 전류소모를 나타내는 그래프.
도 3은 트랙킹부의 제2전압이 제1전압을 트랙킹하는 과정을 나타낸 그래프.
도 4는 본 발명 저전력 온도정보 출력장치의 일실시예 구성도.
도 5는 신호생성부의 일실시예 구성도.
도 6은 신호생성부의 펄스생성부 일실시예 구성도.
도 7은 신호생성부의 래치부의 일실시예 구성도.
도 8은 신호생성부의 출력부의 일실시예 구성도.
도 9는 신호생성부의 동작을 설명하기 위한 타이밍도.
*도면의 주요 부분에 대한 부호의 설명
100: 밴드갭부 200: 트랙킹부
300: 제어부 400: 신호생성부
410: 펄스생성부 420: 래치부
430: 출력부
본 발명은 각종 반도체장치 등에 사용되는 온도정보 출력장치(ODTS - On Die Thermal Sensor)에 관한 것으로, 더욱 상세하게는 저전력 온도정보 출력장치에 관한 것이다.
온도정보 출력장치가 반도체장치 중 하나인 디램(DRAM)에 어떻게 응용되고 있는지 살펴본다. 디램의 셀(DRAM cell)은 스위치 역할을 하는 트랜지스터와 전하(데이터)를 저장하는 캐패시터로 구성되어 있다. 메모리 셀 내의 캐패시터에 전하가 있는가 없는가에 따라, 즉 캐패시터의 단자 전압이 높은가 낮은가에 따라 데이터의 '하이'(논리 1), '로우'(논리 0)를 구분한다.
데이터의 보관은 캐패시터에 전하가 축적된 형태로 되어 있는 것이므로 원리적으로는 전력의 소비가 없다. 그러나 MOS트랜지스터의 PN결합 등에 의한 누설전류가 있어서 저장된 초기의 전하량이 소멸 되므로 데이터가 소실될 수 있다. 이를 방지하기 위해서 데이터를 잃어버리기 전에 메모리 셀 내의 데이터를 읽어서 그 읽어낸 정보에 맞추어 다시금 정상적인 전하량을 재충전해 주어야 한다.
이 동작을 주기적으로 반복해야만 데이터의 기억이 유지된다. 이러한 셀 전하의 재충전 과정을 리프레쉬(refresh) 동작이라 부르며, 리프레쉬 제어는 일반적으로 디램 제어기(DRAM controller)에서 이루어진다. 그러한 리프레쉬(refresh)동 작의 필요에 기인하여 디램에서는 리프레쉬 전력이 소모된다. 보다 저전력을 요구하는 배터리 오퍼레이티드 시스템(battery operated system)에서 전력 소모를 줄이는 것은 매우 중요하며 크리티컬(critical)한 이슈이다.
리프레쉬에 필요한 전력소모를 줄이는 시도중 하나는 리프레쉬 주기를 온도에 따라 변화시키는 것이다. 디램에서의 데이터 보유 타임은 온도가 낮아질수록 길어진다. 따라서, 온도 영역을 여러 영역들로 분할하여 두고 낮은 온도영역에서는 리프레쉬 클럭의 주파수를 상대적으로 낮추어주면 전력의 소모는 줄어들 것임에 틀림없다. 따라서, 디램 내부에 온도를 정확하게 감지하고, 감지한 온도의 정보를 출력해 줄 수 있는 장치가 필요하다.
또한, 디램은 그 집적레벨 및 동작속도가 증가함에 따라 디램 자체에서 많은 열을 발생한다. 이렇게 발생한 열은 디램 내부의 온도를 상승시켜 정상적인 동작을 방해하고, 자칫 디램의 불량을 초래한다. 따라서, 디램의 온도를 정확하게 감지하고, 감지한 온도의 정보를 출력해 줄 수 있는 장치가 필요하다.
도 1은 종래의 온도정보 출력장치의 구성도이다.
도 1에 도시된 바와 같이, 종래의 온도정보 출력장치는 온도감지수단(110)과 트리밍(trimming)수단(120)을 포함하는 밴드갭(bandgap)부(100)와 전압비교수단(210), 카운터(counter)수단(220), 컨버팅(converting)수단(230)을 포함하는 트랙킹(tracking)부(200) 및 온도정보 출력장치를 제어하는 제어부(300)를 포함하여 구성된다.
구체적으로 온도감지수단(110)은 소자의 온도나 전원전압의 변화에 영향을 받지 않는 밴드갭(bandgap)회로 중에서 바이폴라 접합 트랜지스터(BJT - Bipolar Junction Transistor)의 베이스-이미터 전압(Vbe)의 변화가 약 -1.8mV/℃인 것을 이용함으로써 온도를 감지한다. 그리고 미세하게 변동되는 바이폴라 접합 트랜지스터(BJT)의 베이스-이미터 전압(Vbe)을 증폭함으로써 온도에 1:1로 대응하는 제1전압(Vtemp)을 출력한다. 즉, 반도체장치의 온도가 높을수록 낮은 바이폴라 접합 트랜지스터(BJT)의 베이스-이미터 전압(Vbe)을 출력한다.
또한, 컨버팅수단(230)은 디지털-아날로그 변환기(DAC : Digital Analog Converter)로서 카운터수단(220)으로부터 출력되는 디지털 값인 온도제어코드에 응답하여 아날로그 전압값인 제2전압(DACOUT)을 출력한다. 이때, 제2전압(DACOUT)은 트리밍수단(120)에서 출력되는 최대변동전압(VULIMIT)과 최소변동전압(VLLIMIT)에 따라서 결정된다.
그리고, 전압비교수단(210)은 제1전압(Vtemp)과 제2전압(DACOUT)을 비교하여 제1전압(Vtemp)의 전위레벨이 제2전압(DACOUT)의 전위레벨보다 작은 전위레벨일 경우 카운터수단(220)에서 미리 설정된 디지털 코드를 감소시키도록 하는 감소신호(DEC)를 출력하고, 제1전압(Vtemp)의 전위레벨이 제2전압(DACOUT)의 전위레벨보다 큰 전위레벨일 경우 카운터수단(220)의 미리 설정된 디지털 코드를 증가시키도록 하는 증가신호(INC)를 출력한다.
또한, 카운터수단(220)은 전압비교수단(210)으로부터 제어신호인 증가신호(INC) 혹은 감소신호(DEC)를 입력받아서 내부에 미리 설정된 디지털 값을 증가시키거나 감소시켜서 온도정보를 가지고 있는 온도제어코드를 출력한다.
그리고 트리밍(trimming)수단(120)은 반도체 소자의 온도나 전원전압의 변화에 영향을 받지 않는 밴드갭(bandgap)회로에서 출력되는 기준전압(Vref)을 입력받아 반도체 소자의 온도나 전원전압의 변화에 영향을 받지 않는 최대변동전압(VULIMIT)과 최소변동전압(VLLIMIT)을 출력한다. 이때, 반도체소자는 생산과정에서 각 다이(die)마다 온도에 대한 바이폴라 접합 트랜지스터(BJT)의 베이스-이미터 전압(Vbe)의 범위가 다르기 때문에 온도보상의 정확도를 높이기 위해서 미리 외부장치를 통해서 기준전압(Vref)의 전위레벨을 설정한다. 최대변동전압(VULIMIT)의 전위레벨과 최소변동전압(VLLIMIT)은 일정한 전압 차이를 갖는다.
상술한 밴드갭부(100)와 트랙킹부(200)의 동작에 의해 제2전압(DACOUT)은 제1전압(Vtemp)을 트랙킹(tracking)하게 되고, 트랙킹이 끝난 후 카운터수단(220)에 저장되어 있는 디지털 코드는 현재의 온도정보를 나타내는 디지털코드가 된다.
또한, 제어부(300)는 밴드갭부(100)와 트랙킹부(200)를 제어하는데 구체적으로 ODTS인에이블 신호(ODTS_ON)로 밴드갭부(100)의 동작을 인에이블 하고 제1인에이블 신호(ADC_EN_OLD)로 트랙킹부(200)의 동작을 제어한다.
제어부(300)에서 발생되는 제1인에이블 신호(ADC_EN_OLD)는 ODTS인에이블 신호(ODTS_ON)이 인에이블 되어 밴드갭부(100)의 동작이 인에이블 된후 미리 설정된 일정시간(예: 30us)동안 활성화 상태인 '하이'로 떠있다가 비활성화 상태인 '로우'로 떨어진다. 다시 말해서 트랙킹부(200)는 제1인에이블 신호(ADC_EN_OLD)가 떠 있는 동안만 동작한 후 자동적으로 오프(off)된다.
도 2는 온도정보 출력장치의 전류소모를 나타내는 그래프이다.
도면에 도시된 바와 같이, 온도정보 출력장치는 제1인에이블 신호(ADC_EN_OLD)가 '하이'로 떠서 트랙킹부(200)가 동작하는 구간에서 매우 많은 전류를 소모하게 된다. 따라서 트랙킹부(200)가 동작하는 구간이 길어질 경우 온도정보 출력장치가 많은 전류를 소모하게 된다는 문제점이 있다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안된 것으로, 트랙킹부의 동작시간을 최소화하여 적은 전력을 소모하는 온도정보 출력장치를 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 온도정보 출력장치는, 트랙킹부의 동작을 인에이블 시키며 트랙킹부의 최소 트랙킹 동작시간이 지난후 트랙킹부의 동작을 정지시키기 위한 제2인에이블 신호를 생성하는 저전력제어부; 온도정보를 갖는 전압을 생성하는 밴드갭부; 및 상기 제2인에이블 신호에 따라 인에이블 되며, 상기 밴드갭부에서 생성된 전압 레벨을 트랙킹하기 위한 트랙킹부를 포함한다.
또한, 상기 저전력제어부는, 상기 트랙킹부의 인에이블을 위한 제1인에이블 신호를 출력하는 제어부; 및 상기 제1인에이블 신호에 따라 인에이블 되며, 상기 트랙킹부의 최소 트랙킹 동작시간이 지난 후 디스에이블 되는 제2인에이블 신호를 출력하는 신호생성부를 포함할 수 있다.
또한, 상기 신호생성부는, 상기 트랙킹부의 트랙킹 동작중 생성되는 증가신호 및 감소신호가 미리 설정된 횟수만큼 입력되면 제2인에이블 신호를 디스에이블 하여 출력하는 것을 특징으로 할 수 있다. 즉, 트랙킹이 끝난 시점을 증가신호 및 감소신호의 입력에 의해 감지하는 것을 특징으로 할 수 있다.
도 3은 트랙킹부(200)의 제2전압(DACOUT)이 제1전압(Vtemp)을 트랙킹하는 과정을 나타낸 그래프이다.
도면에 도시된 바와 같이, 트랙킹부(200)의 제2전압(DACOUT)은 제1전압(Vtemp)을 트랙킹(tracking)하게 되는데, 제2전압(DACOUT)이 제1전압(Vtemp)을 따라 올라가다가 어느 정도 시간이 지나 트랙킹이 되면 제2전압(DACOUT)은 제1전압(Vtemp)을 중심으로 토글링(toggling)하게 된다. 이렇게 제2전압(DACOUT)이 제1전압(Vtemp)을 중심으로 토글링하게 되는 시점은 트랙킹이 끝난 시점이라고 볼 수 있는데, 이 시점부터 트랙킹부(200)의 동작을 정지시킨다면 트랙킹부(200)에서 과도하게 전류를 소모하는 것을 막을 수 있다. 따라서 본 발명은 트랙킹이 끝난 시점을 감지하여 트랙킹이 끝나면 트랙킹부(200)의 동작을 멈춰서 온도정보 출력장치의 전류소모를 줄인다.
이하 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있도록 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부 도면을 참조하여 설명하기로 한다.
도 4는 본 발명 저전력 온도정보 출력장치의 일실시예 구성도이다.
도면에 도시된 바와 같이, 본 발명에 따른 저전력 온도정보 출력장치는 기존의 밴드갭부(100), 트랙킹부(200), 저전력제어부를 포함하며, 저전력제어부는 제어부(300)와 신호생성부(400)로 구성될 수 있다.
제어부(300)는 트랙킹부(200)의 인에이블을 위한 제1인에이블 신호(ADC_EN_OLD)를 출력하는 역할을 한다. 또한, 제어부(300)는 밴드갭부(100)의 동작을 인에이블 하기 위한 밴드갭인에이블 신호(ODTS_ON)도 출력하는 것을 특징으로 할 수도 있다.
밴드갭부(100)는 종래의 밴드갭부와 마찬가지로 온도정보를 포함하는 전압(Vtemp)을 생성한다.
트랙킹부(200)는 밴드갭부(100)에서 생성된 전압(Vtemp) 레벨을 트랙킹하는데, 트랙킹부(200)의 동작은 제2인에이블 신호(ADC_EN_NEW)가 제어하게 된다.
신호생성부(400)는 제어부(300)에서 발생되는 제1인에이블 신호(ADC_EN_OLD)에 따라 인에이블 되며 트랙킹부(200)의 최소 동작시간이 지난 후 디스에이블 되는 제2인에이블 신호(ADC_EN_NEW)를 생성한다.(제2인에이블 신호(ADC_EN_NEW)는 제1인에이블 신호(ADC_EN_OLD) 인에이블시 인에이블 되고 최소 동작시간이 지난 후 디스에이블 된다.) 상세하게는, 증가신호(INC) 및 감소신호(DEC)가 미리 설정된 횟수만큼 입력되면 제2인에이블 신호(ADC_EN_NEW)를 디스에이블 하며, 제2인에이블 신호로 트랙킹부(200)의 동작을 제어하게 된다. 즉, 본 발명에서 트랙킹부(200)는 제1인에이블 신호(ADC_EN_OLD)가 아닌 제2인에이블 신호(ADC_EN_NEW)의 제어를 받게 된다.
제2전압(DACOUT)이 제1전압(Vtemp)을 트랙킹하는 동안에는 제2전압(DACOUT)의 레벨이 제1전압(Vtemp)보다 낮을 것이므로 트랙킹부(200)에서는 증가신호(INC)만 발생하게 된다. 하지만 일단 트랙킹이 완료되면 도 3에 도시된 바와 같이, 제2전압(DACOUT)은 제1전압(Vtemp)을 중심으로 토글링하게 되고 증가신호(INC)와 감소신호(DEC)는 교차적으로 발생하게 될 것이다. 따라서 제2인에이블 신호(ADC_EN_NEW)를 증가신호(INC) 및 감소신호(DEC)가 미리 설정된 횟수만큼 입력되면 디스에이블 되게 제어하면 트랙킹부(200)의 트랙킹이 끝난 시점에서 트랙킹부(200)의 동작을 멈추고 필요없는 전류소모를 방지할 수 있게 된다.
도 5는 신호생성부(400)의 일실시예 구성도이다.
도면에 도시된 바와 같이, 신호생성부(400)는 펄스생성부(410), 래치부(420) 및 출력부(430)를 포함하여 실시될 수 있다.
펄스생성부(410)는 제1인에이블 신호(ADC_EN_OLD)를 입력받아 이를 제1인에이블 펄스(ADC_EN_OLDp)로 바꾸어 출력하며, 래치부(420)는 제2인에이블 신호(ADC_EN_NEW)를 증가신호(INC)와 감소신호(DEC)에 따라 순차적으로 적어도 한번 래치하여 정지신호(ADC_STOP)를 출력한다. 또한, 출력부(430)는 제1인에이블 펄스(ADC_EN_OLDp) 입력시 인에이블 되고 정지신호(ADC_STOP) 입력시 디스에이블 되는 제2인에이블 신호(ADC_EN_NEW)를 출력한다.
도 6은 신호생성부(400)의 펄스생성부(410) 일실시예 구성도이다.
도면에 도시된 바와 같이, 펄스생성부(410)는 제1인에이블 신호를 제1인에이블 펄스로 출력하기 위한 복수의 인버터(I1~6) 및 낸드게이트(NA1)를 포함하여 실 시될 수 있다.
펄스생성부(410)에 제1인에이블 신호(ADC_EN_OLD)가 입력되면 인버터I1~5에 의해 반전 및 지연된다. 제1인에이블 신호(ADC_EN_OLD)와 제1인에이블 신호가 반전 및 지연된 신호(ADC_EN_OLDdb)가 낸드게이트(NA1)에 입력되면 두 신호 모두 '하이'인 구간만큼 '로우'인 구간을 갖는 '로우'펄스가 생성되고, 이 '로우'펄스는 인버터I6에 의해 다시 반전되어, 두 신호 모두 '하이'인 구간만큼 '하이'인 구간을 갖는 제1인에이블 펄스(ADC_EN_OLDp)가 출력된다.
도 7은 신호생성부(400)의 래치부(420)의 일실시예 구성도이다.
도면에 도시된 바와 같이, 래치부(420)는 복수의 직렬로 연결된 래치수단(L1, L2, L3, L4) 및 래치수단(L1, L2, L3, L4) 사이에 위치해 증가신호(INC) 및 감소신호(DEC)에 의해 순차로 턴온되는 복수의 패스게이트(PG1, PG2, PG3, PG4)를 포함하여 실시될 수 있다.
그 동작을 살펴보면, 제2인에이블 신호(ADC_EN_NEW)가 래치부(420)에 입력되면 제2인에이블 신호(ADC_EN_NEW)는 래치수단L1에 의해 래치된다. 증가신호(INC)가 '하이'로 들어오면 패스게이트1(PG1)이 턴온되어 래치수단L1에 래치된 신호가 래치수단L2로 전달되어 래치되고, 다시 감소신호(DEC)가 '하이'로 들어오면 패스게이트2(PG2)가 턴온되어 래치수단L2에 래치된 신호는 래치수단L3로 전달된다. 이와 같이 증가신호(INC)와 감소신호(DEC)가 교차로 들어와야 패스게이트(PG1,2,3,4)가 차례로 턴온되며, 도 7에 도시된 회로와 같은 경우에는 증가신호(INC)와 감소신호(DEC)가 차례로 2번씩 들어와야 제2인에이블 신호(ADC_EN_NEW)는 패스게이트 1,2,3,4(PG1,2,3,4)를 지나 정지신호(ADC_STOP)로 출력된다. 즉, 본 회로와 같은 경우에는 제2인에이블 신호(ADC_EN_NEW)가 '하이'로 입력되고 증가신호(INC)와 감소신호(DEC)가 2번씩 입력된 후(즉, 제2전압(DACOUT)이 2번 토클링(toggling)한 후) 정지신호(ADC_STOP)가 '하이'로 출력된다.
상술한 래치부(420)는 제2인에이블 신호(ADC_EN_NEW)가 '하이'로 활성화되고 제2전압(DACOUT)의 토글링을 감지하여 정지신호(ADC_STOP)를 '하이'로 활성화하는 역할을 한다. 따라서 제2전압(DACOUT)이 몇 번 토글링 한 후 정지신호(ADC_STOP)를 활성화할 것인가에 따라 상술한 래치수단(L1,2,3,4) 및 패스게이트(PG1,2,3,4)의 갯수를 조절하면 된다. 즉, 트랙킹부(200)의 트랙킹 동작이 느린 경우에는 제2전압(DACOUT)이 안정화되는데 더 많은 시간이 걸릴 것이므로 래치수단(L1,2,3,4) 및 패스게이트(PG1,2,3,4)의 단수를 늘리고, 트랙킹부(200)의 동작이 빨라 제2전압(DACOUT)이 금방 안정화될 수 있는 경우에는 래치수단(L1,2,3,4) 및 패스게이트(PG1,2,3,4)의 단수를 줄이면 된다.
도면의 하단부에 위치하는 P1,P2,N1,N2트랜지스터들은 제2인에이블 신호(ADC_EN_NEW)가 '로우'일 경우의 초기값을 설정해 주기 위한 트랜지스터들로 제2인에이블 신호(ADC_EN_NEW)가 '하이'로 활성화되어 래치부(420)가 동작을 시작하면 모두 오프된다.
도 8은 신호생성부(400)의 출력부(430)의 일실시예 구성도이다.
도면에 도시된 바와 같이, 출력부(430)는 제1인에이블 펄스(ADC_EN_OLD) 및 정지신호(ADC_STOP)를 입력받아 SR래치를 형성하기 위한 2개의 낸드게이트(NA2, NA3)를 포함하여 실시될 수 있다.
그 동작을 보면, 낸드게이트NA2는 제1인에이블 펄스(ADC_EN_OLDp)를 인버터I7에 의해 반전하여 입력받기 때문에 제1인에이블 펄스(ADC_EN_OLDp)가 '하이'로 뜨면 낸드게이트NA2에 '로우'신호가 입력되고, 이는 낸드게이트NA2, NA3에 의해 래치됨과 동시에 낸드게이트NA2의 출력단에서는 제2인에이블 신호(ADC_EN_NEW)가 '하이'로 출력된다. 이 상태에서 정지신호(ADC_STOP)가 '하이'로 뜨면 이는 인버터I8에 의해 반전되어 낸드게이트NA3에 '로우'신호가 입력되고, 낸드게이트NA3와 SR래치를 형성하고 있는 낸드게이트NA2의 출력을 변화시켜 제2인에이블 신호(ADC_EN_NEW)를 '로우'로 변화시킨다.
즉, 출력부(430)는 제1인에이블 펄스(ADC_EN_OLDp)가 '하이'로 입력되면 제2인에이블 신호(ADC_EN_NEW)를 '하이'로 출력하다가, 정지신호(ADC_STOP)가 '하이'로 입력되는 시점부터 제2인에이블 신호(ADC_EN_NEW)를 '로우'로 출력한다.
도 9는 신호생성부(400)의 동작을 설명하기 위한 타이밍도이다.
도면을 참조하여 신호생성부(400)의 전체적인 동작을 설명하면, 초기에 제1인에이블 신호(ADC_EN_OLD)가 '하이'로 뜨면, 제1인에이블 펄스(ADC_EN_OLDp)도 '하이'로 떠서 트랙킹부(200)의 트랙킹 동작이 시작된다. 일정시간동안 증가신호(INC)만이 입력되어 트랙킹이 되다가 트랙킹이 완료되면 제2전압(DACOUT)이 토글링 하면서 증가신호(INC)와 감소신호(DEC)가 교대로 입력된다. 미리 설정된 횟수만큼 증가신호(INC)와 감소신호(DEC)가 교대로 입력되면, 정지신호(ADC_STOP)가 '하이'로 활성화되고, 이에 따라 제2인에이블 신호(ADC_EN_NEW)가 '로우'로 되어 트랙 킹부(200)의 트랙킹 동작이 멈추고 쓸데없는 전류의 소모를 방지하게 된다.
본 발명의 기술 사상은 상기 바람직한 일실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술사상의 범위 내에서 다양한 실시예가 가능함을 알 수 있을 것이다.
상술한 본 발명은, 온도정보 출력장치의 제2전압의 토글링을 감지하여 트랙킹이 완료된 후에는 전류소모가 심한 트랙킹부를 바로 오프시킨다. 따라서 저전력 온도정보 출력장치를 구현하는 것이 가능하다는 장점이 있다.

Claims (9)

  1. 트랙킹부의 동작을 인에이블 시키며 트랙킹부의 최소 트랙킹 동작시간이 지난후 트랙킹부의 동작을 정지시키기 위한 제2인에이블 신호를 생성하는 저전력제어부;
    온도정보를 갖는 전압을 생성하는 밴드갭부; 및
    상기 제2인에이블 신호에 따라 인에이블 되며, 상기 밴드갭부에서 생성된 전압 레벨을 트랙킹하기 위한 트랙킹부
    를 포함하는 온도정보 출력장치.
  2. 제 1항에 있어서,
    상기 저전력제어부는,
    상기 트랙킹부의 인에이블을 위한 제1인에이블 신호를 출력하는 제어부; 및
    상기 제1인에이블 신호에 따라 인에이블 되며, 상기 트랙킹부의 최소 트랙킹 동작시간이 지난 후 디스에이블 되는 상기 제2인에이블 신호를 출력하는 신호생성부
    를 포함하는 것을 특징으로 하는 온도정보 출력장치.
  3. 제 2항에 있어서,
    상기 신호생성부는,
    상기 트랙킹부의 트랙킹 동작중 생성되는 증가신호 및 감소신호가 미리 설정된 횟수만큼 입력되면 상기 제2인에이블 신호를 디스에이블 하여 출력하는 것을 특징으로 하는 온도정보 출력장치.
  4. 제 3항에 있어서,
    상기 미리 설정된 횟수는,
    상기 트랙킹부의 트랙킹 동작이 빠르면 줄이고, 느리면 늘리는 것을 특징으로 하는 온도정보 출력장치.
  5. 제 3항에 있어서,
    상기 신호생성부는,
    상기 제1인에이블 신호를 입력받아 제1인에이블 펄스를 출력하는 펄스생성부;
    상기 제2인에이블 신호를 상기 증가신호와 감소신호에 따라 순차로 적어도 한번 래치하여 정지신호를 출력하는 래치부; 및
    상기 제1인에이블 펄스 입력시 인에이블 되고 상기 정지신호 입력시 디스에이블 되는 상기 제2인에이블 신호를 출력하는 출력부
    를 포함하는 것을 특징으로 하는 온도정보 출력장치.
  6. 제 5항에 있어서,
    상기 펄스생성부는,
    상기 제1인에이블 펄스를 출력하기 위해 복수의 인버터; 및
    낸드게이트
    를 포함하는 것을 특징으로 하는 온도정보 출력장치.
  7. 제 5항에 있어서,
    상기 래치부는,
    상기 제2인에이블 신호를 래치하는 복수의 직렬로 연결된 래치수단; 및
    상기 래치수단 사이에 위치해, 상기 증가신호 및 감소신호에 의해 순차로 턴온되는 복수의 패스게이트
    를 포함하는 것을 특징으로 하는 온도정보 출력장치.
  8. 제 5항에 있어서,
    상기 출력부는,
    상기 제1인에이블 펄스 및 상기 정지신호를 입력받아 SR래치를 형성하기 위한 2개의 낸드게이트
    를 포함하는 것을 특징으로 하는 온도정보 출력장치.
  9. 제 1항에 있어서,
    상기 저전력제어부는,
    상기 밴드갭부의 동작을 인에이블 하기 위한 밴드갭인에이블 신호도 출력하는 것을 특징으로 하는 온도정보 출력장치.
KR1020060106113A 2006-10-31 2006-10-31 저전력 온도정보 출력장치 KR100808054B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060106113A KR100808054B1 (ko) 2006-10-31 2006-10-31 저전력 온도정보 출력장치
US11/819,792 US7606674B2 (en) 2006-10-31 2007-06-29 On die thermal sensor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060106113A KR100808054B1 (ko) 2006-10-31 2006-10-31 저전력 온도정보 출력장치

Publications (1)

Publication Number Publication Date
KR100808054B1 true KR100808054B1 (ko) 2008-02-28

Family

ID=39330082

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060106113A KR100808054B1 (ko) 2006-10-31 2006-10-31 저전력 온도정보 출력장치

Country Status (2)

Country Link
US (1) US7606674B2 (ko)
KR (1) KR100808054B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100899390B1 (ko) 2007-06-27 2009-05-27 주식회사 하이닉스반도체 온도 센서 회로 및 그 제어 방법
US7863965B2 (en) 2007-06-27 2011-01-04 Hynix Semiconductor Inc. Temperature sensor circuit and method for controlling the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7708460B1 (en) * 2007-09-28 2010-05-04 Altera Corporation Method and apparatus for measuring temperature on a silicon device
US8218280B2 (en) 2010-07-08 2012-07-10 Schneider Electric USA, Inc. Secondary thermal sensor for primary conductors

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040080357A (ko) * 2003-03-10 2004-09-18 샤프 가부시키가이샤 온도 보상 rram 회로
KR20050114938A (ko) * 2004-06-02 2005-12-07 삼성전자주식회사 온도에 따라 리프레시 주기가 조절되는 반도체 장치
KR20060042703A (ko) * 2004-11-10 2006-05-15 삼성전자주식회사 히스테리시스 특성을 갖는 시퀀셜 트랙킹 온도 센서 및 그온도 센싱 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5784328A (en) 1996-12-23 1998-07-21 Lsi Logic Corporation Memory system including an on-chip temperature sensor for regulating the refresh rate of a DRAM array
US6531911B1 (en) 2000-07-07 2003-03-11 Ibm Corporation Low-power band-gap reference and temperature sensor circuit
US7127368B2 (en) 2004-11-19 2006-10-24 Stmicroelectronics Asia Pacific Pte. Ltd. On-chip temperature sensor for low voltage operation
US7138823B2 (en) 2005-01-20 2006-11-21 Micron Technology, Inc. Apparatus and method for independent control of on-die termination for output buffers of a memory device
KR100652422B1 (ko) * 2005-08-10 2006-12-01 삼성전자주식회사 온-칩 온도 센서 및 온도 검출 방법, 이를 이용한 리프레쉬제어 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040080357A (ko) * 2003-03-10 2004-09-18 샤프 가부시키가이샤 온도 보상 rram 회로
KR20050114938A (ko) * 2004-06-02 2005-12-07 삼성전자주식회사 온도에 따라 리프레시 주기가 조절되는 반도체 장치
KR20060042703A (ko) * 2004-11-10 2006-05-15 삼성전자주식회사 히스테리시스 특성을 갖는 시퀀셜 트랙킹 온도 센서 및 그온도 센싱 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100899390B1 (ko) 2007-06-27 2009-05-27 주식회사 하이닉스반도체 온도 센서 회로 및 그 제어 방법
US7863965B2 (en) 2007-06-27 2011-01-04 Hynix Semiconductor Inc. Temperature sensor circuit and method for controlling the same

Also Published As

Publication number Publication date
US7606674B2 (en) 2009-10-20
US20080101436A1 (en) 2008-05-01

Similar Documents

Publication Publication Date Title
KR100832029B1 (ko) 온도 정보 출력 장치 및 그를 갖는 반도체 소자
KR100532445B1 (ko) 온도 측정 회로 및 방법
KR100854463B1 (ko) 온도센서회로 및 이를 이용한 반도체 메모리 장치
US8355288B2 (en) Semiconductor memory device with temperature sensing device capable of minimizing power consumption in refresh
US9028141B2 (en) On die thermal sensor of semiconductor memory device
JP2007093607A (ja) 半導体メモリ素子の温度情報出力装置及びその実行方法
KR100834403B1 (ko) 안정적인 셀프리프레쉬 동작을 수행하는 메모리장치 및셀프리프레쉬주기 제어신호 생성방법
KR101559906B1 (ko) 반도체 메모리 장치의 온도 데이터 출력 방법 및 온도 데이터 출력 회로
US20080106322A1 (en) On die thermal sensor in semiconductor memory device
KR100808054B1 (ko) 저전력 온도정보 출력장치
KR100834402B1 (ko) 온도정보 출력장치 및 온도정보 출력장치의 온도정보출력방법, 이를 포함하는 메모리장치
KR100880835B1 (ko) 메모리장치의 음전압 공급장치.
KR100810061B1 (ko) 반도체 메모리 소자의 온도 정보 출력장치 및 내부온도 측정방법
US10839895B2 (en) Memory system
KR100573830B1 (ko) 반도체 장치의 온도감지회로
KR960010911B1 (ko) 컴퓨터 장치
JP2007327932A (ja) 半導体メモリ素子の温度情報出力装置及びその実行方法
KR100810063B1 (ko) 오실레이터 및 이를 포함하는 반도체장치의 전압펌핑회로
KR100857856B1 (ko) 온도정보 출력장치 및 이를 포함하는 반도체 메모리장치
KR20100027381A (ko) 반도체 소자
KR20070069762A (ko) 반도체 메모리 장치의 셀프 리프레쉬 제어 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120127

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee