KR100807056B1 - 회선 품질 측정/분석 장치 및 그 방법 - Google Patents

회선 품질 측정/분석 장치 및 그 방법 Download PDF

Info

Publication number
KR100807056B1
KR100807056B1 KR1020010067242A KR20010067242A KR100807056B1 KR 100807056 B1 KR100807056 B1 KR 100807056B1 KR 1020010067242 A KR1020010067242 A KR 1020010067242A KR 20010067242 A KR20010067242 A KR 20010067242A KR 100807056 B1 KR100807056 B1 KR 100807056B1
Authority
KR
South Korea
Prior art keywords
bit error
bit
bit pattern
pattern signal
measurement
Prior art date
Application number
KR1020010067242A
Other languages
English (en)
Other versions
KR20030035259A (ko
Inventor
김형수
류영근
Original Assignee
주식회사 케이티
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 케이티 filed Critical 주식회사 케이티
Priority to KR1020010067242A priority Critical patent/KR100807056B1/ko
Publication of KR20030035259A publication Critical patent/KR20030035259A/ko
Application granted granted Critical
Publication of KR100807056B1 publication Critical patent/KR100807056B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector
    • H04L1/203Details of error rate determination, e.g. BER, FER or WER
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/04Processing captured monitoring data, e.g. for logfile generation
    • H04L43/045Processing captured monitoring data, e.g. for logfile generation for graphical visualisation of monitoring data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/06Generation of reports
    • H04L43/065Generation of reports related to network devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Mining & Analysis (AREA)
  • Quality & Reliability (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 회선 품질 측정/분석 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 측정부와 분석부를 분리하여 회선 품질을 측정 및 분석할 수 있는 회선 품질 측정/분석 장치 및 그 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 회선 품질 측정/분석 장치에 있어서, 외부의 통신라인을 통해 비트 에러 분석 수단으로부터 수신받은 비트에러측정제어정보에 따라 해당 비트패턴신호를 생성하여 측정대상통신망 상의 소정 경로로 전송해 궤환되는 비트패턴신호와 상기 생성한 비트패턴신호를 비교하여 비트 에러율을 측정하기 위한 비트 에러 측정 수단; 및 외부의 통신라인을 통해 상기 비트 에러 측정 수단으로부터 수신받은 비트 에러율을 토대로 상기 측정대상통신망 상의 소정 경로에 관한 회선 품질을 분석하기 위한 상기 비트 에러 분석 수단을 포함함.
4. 발명의 중요한 용도
본 발명은 회선 품질 측정/분석 등에 이용됨.
비트 에러, 비트 패턴, 비트 에러 분석부, 비트 에러 측정부

Description

회선 품질 측정/분석 장치 및 그 방법{Apparatus and Method for measurement/analysis of the network conditions}
도 1 은 본 발명에 따른 회선 품질 측정/분석 장치가 연동된 망의 구성 예시도.
도 2 는 본 발명에 따른 회선 품질 측정/분석 장치 중 비트 에러 분석부에 대한 일실시예 상세 구성도.
도 3 은 본 발명에 따른 회선 품질 측정/분석 장치 중 비트 에러 측정부에 대한 일실시예 상세 구성도.
도 4 는 본 발명에 따른 회선 품질 측정/분석 방법 중 비트 에러 분석 과정에 대한 일실시예 상세 흐름도.
도 5 는 본 발명에 따른 회선 품질 측정/분석 방법 중 비트 에러 측정 과정에 대한 일실시예 상세 흐름도.
* 도면의 주요 부분에 대한 부호의 설명
10 : 비트 에러 분석부 20 : 비트 에러 측정부
30 : 회선 품질 측정/분석 장치
40 : 망 종단장치 100 : 제 1 제어기
110 : 데이터 입력기 120 : 데이터 처리기
130 : 데이터 송/수신기 140 : 데이터 출력기
200 : 제 2 제어기 210 : 분석부 연결기
220 : 비트 패턴 처리기 230 : 망 연결기
본 발명은 회선 품질 측정/분석 장치 및 그 방법에 관한 것으로, 더욱 상세하게는 측정부와 분석부를 분리하여 회선 품질을 측정 및 분석할 수 있는 회선 품질 측정/분석 장치 및 그 방법에 관한 것이다.
정보통신 기술의 발달로 정보통신망의 사용 용도가 급속하게 대용량화, 고속화되고 있어 보다 완벽한 회선 품질의 서비스를 요구하나, 회선 품질을 정밀하게 측정하기 위한 종래기술에 따른 회선 품질 측정/분석 장비는 고가여서 많은량의 보급이 어려워 양질의 서비스 제공에 장애가 되는 문제점이 있었다. 또한, 장비의 부피와 무게가 많이 나가 휴대하기 힘든 운반상의 문제점이 있었다. 또한, 장비의 고장시 수리시간이 많이 소요되는 부가적인 문제점이 있었다.
본 발명은, 상기한 바와 같은 종래 기술의 제반 문제점을 해결하기 위하여 제안된 것으로, 측정부와 분석부를 분리하여 전체 장비의 소형화/저가화를 위한 회선 품질 측정/분석 장치 및 그 방법을 제공하는데 그 목적이 있다.
즉, 본 발명은 망과 연결되어 비트 에러를 직접 측정하는 비트 에러 측정부와 상기 측정된 비트 에러를 분석하여 출력하기 위한 비트 에러 분석부를 각각 물리적으로 분리하여, 상대적으로 전체 장치를 소형/저가로 생산하는 데 그 목적이 있다. 특히, 그 바람직한 일실시예로서 비트 에러 분석부는 기존의 개인용 노트북 컴퓨터로 대체가능 하므로 그 목적달성이 용이한 점이 있다.
상기 목적을 달성하기 위한 본 발명의 장치는, 회선 품질 측정/분석 장치에 있어서, 외부의 통신라인을 통해 비트 에러 분석 수단으로부터 수신받은 비트에러측정제어정보에 따라 해당 비트패턴신호를 생성하여 측정대상통신망 상의 소정 경로로 전송해 궤환되는 비트패턴신호와 상기 생성한 비트패턴신호를 비교하여 비트 에러율을 측정하기 위한 비트 에러 측정 수단; 및 외부의 통신라인을 통해 상기 비트 에러 측정 수단으로부터 수신받은 비트 에러율을 토대로 상기 측정대상통신망 상의 소정 경로에 관한 회선 품질을 분석하기 위한 상기 비트 에러 분석 수단을 포함한다.
한편 본 발명의 방법은, 회선 품질 측정/분석 방법에 있어서, 비트 에러 분석 수단이 외부로부터 입력받은 비트에러측정제어정보를 외부의 통신라인을 통해 비트 에러 측정 수단으로 전송하는 단계; 상기 비트 에러 측정 수단이 상기 외부의 통신라인을 통해 수신받은 비트에러측정제어정보에 따른 비트패턴신호를 생성해 저장하는 비트패턴신호생성저장단계; 상기 비트 에러 측정 수단이 상기 생성한 비트패턴신호를 측정대상통신망 상의 소정 경로로 전송하는 단계; 상기 비트 에러 측정 수단이 상기 비트패턴신호 전송 결과로 상기 측정대상통신망의 소정 경로로부터 궤환되는 비트패턴신호와 상기 저장한 비트패턴신호를 비교하여 비트 에러율을 측정하는 단계; 상기 비트 에러 측정 수단이 상기 측정한 비트 에러율을 외부의 통신라인을 통해 상기 비트 에러 분석 수단으로 전송하는 단계; 상기 비트 에러 분석 수단이 상기 외부의 통신라인을 통해 수신받은 비트 에러율을 처리하여 해당되는 회선품질분석결과를 도출하는 단계; 및 상기 비트 에러 분석 수단이 상기 도출한 회선품질분석결과를 다양한 형태로 외부로 출력하는 단계를 포함한다.
상술한 목적, 특징들 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 일실시예를 상세히 설명한다.
도 1 은 본 발명에 따른 회선 품질 측정/분석 장치가 연동된 망의 구성 예시도이다.
도 1 에 도시된 바와 같이, 회선 품질 측정/분석 장치(30)는 비트 에러를 직접 측정하는 비트 에러 측정부(20)와 측정된 비트 에러를 분석하여 출력하는 비트 에러 분석부(10)로 이루어져 있으며, 망 종단장치(40)와 유/무선 정보통신망(50)을 기반으로 동작된다.
도 2 는 본 발명에 따른 회선 품질 측정/분석 장치 중 비트 에러 분석부에 대한 일실시예 상세 구성도이다.
도 2 에 도시된 바와 같이, 비트 에러 분석부(10)는 데이터 입력기(110), 데이터 출력기(140), 데이터 처리기(120), 데이터 송/수신기(130), 및 제 1 제어기(100)를 구비하고 있다.
도 2 를 참조하여, 각 모듈의 기능을 보다 상세히 설명하면 다음과 같다.
제 1 제어기(100)는 비트 에러 분석부(10)의 각 구성요소들을 제어하는 역할을 담당한다.
데이터 입력기(110)는 사용자로부터 장차 비트 에러 측정부(20)에서 발생시키고자 하는 비트 패턴 신호에 상응하는 정보를 키보드 또는 기타 입력수단을 통해 입력 받아, 데이터 송/수신기(130)로 출력한다. 즉, 데이터 입력기(110)에서 사용자에 의해 입력된 비트 패턴은 소정의 처리과정을 거쳐 도 3 의 비트 에러 측정부(20) 내의 비트 패턴 처리기(220)에서 비로소 발생된다.
데이터 송/수신기(130)는 데이터 입력기(110)로부터 신호를 입력받아, 비트 에러 측정부(20)에 전송하는 역할을 담당한다. 즉, 도 3 의 비트 에러 측정부(20) 내의 분석부 연결기(210)로 신호를 전송한다. 또한, 데이터 송/수신기(130)는 비트 에러 측정부(20)로부터 측정된 비트 패턴을 전송받아, 데이터 처리기(120)에 출력하는 기능을 수행한다.
데이터 처리기(120)는 데이터 송/수신기(130)로부터 비트 패턴을 입력받아, 다양한 형태로 데이터 출력기(140)에 출력할 수 있도록 측정된 비트 패턴에 관한 정보와 비트 에러율 정보를 재정리하는 기능을 수행한다.
데이터 출력기(140)는 데이터 처리기(120)로부터 정리된 비트 패턴을 입력받아, 출력화면상에 다양한 형태로 출력하는 기능을 수행한다. 예를 들면, 비트 에러 분석부(10)에서 다양하게 분석된 비트 패턴 신호는 단순한 비트신호의 수치 또는 통계적 수치 또는 각각을 나타내는 그래픽 등으로 출력될 수 있다.
개인용 노트북 컴퓨터는 휴대가 간편하고, 타 장치와의 신호교환이 비교적 용이하며, 출력형태가 적절한 소프트웨어에 의해 상당히 다양화될 수 있다는 점으로 미루어 볼 때, 본 발명의 취지에 부합하므로 비트 에러 분석부(10)의 바람직한 실시예가 된다. 따라서, 바람직한 실시예로서 데이터 에러 분석부(10)가 개인용 노트북 컴퓨터로 대체되었을 때, 그 효과는 극대화된다.
도 3 은 본 발명에 따른 회선 품질 측정/분석 장치 중 비트 에러 측정부에 대한 일실시예 상세 구성도이다.
도 3 에 도시된 바와 같이, 비트 에러 측정부(20)는 분석부 연결기(210), 제 2 제어기(200), 비트 패턴 처리기(220), 및 망 연결기(230)로 이루어져 있다.
제 2 제어기(200)는 비트 패턴 처리기(220) 내의 임시저장기의 정보를 초기화 하는 등 각종 제어기능을 수행하며, 이러한 일련의 제어동작에 의해 측정한 데이터를 비트 에러 분석부(10)로 전송하는 기능을 담당한다.
비트 패턴 처리기(220)의 기능은 크게 둘로 나눌 수 있는데, 그 하나는 시험할 비트 패턴의 생성 및 통신망으로의 전송이며, 다른 하나는 통신망을 경유하여 다시 되돌아온 비트 패턴 신호와 상기 전송한 원래의 비트 패턴 신호를 비교하여 비트 에러율을 측정하는 것이다. 이와 같은 기능을 수행하기 위해서 비트 패턴 처 리기(220) 내에는 통신망으로 전송한 비트 패턴에 대한 정보를 저장하기 위한 임시 저장기가 구비되어야 한다.
비트 패턴 처리기(220)의 기능을 좀 더 상세히 설명하면 다음과 같다.
비트 패턴 처리기(220)는 분석부 연결기(210)로부터 입력받은 정보에 상응하는 비트 패턴을 발생시켜 그 비트 패턴에 대한 정보를 비트 패턴 처리기(220) 내의 임시저장기 내에 저장한 다음, 망 연결기(230)와 망 종단장치(40)를 통해 상기 비트 패턴을 정보통신망으로 전송하며, 이후 정보통신망으로부터 되돌아온 비트 패턴과 최초 전송한 비트 패턴을 비교하여 비트에러율을 측정한다.
여기서, 발생되는 비트 패턴에는 사용자 정의 패턴 및 32비트 길이의 고정반복 및 랜덤패턴이 있을 수 있다.
분석부 연결기(210)는 비트 에러 측정부(20)에서 측정한 각종의 신호를 비트 에러 분석부(10)에서 인식할 수 있는 신호로 변환시켜 비트 에러 분석부(10)로 전송하며, 역으로 비트 에러 분석부(10)로부터 비트 에러 측정부(20)로 전송되는 신호 역시 비트 에러 측정부(20)에서 인식할 수 있는 신호로 변환시켜 비트 에러 측정부(20)로 전송하기 위한 신호변환기로서의 역할을 수행한다. 또한, 비트 에러 측정부(20)와 비트 에러 분석부(10)는 공급되는 전원이 서로 다르므로 정상적인 신호의 송수신을 위해 두 장치의 전원 정합이 필요한데 상기 분석부 연결기(210)는 이러한 전원 정합기로서의 기능 또한 아울러 수행한다.
한편, 망 연결기(230)는 복수개의 회선으로 이루어져 있어 동기/비동기 신호에 따라서 또는 비트 속도에 따라서, 이에 상응하는 적절한 회선이 선택되며, 그 선택에 관한 제어는 제 2 제어기(200)에 의해 이루어진다. 이어서, 상기 선택된 회선은 망 종단장치(40)와 연결되어 통신망(50)과 비트 에러 측정부(20)간의 신호를 송/수신하는 기능을 수행한다. 또한, 비트 에러 측정부(20)와 망 종단장치(40)는 공급되는 전원이 서로 상이하므로 정상적인 신호의 송/수신을 위해 두 장치의 정합이 필요한데, 상기 망 연결기(230)는 이러한 전원 정합기로서의 역할 또한 수행한다.
도 4 는 본 발명에 따른 회선 품질 측정/분석 방법 중 비트 에러 분석 과정에 대한 일실시예 상세 흐름도이다.
최초로, 관리자는 측정하고자 하는 비트 패턴에 관한 정보를 데이터 입력기를 통하여 입력한다(300). 이 과정을 보다 상세히 설명하면 다음과 같다.
데이터 입력기는 사용자로부터 장차 비트 에러 측정부에서 발생시키고자 하는 비트 패턴 신호에 상응하는 정보를 키보드 또는 기타 입력수단을 통해 입력 받아 데이터 송/수신기로 출력한다. 즉, 데이터 입력기에서 사용자에 의해 입력된 비트 패턴은 소정의 과정을 거쳐 비트 에러 측정부의 비트 패턴 처리기에서 비로소 발생된다.
이후, 상기 데이터 입력기에 입력된 비트 패턴 정보를 데이터 송/수신기에서 받아, 비트 에러 측정부로 전송한다(310). 이를 보다 상세히 설명하면, 데이터 송/수신기는 데이터 입력기로부터 신호를 입력받아, 전송에 용이하도록 그 신호를 변형하여 비트 에러 측정부 내의 분석부 연결기에 변형된 신호를 전송한다.
이어서, 비트 에러 측정부에서 비트 에러율을 측정 한다(320). 이에 대해 보 다 상세한 설명은 도 5 에서 후술하기로 한다.
다음으로, 상기의 과정에서 측정된 비트 패턴 신호와 비트 에러율 정보를 데이터 송/수신부에서 수신한다(330). 즉, 상기 정보를 비트 에러 측정부 내의 분석부 연결기로부터 전송받아 데이터 처리기에 출력한다.
이어서, 데이터 처리기에서 데이터 송/수신기로부터 비트 패턴 신호와 비트 에러율 정보를 입력받아, 다양한 방식으로 출력할 수 있도록 신호를 분석 및 재구성한다(340).
마지막으로, 데이터 출력기에서 데이터 처리기로부터 분석 및 재구성된 신호를 입력받아 다양한 형태로 출력한다(350). 예를 들어, 데이터 처리기에서 다양하게 분석된 비트 패턴 신호는 단순한 비트 신호의 수치 또는 통계적 수치 또는 각각을 나타내는 그래픽 등으로 출력될 수 있다.
도 5 는 본 발명에 따른 회선 품질 측정/분석 방법 중 비트 에러 측정과정에 대한 일실시예 상세 흐름도이다.
최초로, 비트 에러 측정부의 분석부 연결기에서 비트 에러 분석부로부터 측정하고자 하는 비트 패턴 정보를 전송받아, 이를 비트 패턴 처리기로 출력한다(400). 즉, 비트 에러 분석부의 데이터 송/수신기로부터 측정하고자 하는 비트 패턴 정보를 수신하여, 이를 비트 패턴 처리기에서 인식할 수 있는 신호로 변환시켜 그 변환된 신호를 비트 패턴 처리부로 출력한다. 또한, 비트 에러 측정부와 비트 에러 분석부는 공급되는 전원이 서로 다르므로 정상적인 신호의 송/수신을 위해 두 장치의 전원 정합이 필요한데, 상기 분석부 연결기는 이러한 전원 정합기로 서의 기능 또한 아울러 수행한다.
이후, 비트 패턴 처리기가 입력받은 비트 패턴 정보에 상응하는 비트 패턴 신호를 생성시켜 상기 비트 패턴 처리기 내의 임시저장기에 저장한다(410). 여기서, 생성되는 비트 패턴에는 바람직하게는 사용자 정의 패턴 또는 32비트 길이의 고정반복 및 랜덤 패턴이 있을 수 있다.
다음으로, 망 연결기가 비트 패턴 처리기로부터 기 생성된 비트 패턴 신호를 입력받아 망 종단장치로 전송한다(420). 여기에서, 망 연결기는 복수개의 회선으로 이루어져 있어 동기/비동기 신호에 따라서 또는 데이터 속도에 따라서, 이에 상응하는 적절한 회선이 선택되며, 그 선택에 관한 제어는 제 2 제어기에 의해 이루어진다. 전술한 바에 의해 선택된 회선은 망 종단장치와 연결되어 측정하고자 하는 정보통신망의 특정 경로로 비트 패턴 신호를 전송한다.
이어서, 측정하고자 하는 정보통신망의 특정 경로를 경유한 비트 패턴 신호를 망 종단장치를 통해 망 연결기에서 수신한다(430).
이후, 비트 패턴 처리기에서 망 연결기로부터 수신한 기 측정된 비트 패턴 신호와 임시저장기에 저장된 최초 생성된 비트 패턴 신호를 비교하여 비트 에러율을 측정한다(440).
마지막으로, 분석부 연결기는 비트 패턴 처리기로부터 측정된 비트 패턴 신호와 비트 에러율 정보를 입력받아 비트 에러 분석부로 전송한다(450). 즉, 비트 에러 측정부로부터 비트 에러 분석부로 전송되는 신호를 상기 비트 에러 분석부에서 인식할 수 있는 신호로 변환시켜 비트 에러 측정부 내의 데이터 송/수신기로 전 송한다.
전술한 바와 같은 본 발명은, 유선 정보통신망 기반에서 작동될 수 있고, 또한 무선 정보통신망 기반에서 작동될 수도 있으며, 유/무선 통합 정보통신망에서도 작동될 수 있음은 자명하다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
상기한 바와 같은 본 발명은, 망과 연결되어 비트 에러를 직접 측정하는 비트 에러 측정부와 상기 측정된 비트 에러를 분석하여 출력하기 위한 비트 에러 분석부를 각각 물리적으로 분리하여, 상대적으로 전체 장치를 소형/저가로 생산할 수 있는 효과가 있다. 특히, 그 바람직한 실시예로서 비트 에러 분석부가 기존의 개인용 노트북 컴퓨터로 대체되었을 때 그 효과는 극대화된다.

Claims (9)

  1. 회선 품질 측정/분석 장치에 있어서,
    외부의 통신라인을 통해 비트 에러 분석 수단으로부터 수신받은 비트에러측정제어정보에 따라 해당 비트패턴신호를 생성하여 측정대상통신망 상의 소정 경로로 전송해 궤환되는 비트패턴신호와 상기 생성한 비트패턴신호를 비교하여 비트 에러율을 측정하기 위한 비트 에러 측정 수단; 및
    외부의 통신라인을 통해 상기 비트 에러 측정 수단으로부터 수신받은 비트 에러율을 토대로 상기 측정대상통신망 상의 소정 경로에 관한 회선 품질을 분석하기 위한 상기 비트 에러 분석 수단
    을 포함하는 회선 품질 측정/분석 장치.
  2. 제 1 항에 있어서,
    상기 비트 에러 분석 수단은,
    외부로부터 비트에러측정제어정보를 입력받기 위한 데이터 입력 수단;
    상기 데이터 입력 수단에서 입력받은 비트에러측정제어정보를 상기 비트 에러 측정 수단으로 송신하고, 상기 비트 에러 측정 수단으로부터 비트 에러율을 수신받기 위한 데이터 송/수신 수단;
    상기 데이터 송/수신 수단에서 수신받은 비트 에러율을 처리하여 해당되는 회선품질분석결과를 도출하기 위한 데이터 처리 수단; 및
    상기 데이터 처리 수단에서 도출한 회선품질분석결과를 다양한 형태로 외부로 출력하기 위한 데이터 출력 수단을 포함하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  3. 제 2 항에 있어서,
    상기 데이터 출력 수단은,
    상기 데이터 처리 수단에서 도출한 회선품질분석결과를, 단순한 비트신호의 산술적 수치 또는 상기 산술적 수치에 대한 통계적 수치를 포함하는 그래픽 형태로 외부로 출력하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  4. 제 1 항에 있어서,
    상기 비트 에러 측정 수단은,
    상기 외부의 통신라인의 정합을 통해 상기 비트 에러 분석 수단을 연결시키기 위한 연결 수단;
    상기 연결 수단을 통해 상기 비트 에러 분석 수단으로부터 수신받은 비트에러측정제어정보에 따른 비트패턴신호를 생성하여 저장한 상태에서, 상기 생성한 비트패턴신호를 망 연결 수단으로 전달하고, 상기 망 연결 수단으로부터 전달되는 비트패턴신호와 상기 저장한 비트패턴신호를 비교하여 비트 에러율을 측정하기 위한 비트 패턴 처리 수단; 및
    상기 비트 패턴 처리 수단에서 생성한 비트패턴신호가 측정대상통신망 상의 소정 경로로 전송되도록 하고, 상기 측정대상통신망으로부터 궤환되는 비트패턴신호를 상기 비트 패턴 처리 수단으로 전송되도록 하기 위한 상기 망 연결 수단을 포함하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  5. 제 4 항에 있어서,
    상기 연결 수단은,
    상기 비트 에러 분석 수단의 전원과 상기 비트 에러 측정 수단의 전원을 정합시키는 전원 정합 기능을 더 수행하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  6. 제 4 항에 있어서,
    상기 비트 패턴 처리 수단은,
    상기 비트에러측정제어정보에 따라 사용자 정의 비트패턴신호, 고정반복 비트패턴신호 및 랜덤 비트패턴신호 중 적어도 어느 하나를 포함하는 비트패턴신호를 생성하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  7. 제 4 항에 있어서,
    상기 망 연결 수단은,
    동기신호 또는 비동기신호 또는 데이터 속도에 따라 측정대상통신망 상의 소정 경로가 선택되어 해당 경로로 상기 비트 패턴 처리 수단에서 생성한 비트패턴신호를 전송하는 것을 특징으로 하는 회선 품질 측정/분석 장치.
  8. 회선 품질 측정/분석 방법에 있어서,
    비트 에러 분석 수단이 외부로부터 입력받은 비트에러측정제어정보를 외부의 통신라인을 통해 비트 에러 측정 수단으로 전송하는 단계;
    상기 비트 에러 측정 수단이 상기 외부의 통신라인을 통해 수신받은 비트에러측정제어정보에 따른 비트패턴신호를 생성해 저장하는 비트패턴신호생성저장단계;
    상기 비트 에러 측정 수단이 상기 생성한 비트패턴신호를 측정대상통신망 상의 소정 경로로 전송하는 단계;
    상기 비트 에러 측정 수단이 상기 비트패턴신호 전송 결과로 상기 측정대상통신망의 소정 경로로부터 궤환되는 비트패턴신호와 상기 저장한 비트패턴신호를 비교하여 비트 에러율을 측정하는 단계;
    상기 비트 에러 측정 수단이 상기 측정한 비트 에러율을 외부의 통신라인을 통해 상기 비트 에러 분석 수단으로 전송하는 단계;
    상기 비트 에러 분석 수단이 상기 외부의 통신라인을 통해 수신받은 비트 에러율을 처리하여 해당되는 회선품질분석결과를 도출하는 단계; 및
    상기 비트 에러 분석 수단이 상기 도출한 회선품질분석결과를 다양한 형태로 외부로 출력하는 단계
    를 포함하는 회선 품질 측정/분석 방법.
  9. 제 8 항에 있어서,
    상기 비트패턴신호생성저장단계는,
    상기 비트에러측정제어정보에 따라 사용자 정의 비트패턴신호, 고정반복 비트패턴신호 및 랜덤 비트패턴신호 중 적어도 어느 하나를 포함하는 비트패턴신호를 생성하는 것을 특징으로 하는 회선 품질 측정/분석 방법.
KR1020010067242A 2001-10-30 2001-10-30 회선 품질 측정/분석 장치 및 그 방법 KR100807056B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010067242A KR100807056B1 (ko) 2001-10-30 2001-10-30 회선 품질 측정/분석 장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010067242A KR100807056B1 (ko) 2001-10-30 2001-10-30 회선 품질 측정/분석 장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20030035259A KR20030035259A (ko) 2003-05-09
KR100807056B1 true KR100807056B1 (ko) 2008-02-25

Family

ID=29567100

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010067242A KR100807056B1 (ko) 2001-10-30 2001-10-30 회선 품질 측정/분석 장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR100807056B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980015800A (ko) * 1996-08-23 1998-05-25 배순훈 리드 솔로몬 복호기의 비트 에러율 측정 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980015800A (ko) * 1996-08-23 1998-05-25 배순훈 리드 솔로몬 복호기의 비트 에러율 측정 장치

Also Published As

Publication number Publication date
KR20030035259A (ko) 2003-05-09

Similar Documents

Publication Publication Date Title
US6735731B2 (en) Architecture for built-in self-test of parallel optical transceivers
US10198331B2 (en) Generic bit error rate analyzer for use with serial data links
CN203014839U (zh) 基于高速收发芯片的10g误码测试仪
JPWO2019241600A5 (ja) 試験測定装置及び試験測定装置の送信部
US7890830B1 (en) Test signal generating apparatus
CN104104559B (zh) 一种e1误码仪系统
CN114356671A (zh) 板卡调试装置、系统及方法
CN104734900B (zh) 一种通信协议测试的发送控制方法
KR100807056B1 (ko) 회선 품질 측정/분석 장치 및 그 방법
CN107144751B (zh) 一种多信道矢量网络参数分析系统及方法
JP2004129274A (ja) データ・ネットワークのテスト方法
EP1532534B1 (en) Universal approach for simulating, emulating, and testing a variety of serial bus types
US7969163B2 (en) Measuring signal propagation and adjustable delays in electronic devices
CN115334485A (zh) 蓝牙设备的测试装置和蓝牙测试系统
CN109167640B (zh) 一种误码仪
KR101563123B1 (ko) Dut를 테스트하는 방법
KR101544967B1 (ko) Dut를 테스트하는 방법
KR19990017963U (ko) 내부처리통신 경로 테스트 장치 및 그 방법
CN111464291B (zh) 一种量子密钥随机性检测设备
CN116996590B (zh) Fpga原型验证平台的以太网降速器及数据传输方法
CN115237094A (zh) 一种测试装置和测试设备
KR940009334B1 (ko) 디지탈 전송 시험 분석 장치 및 방법
KR100195645B1 (ko) 리모콘신호의 코드데이타 검출방법
CN117792898A (zh) 一种交换机交换芯片预加重配置方法、装置及介质
TW202209128A (zh) 用於上位機與cpld之間資料處理之系統及方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20110209

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee