KR100769690B1 - 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치 - Google Patents

주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치 Download PDF

Info

Publication number
KR100769690B1
KR100769690B1 KR1020060066687A KR20060066687A KR100769690B1 KR 100769690 B1 KR100769690 B1 KR 100769690B1 KR 1020060066687 A KR1020060066687 A KR 1020060066687A KR 20060066687 A KR20060066687 A KR 20060066687A KR 100769690 B1 KR100769690 B1 KR 100769690B1
Authority
KR
South Korea
Prior art keywords
signal
clock signal
voltage
delay
phase
Prior art date
Application number
KR1020060066687A
Other languages
English (en)
Inventor
김길수
김수원
Original Assignee
고려대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고려대학교 산학협력단 filed Critical 고려대학교 산학협력단
Priority to KR1020060066687A priority Critical patent/KR100769690B1/ko
Application granted granted Critical
Publication of KR100769690B1 publication Critical patent/KR100769690B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/187Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop
    • H03L7/189Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop comprising a D/A converter for generating a coarse tuning voltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0814Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator

Abstract

주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치가 개시된다.
본 발명은 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러, 상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부, 상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터, 상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부 및 상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함한다.
본 발명에 의하면, 주파수 전압 변환기(FVC)를 이용하여 입력 클럭 신호보다 고속의 클럭 신호를 생성함으로써, 안정성과 설계의 용이성뿐만 아니라 지터 성능을 향상시킬 수 있으며, 고속의 클럭을 요구하는 고성능 디지털 시스템에의 응용성을 증가킬 수 있다.

Description

주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치 {Apparatus for generating clock based on frequency-to-voltage converter and interfacing with clock generator based on frequency-to-voltage converter}
도 1a는 본 발명의 일 실시예에 따른 주파수 전압 변환기 기반의 클럭 생성 장치의 회로도이다.
도 1b는 본 발명의 다른 실시예에 따른 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치의 블럭도이다.
도 2는 도 1a 및 도 1b에 적용되는 전압 제어 지연부(110)의 블럭도이다.
도 3은 도 1a 및 도 1b에 적용되는 샘플러(120)의 회로도이다.
도 4a는 도 1a 및 도 1b에 적용되는 위상 검출부(130)에서의 동기화 검출 방법을 도시한 것이다.
도 4b는 도 1a 및 도 1b에 적용되는 위상 검출부(130)의 진리표를 도시한 것이다.
도 4c는 도 1a 및 도 1b에 적용되는 위상 검출부(130)의 블럭도이다.
도 5는 도 1a 및 도 1b에 적용되는 카운터(140)의 블럭도이다.
도 6은 도 1a 및 도 1b에 적용되는 정합된 딜레이 셀(161)의 회로도이다.
도 7은 도 1a의 출력 파형도이다.
도 8a 내지 도 9b는 도 1a를 이용한 시뮬레이션 결과 그래프이다.
본 발명은 클럭 생성 장치에 관한 것으로, 특히, 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치에 관한 것이다.
클럭 생성 장치는 거의 모든 디지털/혼성 회로에서 가장 중요한 블록 중의 하나이다. 클럭 생성 장치는 입력되는 기준 클럭의 주파수를 일정한 배율로 증가시키는 기능을 한다. 또한, 병렬 데이터를 직렬 데이터로 변환하고자 할 때 다중 위상의 클럭 생성 장치가 필요하다.
클럭 생성 장치는 위상 고정 루프 (Phase-Locked Loop, PLL) 회로나 지연 고정 루프 (Delay-Locked Loop, DLL)회로를 이용해서 구현할 수 있다. 위상 고정 루프 (Phase-Locked Loop) 기반의 클럭 생성 장치는 분주기에 의해 주파수 체배가 가능하다는 장점이 있지만 전압 제어 발진기(Voltage-Controlled Oscillator, VCO)의 피드백 동작으로 인해 지터가 축적된다는 단점을 가지고 있다. 또한, PLL은 루프 필터에 따라 2차 이상의 전달함수를 가지기 때문에 시스템의 안정도가 떨어지며 설계 또한 용이하지 않다.
반면에 DLL 기반의 클럭 생성 장치는 VCO가 아닌 전압 제어 지연기(Voltage- Controlled Delay Line, VCDL)을 사용하기 때문에 적분 항을 가지지 않으며, 단지 1차의 전달 함수만을 가지므로 넓은 대역폭에 대해서도 시스템이 안정하며 설계하기가 용이하다는 장점이 있다. 그러나 이러한 장점에도 불구하고 DLL 기반의 클럭 생성 장치는 PLL 기반의 클럭 생성 장치에 비해 주파수 합성이 용이하지 않다는 단점으로 인해 고속의 클럭 생성 장치를 구현하기가 어렵다.
이러한 문제점을 해결하기 위해서 주파수 합성이 용이한 DLL 기반의 클럭 생성 장치를 구현하기 위한 많은 연구들이 진행되어 왔다.
종래의 DLL 기반의 클럭 생성 장치는 VCDL (전압 제어 지연기)에서 생성된 다중의 저속 클럭을 주파수 체배기(Frequency multiplier)로 인가하여 하나의 고속 클럭을 생성한다. 일반적으로, 주파수 체배기(Frequency multiplier)로는 고속의 클럭 생성을 위해 고속에서 동작할 수 있는 에지 컴바이너(Edge combiner)를 사용한다.
그러나, 종래의 클럭 생성 장치는 주파수 체배기(Frequency multiplier)를 사용하여, 전압 제어 지연기(VCDL)의 지연 부정합(Delay mismatch)로 인해 발생한 지터 성분이 주파수 체배기(Frequency multiplier)로 그대로 전달되므로 시스템 지터 성능 저하의 원인을 제공하고, 주파수 체배기(Frequency multiplier) 회로 내에서 공정, 온도, 전원 전압의 변화로 인해 발생하는 추가적인 지터 성분을 제거할 수 없다는 문제점이 있다.
따라서 본 발명이 이루고자 하는 첫번째 기술적 과제는 시스템의 안정성과 설계의 용이성뿐만 아니라 향상된 지터 성능을 갖으며, 고속의 클럭을 요구하는 고성능 디지털 시스템에 응용 가능한 주파수 전압 변환기 기반의 클럭 생성 장치를 제공하는데 있다.
본 발명이 이루고자 하는 두번째 기술적 과제는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용하여 인터페이싱 성능을 개선한 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치를 제공하는데 있다.
상기 첫번째 기술적 과제를 이루기 위하여, 본 발명은 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러, 상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부, 상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터, 상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부 및 상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치를 제공한다.
또한, 상기 첫번째 기술적 과제를 이루기 위하여, 본 발명은 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부, 상기 딜레이된 클 럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러, 상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부, 상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터, 상기 디지털 정보에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 딜레이 제어부; 및 상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치를 제공한다.
상기 두번째 기술적 과제를 이루기 위하여, 본 발명은 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러, 상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부, 상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터, 상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부, 상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부 및 입력되는 데이터를 상기 출력 클럭 신호에 따라 출력하는 인터페이스 제어부를 포함하 는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치를 제공한다.
본 발명은 주파수 전압 변환기(FVC)를 이용한 클럭 생성 장치를 제공한다. 본 발명에 따른 주파수 전압 변환기(FVC) 기반의 클럭 생성 장치는 종래의 DLL 기반의 클럭 생성 장치의 장점인 시스템의 안정성과 설계의 용이성뿐만 아니라 향상된 지터 성능을 가지므로, 고속의 클럭을 요구하는 고성능 디지털 시스템에 응용될 수 있다.
본 발명은 공정, 온도, 전원 전압의 변화에 둔감한 주파수 전압 변환기(FVC)를 사용하고, 주파수 전압 변환기(FVC)에서 생성된 안정적인 전압과 정합된 딜레이 셀(Matched delay cell)을 이용한 링 발진기를 이용하여 주파수 전압 변환기(FVC) 기반의 클럭 생성 장치를 제공한다.
이하에서는 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다. 그러나, 다음에 예시하는 본 발명의 실시예는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 다음에 상술하는 실시예에 한정되는 것은 아니다.
도 1a는 본 발명의 일 실시예에 따른 주파수 전압 변환기 기반의 클럭 생성 장치의 회로도이다.
전압 제어 지연부(110)는 디지털 아날로그 변환부(150)로부터 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시킨다. 본 발명에서는 전압 제어 지연부(110)의 총 지연 시간이 입력 클럭의 주기와 같도록 제어한다. 전압 제어 지연부(110)는 디지털 아날로그 변환부(150)의 출력인 전압 신호를 이용하여 입력 클럭 신호를 일정 시간 지연 시키는 역할을 한다.
샘플러(120)는 전압 제어 지연부(110)에서 딜레이된 클럭 신호와 입력 클럭 신호 사이의 위상 정보를 출력한다.
위상 검출부(130)는 샘플러(120)에 의한 위상 정보를 이용하여, 딜레이된 클럭 신호와 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력한다. 위상 검출부(130)는 공급된 위상 정보를 이용하여 딜레이된 클럭 신호가 입력 클럭 신호보다 위상이 느릴 경우 업(UP) 신호를, 빠를 경우 다운(DOWN) 신호를 출력한다.
카운터(140)는 업 신호 또는 다운 신호를 위상 오차에 관한 디지털 정보로 변환한다.
디지털 아날로그 변환부(150)는 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 전압 신호에 따라 전압 제어 지연부(110)의 딜레이 정도를 제어한다. 디지털 아날로그 변환부(150)는 전류(current) 방식을 사용할 수 있다.
카운터(140)와 디지털 아날로그 변환부(150)는 업(UP) 또는 다운(DOWN) 신호에 비례하는 전압 신호를 생성하여 전압 제어 지연부(110)에 공급한다.
전압 제어 링 발진부(160)는 디지털 아날로그 변환부(150)의 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 딜레이 셀을 이용하여 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성한다.
전압 제어 링 발진부(160)에 사용된 정합된 딜레이 셀(Matched delay cell, 161)은 전압 제어 지연부(110)에 사용된 회로와 동일한 회로이므로 전압 제어 지연 부(110)의 단위 지연 시간과 전압 제어 링 발진부(160)의 단위 지연 시간은 동일하다.
이때, 입력 클럭 신호의 주파수를,
Figure 112006050685217-pat00001
라고 할 때, 입력 클럭 신호의 펄스 폭(Pulse width)은
Figure 112006050685217-pat00002
로 나타낼 수 있다.
따라서 전압 제어 지연부(110)가
Figure 112006050685217-pat00003
개의 지연 스테이지(Delay stage)로 구성되어 있을 경우, 입력 클럭 신호에 대한 단위 지연 시간은
Figure 112006050685217-pat00004
로 나타낼 수 있다.
전압 제어 링 발진부(160)의 발진 주파수는
Figure 112006050685217-pat00005
로 표현할 수 있고,
Figure 112006050685217-pat00006
이므로, 입력 주파수의
Figure 112006050685217-pat00007
배의 주파수를 얻기 위해서는 다음의 수학식 1을 만족하도록 회로를 구성한다.
Figure 112006050685217-pat00008
Figure 112006050685217-pat00009
따라서,
Figure 112006050685217-pat00010
이다. 예를 들어, 전압 제어 지연부(110)의 스테이 지(Stage) 수 M=40, 전압 제어 링 발진부(160)의 스테이지(Stage) 수 N=5 일 경우, 입력 주파수보다 8배 빠른 발진 주파수를 얻을 수 있으며, M=48, N=3 일 경우 입력 주파수보다 16배 빠른 발진 주파수를 얻을 수 있다.
도 1b는 본 발명의 다른 실시예에 따른 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치의 블럭도이다.
주파수 전압 변환부(100)는 전압 제어 지연부(110), 샘플러(120), 위상 검출부(130), 카운터(140), 디지털 아날로그 변환부(150) 및 전압 제어 링 발진부(160)를 포함한다.
전압 제어 지연부(110)는 디지털 아날로그 변환부(150)로부터 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시킨다.
샘플러(120)는 전압 제어 지연부(110)에서 딜레이된 클럭 신호와 입력 클럭 신호 사이의 위상 정보를 출력한다.
위상 검출부(130)는 샘플러(120)에 의한 위상 정보를 이용하여, 딜레이된 클럭 신호와 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력한다.
카운터(140)는 업 신호 또는 다운 신호를 위상 오차에 관한 디지털 정보로 변환한다.
디지털 아날로그 변환부(150)는 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 전압 신호에 따라 전압 제어 지연부(110)의 딜레이 정도를 제어한다.
전압 제어 링 발진부(160)는 디지털 아날로그 변환부(150)의 전압 신호에 의 해 제어되는 소정 개수의 딜레이 셀을 구비하고, 딜레이 셀을 이용하여 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성한다.
인터페이스 제어부(170)는 입력되는 데이터를 전압 제어 링 발진부(160)의 출력 클럭 신호에 따라 출력한다.
도 2는 도 1a 및 도 1b에 적용되는 전압 제어 지연부(110)의 블럭도이다.
도 2에서, Vctrl은 디지털 아날로그 변환부(150)의 전압 신호이다. 전압 제어 지연부(110)는 도 2와 같이, 동일한 구조의 딜레이 셀을 복수개 포함하고 있으며, 각각의 딜레이 셀은 다이오드 연결 방식의 대칭 부하(symmetric load)를 갖는 미분 타입(differential type)으로 구현될 수 있다. 딜레이 셀의 딜레이 양은 저항값에 비례하며, 이때의 저항 값은 다이오드 연결 부하(diode-connected load)와 PMOS 부하(load)가 병렬로 연결되어 있는 형태이다. 이러한 딜레이 셀의 선형성을 만족시키기 위해서 레플리카 바이어스 회로를 추가할 수 있다.
도 3은 도 1a 및 도 1b에 적용되는 샘플러(120)의 회로도이다.
샘플러(120)는 도 3과 같이, 셋업 시간(set-up time)이 작은 플립 플롭 기반의 센스 증폭기(sense amplifier based flip flop, SAFF)로 설계할 수 있다. 이때, CK는 입력 클럭 신호, D 및 Db는 딜레이된 클럭 신호를 의미한다.
도 4a는 도 1a 및 도 1b에 적용되는 위상 검출부(130)에서의 동기화 검출 방법을 도시한 것이다.
위상 검출부(130)는 샘플러(120)에서 제공한 데이터와 클럭 신호의 위상 차이에 대한 정보를 이용하여 업, 다운, 락 신호를 생성한다. 이때의 데이터는 도 4a 와 같은 방법으로 검출된다. N개의 딜레이 셀로 이루어진 전압 제어 지연부(110)에서 N-1번째 딜레이 셀의 출력을
Figure 112006050685217-pat00011
, N번째 딜레이 셀의 출력을
Figure 112006050685217-pat00012
이라고 하고, N-1번째 딜레이 셀의 출력과 클럭 신호를 이용하여 생성된 샘플러(120)의 출력을
Figure 112006050685217-pat00013
, N번째 샘플러(120)의 출력을
Figure 112006050685217-pat00014
이라고 가정한다. 데이터 신호의 위상이 클럭 신호의 위상보다 빠른 경우, 샘플러(120)는 "11"의 디지털 신호를 생성하며, 위상 검출부(130)는 다운 신호를 공급하여, 데이터 신호의 딜레이 양을 증가시킨다. 데이터 신호의 위상이 클럭 신호의 위상보다 느린 경우, 샘플러(120)는 "00"의 디지털 신호를 생성하며, 위상 검출부(130)는 업 신호를 공급하여, 데이터 신호의 딜레이 양을 감소시킨다. 샘플러(120)의 디지털 출력이 "10"일 경우, 데이터 신호와 클럭 신호의 동기가 이루어진 경우이므로, 위상 검출부(130)는 락 신호를 출력한다. 한편, 본 발명에서는 락 신호를 이용하지 않을 수 있다.
도 4b는 도 1a 및 도 1b에 적용되는 위상 검출부(130)의 진리표를 도시한 것이다. 도 4b는 도 4a와 관련하여 상술한 내용을 정리한 표이다.
도 4c는 도 1a 및 도 1b에 적용되는 위상 검출부(130)의 블럭도이다.
위상 검출부(130)는 도 4c와 같이, 2개의 인버터 및 2개의 논리곱 게이트(AND GATE)로 구성될 수 있다.
도 5는 도 1a 및 도 1b에 적용되는 카운터(140)의 블럭도이다.
카운터(140)는 위상 검출부(130)에서 출력된 업, 다운 신호로부터 위상 오차에 관한 정보를 바이너리(binary) 형태의 디지털 정보로 변환하는 역할을 한다. 카 운터(140)는 도 5와 같이, 복수의 논리곱 게이트와 복수의 논리합 게이트를 포함할 수 있다.
도 6은 도 1a 및 도 1b에 적용되는 정합된 딜레이 셀(161)의 회로도이다.
도 6에서, 정합된 딜레이 셀(161)은 입력단(610)과 출력단(620)에 각각 인버터를 구비하고, 그 사이에 디지털 아날로그 변환부(150)의 전압 신호에 의해 제어되는 2개의 지연 회로를 포함한다.
주파수 전압 변환기(FVC) 기반의 클럭 생성 장치는 입력 주파수에 대한 정보를 전압으로 변환한 후, 변환된 전압을 다시 주파수로 변환한다.
전압 제어 지연부(110)의 마지막 스테이지(Stage)에서 딜레이된 클럭 신호와 입력 클럭간의 위상 차이만을 판별하고 락 상태에서 변환된 전압만을 출력하기 때문에, 전압 제어 지연부(110)의 지연 부정합(Delay mismatch)으로 인한 지터 성분은 주파수 전압 변환기(FVC) 클럭 생성 장치의 출력에 영향을 주지 않는다.
따라서 종래의 DLL 기반의 클럭 생성 장치에서 주파수 체배기(Frequency multiplier)를 사용했을 경우 발생하는 전압 제어 지연부(110)의 지연 부정합(Delay mismatch)으로 인한 지터 성분은 나타나지 않는다.
또한 주파수 전압 변환기(FVC)에서 출력되는 전압은 공정, 온도, 전원 전압의 변화에 둔감하므로, 이 전압을 이용해서 발진을 하는 전압 제어 링 발진부(160) 역시 공정, 온도, 전원 전압의 변화에 둔감하게 된다.
도 7은 도 1a의 출력 파형도이다.
도 7을 참조하면, 본 발명에 따른 주파수 전압 변환기(FVC) 기반의 클럭 생 성 장치는 입력 클럭 신호(fin)을 전압 제어 지연부(110), 샘플러(120), 위상 검출부(130), 카운터(140) 및 디지털 아날로그 변환부(150)를 이용하여 전압 신호(Vout)로 변환하고, 변환된 전압 신호(Vout)에 대응하는 주파수의 출력 클럭 신호(fout)를 생성한다.
도 8a 및 도 8b는 156.25 Mhz의 입력 클럭 신호를 사용하여 1.25 Ghz의 출력 클럭 신호를 생성하는 시뮬레이션 결과를 도시한 것이다.
전압 제어 지연부(110)의 스테이지(Stage) 수를 M, 전압 제어 링 발진부(160)의 스테이지(Stage) 수를 N이라고 할때,
Figure 112006050685217-pat00015
=8이며, 라킹 시간(locking time)은 656 ns이고, 입력 클럭 신호의 PkPk 지터는 250 ps로서, 측정된 지터는 40 ps이다. 디지털 아날로그 변환부(150)의 전압 신호의 크기는 600mV로 측정되었다.
도 9a 및 도 9b는 312.5 Mhz의 입력 클럭 신호를 사용하여 2.5 Ghz의 출력 클럭 신호를 생성하는 시뮬레이션 결과를 도시한 것이다.
전압 제어 지연부(110)의 스테이지(Stage) 수를 M, 전압 제어 링 발진부(160)의 스테이지(Stage) 수를 N이라고 할때,
Figure 112006050685217-pat00016
=8이며, 입력 클럭 신호의 PkPk 지터는 250 ps로서, 측정된 지터는 20 ps이다. 디지털 아날로그 변환부(150)의 전압 신호의 크기는 600mV로 측정되었다.
본 발명에 따른 주파수 전압 변환기(FVC) 기반의 클럭 생성 장치는 입력 주파수에 대한 정보를 전압으로 변환한 후, 변환된 전압을 다시 주파수로 변환한다. 전압 제어 지연부(VCDL)의 마지막 스테이지(Stage)에서 딜레이된 클럭 신호과 입력 클럭 신호간의 위상 차이만을 판별하고 락 상태에서 변환된 전압만을 출력하기 때문에, 전압 제어 지연부(VCDL)의 지연 부정합(Delay mismatch)으로 인한 지터 성분은 주파수 전압 변환기(FVC) 클럭 생성 장치의 출력에 영향을 주지 않는다.
또한, 주파수 전압 변환기(FVC)에서 출력되는 전압은 공정, 온도, 전원 전압의 변화에 둔감하므로, 이 전압을 이용해서 발진을 하는 링 발진기 역시 공정, 온도, 전원 전압의 변화에 둔감하게 된다.
따라서 본 발명에 따른 주파수 전압 변환기(FVC) 기반의 클럭 생성 장치는 종래의 DLL 기반의 클럭 생성 장치보다 우수한 지터 특성을 나타낸다.
본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 그러나, 이와 같은 변형은 본 발명의 기술적 보호범위내에 있다고 보아야 한다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해서 정해져야 할 것이다.
상술한 바와 같이, 본 발명에 의하면, 주파수 전압 변환기(FVC)를 이용하여 입력 클럭 신호보다 고속의 클럭 신호를 생성함으로써, 안정성과 설계의 용이성뿐만 아니라 지터 성능을 향상시킬 수 있으며, 고속의 클럭을 요구하는 고성능 디지털 시스템에의 응용성을 증가킬 수 있는 효과가 있다.

Claims (12)

  1. 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;
    상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;
    상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;
    상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;
    상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부; 및
    상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  2. 제 1 항에 있어서,
    상기 위상 검출부는
    상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신 호보다 위상이 느린 경우 업 신호를 출력하고, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 빠른 경우 다운 신호를 출력하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  3. 제 1 항에 있어서,
    상기 전압 제어 지연부는
    단위 지연 시간이 상기 전압 제어 링 발진부의 단위 지연 시간과 동일한 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  4. 제 1 항에 있어서,
    상기 전압 제어 지연부는
    복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터를 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  5. 제 1 항에 있어서,
    상기 링 발진부는
    복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터로 구성된 매치드 딜레이 셀을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생 성 장치.
  6. 제 1 항에 있어서,
    상기 샘플러는
    상기 입력 클럭 신호를 입력받는 인버터;
    상기 인버터의 출력을 통과시키는 버퍼; 및
    상기 전압 제어 지연부의 각 딜레이 스테이지의 출력 및 상기 버퍼의 출력을 이용하여 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 디타입 플립 플롭을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  7. 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;
    상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;
    상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;
    상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;
    상기 디지털 정보에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 딜레이 제어부; 및
    상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치.
  8. 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;
    상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;
    상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;
    상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;
    상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부;
    상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부; 및
    입력되는 데이터를 상기 출력 클럭 신호에 따라 출력하는 인터페이스 제어부 를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치.
  9. 제 8 항에 있어서,
    상기 위상 검출부는
    상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 느린 경우 업 신호를 출력하고, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 빠른 경우 다운 신호를 출력하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치.
  10. 제 8 항에 있어서,
    상기 전압 제어 지연부는
    단위 지연 시간이 상기 전압 제어 링 발진부의 단위 지연 시간과 동일한 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치.
  11. 제 8 항에 있어서,
    상기 링 발진부는
    복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터로 구성된 매치 드 딜레이 셀을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치.
  12. 제 8 항에 있어서,
    상기 샘플러는
    상기 입력 클럭 신호를 입력받는 인버터;
    상기 인버터의 출력을 통과시키는 버퍼; 및
    상기 전압 제어 지연부의 각 딜레이 스테이지의 출력 및 상기 버퍼의 출력을 이용하여 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 디타입 플립 플롭을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치.
KR1020060066687A 2006-07-18 2006-07-18 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치 KR100769690B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060066687A KR100769690B1 (ko) 2006-07-18 2006-07-18 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060066687A KR100769690B1 (ko) 2006-07-18 2006-07-18 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR100769690B1 true KR100769690B1 (ko) 2007-10-23

Family

ID=38815652

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060066687A KR100769690B1 (ko) 2006-07-18 2006-07-18 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR100769690B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9035684B2 (en) 2013-01-18 2015-05-19 Industry-Academic Cooperation Foundation, Yonsei University Delay locked loop and method of generating clock
KR101661187B1 (ko) * 2015-07-15 2016-10-10 부경대학교 산학협력단 위상고정루프 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0795051A (ja) * 1993-09-20 1995-04-07 Fujitsu General Ltd ディジタルpll回路
JPH1022819A (ja) 1996-07-02 1998-01-23 Fujitsu Ltd 半導体装置
KR19990067843A (ko) * 1998-01-14 1999-08-25 가네꼬 히사시 지터를 억제할 수 있는 디지털 위상 동기 루프
KR20010064098A (ko) * 1999-12-24 2001-07-09 박종섭 아날로그 지연기를 부착시킨 디지털 지연고정루프
KR20030086144A (ko) * 2002-05-03 2003-11-07 삼성전자주식회사 지연동기루프 테스트 회로
JP2006013756A (ja) 2004-06-24 2006-01-12 Toyota Industries Corp データ通信装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0795051A (ja) * 1993-09-20 1995-04-07 Fujitsu General Ltd ディジタルpll回路
JPH1022819A (ja) 1996-07-02 1998-01-23 Fujitsu Ltd 半導体装置
KR19990067843A (ko) * 1998-01-14 1999-08-25 가네꼬 히사시 지터를 억제할 수 있는 디지털 위상 동기 루프
KR20010064098A (ko) * 1999-12-24 2001-07-09 박종섭 아날로그 지연기를 부착시킨 디지털 지연고정루프
KR20030086144A (ko) * 2002-05-03 2003-11-07 삼성전자주식회사 지연동기루프 테스트 회로
JP2006013756A (ja) 2004-06-24 2006-01-12 Toyota Industries Corp データ通信装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9035684B2 (en) 2013-01-18 2015-05-19 Industry-Academic Cooperation Foundation, Yonsei University Delay locked loop and method of generating clock
KR101661187B1 (ko) * 2015-07-15 2016-10-10 부경대학교 산학협력단 위상고정루프 장치

Similar Documents

Publication Publication Date Title
Moon et al. An all-analog multiphase delay-locked loop using a replica delay line for wide-range operation and low-jitter performance
Ye et al. A multiple-crystal interface PLL with VCO realignment to reduce phase noise
EP2145243B1 (en) Multi-phase clock system
EP3665778B1 (en) Reference-locked clock generator
JP4751932B2 (ja) 位相検出装置および位相同期装置
KR100644127B1 (ko) 무한의 위상 이동 기능을 가지는 전압 제어 지연 라인을기반으로 하는 듀얼 루프 디엘엘
KR100980405B1 (ko) Dll 회로
JP2008544587A (ja) 多相が再整列された電圧制御発振器、およびそれを備えた位相ロックループ
KR20090074412A (ko) 분주회로 및 이를 이용한 위상 동기 루프
US8258834B2 (en) Lock detector, method applicable thereto, and phase lock loop applying the same
US6937073B2 (en) Frequency multiplier with phase comparator
Ko et al. Reference spur reduction techniques for a phase-locked loop
US7595668B2 (en) High speed dynamic frequency divider
US20100219894A1 (en) Phase shift phase locked loop
KR100693895B1 (ko) 위상동기루프 회로를 구비한 클럭 체배기
US6859109B1 (en) Double-data rate phase-locked-loop with phase aligners to reduce clock skew
US6271702B1 (en) Clock circuit for generating a delay
KR100769690B1 (ko) 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
KR101000486B1 (ko) 지연고정 루프 기반의 주파수 체배기
JP2007053685A (ja) 半導体集積回路装置
KR100884642B1 (ko) 자가 보정 기능을 갖는 지연 고정 루프 기반의 주파수 체배장치 및 방법
KR20070071142A (ko) 지연 고정 루프 기반의 주파수 체배기
US7519087B2 (en) Frequency multiply circuit using SMD, with arbitrary multiplication factor
KR100263483B1 (ko) 고속 위상 동기 회로 및 그를 이용한 위상 동기 방법
US5870592A (en) Clock generation apparatus and method for CMOS microprocessors using a differential saw oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110914

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20121004

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee