KR100765506B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100765506B1
KR100765506B1 KR1020060040772A KR20060040772A KR100765506B1 KR 100765506 B1 KR100765506 B1 KR 100765506B1 KR 1020060040772 A KR1020060040772 A KR 1020060040772A KR 20060040772 A KR20060040772 A KR 20060040772A KR 100765506 B1 KR100765506 B1 KR 100765506B1
Authority
KR
South Korea
Prior art keywords
voltage
address electrode
switch
switch unit
unit
Prior art date
Application number
KR1020060040772A
Other languages
English (en)
Inventor
한정관
타쿠야 와타나베
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060040772A priority Critical patent/KR100765506B1/ko
Application granted granted Critical
Publication of KR100765506B1 publication Critical patent/KR100765506B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • G09G2330/024Power management, e.g. power saving using energy recovery or conservation with inductors, other than in the electrode driving circuitry of plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 보다 상세하게는 어드레스 전극(X)을 구동시키기 위한 데이터 구동부를 개선한 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것으로, LC 공진을 이용하여 상대적으로 완만하게 하강하고 상승하는 데이터 펄스를 어드레스 전극(X)으로 공급함으로써, 노이즈(Noise) 및 전자파(EMI)의 발생을 저감시키는 효과가 있다.
이러한, 본 발명의 플라즈마 디스플레이 장치는 어드레스 전극이 형성된 플라즈마 디스플레이 패널과, 어드레스 전극과 접지 사이에 직렬 배치되는 인덕터(Inductor)부와, 인덕터부와 접지 사이에 직렬 배치되는 캐패시터(Capacitor)부 및 인덕부터와 어드레스 전극 사이에 배치되는 데이터 드라이브 집적회로(Data Drive Integrated Circuit)부를 포함하고, 여기서 데이터 드라이브 집적회로부는 데이터 전압을 공급하는 데이터 전압원과 어드레스 전극의 사이에 배치되는 제 1 스위치(Switch)부와 제 1 스위치부와 어드레스 전극의 사이에 배치되는 제 2 스위치부와 제 1 스위치부와 제 2 스위치부의 연결지점과 인덕터부의 사이에 배치되는 제 3 스위치부 및 제 2 스위치부와 어드레스 전극의 연결지점과 접지 사이에 배치되는 제 4 스위치부를 포함하는 것이 바람직하다.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}
도 1은 종래의 플라즈마 디스플레이 장치의 구동부에 대해 설명하기 위한 도면.
도 2는 종래 플라즈마 디스플레이 장치의 구동부의 동작을 설명하기 위한 도면.
도 3은 본 발명의 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면.
도 4a 내지 도 4b는 본 발명의 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면.
도 5는 본 발명의 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면.
도 6은 본 발명의 플라즈마 디스플레이 장치의 동작의 일례를 상세히 설명하기 위한 도면.
도 7은 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부의 구성을 보다 상세히 설명하기 위한 도면.
도 8a 내지 도 8d는 본 발명에 따른 데이터 구동부의 동작을 설명하기 위한 도면.
도 9는 캐패시터부의 동작을 안정시키기 위한 데이터 구동부의 구성을 설명 하기 위한 도면.
도 10은 복수의 데이터 드라이브 집적회로부들이 하나의 모듈을 이루는 구성의 일례를 설명하기 위한 도면.
도 11은 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부의 또 다른 구성을 보다 상세히 설명하기 위한 도면.
도 12는 도 11의 데이터 드라이브 집적회로부 복수개가 하나의 모듈을 이루는 구성의 일례를 설명하기 위한 도면.
<도면의 주요 부분에 대한 부호의 설명>
300 : 플라즈마 디스플레이 패널 301 : 데이터 구동부
302 : 스캔 구동부 303 : 서스테인 구동부
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 보다 상세하게는 어드레스 전극(X)을 구동시키기 위한 데이터 구동부를 개선한 플라즈마 디스플레이 장치(Plasma Display Apparatus)에 관한 것이다.
플라즈마 디스플레이 장치는 전극이 형성된 플라즈마 디스플레이 패널과, 이러한 플라즈마 디스플레이 패널의 전극에 소정의 구동 신호를 공급하는 구동부를 포함하여 이루어진다.
일반적으로 플라즈마 디스플레이 패널에는 격벽으로 구획된 방전 셀(Cell) 내에 형광체 층이 형성되고, 아울러 복수의 전극(Electrode)이 형성된다.
그리고 구동부는 전극을 통해 방전 셀로 구동 신호를 공급한다.
그러면, 방전 셀 내에서는 공급되는 구동 전압에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 전압에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
여기서, 플라즈마 디스플레이 패널의 방전 셀 내에서 발생하는 방전은 리셋 방전, 어드레스 방전, 서스테인 방전 등이 있다.
리셋 방전은 모든 방전 셀을 초기화하기 위한 방전이고, 어드레스 방전은 표시 방전인 서스테인 방전이 발생될 방전 셀을 선택하기 위한 방전이고, 서스테인 방전은 영상을 화면상에 표시하기 위한 표시 방전이다.
여기서 어드레스 방전은 어드레스 전극(X)으로 인가되는 데이터 신호와 스캔 전극(Y)으로 인가되는 스캔 신호에 의해 발생한다.
이러한 어드레스 방전을 발생시키기 위한 종래 구동부에 대해 첨부된 도 1을 참조하여 살펴보면 다음과 같다.
도 1은 종래의 플라즈마 디스플레이 장치의 구동부에 대해 설명하기 위한 도면이다.
도 1을 살펴보면, 종래의 플라즈마 디스플레이 장치의 구동부는 데이터 전압(Vd)을 공급하는 데이터 전압원(미도시)과 기저 전압(GND)을 공급하는 기저 전압 원(미도시), 즉 접지 사이에 직렬로 연결된 탑(Top) 스위치(Qt)와 바텀(Bottom) 스위치(Qb)를 포함한다.
이러한 탑(Top) 스위치(Qt)와 바텀(Bottom) 스위치(Qb)의 사이에서 플라즈마 디스플레이 패널의 어드레스 전극(X)과 접속된다.
이러한 종래의 플라즈마 디스플레이 장치의 구동부의 동작을 첨부된 도 2를 결부하여 살펴보면 다음과 같다.
도 2는 종래 플라즈마 디스플레이 장치의 구동부의 동작을 설명하기 위한 도면이다.
도 2를 살펴보면, 어드레스 기간에서 탑 스위치(Qt)가 턴 온(Turn On)되면 데이터 전압원(미도시)으로부터 데이터 전압(Vd)이 전술한 탑 스위치(Qt)를 통해 어드레스 전극(X)으로 인가되고, 이에 따라 어드레스 전극(X)의 전압이 데이터 전압(Vd)까지 상승하여 유지된다.
이후, 탑 스위치(Qt)가 턴 오프(Turn Off)되고, 바텀 스위치(Qb)가 턴 온 되면, 어드레스 전극(X)의 전압은 기저 전압(GND)이 된다.
이와 같이, 탑 스위치(Qt)와 바텀 스위치(Qb)가 교대로 동작하면서 어드레스 전극(X)에 데이터 전압(Vd)을 갖는 데이터 신호를 인가한다.
여기서, 어드레스 전극(X)에 데이터 전압(Vd)이 공급될 때는 탑 스위치(Qt)에 대부분의 전류가 흐르게 되고, 이에 따라 탑 스위치(Qt)에서 상대적으로 많은 열이 발생하는 문제점이 있다.
아울러, 어드레스 전극(X)에 기저 전압(GND)이 공급될 때는 바텀 스위치(Qb) 에 대부분의 전류가 흐르게 되고, 이에 따라 바텀 스위치(Qb)에서도 상대적으로 많은 열이 발생하는 문제점이 있다.
특히, 논리(Logic) 값이 1과 0이 반복되는 격자 패턴(Lattice Pattern) 등의 특정 패턴의 영상이 입력되는 경우에는 탑 스위치(Qt) 또는 바텀 스위치(Qb)의 스위칭(Switching) 횟수가 과도하게 증가하게 되고, 이에 따라 순간적으로 매우 큰 전류가 탑 스위치(Qt) 또는 바텀 스위치(Qb)에 흐르게 된다. 이에 따라 탑 스위치(Qt) 또는 바텀 스위치(Qb)에 과도하게 큰 열이 발생하게 되어 탑 스위치(Qt) 또는 바텀 스위치(Qb)가 오동작을 일으킬 가능성이 높아지게 되고, 심지어는 탑 스위치(Qt) 또는 바텀 스위치(Qb)가 열적 손상을 입어 동작 불능이 되는 문제점이 발생한다.
한편, 종래의 플라즈마 디스플레이 장치에서 사용되는 데이터 신호는 여기 도 2에서와 같이 그 전압이 급격히 상승하고 하강한다. 이에 따라, 데이터 신호의 전압 상승하는 시점 및 하강 하는 시점에서 인접하는 다른 어드레스 전극(X)으로 공급되는 데이터 신호간의 커플링(Coupling) 효과로 인해 노이즈(Noise) 및 전자파(EMI : Electro Magnetic Interference)가 발생하는 문제점이 있다.
상술한 문제점을 해결하기 위해 본 발명은 어드레스 전극(X)을 구동시키기 위한 데이터 구동부를 개선하여 노이즈 및 전자파의 발생을 저감시키며 데이터 구동부에 사용되는 스위칭 소자의 손상을 방지하는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 장치는 어드레스 전극이 형성된 플라즈마 디스플레이 패널과, 어드레스 전극과 접지 사이에 직렬 배치되는 인덕터(Inductor)부와, 인덕터부와 접지 사이에 직렬 배치되는 캐패시터(Capacitor)부 및 인덕부터와 어드레스 전극 사이에 배치되는 데이터 드라이브 집적회로(Data Drive Integrated Circuit)부를 포함하고, 여기서 데이터 드라이브 집적회로부는 데이터 전압을 공급하는 데이터 전압원과 어드레스 전극의 사이에 배치되는 제 1 스위치(Switch)부와 제 1 스위치부와 어드레스 전극의 사이에 배치되는 제 2 스위치부와 제 1 스위치부와 제 2 스위치부의 연결지점과 인덕터부의 사이에 배치되는 제 3 스위치부 및 제 2 스위치부와 어드레스 전극의 연결지점과 접지 사이에 배치되는 제 4 스위치부를 포함하는 것이 바람직하다.
또한, 상술한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 장치는 어드레스 전극이 형성된 플라즈마 디스플레이 패널과, 어드레스 전극과 접지 사이에 직렬 배치되는 인덕터(Inductor)부와, 인덕터부와 접지 사이에 직렬 배치되는 캐패시터(Capacitor)부와, 인덕부터와 어드레스 전극 사이에 배치되는 데이터 드라이브 집적회로(Data Drive Integrated Circuit)부 및 데이터 드라이브 집적회로부와 데이터 전압을 공급하는 데이터 전압원 사이에 배치되는 제 1 스위치부를 포함하고, 여기서 데이터 드라이브 집적회로부는 제 1 스위치부와 어드레스 전극의 사이에 배치되는 제 2 스위치부와, 제 1 스위치부와 제 2 스위치부의 연결지점과 인덕터부의 사이에 배치되는 제 3 스위치부 및 제 2 스위치부와 어드레스 전극의 연결지점과 접지 사이에 배치되는 제 4 스위치부를 포함하는 것이 바람직하다.
또한, 캐패시터부에는 어드레스 전극의 전압이 회수되어 저장되는 것을 특징으로 한다.
또한, 캐패시터부에는 어드레스 전극의 전압이 변동되는 경우에 어드레스 전극의 전압이 회수되어 저장되는 것을 특징으로 한다.
또한, 데이터 드라이브 집적회로부는 복수개가 모여 하나의 모듈(Module)을 이루는 것을 특징으로 한다.
또한, 제 1 스위치부와 제 2 스위치부는 데이터 전압 공급 기간에서 함께 온 되어 데이터 전압의 공급 경로를 형성하는 것을 특징으로 한다.
또한, 제 2 스위치부와 제 3 스위치부는 전압 회수 기간에 함께 온 되어 캐패시터부가 어드레스 전극의 전압을 회수하여 저장하는 전압 회수 경로를 형성하고, 전압 공급 기간에 함께 온 되어 상기 캐패시터부에 저장된 전압이 어드레스 전극으로 공급되는 전압 공급 경로를 형성하는 것을 특징으로 한다.
또한, 하나의 제 1 스위치부 당 복수개의 데이터 드라이브 집적회로부가 연결되는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 장치를 상세히 설명하기로 한다.
도 3은 본 발명의 플라즈마 디스플레이 장치의 구성을 설명하기 위한 도면이다.
도 3을 살펴보면, 본 발명의 플라즈마 디스플레이 장치는 플라즈마 디스플레 이 패널(300)과, 데이터 구동부(301)를 포함한다. 아울러, 본 발명의 플라즈마 디스플레이 장치는 스캔 구동부(302)와 서스테인 구동부(303)를 더 포함하는 것이 바람직하다.
여기서, 데이터 구동부(301)는 플라즈마 디스플레이 패널(300)의 어드레스 전극(X)에 데이터 신호를 인가하여 어드레스 전극(X)을 구동시킨다.
특히, 데이터 구동부(301)는 어드레싱(Addressing)을 위한 어드레스 기간에서 플라즈마 디스플레이 패널(300)의 어드레스 전극(X)으로 LC공진을 통해 데이터 신호를 공급함으로써 어드레스 전극(X)을 구동시킨다.
여기서, 본 발명의 플라즈마 디스플레이 장치의 주요 특징인 데이터 구동부(301)는 이후의 설명을 통해 보다 명확히 될 것이다.
스캔 구동부(302)는 플라즈마 디스플레이 패널(300)의 스캔 전극(Y)에 상승 램프(Ramp-Up) 신호, 스캔(Scan) 신호, 서스테인 신호(SUS)를 인가하는 방법 등을 통해 스캔 전극(Y)을 구동시킨다.
서스테인 구동부(303)는 플라즈마 디스플레이 패널(300)의 서스테인 전극(Z)에 서스테인 바이어스 신호(Vzb), 서스테인 신호(SUS)를 인가하는 방법 등을 통해 서스테인 전극(Z)을 구동시킨다.
플라즈마 디스플레이 패널(300)에는 어드레스 전극(X)이 형성되고, 더욱 바람직하게는 스캔 전극(Y)과 서스테인 전극(Z)이 함께 형성된다.
여기서, 플라즈마 디스플레이 패널(300)의 구조의 일례를 첨부된 도 4a 내지 도 4b를 결부하여 상세히 살펴보면 다음과 같다.
도 4a 내지 도 4b는 본 발명의 플라즈마 디스플레이 장치에 포함되는 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면이다.
먼저, 도 4a를 살펴보면 본 발명의 플라즈마 디스플레이 패널은 전극(Electrode), 바람직하게는 스캔 전극(402, Y)과 서스테인 전극(403, Z)이 형성되는 전면 기판(401)을 포함하는 전면 패널(400)과, 전술한 스캔 전극(402, Y) 및 서스테인 전극(403, Z)과 교차하는 전극, 바람직하게는 어드레스 전극(413, X)이 형성되는 후면 기판(411)을 포함하는 후면 패널(410)이 합착되어 이루어진다.
여기서, 전면 기판(401) 상에 형성되는 전극, 바람직하게는 스캔 전극(402, Y)과 서스테인 전극(403, Z)은 방전 공간, 즉 방전 셀(Cell)에서 방전을 발생시키고 아울러 방전 셀의 방전을 유지한다.
이러한 스캔 전극(402, Y)과 서스테인 전극(403, Z)이 형성된 전면 기판(401)의 상부에는 스캔 전극(402, Y)과 서스테인 전극(403, Z)을 덮도록 유전체 층, 바람직하게는 상부 유전체 층(404)이 형성된다.
이러한, 상부 유전체 층(404)은 스캔 전극(402, Y) 및 서스테인 전극(403, Z)의 방전 전류를 제한하며 스캔 전극(402, Y)과 서스테인 전극(403, Z) 간을 절연시킨다.
이러한, 상부 유전체 층(404) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(405)이 형성된다. 이러한 보호 층(405)은 산화마그네슘(MgO) 등의 재료를 상부 유전체 층(404) 상부에 증착하는 방법 등을 통해 형성된다.
한편, 후면 기판(411) 상에 형성되는 전극, 바람직하게는 어드레스 전 극(413, X)은 방전 셀에 데이터(Data) 신호를 인가하기 위한 전극이다.
이러한 어드레스 전극(413, X)이 형성된 후면 기판(411)의 상부에는 어드레스 전극(413, X)을 덮도록 유전체 층, 바람직하게는 하부 유전체 층(415)이 형성된다.
이러한, 하부 유전체 층(415)은 어드레스 전극(413, X)을 절연시킨다.
이러한 하부 유전체 층(415)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type) 또는 웰 타입(Well Type) 등의 격벽(412)이 형성된다. 이에 따라, 전면 기판(401)과 후면 기판(411)의 사이에서 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 등의 방전 셀이 형성된다.
여기서, 격벽(412)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워진다.
아울러, 격벽(412)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(414)이 형성된다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 형성될 수 있다.
이상에서 설명한 본 발명의 플라즈마 디스플레이 패널에서는 스캔 전극(402, Y), 서스테인 전극(403, Z) 또는 어드레스 전극(413, X) 중 적어도 하나 이상의 전극으로 도 3의 데이터 구동부(301), 스캔 구동부(302), 서스테인 구동부(303) 중 적어도 하나 이상에 의해 구동 전압이 공급되면, 격벽(412)에 의해 구획된 방전 셀 내에서 방전이 발생한다.
그러면, 방전 셀 내에 채워진 방전 가스에서 진공 자외선이 발생하고, 이러 한 진공 자외선이 방전 셀 내에 형성된 형광체 층(414)에 가해진다. 그러면, 형광체 층(414)에서 소정의 가시광선이 발생되고, 이렇게 발생된 가시광선이 상부 유전체 층(404)이 형성된 전면 기판(401)을 통해 외부로 방출되고, 이에 따라 전면 기판(401)의 외부 면에 소정의 영상이 표시된다.
한편, 여기 도 4a의 설명에서는 스캔 전극(402, Y) 및 서스테인 전극(403, Z)이 각각 하나의 층(Layer)으로 이루어지는 경우만을 도시하고 설명하였지만, 이와는 다르게 스캔 전극(402, Y) 또는 서스테인 전극(403, Z) 중 하나 이상이 복수의 층으로 이루어지는 것도 가능하다. 이에 대해 도 4b를 참조하여 살펴보면 다음과 같다.
도 4b를 살펴보면, 스캔 전극(402, Y)과 서스테인 전극(403, Z)은 각각 두 개의 층(Layer)으로 이루어질 수 있다.
특히, 광 투과율 및 전기 전도도를 고려하면 방전 셀 내에서 발생한 광을 외부로 방출시키며 아울러 구동 효율을 확보하는 차원에서 스캔 전극(402, Y)과 서스테인 전극(403, Z)은 불투명한 은(Ag) 재질의 버스 전극(402b, 403b)과 투명한 인듐 틴 옥사이드(Indium Tin Oxide : ITO) 재질의 투명 전극(402a, 403a)을 포함하는 것이 바람직하다.
이와 같이, 스캔 전극(402, Y)과 서스테인 전극(403, Z)이 투명 전극(402a, 403a)을 포함하도록 하는 이유는, 방전 셀 내에서 발생한 가시 광이 플라즈마 디스플레이 패널의 외부로 방출될 때 효과적으로 방출되도록 하기 위해서이다.
아울러, 스캔 전극(402, Y)과 서스테인 전극(403, Z)이 버스 전극(402b, 403b)을 포함하도록 하는 이유는, 스캔 전극(402, Y)과 서스테인 전극(403, Z)이 투명 전극(402a, 403a)만을 포함하는 경우에는 투명 전극(402a, 403a)의 전기 전도도가 상대적으로 낮기 때문에 구동 효율이 감소할 수 있어서, 이러한 구동 효율의 감소를 야기할 수 있는 투명 전극(402a, 403a)의 낮은 전기 전도도를 보상하기 위해서이다.
이상의 도 4a 내지 도 4b에서는 본 발명의 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로써, 본 발명이 여기 도 4a 내지 도 4b와 같은 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 여기 도 4a 내지 도 4b의 플라즈마 디스플레이 패널에는 상부 유전체 층(404) 및 하부 유전체 층(415)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 상부 유전체 층(404) 및 하부 유전체 층(415) 중 적어도 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
이상의 내용을 고려할 때, 본 발명의 플라즈마 디스플레이 장치에 적용될 수 있는 플라즈마 디스플레이 패널은 어드레스 전극(X, 413)이 형성된 것이고, 그 이외의 조건은 무방한 것이다.
이러한 플라즈마 디스플레이 패널을 포함하는 본 발명의 플라즈마 디스플레이 장치의 동작의 일례에 대해 첨부된 도 5 내지 도 6을 결부하여 살펴보면 다음과 같다.
도 5는 본 발명의 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면이다.
또한, 도 6은 본 발명의 플라즈마 디스플레이 장치의 동작의 일례를 상세히 설명하기 위한 도면이다.
먼저, 도 5를 살펴보면 본 발명의 플라즈마 디스플레이 장치에서 영상의 계조(Gray Level)를 구현하기 위한 프레임은 발광횟수가 다른 여러 서브필드로 나누어진다. 또한, 도시하지는 않았지만 각 서브필드는 다시 모든 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어진다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 예컨대, 도 5와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
한편, 서스테인 기간에 공급되는 서스테인 펄스의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 펄 스의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
이러한 본 발명의 플라즈마 디스플레이 장치는 1초의 영상을 표시하기 위해 복수의 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 프레임을 사용하는 것이다.
여기 도 5에서는 하나의 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 프레임을 구성할 수도 있는 것이다.
이러한, 프레임으로 영상의 계조를 구현하는 플라즈마 디스플레이 장치가 구현하는 영상의 화질은 프레임에 포함되는 서브필드의 개수에 따라 결정될 수 있다. 즉, 프레임에 포함되는 서브필드가 12개인 경우는 212 가지의 영상의 계조를 표현할 수 있고, 프레임에 포함되는 서브필드가 8개인 경우는 28 가지의 영상의 계조를 구현할 수 있게 되는 것이다.
또한, 여기 도 5에서는 하나의 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 6을 살펴보면 도 5와 같은 프레임에 포함된 복수의 서브필드 어느 하나의 서브필드(Subfield)에서의 본 발명의 플라즈마 디스플레이 장치의 동작의 일례가 나타나 있다.
도 6을 살펴보면, 도 3의 본 발명의 플라즈마 디스플레이 장치에서 스캔 구동부(302)는 리셋 기간의 셋업 기간에서 스캔 전극(Y)에 전압이 점진적으로 상승하는 상승 램프(Ramp-Up) 신호를 인가할 수 있다.
이러한, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓이게 된다.
또한, 셋업 기간 이후의 셋다운 기간에서는 스캔 전극(Y)에 상승 램프 신호를 인가한 후, 상승 램프 신호의 피크전압보다 낮은 소정의 정극성 전압에서부터 전압이 점진적으로 하강하는 하강 램프(Ramp-Down) 신호를 인가할 수 있다.
이에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 이전의 셋업 방전에 의해 방전 셀 내에 쌓여있던 벽 전하의 일부가 소거되어 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
이러한, 셋업 기간과 셋다운 기간을 포함하는 리셋 기간 이후의 어드레스 기간에서는 스캔 기준 전압(Vsc)으로부터 하강하는 스캔 신호(Scan)를 스캔 전극(Y)에 인가한다. 이러한 스캔 신호(Scan) 신호는 부극성 스캔 전압(-Vy)을 갖는 것이 바람직하다.
아울러, 스캔 구동부(302)가 스캔 신호(Scan)를 스캔 전극(Y)으로 인가할 때, 이에 대응되게 데이터 구동부(301)는 어드레스 전극(X)에 데이터 신호를 인가할 수 있다.
아울러, 서스테인 구동부(303)는 어드레스 기간에서 서스테인 전극(Z)의 간섭으로 인한 오방전의 발생을 방지하기 위해 어드레스 기간에서 서스테인 전극(Z)에 서스테인 바이어스 신호(Vzb)를 인가한다.
이러한, 어드레스 기간에서는 스캔 신호(Scan) 신호의 부극성 스캔 전압(-Vy)과 데이터 신호의 데이터 전압(Vd) 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호의 데이터 전압(Vd)이 인가되는 방전 셀 내에는 어드레스 방전이 발생된다.
이러한, 어드레스 방전에 의해 선택된 방전 셀 내에는 서스테인 신호(SUS)의 서스테인 전압(Vs)이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽 전하가 형성된다.
이러한, 어드레스 기간 이후의 서스테인 기간에서 스캔 구동부(302)와 서스테인 구동부(303)는 스캔 전극(Y) 또는 서스테인 전극(Z)에 서스테인 신호(SUS)를 인가한다.
이에 따라 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호(SUS)의 서스테인 전압(Vs)이 더해지면서 서스테인 신호(SUS)가 인가될 때 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다. 이에 따라, 플라즈마 디스플레이 패널 상에 소정의 영상이 구현되는 것이다.
여기서, 전술한 어드레스 기간에서 어드레스 전극(X)에 데이터 신호를 인가하는 데이터 구동부에 대해 보다 상세히 살펴보면 다음과 같다.
도 7은 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부의 구성을 보다 상세히 설명하기 위한 도면이다.
도 7을 살펴보면, 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부는 데이터 드라이브 집적회로부(Data Drive Integrated Circuit : Data IC, 700)와, 전압 회수/공급부(710)를 포함한다.
여기서, 데이터 드라이브 집적회로부(700)는 전압 회수/공급부(710)의 인덕부터(711)와 플라즈마 디스플레이 패널의 어드레스 전극(X) 사이에 배치된다.
이러한 데이터 드라이브 집적회로부(700)는 플라즈마 디스플레이 패널의 어드레스 전극(X)에 접속되고, 미리 설정된 스위칭(Switching) 동작을 통해 자신에게 공급되는 전압을 어드레스 전극(X)으로 인가한다.
전압 회수/공급부(710)는 어드레스 전극(X)의 전압을 데이터 드라이브 집적회로부(700)를 통해 선택적으로 회수한다. 아울러, 회수한 전압을 어드레스 전극(X)으로 인가한다.
여기서, 선택적으로 회수한다는 의미는 전압 회수/공급부(710)에는 어드레스 전극(X)의 전압이 변동되는 경우에 어드레스 전극(X)의 전압이 회수되어 저장된다는 것이다. 보다 자세하게는 전압 회수/공급부(710)의 캐패시터부(712)에 어드레스 전극(X)의 전압이 변동되는 경우에 어드레스 전극(X)의 전압이 회수되어 저장되는 것이다. 이에 대해서는 이후의 설명을 통해 보다 명확히 하도록 하겠다.
이러한, 전압 회수/공급부(710)는 캐패시터부(712)와 인덕터부(711)를 포함하는 것이 바람직하다.
여기서, 인덕터부(711)는 플라즈마 디스플레이 패널의 어드레스 전극(X)과 접지(GND) 사이에 직렬 배치된다.
아울러, 캐패시터부(712)는 인덕터부(711)와 접지 사이에서 직렬 배치된다.
여기서, 캐패시터부(712)는 전압 저장용 캐패시터(C)를 포함하고, 이러한 전압 저장용 캐패시터(C)를 이용하여 전압을 저장한다.
인덕터부(711)는 공진용 인덕터(L)를 포함하고, 이러한 공진용 인덕터(L)를 이용하여 캐패시터부(712)에 저장되는 전압을 LC 공진시킨다.
아울러, 인덕터부(711)는 캐패시터부(712)로부터 어드레스 전극(X)으로 공급되는 전압을 LC 공진시킨다.
여기서, 데이터 드라이브 집적회로부(700)는 3개 이상의 스위칭(Switching) 소자를 포함하여 이루어지는 것이 바람직하다. 즉, 앞서 설명한 도 1의 종래에 따른 데이터 드라이브 집적회로부는 2개의 스위칭 소자를 사용하였지만, 본 발명에 따른 데이터 드라이브 집적회로부(700)는 3개 이상의 스위칭 소자를 사용하는 것이다.
이러한, 데이터 드라이브 집적회로부(700)는 연성을 기판상에 배치되어 TCP(Tape Carrier Package) 등의 모듈(Module)을 이루는 것이 바람직하다.
이러한, 데이터 드라이브 집적회로부(700)는 제 1 스위치부(701)와, 제 3 스위치부(702)와, 제 2 스위치부(703) 및 제 4 스위치부(704)를 포함한다.
여기서, 제 1 스위치부(701)는 데이터 전압을 공급하는 데이터 전압원과 어드레스 전극의 사이에 배치된다.
제 2 스위치부(703)는 제 1 스위치부(701)와 어드레스 전극(X)의 사이에 배치된다.
제 3 스위치부(702)는 제 1 스위치부(701)와 제 2 스위치부(703)의 연결지점과 인덕터부(711)의 사이에 배치된다.
제 4 스위치부(704)는 제 2 스위치부(703)와 어드레스 전극(X)의 연결지점과 접지(GND) 사이에 배치된다.
여기서, 제 1 스위치부(701)는 제 1 스위치(S1)를 포함하고, 이러한 제 1 스위치(S1)를 이용하여 데이터 전압원이 발생시키는 데이터 전압(Vd)의 공급 경로를 형성한다.
예를 들면, 데이터 전압 공급 기간에서 온(On) 되어 데이터 전압원, 제 1 스위치부(701), 제 3 노드(n3), 제 2 스위치부(703) 및 제 4 노드(n4)를 거쳐 어드레스 전극(X)으로 향하는 데이터 전압 공급 경로를 형성한다.
보다 바람직하게는 데이터 전압 공급 기간에서 제 1 스위치부(701)와 제 2 스위치부(703)가 함께 온 되어 데이터 전압의 공급 경로를 형성하는 것이다.
제 3 스위치부(702)는 제 2 스위치(S2)를 포함하고, 이러한 제 2 스위치(S2)를 이용하여 전압 회수 경로를 형성한다. 아울러 전압 공급 경로를 형성한다.
예를 들면, 전압 회수 기간에서 온 되어 어드레스 전극(X)으로부터 제 4 노드(n4), 제 2 스위치부(703), 제 3 노드(n3), 제 3 스위치부(702), 제 2 노드(n2), 인덕터부(711), 제 1 노드(n1) 및 저장부(712)를 거치는 전압 회수 경로를 형성한다.
아울러, 전압 공급 기간에서 온 되어 캐패시터부(712), 제 1 노드(n1), 인덕터부(711), 제 2 노드(n2), 제 3 스위치부(702), 제 3 노드(n3), 제 2 스위치부(703) 및 제 4 노드(n4)를 거쳐 어드레스 전극(X)으로 향하는 전압 공급 경로를 형성한다.
보다 바람직하게는, 전압 회수 기간에 제 2 스위치부(703)와 제 3 스위치부(702)가 함께 온 되어 캐패시터부(712)가 어드레스 전극(X)의 전압을 회수하여 저장하는 전압 회수 경로를 형성하고, 아울러 전압 공급 기간에 제 2 스위치부(703)와 제 3 스위치부(702)가 함께 온 되어 캐패시터부(712)에 저장된 전압이 어드레스 전극(X)으로 공급되는 전압 공급 경로를 형성하는 것이다.
제 2 스위치부(703)는 제 2 스위치(S3)를 포함하고, 이러한 제 2 스위치(S3)를 이용하여 데이터 전압(Vd)의 공급 경로 형성 시 어드레스 전극(X)에 데이터 전압(Vd)을 인가하고, 전압 회수 경로 형성 시에는 어드레스 전극(X)의 전압이 전압 회수/공급부(710)로 회수되도록 하고, 전압 공급 경로 형성 시에는 전압 회수/공급부(710)가 회수한 전압이 어드레스 전극(X)으로 인가되도록 한다.
제 4 스위치부(704)는 제 4 스위치(S4)를 포함하고, 이러한 제 4 스위치(S4)를 이용하여 어드레스 전극(X)에 기준 전압을 인가한다.
여기서, 기준 전압은 그라운드 레벨(GND)의 전압인 것이 바람직하다. 즉, 제 4 스위치부(704)는 어드레스 전극(X)을 접지시킴으로써 어드레스 전극(X)으로 그라 운드 레벨(GND)의 전압을 인가하는 것이 바람직하다.
이러한, 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부에서 제 2 스위치부(703)의 일단은 제 3 노드(n3)에서 제 3 스위치부(702)의 타단 및 제 1 스위치부(701)의 타단과 공통 연결되는 것이 바람직하다.
아울러, 제 2 스위치부(703)의 타단은 제 4 노드(n4)에서 제 4 스위치부(704)의 일단과 연결된다.
그리고 제 4 스위치부(704)의 타단은 기준 전압을 발생시키는 기준 전압원, 즉 접지와 연결된다.
제 2 스위치부(703)의 타단과 제 4 스위치부(704)의 일단의 사이, 즉 제 4 노드(n4)에서는 어드레스 전극(X)과 연결된다.
제 3 스위치부(702)의 일단은 제 2 노드(n2)에서 전압 회수/공급부(710)의 타단과 연결된다.
아울러, 전압 회수/공급부(710)의 일단은 접지되고, 이러한 전압 회수/공급부(710)에 포함되는 인덕터부(711)와 캐패시터부(712)는 제 1 노드(n1)에서 서로 연결된다.
아울러, 제 1 스위치부(701)의 일단은 데이터 전압(Vd)을 발생시키는 데이터 전압원과 연결된다.
이러한 본 발명에 따른 데이터 구동부의 동작을 첨부된 도 8a 내지 도 8d를 결부하여 살펴보면 다음과 같다.
도 8a 내지 도 8d는 본 발명에 따른 데이터 구동부의 동작을 설명하기 위한 도면이다. 여기서는 캐패시터부(712) 소정의 전압이 저장되어 있는 것으로 간주한다.
먼저, 도 8a를 살펴보면 먼저 전압 공급 기간, 즉 d1기간에서는 제 3 스위치부(702)의 제 3 스위치(S2)와 제 2 스위치부(703)의 제 2 스위치(S3)가 온 된다.
그러면, 도 8b에서와 같이 캐패시터부(712), 제 1 노드(n1), 인덕터부(711), 제 2 노드(n2), 제 3 스위치부(702), 제 3 노드(n3), 제 2 스위치부(703) 및 제 4 노드(n4)를 거쳐 어드레스 전극(X)으로 향하는 전압 공급 경로가 형성된다.
이에 따라, 캐패시터부(712)의 전압 저장용 캐패시터(C)에 저장된 전압이 인덕터부(711)의 공진용 인덕터(L)에 의한 LC 공진을 통해 어드레스 전극(X)으로 공급된다.
그러면 d1기간에서와 같이 어드레스 전극(X)의 전압이 기준 전압, 즉 그라운드 레벨(GND)의 전압으로부터 최대 데이터 전압(Vd)까지 상승한다.
다음, 데이터 전압 공급 기간, 즉 d2기간에서는 제 3 스위치부(702)의 제 3 스위치(S2)가 오프(Off) 되고, 제 1 스위치부(701)의 제 1 스위치(S1)가 온 된다.
그러면, 도 8c에서와 같이 데이터 전압원, 제 1 스위치부(701), 제 3 노드(n3), 제 2 스위치부(703) 및 제 4 노드(n4)를 거쳐 어드레스 전극(X)으로 향하는 데이터 전압 공급 경로가 형성된다.
이에 따라, 데이터 전압원이 발생시키는 데이터 전압(Vd)이 어드레스 전극(X)으로 공급된다. 그러면, d2기간에서와 같이 어드레스 전극(X)의 전압 데이터 전압(Vd)을 유지한다.
다음, 전압 회수 기간, 즉 d3기간에서는 제 3 스위치부(702)의 제 3 스위치(S2)가 다시 온 되고, 제 1 스위치부(701)의 제 1 스위치(S1)가 오프 된다.
그러면, 도 8d에서와 같이 어드레스 전극(X)으로부터 제 4 노드(n4), 제 2 스위치부(703), 제 3 노드(n3), 제 3 스위치부(702), 제 2 노드(n2), 인덕터부(711), 제 1 노드(n1) 및 저장부(712)를 거치는 전압 회수 경로가 형성된다.
그러면 d3기간에서와 같이 어드레스 전극(X)의 전압이 데이터 전압(Vd)으로부터 최저 그라운드 레벨(GND)의 전압까지 하강한다.
다음, d4기간에서는 제 3 스위치부(702)의 제 3 스위치(S2)와 제 2 스위치부(703)의 제 2 스위치(S3)가 모두 오프 된다. 아울러, 제 4 스위치부(704)의 제 4 스위치(S4)가 온 된다.
그러면, 어드레스 전극(X)에 그라운드 레벨(GND)의 전압이 공급됨으로써, d4기간에서와 같이 어드레스 전극(X)의 전압이 실질적으로 그라운드 레벨(GND)의 전압을 유지한다.
이와 같은 방법을 통해 어드레스 전극(X)에는 데이터 신호가 인가되는 것이다.
한편, 이상의 도 8a 내지 도 8d에서와 같이 어드레스 전극(X)의 전압이 변동되지 않고 실질적으로 일정한 전압을 유지하는 경우, 예컨대 어드레스 전극(X)으로 데이터 신호가 인가되지 않고 어드레스 전극(X)은 실질적으로 그라운드 레벨(GND)의 전압을 유지하고 있는 경우 및 어드레스 전극(X)의 전압이 실질적으로 데이터 전압(Vd)을 유지하는 경우에는 제 3 스위치부(702)의 제 3 스위치(S2)도 온 되지 않는다.
이에 따라, 전압 회수/공급부(710)는 어드레스 전극(X)의 전압이 변동되지 않는 경우에는 어드레스 전극(X)으로부터 전압을 회수하지 않고, 어드레스 전극(X)의 전압이 변동되는 경우에만 선택적으로 어드레스 전극(X)으로부터 전압을 회수하는 것이다.
다르게 말하면, 전압 회수/공급부(710)의 캐패시터부(712)에는 어드레스 전극(X)의 전압이 변동되는 경우에 어드레스 전극(X)의 전압이 회수되어 저장되는 것이다.
여기서, 어드레스 전극(X)의 전압이 변동된다는 의미는 어드레스 전극(X)의 데이터가 변동된다는 의미이다. 예를 들면, 하이(High) 레벨에서 로우(Low) 레벨로 변하거나 또는 로우 레벨에서 하이 레벨로 변하는 경우이다.
이상에서와 같이, 전압 회수 기간 동안에는 LC 공진으로 인해 어드레스 전극(X)의 전압이 소정의 기울기를 가지고 점진적으로 하강하며, 전압 공급 기간 동안에는 캐패시터부(712)의 전압 저장용 캐패시터부(C)에 미리 저장되어 있는 전압이 LC 공진을 통해 공급됨으로써 어드레스 전극(X)의 전압이 소정의 기울기를 가지고 점진적으로 상승한다.
이로 인해, 어드레스 전극(X)의 전압이 상승하거나 하강하는 기간 동안 시간당 전압 변화율이 저감됨으로써 서로 인접하는 어드레스 전극(X)으로 인가되는 데이터 신호간의 커플링(Coupling) 효과가 감소되고, 이에 따라 노이즈(Noise) 및 전자파 장애(EMI : Electro Magnetic Interference)의 발생이 저감된다.
아울러, 어드레스 전극(X)에 데이터 신호가 인가되는 경우에 어드레스 전극(X)의 전압이 상승할 때 제 3 스위치부(702)의 제 3 스위치(S2)와, 제 1 스위치부(701)의 제 1 스위치(S1)가 순차적으로 온 된다.
또한, 어드레스 전극(X)의 전압이 하강할 때 제 3 스위치부(702)의 제 3 스위치(S2)와, 제 4 스위치부(704)의 제 4 스위치(S4)가 순차적으로 온 된다.
이에 따라, 특정한 어느 하나의 스위칭 소자에 급격히 큰 전류가 흐르게 되는 것이 방지된다. 다르게 표현하면 제 3 스위치(S2)와 제 1 스위치(S1)가 부담을 나누어 갖는다.
이에 따라, 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부는 스위칭 소자들의 전기적, 열적 손상이 방지된다.
심지어는, 논리(Logic) 값이 1과 0이 반복되는 격자 패턴(Lattice Pattern) 등의 특정 패턴의 영상이 입력되는 경우에도 스위칭 소자의 전기적, 열적 손상이 방지될 수 있다.
한편, 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부에서는 캐패시터부(712)의 동작을 안정시키기 위해 전압 분배 저항부(R)를 더 추가하는 것이 바람직하다. 이에 대해 첨부된 도 9를 참조하여 살펴보면 다음과 같다.
도 9는 캐패시터부의 동작을 안정시키기 위한 데이터 구동부의 구성을 설명하기 위한 도면이다.
도 9를 살펴보면, 본 발명에 따른 데이터 구동부는 제 1 저항부(900, R1)와 제 2 저항부(910, R2)를 더 추가로 포함한다.
이러한 제 1 저항부(900)와 제 2 저항부(910)는 데이터 전압원과 접지(GND) 사이에서 직렬 배치된다.
예를 들어, 캐패시터부(712)에 충분한 전압이 저장되지 못한 경우에, 데이터 전압원이 발생시키는 데이터 전압(Vd)이 제 1 저항부(900)와 제 2 저항부(910)에 의해 소정 비율로 분배되고, 여기서 제 2 저항부(910)에 걸리는 전압이 캐패시터부(712)에도 걸리게 됨으로써 충분하지 못한 캐패시터부(712)의 전압을 보충할 수 있다.
이와 같이, 캐패시터부(712)에 충분한 전압이 저장되지 못한 경우는 오프 상태의 플라즈마 디스플레이 장치를 온 시키는 경우 등이 있다. 즉, 오프 상태의 플라즈마 디스플레이 장치를 온 시키는 시점에서는 캐패시터부(712)에 충분한 양의 전압이 저장되지 못할 수 있는 것이다.
이상에서 설명한 본 발명에 따른 데이터 구동부에서 데이터 드라이브 집적회로부는 복수개가 모여 하나의 모듈(Module)을 이루는 것이 바람직하다. 이에 대해 첨부된 도 10을 참조하여 살펴보면 다음과 같다.
도 10은 복수의 데이터 드라이브 집적회로부들이 하나의 모듈을 이루는 구성의 일례를 설명하기 위한 도면이다.
도 10을 살펴보면, 부호 1000, 1010, 1020, 1030의 데이터 드라이브 집적회로부가 하나의 모듈(1050)로 집적될 수 있다.
아울러, 이러한 부호 1000, 1010, 1020, 1030의 데이터 드라이브 집적회로부는 부호 1040의 전압 회수/공급부를 공유할 수 있다.
여기서, X1 어드레스 전극의 데이터는 로우 레벨에서 하이 레벨로 변하고 이후에 다시 로우 레벨로 떨어지고, X2 어드레스 전극의 데이터는 하이 레벨을 실질적으로 유지하고, Xa-1 및 Xa 어드레스 전극의 데이터는 로우 레벨을 실질적으로 유지한다고 가정하자.
여기서는, X1 어드레스 전극에 하나의 데이터 신호가 인가되고, X2 어드레스 전극에는 계속 데이터 신호가 인가되고 있으며, Xa-1 및 Xa 어드레스 전극에는 데이터 신호가 인가되지 않고 있는 경우라고 할 수 있다.
그러면, 부호 1000의 데이터 드라이브 집적회로부는 앞선 도 8a 내지 도 8d에서와 같은 방법으로 어드레스 전극(X)으로 데이터 신호를 인가한다.
반면에, 부호 1O2O 및 1030의 데이터 드라이브 집적회로부에서는 제 4 스위치부(1024, 1034)가 온 되어 Xa-1 및 Xa 어드레스 전극으로 그라운드 레벨(GND)의 전압을 인가한다.
또한, 부호 1010의 데이터 드라이브 집적회로부는 X2 어드레스 전극에 데이터 신호가 인가되고 있지만, 제 3 스위치부(1012)는 온 시키기 않고, 제 1 스위치부(1011)를 온 시킨다.
결국, 복수의 데이터 드라이브 집적회로부가 하나의 모듈로 집적된 경우에도 부호 1000의 데이터 드라이브 집적회로와 같이 어드레스 전극(X)의 전압이 변동하는 경우에만 캐패시터부(1042)에 어드레스 전극(X)의 전압이 회수되어 저장되는 것이다.
한편, 이상에서 설명한 바와는 다르게 데이터 구동부를 구성할 수 있다. 이 에 대해 살펴보면 다음과 같다.
도 11은 본 발명의 플라즈마 디스플레이 장치의 데이터 구동부의 또 다른 구성을 보다 상세히 설명하기 위한 도면이다.
도 11을 살펴보면, 전술한 도 7과는 다르게 제 1 스위치부(1120)가 데이터 드라이브 집적회로부(1100)에 포함되지 않았다.
즉, 여기 도 11의 데이터 구동부는 데이터 드라이브 집적회로부(Data Drive Integrated Circuit : Data IC, 1100), 전압 회수/공급부(1110) 및 제 1 스위치부(1120)를 포함하고, 아울러 데이터 드라이브 집적회로부(1100)는 제 3 스위치부(1101), 제 2 스위치부(1102) 및 제 4 스위치부(1103)를 포함하는 것이다.
결국, 제 1 스위치부(1120)는 데이터 드라이브 집적회로부(1100)로부터 이탈된 것이다.
여기, 도 11에서는 앞선 도 7의 내용과 실질적으로 동일하여 중복되는 내용에 대해서는 그 설명을 생략하기로 한다.
이러한, 도 11의 데이터 드라이브 집적회로부를 하나의 모듈로 집적한 일례에 대해 첨부된 도 12를 참조하여 살펴보면 다음과 같다.
도 12는 도 11의 데이터 드라이브 집적회로부 복수개가 하나의 모듈을 이루는 구성의 일례를 설명하기 위한 도면이다.
도 12를 살펴보면, 부호 1200, 1210, 1220, 1230의 데이터 드라이브 집적회로부가 하나의 모듈(1260)로 집적될 수 있다.
아울러, 이러한 부호 1200, 1210, 1220, 1230의 데이터 드라이브 집적회로부 는 부호 1250의 전압 회수/공급부를 공유할 수 있다.
아울러, 부호 1200, 1210, 1220, 1230의 데이터 드라이브 집적회로부는 부호 1240의 제 1 스위치부도 공유할 수 있다.
즉, 하나의 제 1 스위치부(1240) 당 복수개의 데이터 드라이브 집적회로부(1200, 1210, 1220, 1230)가 연결될 수 있는 것이다.
이와 같이, 하나의 제 1 스위치부(1240) 당 복수개의 데이터 드라이브 집적회로부(1200, 1210, 1220, 1230)를 연결하게 되면, 앞선 도 10의 경우에 비해 전체 스위칭 소자의 개수를 줄일 수 있다.
다만, 이러한 도 12의 경우에는 하나의 제 1 스위치부(1240)의 내압 특성을 앞선 도 10의 경우보다 더 크게 하는 것이 바람직하다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이 본 발명의 플라즈마 디스플레이 장치는 LC공진을 이용하여 상대적으로 완만하게 하강하고 상승하는 데이터 펄스를 어드레스 전극(X)으로 공급함으로써, 노이즈(Noise) 및 전자파(EMI)의 발생을 저감시키는 효과가 있다.
또한, 본 발명의 플라즈마 디스플레이 장치는 특정한 스위칭 소자에 열이 편중되어 발생하는 것을 방지하여 스위칭 소자의 열적 손상을 방지함으로써, 동작 신뢰성을 높이는 효과가 있다.

Claims (8)

  1. 어드레스 전극이 형성된 플라즈마 디스플레이 패널;
    상기 어드레스 전극과 접지 사이에 직렬 배치되는 인덕터(Inductor)부;
    상기 인덕터부와 접지 사이에 직렬 배치되는 캐패시터(Capacitor)부; 및
    상기 인덕부터와 어드레스 전극 사이에 배치되는 데이터 드라이브 집적회로(Data Drive Integrated Circuit)부;
    를 포함하고,
    상기 데이터 드라이브 집적회로부는
    데이터 전압을 공급하는 데이터 전압원과 상기 어드레스 전극의 사이에 배치되는 제 1 스위치(Switch)부;
    상기 제 1 스위치부와 상기 어드레스 전극의 사이에 배치되는 제 2 스위치부;
    상기 제 1 스위치부와 제 2 스위치부의 연결지점과 상기 인덕터부의 사이에 배치되는 제 3 스위치부; 및
    상기 제 2 스위치부와 어드레스 전극의 연결지점과 접지 사이에 배치되는 제 4 스위치부;
    를 포함하는 플라즈마 디스플레이 장치.
  2. 어드레스 전극이 형성된 플라즈마 디스플레이 패널;
    상기 어드레스 전극과 접지 사이에 직렬 배치되는 인덕터(Inductor)부;
    상기 인덕터부와 접지 사이에 직렬 배치되는 캐패시터(Capacitor)부;
    상기 인덕부터와 어드레스 전극 사이에 배치되는 데이터 드라이브 집적회로(Data Drive Integrated Circuit)부; 및
    상기 데이터 드라이브 집적회로부와 데이터 전압을 공급하는 데이터 전압원 사이에 배치되는 제 1 스위치부;
    를 포함하고,
    상기 데이터 드라이브 집적회로부는
    상기 제 1 스위치부와 상기 어드레스 전극의 사이에 배치되는 제 2 스위치부;
    상기 제 1 스위치부와 제 2 스위치부의 연결지점과 상기 인덕터부의 사이에 배치되는 제 3 스위치부; 및
    상기 제 2 스위치부와 어드레스 전극의 연결지점과 접지 사이에 배치되는 제 4 스위치부;
    를 포함하는 플라즈마 디스플레이 장치.
  3. 제 1 항 또는 제 2 항 중 어느 한 항에 있어서,
    상기 캐패시터부에는 어드레스 전극의 전압이 회수되어 저장되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제 3 항에 있어서,
    상기 캐패시터부에는 어드레스 전극의 전압이 변동되는 경우에 어드레스 전극의 전압이 회수되어 저장되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제 1 항 또는 제 2 항 중 어느 한 항에 있어서,
    상기 데이터 드라이브 집적회로부는 복수개가 모여 하나의 모듈(Module)을 이루는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제 1 항 또는 제 2 항 중 어느 한 항에 있어서,
    상기 제 1 스위치부와 제 2 스위치부는
    데이터 전압 공급 기간에서 함께 온 되어 상기 데이터 전압의 공급 경로를 형성하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제 1 항 또는 제 2 항 중 어느 한 항에 있어서,
    상기 제 2 스위치부와 제 3 스위치부는
    전압 회수 기간에 함께 온 되어 상기 캐패시터부가 어드레스 전극의 전압을 회수하여 저장하는 전압 회수 경로를 형성하고,
    전압 공급 기간에 함께 온 되어 상기 캐패시터부에 저장된 전압이 상기 어드레스 전극으로 공급되는 전압 공급 경로를 형성하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제 2 항에 있어서,
    하나의 상기 제 1 스위치부 당 복수개의 데이터 드라이브 집적회로부가 연결되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020060040772A 2006-05-04 2006-05-04 플라즈마 디스플레이 장치 KR100765506B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060040772A KR100765506B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060040772A KR100765506B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR100765506B1 true KR100765506B1 (ko) 2007-10-10

Family

ID=39419830

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060040772A KR100765506B1 (ko) 2006-05-04 2006-05-04 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR100765506B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000181401A (ja) 1998-10-06 2000-06-30 Hitachi Ltd 容量性負荷の駆動回路及びそれを用いた表示装置
KR20010096836A (ko) * 2000-04-15 2001-11-08 구자홍 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법
KR20010098111A (ko) * 2000-04-28 2001-11-08 김순택 어드레스 전극 구동 전력 회수 회로를 갖는 플라즈마표시패널의 구동장치
KR20050036829A (ko) * 2003-10-16 2005-04-20 파이오니아 가부시키가이샤 용량성 발광 소자의 구동장치
KR20050039572A (ko) * 2003-10-23 2005-04-29 파이오니아 가부시키가이샤 용량성 발광 소자 구동 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000181401A (ja) 1998-10-06 2000-06-30 Hitachi Ltd 容量性負荷の駆動回路及びそれを用いた表示装置
KR20010096836A (ko) * 2000-04-15 2001-11-08 구자홍 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법
KR20010098111A (ko) * 2000-04-28 2001-11-08 김순택 어드레스 전극 구동 전력 회수 회로를 갖는 플라즈마표시패널의 구동장치
KR20050036829A (ko) * 2003-10-16 2005-04-20 파이오니아 가부시키가이샤 용량성 발광 소자의 구동장치
KR20050039572A (ko) * 2003-10-23 2005-04-29 파이오니아 가부시키가이샤 용량성 발광 소자 구동 장치

Similar Documents

Publication Publication Date Title
KR100793033B1 (ko) 플라즈마 디스플레이 장치
KR20070099971A (ko) 플라즈마 디스플레이 장치
KR100862556B1 (ko) 플라즈마 디스플레이 장치
KR100757567B1 (ko) 플라즈마 디스플레이 장치
US7714807B2 (en) Plasma display apparatus and method of driving the same
KR20090043304A (ko) 플라즈마 디스플레이 장치
KR100765506B1 (ko) 플라즈마 디스플레이 장치
US20060203431A1 (en) Plasma display panel (PDP) driving apparatus
KR100800499B1 (ko) 플라즈마 디스플레이 장치
KR100666106B1 (ko) 플라즈마 디스플레이 장치
KR20060090052A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동장치
KR100784519B1 (ko) 플라즈마 디스플레이 장치
KR100747308B1 (ko) 플라즈마 디스플레이 장치
KR100794162B1 (ko) 플라즈마 디스플레이 장치
KR100784755B1 (ko) 플라즈마 디스플레이 장치
KR100784525B1 (ko) 플라즈마 디스플레이 장치
KR100820640B1 (ko) 플라즈마 디스플레이 장치
KR20070081727A (ko) 플라즈마 디스플레이 장치
KR20070095580A (ko) 플라즈마 디스플레이 장치
KR100811549B1 (ko) 플라즈마 디스플레이 장치
EP2105908A2 (en) Apparatus for driving plasma display panel and plasma display apparatus thereof
KR20080001874A (ko) 플라즈마 디스플레이 장치
KR20040098265A (ko) 플라즈마 디스플레이 패널 모듈
KR20080018367A (ko) 플라즈마 디스플레이 장치
KR20090047081A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee