KR100761827B1 - 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법 - Google Patents

소스 드라이버 제어 장치 및 소스 드라이버 제어 방법 Download PDF

Info

Publication number
KR100761827B1
KR100761827B1 KR1020050112317A KR20050112317A KR100761827B1 KR 100761827 B1 KR100761827 B1 KR 100761827B1 KR 1020050112317 A KR1020050112317 A KR 1020050112317A KR 20050112317 A KR20050112317 A KR 20050112317A KR 100761827 B1 KR100761827 B1 KR 100761827B1
Authority
KR
South Korea
Prior art keywords
write
enable signal
write enable
display data
source driver
Prior art date
Application number
KR1020050112317A
Other languages
English (en)
Other versions
KR20070054383A (ko
Inventor
김상훈
한병훈
김경면
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050112317A priority Critical patent/KR100761827B1/ko
Priority to US11/560,035 priority patent/US20070121395A1/en
Publication of KR20070054383A publication Critical patent/KR20070054383A/ko
Application granted granted Critical
Publication of KR100761827B1 publication Critical patent/KR100761827B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1093Input synchronization
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

소스 드라이버 제어 장치 및 소스 드라이버 제어 방법이 개시된다. 본 발명에 따른 소스 드라이버 제어 장치는 메모리부, 제1 기입 제어부, 제2 기입 제어부 및 기입클럭신호 발생부를 구비한다. 메모리부는 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장한다. 제1 기입 제어부는 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생한다. 제2 기입 제어부는 제1 기입 인에이블 신호에 응답하여, 메모리부에 디스플레이 데이터를 저장하는 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생한다. 상기 기입클럭신호 발생부는 제2 기입 인에이블 신호가 활성화되는 구간에서, 기입클럭신호를 발생한다. 상기 기입주기는 기준 기입주기의 정수배이다. 본 발명에 따른 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법은 메모리에 디스플레이 데이터를 기입하는 과정에서 전력 소모를 줄일 수 있는 장점이 있다.

Description

소스 드라이버 제어 장치 및 소스 드라이버 제어 방법{Source driver control device and source driver control method}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 디스플레이 장치를 개략적으로 나타내는 도면이다.
도 2는 본 발명에 따른 소스 드라이버 제어 장치를 나타내는 블록도이다.
도 3은 도 2의 신호들의 동작을 나타내는 타이밍도이다.
도 4는 도 3의 제1 기입 인에이블 신호가 발생되는 동작을 자세히 나타내는 타이밍도이다.
도 5는 본 발명에 따른 소스 드라이버 제어 방법을 나타내는 순서도이다.
본 발명은 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법에 관한 것으로써, 특히 별도의 기입 인에이블 신호를 입력받지 않고, 기입 인에이블 신호를 생성하여 메모리에 디스플레이 데이터를 기입할 수 있는 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법에 관한 것이다. 또한, 메모리에 디스플레이 데이터를 기입하는 주기를 선택할 수 있는 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법에 관한 것이다.
도 1은 디스플레이 장치를 개략적으로 나타내는 도면이다.
도 1을 참조하면, 디스플레이 장치(100)는 패널(110), 게이트 드라이버 블록(120), 소스 드라이버 블록(130) 및 소스 드라이버 제어 장치(140)를 포함한다.
소스 드라이버 제어 장치(140)는 메모리(145)를 구비하고, 소스 드라이버 블록(130)은 복수개의 소스 드라이버들(미도시)을 구비한다.
소스 드라이버 제어 장치(140)는 디스플레이 데이터(DATA)를 메모리(145)에 저장하고, 복수개의 소스 드라이버들(미도시)을 제어하기 위한 각종 제어신호들을 출력한다. 소스 드라이버들(미도시)은 메모리(145)로부터 디스플레이 데이터(DATA)를 수신하고, 소스 드라이버 제어 장치(140)의 제어신호들에 응답하여, 패널(110)의 데이터 라인들(미도시)을 구동한다.
삭제
한편, 일반적인 동영상은 순차적으로 디스플레이되는 다수의 프레임들을 포함한다. 상기 각각의 프레임은 디스플레이 데이터들로 구성된다. 일반적인 동영상에서는, 연속적인 2개의 프레임들 또는 연속적인 4개의 프레임들이 동일한 디스플레이 데이터(DATA)를 포함한다.
그런데, 일반적인 소스 드라이버 제어 장치(140)는 매 프레임마다 디스플레이 데이터(DATA)를 메모리(145)에 저장한다.
그런데, 일반적인 소스 드라이버 제어 장치(140)는 모든 프레임들의 디스플레이 데이터(DATA)를 메모리(145)에 순차적으로 저장한다. 그러므로, 일반적인 소스 드라이버 제어 장치(140)를 포함하는 디스플레이 장치(100)가 일반적인 동영상을 디스플레이 하는 경우, 동일한 디스플레이 데이터(DATA)가 2개의 프레임 또는 4개의 프레임 단위로 중복되어 메모리(145)에 저장된다.
이처럼, 소스 드라이버 제어 장치(140)가 중복되는 디스플레이 데이터(DATA)를 메모리(145)에 저장하는 과정에서, 소비전력이 불필요하게 낭비되는 문제가 있다. 특히, 동영상을 디스플레이 하는 RGB 인터페이스 모드에서, 소비전력이 낭비되는 현상은 더욱 문제시된다.
또한, 소스 드라이버 제어 장치(140)는 소정의 기입 인에이블 신호에 응답하여, 디스플레이 데이터(DATA)를 메모리(145)에 저장한다. 그런데, RGB 싱크 인터페이스모드에서는 소스 드라이버 제어 장치로 기입 인에이블 신호를 별도로 공급하지 않는 것이 일반적이다. 그러므로, 일반적인 소스 드라이버 제어 장치(100)가 RGB 싱크 인터페이스와 연결되는 경우, 외부로부터 기입 인에이블 신호를 입력받아야 하는 문제가 있다.
삭제
본 발명이 이루고자하는 기술적 과제는 별도의 기입 인에이블 신호를 입력받지 않으면서도 메모리에 디스플레이 데이터를 기입할 수 있는 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법을 제공하는 데 있다.
본 발명이 이루고자하는 다른 기술적 과제는 메모리에 디스플레이 데이터를 기입하는 주기를 선택할 수 있는 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법을 제공하는 데 있다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 소스 드라이버 제어 장치는 메모리부, 제1 기입 제어부, 제2 기입 제어부 및 기입클럭신호 발생부를 구비한다.
메모리부는 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장한다. 제1 기입 제어부는 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생한다. 제2 기입 제어부는 제1 기입 인에이블 신호에 응답하여, 메모리부에 디스플레이 데이터를 저장하는 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생한다. 상기 기입클럭신호 발생부는 제2 기입 인에이블 신호가 활성화되는 구간에서, 기입클럭신호를 발생한다. 상기 기입주기는 기준 기입주기의 정수배이다.
상기 제1 기입 제어부는 라인 카운터, 픽셀 카운터 및 제1 기입 인에이블 신호 발생부를 구비할 수 있다. 라인 카운터는 수평 동기신호를 카운팅하여, 라인 카운팅 값으로 출력한다. 픽셀 카운터는 시스템 클럭신호를 카운팅하여, 픽셀 카운팅 값으로 출력한다. 제1 기입 인에이블 신호 발생부는 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값 및 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값에 응답하여, 상기 제1 기입 인에이블 신호를 발생한다.
상기 제1 기입 인에이블 신호 발생부는 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신한 다음, 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활성화시키는 것이 바람직하다.
상기 제1 기입 인에이블 신호 발생부는 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신하는 시점에서 상기 픽셀 카운터를 동작시키고, 상기 픽셀 카운터로부터 상기 픽셀 카운팅 값을 수신한다. 그리고, 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활 성화시킨다.
상기 제1 기입 인에이블 신호 발생부는 유효 데이터 구간동안 상기 제1 기입 인에이블 신호를 활성화 레벨로 유지하고, 수직 프런트 포치(Vertical Front Porch;VFP)에 대응되는 상기 라인 카운팅 값을 수신하는 시점부터, 상기 제1 기입 인에이블 신호를 비활성화시킬 수 있다.
상기 제2 기입 제어부는 프레임 카운터 및 제2 기입 인에이블 신호 발생부를 구비할 수 있다. 프레임 카운터는 수직 동기신호를 카운팅하여, 프레임 개수로 출력한다. 제2 기입 인에이블 신호 발생부는 상기 기입주기를 선택하는 기입주기 선택신호 및 상기 프레임 개수에 응답하여, 상기 제2 기입 인에이블 신호를 발생한다.
상기 제2 기입 기입 인에이블 신호 발생부는 상기 기입주기 선택신호에 대응되는 상기 프레임 개수를 수신하는 경우, 상기 제2 기입 인에이블 신호를 발생하는 것이 바람직하다.
상기 다른 기술적 과제를 달성하기 위한 본 발명에 따른 소스 드라이버 제어 장치는 메모리부 및 메모리 제어부를 구비한다.
메모리부는 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장한다. 메모리 제어부는 상기 메모리부에 상기 디스플레이 데이터를 저장하는 기입주기마다 상기 기입클럭신호를 생성한다. 상기 기입주기는 기준 기입주기의 정수배이다.
상기 메모리 제어부는 기입 인에이블 신호 발생부 및 기입클럭신호 발생부를 구비한다. 상기 기입 인에이블 신호 발생부는 상기 기입주기를 선택하는 기입주기 선택신호에 응답하여, 상기 기입주기마다 활성화되는 기입 인에이블 신호를 출력한다. 상기 기입클럭신호 발생부는 상기 기입 인에이블 신호가 활성화되는 구간에서 상기 기입클럭신호를 출력한다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 소스 드라이버 제어 방법은 제1 기입 인에이블 신호 발생단계, 제2 기입 인에이블 신호 발생단계, 기입클럭신호 발생단계 및 디스플레이 데이터 저장단계를 구비한다.
제1 기입 인에이블 신호 발생단계는 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생한다. 제2 기입 인에이블 신호 발생단계는 제1 기입 인에이블 신호에 응답하여, 기준 기입주기의 정수배인 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생한다. 기입클럭신호 발생단계는 제2 기입 인에이블 신호가 활성화되는 구간에서, 기입클럭신호를 발생한다. 디스플레이 데이터 저장단계는 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 디스플레이 데이터를 저장한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 2는 본 발명에 따른 소스 드라이버 제어 장치를 나타내는 블록도이다.
도 2를 참조하면, 본 발명에 따른 소스 드라이버 제어 장치(200)는 메모리부(270), 제1 기입 제어부(210), 제2 기입 제어부(230) 및 기입클럭신호 발생부(250)를 구비한다. 설명의 편의를 위하여, 도 2에는 소스 드라이버(130)가 같이 도시된다.
메모리부(270)는 영상의 디스플레이 데이터(DATA)를 수신하고, 기입클럭신호(WCK)에 응답하여 디스플레이 데이터(DATA)를 저장한다. 메모리부(270)는 저장된 디스플레이 데이터(DATA)를 스캔 클럭(SCK)에 응답하여 소스 드라이버(130)로 출력한다.
제1 기입 제어부(210)는 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호(WCK_EN1)를 발생한다. 제2 기입 제어부(230)는 제1 기입 인에이블 신호(WCK_EN1)에 응답하여, 기입주기마다 활성화되는 제2 기입 인에이블 신호(WCK_EN2)를 발생한다. 기입클럭신호 발생부(250)는 제2 기입 인에이블 신호(WCK_EN2)가 활성화되는 구간에서, 기입클럭신호(WCK)를 발생한다.
제1 기입 인에이블 신호(WCK_EN1)는 기준기입주기마다 활성화되고, 제2 기입 인에이블 신호(WCK_EN2)는 기입주기마다 활성화된다.
기준 기입주기는 일반적인 디스플레이 장치(100)가 메모리에 디스플레이 데이터를 저장하는 주기, 또는 데이터를 디스플레이 하는 주기를 가리킨다. 예를 들어, 일반적인 디스플레이 장치(100)가 1초에 60프레임(frame)을 디스플레이한다면, 기준 기입주기는 1/60초이다. 기입주기는 본 발명에 따른 소스 드라이버 제어 장치(200)가 메모리부(270)에 디스플레이 데이터(DATA)를 저장하는 주기이다. 기입주기는 기준 기입주기의 정수배인 것이 바람직하다.
2개의 프레임 간격으로 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 본 발명에 따른 소스 드라이버 제어 장치(200)의 기입주기는 1/30초(기준 기입주기의 1/2)가 될 수 있다. 또한, 4개의 프레임 간격으로 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 기입주기는 1/15초(기준 기입주기의 1/2)가 될 수 있다. 또한, 매 프레임마다 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 기입주기는 1/60초(기준 기입주기와 동일)가 될 수 있다.
즉, 본 발명에 따른 소스 드라이버 제어 장치(200)는 메모리(270)에 디스플레이 데이터(DATA)를 저장하는 기입주기를 선택할 수 있다.
다시 도 2를 참조하면, 제1 기입 제어부(210)는 라인 카운터(212), 픽셀 카운터(214) 및 제1 기입 인에이블 신호 발생부(216)를 구비한다.
라인 카운터(212)는 수평 동기신호(HSYNC)를 카운팅하여, 라인 카운팅 값(CNT_LINE)으로 출력한다. 픽셀 카운터(214)는 시스템 클럭신호(DOTCLK)를 카운팅하여, 픽셀 카운팅 값(CNT_PIXEL)으로 출력한다. 제1 기입 인에이블 신호 발생부(216)는 라인 카운팅 값(CNT_LINE) 및 픽셀 카운팅 값(CNT_PIXEL)에 응답하여, 제1 기입 인에이블 신호를 발생(WCK_EN1)를 발생한다. 즉, 제1 기입 인에이블 신호 발생부(216)는 라인 카운팅 값(CNT_LINE) 및 픽셀 카운팅 값(CNT_PIXEL)을 수신하는 도중에, 수직 백 포치(VBP)에 대응되는 라인 카운팅 값(CNT_LINE) 및 수평 백 포치(HBP)에 대응되는 픽셀 카운팅 값(CNT_PIXEL)을 수신하면, 제1 기입 인에이블 신호(WCK_EN1)를 활성화시킨다.
제2 기입 제어부(230)는 프레임 카운터(232) 및 제2 기입 인에이블 신호 발생부(236)를 구비한다.
프레임 카운터(232)는 수직 동기신호(VSYNC)를 카운팅하여, 프레임 개수(CNT_FRAME)로 출력한다. 제2 기입 인에이블 신호 발생부(236)는 기입주기 선택신호(SEL) 및 프레임 개수(CNT_FRAME)에 응답하여, 제2 기입 인에이블 신호(WCK_EN2)를 출력한다. 즉, 제2 기입 인에이블 신호 발생부(236)는 프레임 개수(CNT_FRAME)를 수신하는 도중에, 기입주기를 선택하는 기입주기 선택신호(SEL)에 대응되는 프레임 개수(CNT_FRAME)를 수신하면, 제2 기입 인에이블 신호(WCK_EN2)를 활성화시킨다.
본 발명에 따른 소스 드라이버 제어 장치(200)는 데이터 변환부(290)를 더 구비할 수 있다. 데이터 변환부(290)는 디스플레이 데이터(DATA)를 수신하여 변환 디스플레이 데이터(DI)로 변환하여 출력한다. 예를 들어, 데이터 변환부(290)는 디스플레이 데이터(DATA)의 순서를 바꾸어서 변환 디스플레이 데이터(DI)로 출력한다. 이 경우, 메모리부(270)는 디스플레이 데이터(DATA) 대신에 변환 디스플레이 데이터(DI)를 수신하여 저장한다. 한편, 데이터 변환부(290)의 동작은 당업자에게 널리 알려져 있으므로, 이에 대한 자세한 설명은 생략된다.
삭제
도 3은 도 2의 신호들의 동작을 나타내는 타이밍도이다.
도 3에는 4개의 프레임 간격으로 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 본 발명에 따른 소스 드라이버 제어 장치(200)의 신호들의 동작이 도시되어 있다. 즉, 도 3에서 제1 내지 제4프레임(FRAME1~FRAME4)의 디스플레이 데이터들(Data11~Data14)은 서로 동일한 값을 갖는다.
도 2 및 도 3을 참조하여, 본 발명에 따른 소스 드라이버 제어 장치(200)의 동작이 자세히 설명된다.
도 3을 참조하면, 수직 동기신호(VSYNC)는 매 프레임마다 로우 레벨로 활성화된다. 도 3에는 수직 동기신호(VSYNC)가 로우 레벨로 활성화되는 것으로 도시되어 있으나, 수직 동기신호(VSYNC)가 하이 레벨로 활성화되는 것도 가능하다.
프레임 카운터(232)는 수직 동기신호(VSYNC)가 활성화되는 횟수를 카운트하여, 프레임 개수(CNT_FRAME)를 출력한다. 앞서 설명된대로, 수직 동기신호(VSYNC)는 매 프레임마다 활성화되는 신호이므로, 수직 동기신호(VSYNC)가 활성회되는 횟수는 프레임 개수(CNT_FRAME)와 동일하다.
제2 기입 인에이블 신호 발생부(236)는 프레임 개수(CNT_FRAME)를 수신하는 동안, 기입주기 선택신호(SEL)에 대응되는 프레임 개수(CNT_FRAME)를 수신하는 경우, 제2 기입 인에이블 신호(WCK_EN2)를 발생한다. 좀 더 설명하면, 제2 기입 인에이블 신호 발생부(236)는 프레임 개수(CNT_FRAME)를 수신하는 도중에, 기입주기 선택신호(SEL)에 대응되는 프레임 개수(CNT_FRAME)를 수신하는 경우, 제2 기입 인에이블 신호(WCK_EN2)를 활성화시킨다. 제2 기입 인에이블 신호 발생부(236)는 제1 기입 인에이블 신호(WCK_EN1)의 복수개의 활성화 구간들 중 일부 활성화 구간들에 동기시켜서, 제2 기입 인에이블 신호(WCK_EN2)를 활성화시킨다. 제1 기입 인에이블 신호(WCK_EN1)는 매 프레임마다 활성화된다.
예를 들면, 4개의 프레임 간격으로 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 기입주기 선택신호(SEL)는 4프레임에 대응되는 값을 갖는다. 이 경우, 제2 기입 인에이블 신호 발생부(236)는 수신된 프레임 개수(CNT_FRAME)가 4의 배수일 때마다, 제2 기입 인에이블 신호(WCK_EN)를 활성화시킨다. 도 3을 참조하면, 4개의 프레임 간격으로 디스플레이 데이터(DATA)가 변경되는 동영상을 디스플레이하는 경우, 제2 기입 인에이블 신호(WCK_EN2)는 제1프레임(FRAME1) 및 제5프레임(FRAME5)에서 활성화된다.
기입클럭신호 발생부(250)는 제2 기입 인에이블 신호(WCK_EN2)가 활성화되는 구간에서, 기입클럭신호(WCK)를 발생한다.
데이터 변환부(270)는 디스플레이 데이터(DATA[17:0])를 수신하여 변환 디스플레이 데이터(DI[17:0])로 변환하여 출력한다.
메모리부(270)는 변환 디스플레이 데이터(DI[17:0])를 수신하고, 기입클럭신호(WCK)에 응답하여 변환 디스플레이 데이터(DI[17:0])를 저장한다. 메모리부(270)는 저장된 변환 디스플레이 데이터(DI[17:0])를 스캔 클럭(SCK)에 응답하여 소스 드라이버 블록(130)으로 출력한다.
도 4는 도 3의 제1 기입 인에이블 신호가 발생되는 동작을 자세히 나타내는 타이밍도이다.
도 2 및 도 4를 참조하여, 제1 기입 제어부(210)가 제1 기입 인에이블 신호(WCK_EN1)를 발생하는 동작이 자세히 설명된다.
도 4를 참조하면, 수직 동기신호(VSYNC) 및 수평 동기신호(HSYNC)는 로우 레벨로 활성화된다. 도 4에는 수직 동기신호(VSYNC) 및 수평 동기신호(HSYNC)가 로우 레벨로 활성화되는 것으로 도시되어 있으나, 수직 동기신호(VSYNC) 및 수평 동기신호(HSYNC)는 하이 레벨로 활성화되는 것도 가능하다.
수직 동기신호(VSYNC)가 로우 레벨로 활성화된 시점(A)부터, 라인 카운터(212)는 수평 동기신호(HSYNC)를 카운팅하여, 라인 카운팅 값(CNT_LINE)으로 출력한다.
제1 기입 인에이블 신호 발생부(216)는 라인 카운팅 값(CNT_LINE)을 수신하는 도중에, 수직 백 포치(VBP)에 대응되는 라인 카운팅 값(CNT_LINE)을 수신하는 시점(B)에서, 픽셀 카운터(214)를 동작시킨다. 예를 들어, 도 4에서처럼, 수직 백 포치(VBP)가 수평 동기신호(HSYNC)의 3주기에 대응된다면, 제1 기입 인에이블 신호 발생부(216)는 라인 카운팅 값(CNT_LINE)이 4인 시점(B)에서, 픽셀 카운터(214)를 동작시킨다.
라인 카운팅 값(CNT_LINE)이 수직 백 포치(VBP)에 대응되는 시점(B)부터, 픽셀 카운터(214)는 시스템 클럭신호(DOTCLK)를 카운팅하여, 픽셀 카운팅 값(CNT_PIXEL)으로 출력한다.
제1 기입 인에이블 신호 발생부(216)는 수평 백 포치(HBP)에 대응되는 픽셀 카운팅 값(CNT_PIXEL)을 수신하면, 제1 기입 인에이블 신호(WCK_EN1)를 발생한다. 예를 들어, 수평 백 포치(HBP)가 시스템 클럭신호(DOTCLK)의 10주기에 대응된다면, 제1 기입 인에이블 신호 발생부(216)는 픽셀 카운팅 값(CNT_PIXEL)이 11인 시점(C)부터, 제1 기입 인에이블 신호(WCK_EN1)를 활성화시킨다.
제1 기입 인에이블 신호 발생부(216)는 픽셀 카운팅 값(CNT_PIXEL)을 수신하는 도중에, 수평 백 포치(HBP)에 대응되는 픽셀 카운팅 값(CNT_PIXEL)을 수신하면, 제1 기입 인에이블 신호(WCK_EN1)를 발생한다. 예를 들어, 수평 백 포치(HBP)가 시스템 클럭신호(DOTCLK)의 10주기에 대응된다면, 제1 기입 인에이블 신호 발생부(216)는 픽셀 카운팅 값(CNT_PIXEL)이 11인 시점(C)부터, 제1 기입 인에이블 신호(WCK_EN1)를 활성화시킨다.
제1 기입 인에이블 신호 발생부(216)는 유효 데이터 구간(DP)동안, 제1 기입 인에이블 신호(WCK_EN1)를 활성화시킨다. 그리고, 제1 기입 인에이블 신호 발생부(216)는 수직 프런트 포치(VFP)에 대응되는 구간에서는, 제1 기입 인에이블 신호(WCK_EN1)를 비활성화시킨다.
즉, 제1 기입 인에이블 신호 발생부(216)는 수직 백 포치(VBP), 수평 백 포치(HBP), 수직 프런트 포치(VFP)에 응답하여, 유효한 디스플레이 데이터가 수신되는 유효 데이터 구간(DP)에서 제1 기입 인에이블 신호(WCK_EN1)를 발생할 수 있다. 그럼으로써, 본 발명에 따른 소스 드라이버 제어 장치(200)는 제1 기입 인에이블 신호(WCK_EN1)를 외부에서 입력받지 않고, 제1 기입 제어부(210)를 통하여 제1 기입 인에이블 신호(WCK_EN1)를 직접 발생시킬 수 있다.
앞서 설명된 것처럼, RGB 싱크 인터페이스는 소스 드라이버 제어 장치로 제1 기입 인에이블 신호(WCK_EN1)를 별도로 공급하지 않는 것이 일반적이다. 그러므로, 일반적인 소스 드라이버 제어 장치(100)가 RGB 싱크 인터페이스와 연결되는 경우, 제1 기입 인에이블 신호(WCK_EN1)를 별도로 입력받아야 한다. 그러나, 본 발명에 따른 소스 드라이버 제어 장치(200)는 제1 기입 인에이블 신호(WCK_EN1)를 직접 발생시킬 수 있으므로, RGB 싱크 인터페이스와 연결되는 경우에도 제1 기입 인에이블 신호(WCK_EN1)를 별도로 입력받을 필요가 없다.
도 5는 본 발명에 따른 소스 드라이버 제어 방법을 나타내는 순서도이다.
도 5를 참조하면, 본 발명에 따른 소스 드라이버 제어 방법(500)은 제1 기입 인에이블 신호 발생단계(530), 제2 기입 인에이블 신호 발생단계(550), 기입클럭신호 발생단계(560) 및 디스플레이 데이터 저장단계(570)를 구비한다.
제1 기입 인에이블 신호 발생단계(530)는 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생한다. 제2 기입 인에이블 신호 발생단계(550)는 제1 기입 인에이블 신호에 응답하여, 기준 기입주기의 정수배인 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생한다. 기입클럭신호 발생단계(560)는 제2 기입 인에이블 신호가 활성화되는 구간에서, 기입클럭신호를 발생한다. 디스플레이 데이터 저장단계(570)는 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 디스플레이 데이터를 저장한다. 설명의 편의를 위하여, 도 5에는 디스플레이 데이터 출력단계(580)를 같이 도시하였다. 디스플레이 데이터 출력단계(580)는 디스플레이 데이터 저장단계(570)에서 저장된 디스플레이 데이터를 외부로 출력하는 단계이다.
본 발명에 따른 소스 드라이버 제어 방법(500)은 라인 카운팅 값 출력단계(510) 및 픽셀 카운팅 값 출력단계(520)를 더 구비할 수 있다. 라인 카운팅 값 출력단계(510)는 수평 동기신호를 카운팅하여, 라인 카운팅 값으로 출력한다. 픽셀 카운팅 값 출력단계(520)는 시스템 클럭신호를 카운팅하여, 픽셀 카운팅 값으로 출력한다. 이 경우, 제1 기입 인에이블 신호 발생단계(530)는 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값 및 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값에 응답하여, 상기 제1 기입 인에이블 신호를 활성화시킨다.
본 발명에 따른 소스 드라이버 제어 방법(500)은 프레임 개수 출력단계(540)를 더 구비할 수 있다. 프레임 개수 출력단계(540)는 수직 동기신호를 카운팅하여, 프레임 개수로 출력한다. 이 경우, 제2 기입 인에이블 신호 발생단계(550)는, 상기 기입주기를 선택하는 기입주기 선택신호 및 상기 프레임 개수에 응답하여, 제2 기입 인에이블 신호를 발생한다.
본 발명에 따른 소스 드라이버 제어 방법(500)은 앞서 설명된 본 발명에 따른 소스 드라이버 제어 장치(200)와 기술적 사상이 각각 동일하며, 본 발명에 따른 소스 드라이버 제어 장치(200)의 동작에 각각 대응된다. 그러므로 당업자라면 앞서의 설명으로부터 본 발명에 따른 소스 드라이버 제어 방법(500)에 대해서 이해할 수 있을 것이므로 본 발명에 따른 소스 드라이버 제어 방법(500)에 대한 자세한 설명은 생략된다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법은 별도의 기입 인에이블 신호를 입력받지 않으면서도 메모리에 디스플레이 데이터를 기입할 수 있는 장점이 있다.
또한, 본 발명에 따른 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법은 메모리에 디스플레이 데이터를 저장하는 기입주기를 선택함으로써, 메모리에 디스플레이 데이터를 기입하는 과정에서 전력 소모를 줄일 수 있는 장점이 있다.

Claims (26)

  1. 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장하는 메모리부;
    수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생하는 제1 기입 제어부;
    상기 제1 기입 인에이블 신호에 응답하여, 상기 메모리부에 상기 디스플레이 데이터를 저장하는 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생하는 제2 기입 제어부; 및
    상기 제2 기입 인에이블 신호가 활성화되는 구간에서, 상기 기입클럭신호를 발생하는 기입클럭신호 발생부를 구비하고,
    상기 기입주기는, 상기 영상의 하나의 프레임 시간 간격인 기준 기입주기의 정수배인 것을 특징으로 하는 소스 드라이버 제어 장치.
  2. 제1항에 있어서, 상기 제1 기입 제어부는,
    수평 동기신호를 카운팅하여, 라인 카운팅 값으로 출력하는 라인 카운터;
    시스템 클럭신호를 카운팅하여, 픽셀 카운팅 값으로 출력하는 픽셀 카운터; 및
    상기 수직 백 포치에 대응되는 상기 라인 카운팅 값 및 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값에 응답하여, 상기 제1 기입 인에이블 신호를 발생하 는 제1 기입 인에이블 신호 발생부를 구비하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  3. 제2항에 있어서, 상기 제1 기입 인에이블 신호 발생부는,
    상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신한 다음, 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활성화시키는 것을 특징으로 하는 소스 드라이버 제어 장치.
  4. 제3항에 있어서, 상기 제1 기입 인에이블 신호 발생부는,
    상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신하는 시점에서 상기 픽셀 카운터를 동작시키고, 상기 픽셀 카운터로부터 상기 픽셀 카운팅 값을 수신하고,
    상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활성화시키는 것을 특징으로 하는 소스 드라이버 제어 장치.
  5. 제4항에 있어서, 상기 제1 기입 인에이블 신호 발생부는,
    유효 데이터 구간동안 상기 제1 기입 인에이블 신호를 활성화 레벨로 유지하고,
    수직 프런트 포치(Vertical Front Porch;VFP)에 대응되는 상기 라인 카운팅 값을 수신하는 시점부터, 상기 제1 기입 인에이블 신호를 비활성화시키는 것을 특징으로 하는 소스 드라이버 제어 장치.
  6. 제1항에 있어서, 상기 제2 기입 제어부는,
    수직 동기신호를 카운팅하여, 프레임 개수로 출력하는 프레임 카운터; 및
    상기 기입주기를 선택하는 기입주기 선택신호 및 상기 프레임 개수에 응답하여, 상기 제2 기입 인에이블 신호를 발생하는 제2 기입 인에이블 신호 발생부를 구비하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  7. 제6항에 있어서, 상기 제2 기입 기입 인에이블 신호 발생부는,
    상기 기입주기 선택신호에 대응되는 상기 프레임 개수를 수신하는 경우, 상기 제2 기입 인에이블 신호를 발생하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  8. 제1항에 있어서,
    상기 디스플레이 데이터를 수신하여, 변환 디스플레이 데이터로 변환하여 출력하는 데이터 변환부를 더 구비하고,
    상기 메모리부는 상기 변환 디스플레이 데이터를 저장하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  9. 제1항에 있어서,
    상기 기준 기입주기는, 상기 영상의 하나의 프레임 시간 간격이고,
    상기 기입주기는, 상기 영상의 적어도 하나 이상의 프레임 시간 간격인 것을 특징으로 하는 소스 드라이버 제어 장치.
  10. 제9항에 있어서, 상기 기입주기는,
    상기 영상의 하나의 프레임 시간 간격, 2개의 프레임 시간 간격 또는 4개의 프레임 시간 간격 중의 하나인 것을 특징으로 하는 소스 드라이버 제어 장치.
  11. 제9항에 있어서, 상기 영상은,
    연속되는 적어도 하나 이상의 프레임들을 각각 포함하는 복수개의 프레임군들을 구비하고,
    상기 각각의 프레임군의 프레임들은 서로 동일한 디스플레이 데이터를 구비하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  12. 제1항에 있어서,
    상기 기준 기입주기는, 1/60초이고,
    상기 기입주기는, 1/15초, 1/30초 또는 1/60초 중의 하나인 것을 특징으로 하는 소스 드라이버 제어 장치.
  13. 제1항에 있어서, 상기 소스 드라이버 제어 장치는,
    RGB 싱크 인터페이스 모드에서 동작하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  14. 영상의 디스플레이 데이터를 수신하고, 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장하는 메모리부; 및
    상기 메모리부에 상기 디스플레이 데이터를 저장하는 기입주기마다 상기 기입클럭신호를 발생하는 메모리 제어부를 구비하고,
    상기 메모리 제어부는, 상기 기입주기를 선택하는 기입주기 선택신호에 응답하여, 상기 기입주기마다 활성화되는 기입 인에이블 신호를 발생하는 기입 인에이블 신호 발생부; 및
    상기 기입 인에이블 신호가 활성화되는 구간에서 상기 기입클럭신호를 발생하는 기입클럭신호 발생부를 구비하며,
    상기 기입주기는, 상기 영상의 하나의 프레임 시간 간격인 기준 기입주기의 정수배인 것을 특징으로 하는 소스 드라이버 제어 장치.
  15. 삭제
  16. 제14항에 있어서, 상기 메모리 제어부는,
    수직 동기신호를 카운팅하여 프레임 개수로 출력하는 프레임 카운터를 더 구비하고,
    상기 기입 인에이블 신호 발생부는, 상기 프레임 개수 및 상기 기입주기 선택신호에 응답하여, 상기 기입 인에이블 신호를 발생하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  17. 제14항에 있어서,
    상기 기준 기입주기는, 상기 영상의 하나의 프레임 시간 간격이고,
    상기 기입주기는, 상기 영상의 적어도 하나 이상의 프레임 시간 간격인 것을 특징으로 하는 소스 드라이버 제어 장치.
  18. 제14항에 있어서,
    상기 기준 기입주기는, 1/60초이고,
    상기 기입주기는, 1/15초, 1/30초 또는 1/60초 중의 하나인 것을 특징으로 하는 소스 드라이버 제어 장치.
  19. 제14항에 있어서, 상기 소스 드라이버 제어 장치는,
    RGB 싱크 인터페이스 모드에서 동작하는 것을 특징으로 하는 소스 드라이버 제어 장치.
  20. 수직 백 포치(Vertical Back Porch;VBP) 및 수평 백 포치(Horizontal Back Porch;HBP)에 응답하여, 제1 기입 인에이블 신호를 발생하는 단계;
    상기 제1 기입 인에이블 신호에 응답하여, 상기 영상의 하나의 프레임 시간 간격인 기준 기입주기의 정수배인 기입주기마다 활성화되는 제2 기입 인에이블 신호를 발생하는 단계;
    상기 제2 기입 인에이블 신호가 활성화되는 구간에서, 기입클럭신호를 발생하는 단계; 및
    영상의 디스플레이 데이터를 수신하고, 상기 기입클럭신호에 응답하여 상기 디스플레이 데이터를 저장하는 단계를 구비하는 것을 특징으로 하는 소스 드라이버 제어 방법.
  21. 제20항에 있어서,
    수평 동기신호를 카운팅하여, 라인 카운팅 값으로 출력하는 단계; 및
    시스템 클럭신호를 카운팅하여, 픽셀 카운팅 값으로 출력하는 단계를 더 구비하고,
    상기 제1 기입 인에이블 신호를 발생하는 단계는, 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값 및 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값에 응답하여, 상기 제1 기입 인에이블 신호를 활성화시키는 것을 특징으로 하는 소스 드라이버 제어 방법.
  22. 제21항에 있어서, 상기 제1 기입 인에이블 신호를 발생하는 단계는,
    상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신한 다음, 상기 수 평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활성화시키는 것을 특징으로 하는 소스 드라이버 제어 방법.
  23. 제22항에 있어서,
    상기 소스 드라이버 제어 방법은, 상기 제1 기입 인에이블 신호를 발생하는 단계가 상기 수직 백 포치에 대응되는 상기 라인 카운팅 값을 수신하면, 상기 픽셀 카운팅 값을 출력하는 단계를 수행하고,
    상기 제1 기입 인에이블 신호를 발생하는 단계는, 상기 수평 백 포치에 대응되는 상기 픽셀 카운팅 값을 수신하는 시점부터 상기 제1 기입 인에이블 신호를 활성화시키는 것을 특징으로 하는 소스 드라이버 제어 방법.
  24. 제23항에 있어서, 상기 제1 기입 인에이블 신호를 발생하는 단계는,
    유효 데이터 구간동안 상기 제1 기입 인에이블 신호를 활성화시키고,
    수직 프런트 포치(Vertical Front Porch;VFP)에 대응되는 상기 라인 카운팅 값을 수신하는 시점부터, 상기 제1 기입 인에이블 신호를 비활성화시키는 것을 특징으로 하는 소스 드라이버 제어 방법.
  25. 제20항에 있어서,
    수직 동기신호를 카운팅하여, 프레임 개수로 출력하는 단계를 더 구비하고,
    상기 제2 기입 인에이블 신호를 발생하는 단계는, 상기 기입주기를 선택하는 기입주기 선택신호 및 상기 프레임 개수에 응답하여, 상기 제2 기입 인에이블 신호를 발생하는 것을 특징으로 하는 소스 드라이버 제어 방법.
  26. 제25항에 있어서, 상기 제2 기입 인에이블 신호를 발생하는 단계는,
    상기 기입주기 선택신호에 대응되는 상기 프레임 개수를 수신하는 경우, 상기 제2 기입 인에이블 신호를 발생하는 것을 특징으로 하는 소스 드라이버 제어 방법.
KR1020050112317A 2005-11-23 2005-11-23 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법 KR100761827B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050112317A KR100761827B1 (ko) 2005-11-23 2005-11-23 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법
US11/560,035 US20070121395A1 (en) 2005-11-23 2006-11-15 Device and Method of Controlling Source Driver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050112317A KR100761827B1 (ko) 2005-11-23 2005-11-23 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법

Publications (2)

Publication Number Publication Date
KR20070054383A KR20070054383A (ko) 2007-05-29
KR100761827B1 true KR100761827B1 (ko) 2007-09-28

Family

ID=38110313

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050112317A KR100761827B1 (ko) 2005-11-23 2005-11-23 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법

Country Status (2)

Country Link
US (1) US20070121395A1 (ko)
KR (1) KR100761827B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11538438B2 (en) 2018-09-21 2022-12-27 Samsung Electronics Co., Ltd. Electronic device and method for extending time interval during which upscaling is performed on basis of horizontal synchronization signal

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101032903B1 (ko) * 2009-08-11 2011-05-06 주식회사 티엘아이 외부에서 공급되는 신호의 수를 저감시키는 액정표시장치 및 이에 포함되는 클락 중단 감지 신호 발생기
KR102011324B1 (ko) 2011-11-25 2019-10-22 삼성디스플레이 주식회사 표시장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6185151B1 (en) * 1999-06-26 2001-02-06 Samsung Electronics Co., Ltd. Synchronous memory device with programmable write cycle and data write method using the same
US20040017345A1 (en) * 2002-07-26 2004-01-29 Seung-Woo Lee Liquid crystal display and driving method thereof having precharging scheme
US20040239602A1 (en) * 2002-07-22 2004-12-02 Lg.Philips Lcd Co., Ltd. Method and apparatus for driving liquid crystal display device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5124804A (en) * 1990-09-10 1992-06-23 Ncr Corporation Programmable resolution video controller
TW475079B (en) * 1994-05-24 2002-02-01 Semiconductor Energy Lab Liquid crystal display device
US6791518B2 (en) * 1997-04-18 2004-09-14 Fujitsu Display Technologies Corporation Controller and control method for liquid-crystal display panel, and liquid-crystal display device
JP3315632B2 (ja) * 1997-11-06 2002-08-19 キヤノン株式会社 メモリー制御装置とこれを用いた液晶表示装置
GB2373121A (en) * 2001-03-10 2002-09-11 Sharp Kk Frame rate controller
KR100923498B1 (ko) * 2003-03-06 2009-10-27 엘지디스플레이 주식회사 액티브 매트릭스형 액정표시장치 및 그 구동방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6185151B1 (en) * 1999-06-26 2001-02-06 Samsung Electronics Co., Ltd. Synchronous memory device with programmable write cycle and data write method using the same
US20040239602A1 (en) * 2002-07-22 2004-12-02 Lg.Philips Lcd Co., Ltd. Method and apparatus for driving liquid crystal display device
US20040017345A1 (en) * 2002-07-26 2004-01-29 Seung-Woo Lee Liquid crystal display and driving method thereof having precharging scheme

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US6185151BA

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11538438B2 (en) 2018-09-21 2022-12-27 Samsung Electronics Co., Ltd. Electronic device and method for extending time interval during which upscaling is performed on basis of horizontal synchronization signal

Also Published As

Publication number Publication date
US20070121395A1 (en) 2007-05-31
KR20070054383A (ko) 2007-05-29

Similar Documents

Publication Publication Date Title
TWI576800B (zh) 顯示驅動器及其操作方法以及攜帶型通信裝置
US8184114B2 (en) Multi-panel display device and method of driving the same
KR101642849B1 (ko) 구동 장치의 동기화 방법 및 이를 수행하기 위한 표시 장치
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
JP4713427B2 (ja) 液晶表示装置の駆動装置及び方法
US5926173A (en) Circuit for driving liquid crystal display having power saving feature
US10614743B2 (en) Display apparatus and a method of driving the same
TW200421245A (en) Device for driving a display apparatus
JP2809180B2 (ja) 液晶表示装置
KR20110054775A (ko) 디스플레이 구동장치, 디스플레이 구동시스템 및 디스플레이 구동방법
US11869439B2 (en) Display apparatus reducing power consumption and method of driving display panel using the same
US6340959B1 (en) Display control circuit
KR20170099456A (ko) 표시 장치, 표시 장치의 구동 방법 및 영상 표시 시스템
US20060055644A1 (en) TDC panel driver and its driving method for reducing flickers on display panel
US11250763B2 (en) Picture frame display apparatus and a display method
KR100761827B1 (ko) 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법
KR100555576B1 (ko) 디스플레이 시스템에서 외부 메모리 없이 프레임 레이트변환하는 장치 및 방법
US20220208145A1 (en) Display wall synchronization using variable refresh rate modules
JP2004274219A (ja) 映像信号のフレームレート変換装置
CN102142238A (zh) 图像显示系统
JP2018173485A (ja) 画像処理装置
US6943783B1 (en) LCD controller which supports a no-scaling image without a frame buffer
KR100516065B1 (ko) 저해상도 화상 데이터를 확대 표시하는 고해상도 액정 표시 장치 및 그 방법
US20050046757A1 (en) Image signal processor circuit and portable terminal device
US20110292292A1 (en) Method and apparatus for displaying video data

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee