JP2018173485A - 画像処理装置 - Google Patents

画像処理装置 Download PDF

Info

Publication number
JP2018173485A
JP2018173485A JP2017070465A JP2017070465A JP2018173485A JP 2018173485 A JP2018173485 A JP 2018173485A JP 2017070465 A JP2017070465 A JP 2017070465A JP 2017070465 A JP2017070465 A JP 2017070465A JP 2018173485 A JP2018173485 A JP 2018173485A
Authority
JP
Japan
Prior art keywords
data
image
signal
display period
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017070465A
Other languages
English (en)
Inventor
山田 高広
Takahiro Yamada
高広 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MegaChips Corp
Original Assignee
MegaChips Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MegaChips Corp filed Critical MegaChips Corp
Priority to JP2017070465A priority Critical patent/JP2018173485A/ja
Publication of JP2018173485A publication Critical patent/JP2018173485A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

【課題】自己リフレッシュによる画像の表示期間中に、画像メモリに記憶された記憶データの一部を更新する場合であっても、リフレッシュレートを減少させることができる画像処理装置を提供する。
【解決手段】画像処理装置では、ソース側デバイスとシンク側デバイスとの間の動作タイミングを合わせるために使用する制御データが一定期間更新されていないことを検出した場合に、制御データ処理回路が、制御データの更新が停止されたことを表す制御データ停止信号を出力する。制御データ停止信号が、制御データの更新が停止されたことを表す場合に、間引き指示信号生成回路が、画像メモリから読み出された記憶データを間引きすることを指示する間引き指示信号を生成する。間引き指示信号が間引きすることを指示する場合、フレーム間引きコントローラが、自己リフレッシュによる画像の表示期間中に画像メモリから読み出された記憶データを間引いて出力する。
【選択図】図1

Description

本発明は、PSR(Panel Self-Refresh:パネルセルフリフレッシュ)を利用して、画像データに対応する画像を液晶パネル等の画像表示装置に表示する画像処理装置に関する。
eDP(embedded DisplayPort:エンベデッドディスプレイポート)等の画像インタフェイス規格を採用する画像表示装置において用いられる画像処理装置では、静止画を表示する場合に、ソース側デバイスとの間で通信を行うことなく、静止画の1フレーム(1画面)分の画像データを、シンク側デバイスの画像メモリに記憶しておき、画像メモリに記憶された画像データを用いて画面の表示を自己リフレッシュするPSRという機能が実用化されている。
PSRによる画像の表示期間中は、ソース側デバイスとシンク側デバイスとの間の通信を減らすことができるため、低消費電力化の効果がある。
また、eDPの規格には、PSRによる画像の表示期間中に、ソース側デバイスが画像全体のうちの更新する矩形領域のみの画像データを送信し直して選択アップデートを行う、PSR2(Panel Self Refresh 2:パネルセルフリフレッシュ2)という機能がある。
PSR2を利用すると、PSRによる画像の表示期間中に、画像メモリに記憶された画像データの一部が選択的に更新されるため、部分的に動画を表示することができる。
また、他の低消費電力化の機能として、画像処理装置には、静止画の表示の時に液晶パネルにおける画像のリフレッシュレートを動画の表示の時よりも減少させる機能がある。リフレッシュレートを減少させるのを静止画の表示の時に限定するのは、リフレッシュレートを動画の表示の時に減少させると、動画の表示がカクカクしてスムーズではなくなるからである。
以下、PSRおよびPSR2による画像の表示を行う際の従来の画像処理装置の動作を説明する。
図6は、PSRによる静止画の表示を行う際の従来の画像処理装置の動作を表す一例のタイミングチャートである。
図6のタイミングチャートに示すように、動画を表示する通常動作期間中、ソース側デバイスからシンク側デバイスへ1フレーム毎に送信されてくる画像データに対応する動画が表示パネルに表示される。
続いて、PSRによる静止画の表示を開始(PSR Activeの開始)する際に、1フレーム分の画像データがキャプチャされて画像メモリに記憶される。PSRによる静止画の表示を開始するフレームでは、ソース側デバイスからシンク側デバイスへ送信されてくる画像データに対応する画像が表示パネルに表示される。PSRによる静止画の表示期間中(PSR Activeの期間中)における次のフレームからは、画像メモリから読み出された画像データに対応する静止画が表示パネルに表示される。
PSRによる画像の表示が終了(PSR Activeの終了)すると、再び動画を表示する通常動作期間となり、ソース側デバイスからシンク側デバイスへ1フレーム毎に送信されてくる画像データに対応する動画が表示パネルに表示される。
続いて、図7は、PSR2による動画の表示を行う際の従来の画像処理装置の動作を表す一例のタイミングチャートである。
図7のタイミングチャートに示すように、PSRによる静止画の表示期間中(PSR Activeの期間中)に、PSR2による動画の表示を行う場合、PSR2による画像の表示用の画像データである部分データがソース側デバイスからシンク側デバイスへ送信され、画像メモリに記憶された画像データの一部が部分データに更新される。これにより、更新された画像データに対応する動画が表示パネルに表示される。
従来の静止画表示のみを行うPSRでは、PSR状態が活性化された段階で静止画と判断し、液晶パネルのリフレッシュレートを減少させることができた。一方で部分的な画像データの更新により、動画表示が可能なPSR2においては、PSR状態が活性化された段階では静止画を表示しているのか動画を表示しているのかを判断することが出来ない。このため別の方法で静止画なのか動画なのかを判断する必要がある。
例えば、特許文献1に記載された技術を利用し、現在フレームおよび過去フレームの画像データの内容を比較して動きを検出することによって静止画なのか動画なのかを判断することは可能である。
図8は、従来の画像処理装置の構成を表す一例のブロック図である。図8に示す画像処理装置60は、シンク側デバイス62と、複数フレーム分の画像データを記憶する画像メモリ64とを備えている。
また、シンク側デバイス62は、入力IF回路68と、シリアルパラレル変換回路70と、画像データ抽出回路72と、PSR信号抽出回路74と、メモリコントローラ76と、入出力IF回路78と、静止画検出回路84と、フレーム間引きコントローラ86と、セレクタコントローラ88と、出力画像セレクタ90とを備えている。
画像メモリ64は、PSRによる画像の表示を開始する際に、メモリコントローラ76の制御により、受信した画像データを現在フレームおよび過去フレームの記憶データとして記憶し、差分から静止画か動画を判断する。
シンク側デバイス62において、入力IF回路68は、ソース側デバイス66から送信されてくるシリアルデータの送信データを受信し、シリアルデータの受信データとして出力する。
続いて、シリアルパラレル変換回路70は、シリアルデータの受信データをパラレルデータに変換してパラレルデータの受信データを出力する。
続いて、画像データ抽出回路72は、パラレルデータの受信データの中から画像データを抽出する。
続いて、PSR信号抽出回路74は、PSRによる画像の表示期間を判別する表示期間判別信号、画像データの中から部分データを判別する部分データ判別信号、および、画像メモリ64に記憶された記憶データを部分データに更新する座標を指定する部分データ座標信号を、パラレルデータの受信データの中から抽出する。
続いて、メモリコントローラ76は、表示期間判別信号がPSRによる画像の表示期間であることを表す場合、PSRによる画像の表示を開始する際に、受信した画像データを画像メモリ64に順次書き込む制御を行う。
また、メモリコントローラ76は、PSRによる画像の表示期間中に、部分データ判別信号に基づいて、画像データの中から部分データを判別し、画像メモリ64に記憶された現在フレームの記憶データのうち、部分データ座標信号に対応する座標の現在フレームの記憶データを部分データに書き換え、かつ、画像メモリ64から現在フレームおよび過去フレームの記憶データを順次読み出す制御を行う。
続いて、入出力IF回路78は、ソース側デバイス66およびシンク側デバイス62の動作を制御するための制御データをソース側デバイス66とシンク側デバイス62との間で補助チャネルを介して双方向に送受信する。
続いて、静止画検出回路84は、PSRによる画像の表示期間中に、メモリコントローラ76の制御により画像メモリ64から読み出された現在フレームおよび過去フレームの記憶データの内容を比較して動きを検出し、その検出結果となる検出信号を出力する。静止画検出回路84は、動きが検出されない場合に静止画であることを表す検出信号を出力し、動きが検出された場合に動画であることを表す検出信号を出力する。
続いて、フレーム間引きコントローラ86は、検出信号が静止画であることを表す場合に、PSRによる画像の表示期間中に画像メモリ64から読み出された現在フレームの記憶データをフレーム単位で間引いて間引き画像データとして出力する。また、フレーム間引きコントローラ86は、検出信号が動画であることを表す場合に、画像メモリ64から読み出された現在フレームの記憶データを間引かずに出力する。
続いて、セレクタコントローラ88は、表示期間判別信号に基づいて、画像データまたは間引き画像データを選択する選択信号を出力する。セレクタコントローラ88は、表示期間判別信号がPSRによる画像の表示期間ではないことを表す場合に画像データを選択し、表示期間判別信号がPSRによる画像の表示期間であることを表す場合に間引き画像データを選択する選択信号を出力する。
続いて、出力画像セレクタ90は、選択信号に基づいて、画像データまたは間引き画像データを出力画像データとして出力する。
しかし、現在フレームおよび過去フレームの画像データの内容を比較して動きを検出する場合、複数フレーム分の画像メモリが必要になるなど大規模な回路が必要となる。また、画像データの通信の有無によって静止画なのか動画なのかを判断することもできるが、画像データの通信は、動画の表示の時も更新データがない部分およびブランキング期間等において頻繁に切断が行われるため、静止画なのか動画なのかを判断するのには不向きである。
本発明に関連性のある先行技術文献として、例えば、特許文献2ないし6がある。
特開2013−235083号公報 特開2012−18271号公報 特開2010−130701号公報 特開2003−44011号公報 特開2002−323881号公報 特開2002−229547号公報
本発明の目的は、自己リフレッシュによる画像の表示期間中に、画像メモリに記憶された記憶データの一部を更新する場合であっても、リフレッシュレートを減少させることができる画像処理装置を提供することにある。
上記目的を達成するために、本発明は、自己リフレッシュによる画像の表示を開始する際に、1フレーム分の画像データを記憶データとして画像メモリに記憶しておき、前記自己リフレッシュによる画像の表示期間中に、前記記憶データの一部を部分データに更新し、かつ、前記画像メモリから読み出された1フレーム分の記憶データを用いて画像の表示を自己リフレッシュする画像処理装置であって、
前記1フレーム分の画像データを前記画像メモリに順次書き込み、前記記憶データの一部を前記部分データに書き換え、かつ、前記画像メモリから前記1フレーム分の記憶データを順次読み出す制御を行うメモリコントローラと、
ソース側デバイスとシンク側デバイスとの間の動作タイミングを合わせるために使用する制御データを、前記制御データが前記ソース側デバイスから前記シンク側デバイスへ定期的に送信されてくる毎に更新して保持する制御データ保持回路と、
前記制御データ保持回路に保持された制御データが一定期間更新されていないことを検出した場合に、前記制御データの更新が停止されたことを表す制御データ停止信号を出力する制御データ処理回路と、
前記制御データ停止信号が、前記制御データの更新が停止されたことを表す場合に、前記画像メモリから読み出された記憶データをフレーム単位で間引きすることを指示する間引き指示信号を生成する間引き指示信号生成回路と、
前記間引き指示信号が前記間引きすることを指示する場合、前記自己リフレッシュによる画像の表示期間中に前記画像メモリから読み出された記憶データをフレーム単位で間引いて間引き画像データとして出力するフレーム間引きコントローラとを備える画像処理装置を提供する。
さらに、前記自己リフレッシュによる画像の表示期間を判別する表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に、前記間引きの終了を指示する切り換え開始信号を出力するセレクタコントローラを備え、
前記間引き指示信号生成回路は、前記切り換え開始信号が前記間引きの終了を指示する場合に、前記間引きをしないことを指示する前記間引き指示信号を生成し、
前記フレーム間引きコントローラは、前記間引き指示信号が前記間引きをしないことを指示する場合に、前記画像メモリから読み出された記憶データを間引かずに出力することが好ましい。
さらに、前記ソース側デバイスから送信され、前記シンク側デバイスにおいて受信された受信データの中から前記画像データを抽出する画像データ抽出回路と、
前記受信データの中から前記表示期間判別信号を抽出する信号抽出回路とを備え、
前記セレクタコントローラは、さらに、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に前記画像データを選択し、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間であることを表す場合に前記間引き画像データを選択する選択信号を出力し、
さらに、前記選択信号に基づいて、前記画像データまたは前記間引き画像データを出力画像データとして出力する出力画像セレクタを備えることが好ましい。
前記信号抽出回路は、さらに、前記画像データの中から前記部分データを判別する部分データ判別信号、および、前記記憶データを前記部分データに更新する座標を指定する部分データ座標信号を、前記受信データの中から抽出し、
前記メモリコントローラは、さらに、前記自己リフレッシュによる画像の表示期間中に、前記部分データ判別信号に基づいて、前記画像データの中から前記部分データを判別し、前記画像メモリに記憶された記憶データのうち、前記部分データ座標信号に対応する座標の記憶データを前記部分データに書き換える制御を行うことが好ましい。
また、本発明は、自己リフレッシュによる画像の表示を開始する際に、1フレーム分の画像データを記憶データとして画像メモリに記憶しておき、前記自己リフレッシュによる画像の表示期間中に、前記記憶データの一部を部分データに更新し、かつ、前記画像メモリから読み出された1フレーム分の記憶データを用いて画像の表示を自己リフレッシュする画像処理装置であって、
前記1フレーム分の画像データを前記画像メモリに順次書き込み、前記記憶データの一部を前記部分データに書き換え、かつ、前記画像メモリから前記1フレーム分の記憶データを順次読み出す制御を行うメモリおよびフレーム間引きコントローラと、
ソース側デバイスとシンク側デバイスとの間の動作タイミングを合わせるために使用する制御データを、前記制御データが前記ソース側デバイスから前記シンク側デバイスへ定期的に送信されてくる毎に更新して保持する制御データ保持回路と、
前記制御データ保持回路に保持された制御データが一定期間更新されていないことを検出した場合に、前記制御データの更新が停止されたことを表す制御データ停止信号を出力する制御データ処理回路と、
前記制御データ停止信号が、前記制御データの更新が停止されたことを表す場合に、前記画像メモリから読み出された記憶データをフレーム単位で間引きすることを指示する間引き指示信号を生成する間引き指示信号生成回路とを備え、
前記メモリおよびフレーム間引きコントローラは、前記間引き指示信号が前記間引きすることを指示する場合、前記自己リフレッシュによる画像の表示期間中に前記間引きされた後のフレームの記憶データだけを前記画像メモリから読み出して間引き画像データとして出力する画像処理装置を提供する。
さらに、前記自己リフレッシュによる画像の表示期間を判別する表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に、前記間引きの終了を指示する切り換え開始信号を出力するセレクタコントローラを備え、
前記間引き指示信号生成回路は、前記切り換え開始信号が前記間引きの終了を指示する場合に、前記間引きをしないことを指示する前記間引き指示信号を生成し、
前記メモリおよびフレーム間引きコントローラは、前記間引き指示信号が前記間引きをしないことを指示する場合に、前記記憶データを間引かずに前記画像メモリから読み出すことが好ましい。
さらに、前記ソース側デバイスから送信され、前記シンク側デバイスにおいて受信された受信データの中から前記画像データを抽出する画像データ抽出回路と、
前記受信データの中から前記表示期間判別信号を抽出する信号抽出回路とを備え、
前記セレクタコントローラは、さらに、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に前記画像データを選択し、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間であることを表す場合に前記間引き画像データを選択する選択信号を出力し、
さらに、前記選択信号に基づいて、前記画像データまたは前記間引き画像データを出力画像データとして出力する出力画像セレクタを備えることが好ましい。
前記信号抽出回路は、さらに、前記画像データの中から前記部分データを判別する部分データ判別信号、および、前記記憶データを前記部分データに更新する座標を指定する部分データ座標信号を、前記受信データの中から抽出し、
前記メモリおよびフレーム間引きコントローラは、さらに、前記自己リフレッシュによる画像の表示期間中に、前記部分データ判別信号に基づいて、前記画像データの中から前記部分データを判別し、前記画像メモリに記憶された記憶データのうち、前記部分データ座標信号に対応する座標の記憶データを前記部分データに書き換える制御を行うことが好ましい。
また、前記間引き指示信号生成回路は、前記間引き指示信号として、1フレーム分の前記記憶データを出力した後、前記記憶データを出力しないフレーム数を指示する信号を生成することが好ましい。
本発明によれば、制御データが一定期間更新されていないことから、自己リフレッシュによる静止画の表示期間中であることを判定し、画像データをフレーム単位で間引くことができる。そのため、自己リフレッシュによる静止画の表示期間中に、動画の表示を行う場合であっても、複数フレームの画像データを記憶する画像メモリ等の大規模な回路を用いることなく、液晶パネルのリフレッシュレートを下げて消費電力を低減することができる。
また、本発明によれば、間引きされた後のフレームの記憶データだけを画像メモリから読み出すことができる。そのため、自己リフレッシュによる画像の表示期間中に、画像データをフレーム単位で間引く場合に、その分の消費電力を削減することができる。
本発明に係る画像処理装置の構成を表す第1の実施形態のブロック図である。 PSRによる画像の表示期間中にフレームの間引きを行う場合の画像処理装置の動作を表す一実施形態のタイミングチャートである。 PSRによる静止画の表示期間中に、PSR2による動画を表示する場合の画像処理装置の動作を表す一実施形態のタイミングチャートである。 PSR2による動画の表示の後にフレームの間引きを行う場合の画像処理装置の動作を表す一実施形態のタイミングチャートである。 本発明に係る画像処理装置の構成を表す第2の実施形態のブロック図である。 PSRによる静止画の表示を行う際の従来の画像処理装置の動作を表す一例のタイミングチャートである。 PSR2による動画の表示を行う際の従来の画像処理装置の動作を表す一例のタイミングチャートである。 従来の画像処理装置の構成を表す一例のブロック図である。
以下に、添付の図面に示す好適実施形態に基づいて、本発明の画像処理装置を詳細に説明する。
図1は、本発明に係る画像処理装置の構成を表す第1の実施形態のブロック図である。図1に示す画像処理装置10は、PSRおよびPSR2を利用して、画像データに対応する画像(静止画および動画)を液晶パネル等の画像表示装置に表示するものであり、液晶パネルにおける画像の表示タイミングを制御するタイミングコントローラであるシンク側デバイス12と、画像メモリ14とを備えている。
また、シンク側デバイス12は、入力IF回路18と、シリアルパラレル変換回路20と、画像データ抽出回路22と、PSR信号抽出回路24と、メモリコントローラ26と、入出力IF回路28と、制御データ保持回路30と、GTC処理回路32と、間引き指示信号生成回路34と、フレーム間引きコントローラ36と、セレクタコントローラ38と、出力画像セレクタ40とを備えている。
シンク側デバイス12は、メインリンクおよび補助チャネルを介してソース側デバイス16と接続されている。ソース側デバイス16およびシンク側デバイス12は、eDPの規格における画像データの送信側および受信側のデバイスである。
メインリンクは、画像データおよびPSRによる画像の表示を制御するための制御信号等をソース側デバイス16からシンク側デバイス12へパケット化されたシリアルデータとして送信するためのチャネルである。補助チャネルは、ソース側デバイス16およびシンク側デバイス12の動作を制御するための制御データを両者の間で双方向にパケット化されたシリアルデータとして送受信するためのチャネルである。
画像処理装置10は、液晶パネル等において、自己リフレッシュによる画像の表示を開始する際に、1フレーム分の画像データを記憶データとして画像メモリ14に記憶しておき、自己リフレッシュによる画像(静止画)の表示期間中に、画像メモリ14に記憶された記憶データの一部を部分データに更新し、かつ、画像メモリ14から読み出された1フレーム分の記憶データを用いて画像の表示を自己リフレッシュする。
画像メモリ14は、メモリコントローラ26と双方向に接続されている。
画像メモリ14は、PSRによる画像の表示を開始する際に、メモリコントローラ26の制御により、1フレーム分の画像データを記憶データとして記憶する。
シンク側デバイス12において、入力IF回路18は、メインリンクを介してソース側デバイス16と接続されている。
入力IF回路18は、ソース側デバイス16から送信されてくるシリアルデータの送信データを受信し、シリアルデータの受信データとして出力する。
続いて、シリアルパラレル変換回路20には、入力IF回路18からシリアルデータの受信データが入力される。
シリアルパラレル変換回路20は、シリアルデータの受信データをパラレルデータに変換してパラレルデータの受信データを出力する。
続いて、画像データ抽出回路22には、シリアルパラレル変換回路20からパラレルデータの受信データが入力される。
画像データ抽出回路22は、パラレルデータの受信データの中から画像データを抽出する。
続いて、PSR信号抽出回路(本発明の信号抽出回路)24には、シリアルパラレル変換回路20からパラレルデータの受信データが入力される。
PSR信号抽出回路24は、PSRによる画像の表示期間を判別する表示期間判別信号、画像データの中から部分データを判別する部分データ判別信号、および、画像メモリ14に記憶された記憶データを部分データに更新する座標を指定する部分データ座標信号を、パラレルデータの受信データの中から抽出する。
続いて、メモリコントローラ26には、画像データ抽出回路22から画像データが入力され、PSR信号抽出回路24から表示期間判別信号、部分データ判別信号および部分データ座標信号が入力される。また、メモリコントローラ26は、画像メモリ14と双方向に接続されている。
メモリコントローラ26は、表示期間判別信号がPSRによる画像の表示期間であることを表す場合、PSRによる画像の表示を開始する際に、1フレーム分の画像データを画像メモリ14に順次書き込む制御を行う。
また、メモリコントローラ26は、PSRによる画像の表示期間中に、部分データ判別信号に基づいて、画像データの中から部分データを判別し、画像メモリ14に記憶された1フレームの記憶データのうち、部分データ座標信号に対応する座標の記憶データ、つまり、一部の記憶データを部分データに書き換え、かつ、画像メモリ14から1フレーム分の記憶データを順次読み出す制御を行う。
続いて、入出力IF回路28は、補助チャネルを介してソース側デバイス16と双方向に接続されている。
入出力IF回路28は、制御データをソース側デバイス16とシンク側デバイス12との間で補助チャネルを介して双方向に送受信する。
入出力IF回路28は、本実施形態の場合、ソース側デバイス16から送信されてくる制御データとして、ソース側デバイスのGTC(Global Time Code:グローバルタイムコード)(Tx GTC)を受信する。
ソース側デバイス16およびシンク側デバイス12は、両者の間の動作タイミングを合わせる(同期を取る)ためのタイムコードを生成するタイムコード生成回路を備えている。Tx GTCは、ソース側デバイス16とシンク側デバイス12との間の動作タイミングを合わせるために使用する制御データであり、ソース側デバイスのタイムコード生成回路によって生成されたタイムコードを持つ。Tx GTCは、ソース側デバイス16からシンク側デバイス12へ画像データが送信される期間において、ソース側デバイス16からシンク側デバイス12へ定期的に、例えば、1フレーム毎に1回ずつ送信される。
続いて、制御データ保持回路30は、入出力IF回路28およびGTC処理回路32と双方向に接続されている。制御データ保持回路30には、入出力IF回路28からTx GTC等の制御データが入力され、GTC処理回路32からシンク側デバイスのGTC(Rx GTC)が入力される。
制御データ保持回路30は、Tx GTCおよびRx GTC等の制御データを保持する。制御データ保持回路30に保持されたTx GTCは、ソース側デバイス16からシンク側デバイス12へ画像データが送信される期間において、1フレーム毎に1回ずつ、ソース側デバイス16からシンク側デバイス12へ定期的に送信されてくる毎に更新して保持される。
制御データ保持回路30は、eDPの規格において、DPCD (DisplayPort Configuration Data)のレジスタ等としてあらかじめ用意されているものを利用することができる。
続いて、GTC処理回路(本発明の制御データ処理回路)32は、制御データ保持回路30と双方向に接続されている。
GTC処理回路32は、制御データ保持回路30に保持されたTx GTCが定期的に更新されていることを検出した場合に、Tx GTCが定期的に更新されていることを表すTx GTC停止信号(本発明の制御データ停止信号)として、ハイレベルのパルスは出力せず、制御データ保持回路30に保持されたTx GTCが一定期間更新されていない、つまり、1フレーム毎に1回ずつ、定期的に送信されてくる毎に更新されるTx GTCが、1フレームの期間を超える一定期間更新されていないことを検出した場合に、Tx GTCの更新が停止されたことを表すTx GTC停止信号として、ハイレベルのパルスを出力する。
また、GTC処理回路32は、定期的に、例えば、1フレーム毎に1回ずつ、Rx GTCを制御データ保持回路30に書き込む。つまり、制御データ保持回路30に保持されたRx GTCは、GTC処理回路32によって書き込まれる毎に更新して保持される。制御データ保持回路30に保持されたRx GTCは、ソース側デバイス16によって参照される。
続いて、間引き指示信号生成回路34には、GTC処理回路32からTx GTC停止信号が入力され、セレクタコントローラ38から切り換え開始信号が入力される。
間引き指示信号生成回路34は、Tx GTC停止信号が、Tx GTCの更新が停止されたことを表す場合、即ちハイレベルのパルスが出力された場合に、画像メモリ14から読み出された記憶データをフレーム単位で間引きすることを指示する間引き指示信号を生成し、かつ、切り換え開始信号が、間引きの終了を指示する場合、即ちハイレベルのパルスを出力する場合に、間引きをしないことを指示する間引き指示信号を生成する。
間引き指示信号生成回路34は、間引き指示信号として、例えば、1フレーム分の記憶データを出力した後、記憶データを出力しないフレーム数を指示する信号を生成する。通常、60Hzのリフレッシュレートの場合、例えば、1フレーム分の記憶データを出力した後、1フレーム分の記憶データを出力しない場合、リフレッシュレートは30Hzとなる。
続いて、フレーム間引きコントローラ36には、間引き指示信号生成回路34から間引き指示信号が入力され、メモリコントローラ26から記憶データが入力される。
フレーム間引きコントローラ36は、間引き指示信号が間引きすることを指示する場合、PSRによる画像の表示期間中に画像メモリ14から読み出された記憶データをフレーム単位で間引いて間引き画像データとして出力し、間引き指示信号が間引きをしないことを指示する場合に、画像メモリ14から読み出された記憶データを間引かずに出力する。
続いて、セレクタコントローラ38には、PSR信号抽出回路24から表示期間判別信号が入力される。
セレクタコントローラ38は、表示期間判別信号に基づいて、画像データまたは間引き画像データを選択する選択信号、および、間引きの終了を指示する切り換え開始信号、即ちハイレベルのパルスを出力する。
セレクタコントローラ38は、表示期間判別信号がPSRによる画像の表示期間ではないことを表す場合に画像データを選択し、表示期間判別信号がPSRによる画像の表示期間であることを表す場合に間引き画像データを選択する選択信号を出力する。また、表示期間判別信号がPSRによる画像の表示期間ではないことを表す場合に、間引きの終了を指示する切り換え開始信号、即ちハイレベルのパルスを出力する。
続いて、出力画像セレクタ40には、画像データ抽出回路22から画像データが入力され、フレーム間引きコントローラ36から間引き画像データが入力され、セレクタコントローラ38から選択信号が入力される。
出力画像セレクタ40は、選択信号に基づいて、画像データまたは間引き画像データを出力画像データとして出力する。
次に、画像処理装置10の動作を説明する。
まず、図2のタイミングチャートを参照して、PSRによる画像の表示期間中にフレームの間引きを行う場合の画像処理装置10の動作を説明する。
図2のタイミングチャートに示すように、動画を表示する通常動作期間中、画像データおよび制御信号等を含む画像フレームがソース側デバイス16からシンク側デバイス12へシリアルデータの送信データとして1フレーム毎に送信される。
通常動作期間中の各フレームにおいて、入力IF回路18は、ソース側デバイス16から送信されてくるシリアルデータの送信データを受信し、シリアルデータの受信データとして出力する。
続いて、シリアルパラレル変換回路20は、シリアルデータの受信データをパラレルデータに変換してパラレルデータの受信データを出力する。
続いて、画像データ抽出回路22は、パラレルデータの受信データの中から画像データを抽出する。また、PSR信号抽出回路24は、パラレルデータの受信データの中から、表示期間判別信号、部分データ判別信号および部分データ座標信号を抽出する。PSR信号抽出回路24は、本実施形態の場合、通常動作期間中において、表示期間判別信号として、ローレベルを出力する。
メモリコントローラ26は、表示期間判別信号がローレベルの場合には動作しない。つまり、画像メモリ14への画像データの書き込みも、画像メモリ14から記憶データの読み出しも行わない。
また、通常動作期間中において、制御データとして、Tx GTCがソース側デバイス16からシンク側デバイス12へ1フレーム毎に送信される。
入出力IF回路28は、ソース側デバイス16から送信されてくるTx GTCを受信する。Tx GTCは、制御データ保持回路30に保持される。
続いて、GTC処理回路32は、Tx GTCが定期的に更新されていることを検出し、Tx GTC停止信号として、ハイレベルのパルスは出力しない。
また、セレクタコントローラ38は、表示期間判別信号がローレベルの場合、選択信号として、ローレベルを出力し、切り換え開始信号として、ハイレベルのパルスは出力しない。
続いて、間引き指示信号生成回路34は、Tx GTC停止信号および切り換え開始信号がハイレベルのパルスを出力しない場合、間引き指示信号として、ローレベルを出力する。
通常動作期間中は、前述のように、メモリコントローラ26が動作しないため、フレーム間引きコントローラ36も動作しない。
続いて、出力画像セレクタ40は、選択信号がローレベルの場合、画像データ抽出回路22から入力された画像データを出力画像データとして出力する。
このように、通常動作期間中は、ソース側デバイス16から送信されてくる画像データが出力画像データとして出力される。
続いて、PSRによる画像の表示を開始する際に、PSR信号抽出回路24は、表示期間判別信号として、ハイレベルを出力する。
メモリコントローラ26は、表示期間判別信号がハイレベルになると、画像データ抽出回路22から入力される1フレーム分の画像データを画像メモリ14に順次書き込む。これにより、1フレーム分の画像データがキャプチャされて画像メモリ14に記憶される。
出力画像セレクタ40は、選択信号がローレベルであることから、PSRによる画像の表示を開始するフレームにおいて、画像データ抽出回路22から入力された画像データを出力画像データとして出力する。
続いて、PSRによる画像の表示期間中、ソース側デバイス16は、画像データおよび制御信号等を含む画像フレームの送信を停止する。
PSRによる画像の表示期間中、メモリコントローラ26は、画像メモリ14から1フレーム分の記憶データを順次読み出す。
続いて、フレーム間引きコントローラ36は、間引き指示信号がローレベルであることから、メモリコントローラ26の制御により画像メモリ14から読み出された記憶データを間引かずに間引き画像データとして出力する。
セレクタコントローラ38は、表示期間判別信号がハイレベルになると、その次のフレームにおいて、選択信号として、ハイレベルを出力する。
続いて、出力画像セレクタ40は、選択信号がハイレベルになると、間引き画像データを出力画像データとして出力する。
このように、PSRによる画像の表示期間中は、画像メモリ14から読み出された記憶データに対応する静止画が表示パネルに表示される。
ソース側デバイス16は、一定期間、画像メモリ14に記憶された記憶データを部分データに更新する必要がなくなった場合、完全な休止状態に入り、Tx GTCの送信を停止する。
ソース側デバイス16からシンク側デバイス12へ定期的に送信されてくるTx GTCの送信が停止されている期間、ソース側デバイス16は休止状態にあるため、ソース側デバイス16とシンク側デバイス12との間の動作タイミングを合わせる必要はない。両者の間の動作タイミングは、ソース側デバイス16が休止状態から復帰し、PSRによる画像の表示期間が終了して通常動作に戻った後に合わせられる。
Tx GTCの更新が停止されると、GTC処理回路32は、Tx GTCが一定期間更新されていないことを検出し、Tx GTC停止信号として、ハイレベルのパルスを出力する。
続いて、間引き指示信号生成回路34は、Tx GTC停止信号としてハイレベルのパルスが出力されると、間引き指示信号として、ハイレベルを出力する。
続いて、フレーム間引きコントローラ36は、間引き指示信号がハイレベルになると、本実施形態の場合、メモリコントローラ26の制御により画像メモリ14から読み出された記憶データを2フレーム毎に1フレームずつ間引いて間引き画像データとして出力する。
続いて、出力画像セレクタ40は、選択信号がハイレベルであることから、間引き画像データを出力画像データとして出力する。
このように、画像処理装置10は、Tx GTCが一定期間更新されていないことから、PSRによる静止画の表示期間中であることを判定し、画像データをフレーム単位で間引くことができる。そのため、PSRによる静止画の表示期間中に、PSR2による動画の表示を行う場合であっても、複数フレームの画像データを記憶する画像メモリ等の大規模な回路を用いることなく、液晶パネルのリフレッシュレートを下げて消費電力を低減することができる。
続いて、PSRによる画像の表示を終了する場合、画像データおよび制御信号等の送信が再開される。また、PSR信号抽出回路24は、表示期間判別信号として、ローレベルを出力する。
続いて、セレクタコントローラ38は、表示期間判別信号がローレベルになると、切り換え開始信号として、ハイレベルのパルスを、間引き指示信号生成回路34に出力する。
続いて、間引き指示信号生成回路34は、切り換え開始信号としてハイレベルのパルスが出力されると、間引き指示信号として、ローレベルを出力する。
続いて、フレーム間引きコントローラ36は、間引き指示信号がローレベルになると、メモリコントローラ26の制御により画像メモリ14から読み出された記憶データをフレーム単位で間引かずに間引き画像データとして出力する。
これにより、記憶データの間引きが終了し、液晶パネルのリフレッシュレートの減少は停止され、元のリフレッシュレートに戻る。
続いて、出力画像セレクタ40は、選択信号がハイレベルであることから、間引き画像データを出力画像データとして出力する。
また、セレクタコントローラ38は、表示期間判別信号がローレベルになると、その次のフレームにおいて、選択信号として、ローレベルを出力する。
続いて、出力画像セレクタ40は、選択信号がローレベルになると、画像データ抽出回路22から入力された画像データを出力画像データとして出力する。
次に、図3のタイミングチャートを参照して、PSRによる静止画の表示期間中に、PSR2による動画を表示する場合の画像処理装置10の動作を説明する。
図2のタイミングチャートにおいては省略しているが、図3のタイミングチャートに示すように、PSRによる画像の表示を開始する際には、ソース側デバイスからシンク側デバイスにPSRによる画像の表示の開始を指示する制御信号(PSR開始)が送信される。
PSR信号抽出回路24は、PSRによる画像の表示の開始を指示する制御信号(PSR開始)が受信されると、前述のように、表示期間判別信号として、ハイレベルを出力する。これ以後、PSRによる画像の表示期間となるまでの動作は、図2の場合と同様である。
続いて、PSRによる静止画の表示期間中に、PSR2による動画を表示する場合、ソース側デバイスからシンク側デバイスに画像データの選択アップデートの開始を指示する制御信号(PSR2開始)が送信される。
続いて、PSR信号抽出回路24は、選択アップデートの開始を指示する制御信号が受信されると、選択アップデートの開始を表す部分データ判別信号として、ハイレベルのパルスを出力する。
続いて、ソース側デバイスからシンク側デバイスに部分データおよび部分データ座標信号が送信される。
続いて、PSR信号抽出回路24は、パラレルデータの受信データの中から部分データ座標信号を抽出する。
続いて、メモリコントローラ26は、選択アップデートの開始を表す、ハイレベルのパルスである、部分データ判別信号に基づいて、画像データの中から部分データを判別し、画像メモリ14に記憶された1フレームの記憶データのうち、部分データ座標信号に対応する座標の記憶データを部分データに書き換える。図3のタイミングチャートに示すように、更新された記憶データは、次のフレームにおいて画像メモリ14から出力され、その結果、部分動画が表示される。
続いて、PSR2による動画の表示を終了する場合、ソース側デバイスからシンク側デバイスに画像データの選択アップデートの終了を指示する制御信号(PSR2終了)が送信される。
続いて、PSR信号抽出回路24は、選択アップデートの終了を指示する制御信号が受信されると、選択アップデートの終了を表す部分データ判別信号として、ハイレベルのパルスを出力する。
続いて、メモリコントローラ26は、選択アップデートの終了を表す、ハイレベルのパルスである、部分データ判別信号に基づいて、部分データへの書き換えを終了する。
続いて、PSRによる画像の表示を終了する際には、ソース側デバイスからシンク側デバイスにPSRによる画像の表示の終了を指示する制御信号(PSR終了)が送信される。
PSR信号抽出回路24は、PSRによる画像の表示の終了を指示する制御信号が受信されると、前述のように、表示期間判別信号として、ローレベルを出力する。これ以後、通常動作に戻るまでの動作は、図2の場合と同様である。
次に、図4のタイミングチャートを参照して、PSR2による動画の表示の後にフレームの間引きを行う場合の画像処理装置10の動作を説明する。
図4のタイミングチャートにおいて、画像メモリ14に記憶された記憶データが部分データに書き換えられ、次のフレームにおいて画像メモリ14から更新された記憶データが出力される(画像フレーム(1)〜(4))までの動作は、図3の場合と同様である。
続いて、一定期間、記憶データを部分データに更新する必要がない場合、Tx GTCの送信が停止される。
Tx GTCの更新が停止されると、GTC処理回路32は、前述のように、Tx GTC停止信号として、ハイレベルのパルスを出力する。これ以後、画像データをフレーム単位で間引いて出力する(画像フレーム(6)〜(9))までの動作は、図2の場合と同様である。
続いて、PSRによる画像の表示を終了する際には、ソース側デバイスからシンク側デバイスにPSRによる画像の表示の終了を指示する制御信号(PSR終了)が送信される。
PSR信号抽出回路24は、PSRによる画像の表示の終了を指示する制御信号が受信されると、前述のように、表示期間判別信号として、ローレベルを出力する。
続いて、セレクタコントローラ38は、表示期間判別信号がローレベルになると、切り換え開始信号として、ハイレベルのパルスを出力する。
続いて、間引き指示信号生成回路34は、切り換え開始信号としてハイレベルのパルスが出力されると、間引き指示信号として、ローレベルを出力する。これ以後、通常動作に戻るまでの動作は、図3の場合と同様である。
なお、各信号の極性、信号がレベルなのかパルスなのか等は実施形態のものに限らず、適宜変更してもよい。
次に、図5は、本発明に係る画像処理装置の構成を表す第2の実施形態のブロック図である。図5に示す画像処理装置50は、シンク側デバイス52と、画像メモリ14とを備えている。
また、シンク側デバイス52は、入力IF回路18と、シリアルパラレル変換回路20と、画像データ抽出回路22と、PSR信号抽出回路24と、入出力IF回路28と、制御データ保持回路30と、GTC処理回路32と、間引き指示信号生成回路34と、メモリおよびフレーム間引きコントローラ54と、セレクタコントローラ38と、出力画像セレクタ40とを備えている。
メモリおよびフレーム間引きコントローラ54以外の構成要素は、図1に示すものと同じであり、その動作も同様であるから、同一の構成要素に同一の符号を付してその詳細な説明を省略する。
画像メモリ14は、メモリおよびフレーム間引きコントローラ54と双方向に接続されている。
画像メモリ14は、PSRによる画像の表示を開始する際に、メモリおよびフレーム間引きコントローラ54の制御により、1フレーム分の画像データを記憶データとして記憶する。
シンク側デバイス52において、メモリおよびフレーム間引きコントローラ54には、画像データ抽出回路22から画像データが入力され、PSR信号抽出回路24から表示期間判別信号、部分データ判別信号および部分データ座標信号が入力され、間引き指示信号生成回路34から間引き指示信号が入力される。また、メモリおよびフレーム間引きコントローラ54は、画像メモリ14と双方向に接続されている。
メモリおよびフレーム間引きコントローラ54は、表示期間判別信号がPSRによる画像の表示期間であることを表す場合、PSRによる画像の表示を開始する際に、1フレーム分の画像データを画像メモリ14に順次書き込む制御を行う。
また、メモリおよびフレーム間引きコントローラ54は、PSRによる画像の表示期間中に、部分データ判別信号に基づいて、画像データの中から部分データを判別し、画像メモリ14に記憶された1フレームの記憶データのうち、部分データ座標信号に対応する座標の記憶データを部分データに書き換え、かつ、画像メモリ14から1フレーム分の記憶データを順次読み出す制御を行う。
さらに、メモリおよびフレーム間引きコントローラ54は、間引き指示信号が間引きすることを指示する場合、PSRによる画像の表示期間中に、間引きされた後のフレームの記憶データだけを画像メモリ14から読み出して間引き画像データとして出力し、間引き指示信号が間引きをしないことを指示する場合に、記憶データを間引かずに画像メモリ14から読み出す。
図1に示す画像処理装置10では、フレーム間引きコントローラ36が画像データをフレーム単位で間引く場合であっても、メモリコントローラ26は、PSRによる画像の表示期間中に、画像メモリ14から1フレーム分の記憶データを順次読み出す。言い換えると、メモリコントローラ26は、フレーム間引きコントローラ36によって間引きが行われるフレームの記憶データを画像メモリ14から読み出す。
これに対し、図5に示す画像処理装置50では、メモリおよびフレーム間引きコントローラ54は、間引き指示信号に基づいて、間引きされた後のフレームの記憶データだけを画像メモリ14から読み出して間引き画像データとして出力する。言い換えると、メモリおよびフレーム間引きコントローラ54は、間引きされるフレームの記憶データを画像メモリ14から読み出さない。
このように、画像処理装置50は、間引きされた後のフレームの記憶データだけを画像メモリ14から読み出すことができる。そのため、PSRによる画像の表示期間中に、画像データをフレーム単位で間引く場合に、その分の消費電力を削減することができる。
以上、本発明について詳細に説明したが、本発明は上記実施形態に限定されず、本発明の主旨を逸脱しない範囲において、種々の改良や変更をしてもよいのはもちろんである。
10、50、60 画像処理装置
12、52、62 シンク側デバイス
14、64 画像メモリ
16、66 ソース側デバイス
18、68 入力IF回路
20、70 シリアルパラレル変換回路
22、72 画像データ抽出回路
24、74 PSR信号抽出回路
26、76 メモリコントローラ
28、78 入出力IF回路
30 制御データ保持回路
32 GTC処理回路
34 間引き指示信号生成回路
36、86 フレーム間引きコントローラ
38、88 セレクタコントローラ
40、90 出力画像セレクタ
54 メモリおよびフレーム間引きコントローラ
84 静止画検出回路

Claims (9)

  1. 自己リフレッシュによる画像の表示を開始する際に、1フレーム分の画像データを記憶データとして画像メモリに記憶しておき、前記自己リフレッシュによる画像の表示期間中に、前記記憶データの一部を部分データに更新し、かつ、前記画像メモリから読み出された1フレーム分の記憶データを用いて画像の表示を自己リフレッシュする画像処理装置であって、
    前記1フレーム分の画像データを前記画像メモリに順次書き込み、前記記憶データの一部を前記部分データに書き換え、かつ、前記画像メモリから前記1フレーム分の記憶データを順次読み出す制御を行うメモリコントローラと、
    ソース側デバイスとシンク側デバイスとの間の動作タイミングを合わせるために使用する制御データを、前記制御データが前記ソース側デバイスから前記シンク側デバイスへ定期的に送信されてくる毎に更新して保持する制御データ保持回路と、
    前記制御データ保持回路に保持された制御データが一定期間更新されていないことを検出した場合に、前記制御データの更新が停止されたことを表す制御データ停止信号を出力する制御データ処理回路と、
    前記制御データ停止信号が、前記制御データの更新が停止されたことを表す場合に、前記画像メモリから読み出された記憶データをフレーム単位で間引きすることを指示する間引き指示信号を生成する間引き指示信号生成回路と、
    前記間引き指示信号が前記間引きすることを指示する場合、前記自己リフレッシュによる画像の表示期間中に前記画像メモリから読み出された記憶データをフレーム単位で間引いて間引き画像データとして出力するフレーム間引きコントローラとを備える画像処理装置。
  2. さらに、前記自己リフレッシュによる画像の表示期間を判別する表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に、前記間引きの終了を指示する切り換え開始信号を出力するセレクタコントローラを備え、
    前記間引き指示信号生成回路は、前記切り換え開始信号が前記間引きの終了を指示する場合に、前記間引きをしないことを指示する前記間引き指示信号を生成し、
    前記フレーム間引きコントローラは、前記間引き指示信号が前記間引きをしないことを指示する場合に、前記画像メモリから読み出された記憶データを間引かずに出力する請求項1に記載の画像処理装置。
  3. さらに、前記ソース側デバイスから送信され、前記シンク側デバイスにおいて受信された受信データの中から前記画像データを抽出する画像データ抽出回路と、
    前記受信データの中から前記表示期間判別信号を抽出する信号抽出回路とを備え、
    前記セレクタコントローラは、さらに、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に前記画像データを選択し、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間であることを表す場合に前記間引き画像データを選択する選択信号を出力し、
    さらに、前記選択信号に基づいて、前記画像データまたは前記間引き画像データを出力画像データとして出力する出力画像セレクタを備える請求項2に記載の画像処理装置。
  4. 前記信号抽出回路は、さらに、前記画像データの中から前記部分データを判別する部分データ判別信号、および、前記記憶データを前記部分データに更新する座標を指定する部分データ座標信号を、前記受信データの中から抽出し、
    前記メモリコントローラは、さらに、前記自己リフレッシュによる画像の表示期間中に、前記部分データ判別信号に基づいて、前記画像データの中から前記部分データを判別し、前記画像メモリに記憶された記憶データのうち、前記部分データ座標信号に対応する座標の記憶データを前記部分データに書き換える制御を行う請求項3に記載の画像処理装置。
  5. 自己リフレッシュによる画像の表示を開始する際に、1フレーム分の画像データを記憶データとして画像メモリに記憶しておき、前記自己リフレッシュによる画像の表示期間中に、前記記憶データの一部を部分データに更新し、かつ、前記画像メモリから読み出された1フレーム分の記憶データを用いて画像の表示を自己リフレッシュする画像処理装置であって、
    前記1フレーム分の画像データを前記画像メモリに順次書き込み、前記記憶データの一部を前記部分データに書き換え、かつ、前記画像メモリから前記1フレーム分の記憶データを順次読み出す制御を行うメモリおよびフレーム間引きコントローラと、
    ソース側デバイスとシンク側デバイスとの間の動作タイミングを合わせるために使用する制御データを、前記制御データが前記ソース側デバイスから前記シンク側デバイスへ定期的に送信されてくる毎に更新して保持する制御データ保持回路と、
    前記制御データ保持回路に保持された制御データが一定期間更新されていないことを検出した場合に、前記制御データの更新が停止されたことを表す制御データ停止信号を出力する制御データ処理回路と、
    前記制御データ停止信号が、前記制御データの更新が停止されたことを表す場合に、前記画像メモリから読み出された記憶データをフレーム単位で間引きすることを指示する間引き指示信号を生成する間引き指示信号生成回路とを備え、
    前記メモリおよびフレーム間引きコントローラは、前記間引き指示信号が前記間引きすることを指示する場合、前記自己リフレッシュによる画像の表示期間中に前記間引きされた後のフレームの記憶データだけを前記画像メモリから読み出して間引き画像データとして出力する画像処理装置。
  6. さらに、前記自己リフレッシュによる画像の表示期間を判別する表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に、前記間引きの終了を指示する切り換え開始信号を出力するセレクタコントローラを備え、
    前記間引き指示信号生成回路は、前記切り換え開始信号が前記間引きの終了を指示する場合に、前記間引きをしないことを指示する前記間引き指示信号を生成し、
    前記メモリおよびフレーム間引きコントローラは、前記間引き指示信号が前記間引きをしないことを指示する場合に、前記記憶データを間引かずに前記画像メモリから読み出す請求項5に記載の画像処理装置。
  7. さらに、前記ソース側デバイスから送信され、前記シンク側デバイスにおいて受信された受信データの中から前記画像データを抽出する画像データ抽出回路と、
    前記受信データの中から前記表示期間判別信号を抽出する信号抽出回路とを備え、
    前記セレクタコントローラは、さらに、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間ではないことを表す場合に前記画像データを選択し、前記表示期間判別信号が前記自己リフレッシュによる画像の表示期間であることを表す場合に前記間引き画像データを選択する選択信号を出力し、
    さらに、前記選択信号に基づいて、前記画像データまたは前記間引き画像データを出力画像データとして出力する出力画像セレクタを備える請求項6に記載の画像処理装置。
  8. 前記信号抽出回路は、さらに、前記画像データの中から前記部分データを判別する部分データ判別信号、および、前記記憶データを前記部分データに更新する座標を指定する部分データ座標信号を、前記受信データの中から抽出し、
    前記メモリおよびフレーム間引きコントローラは、さらに、前記自己リフレッシュによる画像の表示期間中に、前記部分データ判別信号に基づいて、前記画像データの中から前記部分データを判別し、前記画像メモリに記憶された記憶データのうち、前記部分データ座標信号に対応する座標の記憶データを前記部分データに書き換える制御を行う請求項7に記載の画像処理装置。
  9. 前記間引き指示信号生成回路は、前記間引き指示信号として、1フレーム分の前記記憶データを出力した後、前記記憶データを出力しないフレーム数を指示する信号を生成する請求項1ないし8のいずれか一項に記載の画像処理装置。
JP2017070465A 2017-03-31 2017-03-31 画像処理装置 Pending JP2018173485A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017070465A JP2018173485A (ja) 2017-03-31 2017-03-31 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017070465A JP2018173485A (ja) 2017-03-31 2017-03-31 画像処理装置

Publications (1)

Publication Number Publication Date
JP2018173485A true JP2018173485A (ja) 2018-11-08

Family

ID=64108727

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017070465A Pending JP2018173485A (ja) 2017-03-31 2017-03-31 画像処理装置

Country Status (1)

Country Link
JP (1) JP2018173485A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109830219A (zh) * 2018-12-20 2019-05-31 武汉精立电子技术有限公司 一种降低eDP信号链路功耗方法
US20220101809A1 (en) * 2019-06-28 2022-03-31 Intel Corporation Combined panel self-refresh (psr) and adaptive synchronization systems and methods

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109830219A (zh) * 2018-12-20 2019-05-31 武汉精立电子技术有限公司 一种降低eDP信号链路功耗方法
CN109830219B (zh) * 2018-12-20 2021-10-29 武汉精立电子技术有限公司 一种降低eDP信号链路功耗方法
US20220101809A1 (en) * 2019-06-28 2022-03-31 Intel Corporation Combined panel self-refresh (psr) and adaptive synchronization systems and methods
US11763774B2 (en) * 2019-06-28 2023-09-19 Intel Corporation Combined panel self-refresh (PSR) and adaptive synchronization systems and methods

Similar Documents

Publication Publication Date Title
TWI576800B (zh) 顯示驅動器及其操作方法以及攜帶型通信裝置
US8854344B2 (en) Self-refresh panel time synchronization
KR102389572B1 (ko) 표시 시스템 및 표시 장치의 구동 방법
US9293119B2 (en) Method and apparatus for optimizing display updates on an interactive display device
CN1981519B (zh) 用于显示图像帧序列的方法和系统
JP4713427B2 (ja) 液晶表示装置の駆動装置及び方法
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
US9383851B2 (en) Method and apparatus for buffering sensor input in a low power system state
JP6321213B2 (ja) 表示制御装置、表示装置、および表示制御方法
US20100164966A1 (en) Timing controller for graphics system
US10614743B2 (en) Display apparatus and a method of driving the same
KR20150057404A (ko) 디스플레이 드라이버 ic와 이를 포함하는 시스템의 동작 방법
KR20090027767A (ko) 디스플레이 스트림 동기화 방법, 장치 및 시스템
KR20110054775A (ko) 디스플레이 구동장치, 디스플레이 구동시스템 및 디스플레이 구동방법
US20140375624A1 (en) Image processing device, image display device and image processing method
JP2018173485A (ja) 画像処理装置
US9710049B2 (en) Display device, method of driving a display device, and display system
US8207993B2 (en) Display driver and display driving method for processing gray-level compensation
US10854151B2 (en) Image processing device and image processing method
CN112017612A (zh) 时序控制器及其控制方法、具有该时序控制器的显示装置
US11587531B2 (en) Technologies for power efficient display synchronization
US9691355B2 (en) Method of reading data, method of transmitting data and mobile device thereof
KR100761827B1 (ko) 소스 드라이버 제어 장치 및 소스 드라이버 제어 방법
CN112785980B (zh) 显示驱动装置、方法及oled显示装置
KR100689591B1 (ko) 타이밍 컨트롤러 및 타이밍 컨트롤 방법