KR100759234B1 - 다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로 - Google Patents

다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로 Download PDF

Info

Publication number
KR100759234B1
KR100759234B1 KR1019990063394A KR19990063394A KR100759234B1 KR 100759234 B1 KR100759234 B1 KR 100759234B1 KR 1019990063394 A KR1019990063394 A KR 1019990063394A KR 19990063394 A KR19990063394 A KR 19990063394A KR 100759234 B1 KR100759234 B1 KR 100759234B1
Authority
KR
South Korea
Prior art keywords
connection
conductors
type
connections
integrated circuit
Prior art date
Application number
KR1019990063394A
Other languages
English (en)
Other versions
KR20000048447A (ko
Inventor
라꼬다이이사
Original Assignee
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리케 필립스 일렉트로닉스 엔.브이.
Publication of KR20000048447A publication Critical patent/KR20000048447A/ko
Application granted granted Critical
Publication of KR100759234B1 publication Critical patent/KR100759234B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/162Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing
    • H04N7/163Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing by receiver means only

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

본 발명에 따른 집적 회로(30)는 언스크램블링(10) 및 디멀티플렉싱(11) 수단 및 마이크로프로세서(12) 및 더욱이, 다양한 수신 또는 전송 부재들(4, 78, 3, 20, 23, 및 8)로부터 또는 이들로 상이한 데이터 흐름들을 전송하거나 또는 수신하는 스위칭 매트릭스를 포함하고, 상기 매트릭스는 복수의 컨덕터들에 의하여 형성된 병렬 타입의 적어도 하나 이상의 접속부, 및 직렬 타입의 1개 접속부를 포함한다. 병렬 타입(20 및 78)의 1개 접속부의 어떤 컨덕터들은 직렬 타입의 접속부들에 동시에 사용되고, 회로에는 병렬 타입의 접속부들에 대응하는 신호들을 위해 제공된 컨덕터들로의 직렬 타입의 접속부들에 대응하는 신호들의 스위칭을 원하는 대로 제어하는 논리 및 자료(material) 수단(12)이 제공된다.
텔레비전 회로, 스위칭 매트릭스

Description

다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로{Television circuit designed to receive or transmit signals from or in different directions}
도 1은 표시된 다양한 접속 가능성들과 관련하여 공지된 TV 수신 및 디코딩 디바이스를 도식적으로 도시한 도면.
도 2는 부가적인 가능성을 제공하는 버전(version)으로, 도 1에 따른 언스크램블링, 조건부 접속 및 디멀티플렉싱용 회로의 도면.
도 3은 스위칭 매트릭스의 더 상세한 도면.
도 4는 혼합된 직렬/병렬 컨덕터의 실시예의 상세한 도면.
도 5는 본 발명의 특정 응용을 도시하는 도면.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : 파라볼릭 안테나, 75 : 튜너
85 : 중간 주파수 증폭기, 100: 복조기
2 : 오류 정정기, 30 : 집적 회로
10 : 언스크램블링 회로, 11 : 디멀티플렉서
본 발명은 텔레비전 디바이스 또는 주변장치 텔레비전 모니터를 실현하는 집적 회로에 관한 것이다.
또한, 특히 언스크램블링 수단, 조건부 액세스 수단, 디멀티플렉싱 수단 및 마이크로프로세서를 포함하는 집적 회로가 제공되는 TV 수신 및 디코딩 디바이스에 관한 것이다.
최종적으로, 주변장치 텔레비전 모니터 디바이스와 텔레비전 수신 및 디코딩 디바이스간의 접속 인터페이스에 관한 것이다.
현재, TV 세트 또는 모니터 내부의 "MPEG 2 전송 스트림"이라 불리는 데이터 흐름의 전송을 위한 접속부들의 대부분은 병렬 타입이고, 상이한 수신 또는 전송 부재들로부터 또는 이들로 상이한 데이터 흐름들을 수신하거나 또는 송신할 수 있도록 다수의 컨덕터들을 포함하는 비교적 복잡한 스위칭 수단을 제공하는 것이 필요하다.
앞으로, 더욱 더 많은 직렬 타입의 접속부들이 존재할 것이다. 그럼에도 불구하고, 병렬 타입의 접속부들을 사용하여 기존 회로들과의 호환성을 보장할 필요가 있다. 본 발명의 목적은 너무 많은 컨덕터들을 사용하지 않고, 광범위한 접속 가능성들을 제공하는 것이며, 예를 들어, 수신기에서 "DVB 공통 인터페이스"로서 불리는 여러 언스크램블링 및 조건부 액세스 모듈들의 사용을 촉진하고 일반적으로 더 많은 외부의 장비들을 사용하도록 한다.
이를 실현하기 위해서, 집적 회로는 마이크로프로세서에 의해 제어되고, 상이한 수신 또는 전송 부재들로부터 또는 이들로 MPEG 타입의 상이한 데이터 흐름들을 전송하거나 또는 수신하도록 설계된 스위칭 매트릭스를 포함하고, 상기 매트릭스는 직렬 타입의 접속부들 뿐만 아니라 병렬 타입의 접속부들을 포함한다.
병렬 타입의 신호들을 위해 설계된 컨덕터들로의 직렬 타입의 신호들의 인가를 제어하는 수단이 회로에 제공되면서, 직렬 타입의 다중 입력들 또는 출력들은 병렬 접속부에 기초하여 유익하게 구축된다. 예를 들어, 병렬 타입의 접속부가 11개의 컨덕터들을 요구하고, 직렬 타입의 접속부가 4개의 컨덕터들을 요구한다면, 12개의 컨덕터들은 이들 12개의 컨덕터들중에 11개를 포함하는 1개의 병렬 타입의 접속부 또는 4개의 컨덕터들을 각각 포함하는 3개의 직렬 타입의 접속부들 중 하나를 구성하는 것이 가능하다.
TV 수신 및 디코딩 디바이스, 또는 주변장치 TV 모니터와 TV 수신 및 디코딩 디바이스간의 인터페이스는 본 발명에 따른 집적 회로를 유익하게 포함한다.
본 발명의 이들 및 다른 더 상세한 양상들은 비제한적인 예를 형성하는 실시예의 설명하에 더 설명될 것다.
공지된 TV 수신 및 디코딩 디바이스는 도 1에 예로서 도시된다. 디바이스는 파라볼릭 안테나(1)를 포함하고, 주파수 변환 블럭을 포함하고, 이 다음에 튜너(75) 및 중간 주파수 증폭기(85)가 따라온다. 중간 주파수 증폭기로부터 발생하는 신호는 A/D 변환기(95)에서 디지털 값들로 변환되고, 복조기(100)에 의해 순차적으로 복조된다. 최종적으로, 어떤 오류들은 오류 정정기(2)에서 정정된다("순방향 오류 정정")
이후에 주어지는 서술은 비제한적인 예에 관한 것이다. 디바이스의 입력은 더욱이, 예를 들어, 케이블 분배 시스템에 접속될 수 있고, 이 경우에 모듈들(75 내지 100)은 상이할 수 있다.
오류 정정기(2)의 출력에서 복조된 신호는 MPEG-2 TS("MPEG-2 전송 스트림")라 불리고, 이는 하나의 동일한 신호에 의해 운반되는 소리 및 데이터를 갖는 몇몇의 프로그램들을 포함하는 신호이며, 이 신호는 일부 경우들에 스크램블링될 수 있다.
가장 간단한 경우에, MPEG-2 TS 신호는 병렬 타입의 접속부(20)를 통하여 언스크램블링, 조건부 액세스, 및 디멀티플렉싱 집적 회로(30)에 직접적으로 공급된다. 상기 신호는 언스크램블링 회로(10)에서 언스크램블링되고 버스를 통하여 마이크로프로세서(12)에 전송되고, 다음에 또한 버스를 통하여 디멀티플렉서(11)에 전송된다. 디멀티플렉서는 MPEG-2TS 신호로부터 프로그램을 선택한다. 이 프로그램은 디지털 형태로 한편으로 비디오 디코더(14)에 인가되고, 다른 편으로 오디오 디코더(16)에 인가되며, 상기 디코더들은 각각 스크린에 이미지를 투사하고 확성기로부터 소리를 발생하기 위해 아날로그 신호들을 공급한다. 외부 텔레비전에 접속된 오디오(17) 및 비디오(15) 회로들 이전에 이들 디코더들이 존재하고, 여기에서 서술된 디바이스는 주변장치 TV 모니터 또는 종래의 TV 세트의 입력에 접속되도록 설계된 박스이다. 명백하게, 모든 이들 회로들은 대안적으로 TV 세트에 통합될 수 있다.
도면에서 계획되어 도시된 소자들은 이 다음에 설명될 부수적인 가능성들을 나타낸다.
어떤 서비스 공급자들은 언스크램블링 회로(10)에 의해서 다루어질 수 없는 스크램블링 및 조건부 액세스 방법을 사용하거나, 또는 공급자들은 그들의 스크램블링 또는 조건부 액세스 방법을 누설하지 않기를 바라며 이 이유로 전용 조건부 액세스 및 언스크램블링 모듈을, 예를 들어 PCMCIA 포맷의 카드의 형태로 제공하고, 이러한 형태는 그 방법에 특별히 적응된 수단을 포함하면서, 출력 신호는 표준에 따른다. 인터페이스(70)는 이 모듈과 관련하여 사용되고, "DVB 공통 인터페이스"로서 불리는 이 인터페이스에 PCMCIA 카드(71)를 위한 판독기가 제공된다. 접속(20)상의 신호는 아래에서 역할이 설명될 스위치(9)를 통해 현재 병렬 타입인 접속부(5)를 통하여 인터페이스(70)의 입력으로 전도된다. 카드(71)에 의해 언스크램블링된 신호는 스위치(9)를 통하여 회로(30)의 입력(23)에 접속된 병렬 타입의 접속부(6)에 송신된다. 동작 상태에서 카드(71)를 구비한, 라인들(5)과 (6)간의 접속부(20)는 예를 들어, 스위치(22)의 수단에 의해 차단되어야 하고, 언스크램블링 회로(10)는 이미 언스크램블링된 신호들 상에서 언스크램블링 동작들을 수행하지 않는다는 것은 명확하다.
상이한 서비스 공급자들에 의해 공급되는 여러 PCMCIA 카드들을 사용하기를 바란다면, 어떤 서비스 공급자가 관여되었는지에 따라, 전송을 보고 싶은 순간에 정확한 카드를 삽입할 필요가 있다. 이 조작을 피하기 위하여, 표준은 여러 인터페이스들을 직렬로 삽입할 가능성들을 제공한다. 제 2 PCMCIA 카드(81)를 위한 판독기가 제공된 제 2 인터페이스(80)가 스위치(9)에 의한 요구에 따라 설치되고 동작될 수 있으며, 이 스위치는 원격 제어 타입이어서, 인터페이스(70) 또는 인터페이스(80) 중의 하나를 선택하기에 가능하도록 한다.
다른 부가적인 가능성은 접속 인터페이스(60)가 외부 또는 주변장치 TV 모니터 디바이스를 위해 사용된다는 것이다. 이 접속 인터페이스는 예를 들어, 공지된 외부 디바이스(도시하지 않음)로의 직렬 타입 "1394" 접속부에 의해 접속되고, 이 디바이스는 특히 디지털 비디오 레코더 또는 소위 "DVD" 레코더/재생기, 또는 대안적으로 컴퓨터 하드 디스크일 수 있다.
접속 인터페이스(60)를 디코딩 및 수신 디바이스와 결합하는 방법은 접속(20)에 접속되는 병렬 타입의 출력 접속부(4)와 병렬 타입의 입력 접속부(3)의 사용에 의한 것이다. 따라서, 이것은 접속 인터페이스(60)를 통하여 수신되거나 또는 전달된 MPEG-2TS 타입의 데이터 흐름이다. 신호가 접속부(4)상에서 제공될 때, 접속부(20)는 예를 들어, 스위치(19)의 수단에 의해 차단되어야만 한다. 이 해결책의 단점은 부분적 흐름 또는 언스크램블링된 흐름을 외부로 송신하는 것이 불가능하다는 점이다.
접속 인터페이스(60)를 결합하는 제 2 방법은, 요즘에 가장 널리 사용되는, 병렬 타입의 양방향 접속부(78)의 사용에 의한 것이며, 이 접속부는 스위치(18)를 통해 접속부(8)를 통하여 디멀티플렉서(11)의 출력에 직접적으로 접속되거나 또는 접속부(7)를 통하여 회로(10)의 입력으로 접속된다. 회로(10)에는 병렬 타입의 2개의 입력들(7) 및 (23)이 제공된다. 이 제 2 방법은 회로가 MPEG2 TS 데이터 흐름의 전부 또는 일부를 외부로 전송 가능하도록 하고, 원한다면 언스크램블링되는 이점이 있으나, 한번에 한 방향으로만 동작할 수 있다. 완전한 해결책은 위의 2가지의 해결책들의 조합일 수 있고, 이를 위해, 비교적 복잡한 스위칭 소자들의 매트릭스를 제공하는 것이 필요하다.
이와 같은 매트릭스(50)가 통합되어 있는 언스크램블링, 조건부 액세스 및 디멀티플렉싱 회로(30)는 도 2에서 도시된다. 매트릭스(50)는 접속부들(23, 5, 78, 및 3)을 위한 출력들 뿐만이 아니라 접속부들(6, 20, 4, 및 78)을 위한 입력들을 가진다.
스위치들(A, B, C 및 D)을 포함하는 스위칭 매트릭스(50)의 실시예의 예는 도 3에서 도시된다.
가장 간단한 경우에, 파라볼라(1)로부터 수신되고 언스크램블러(10)에 의해 처리되어야만 하는 전송에서, 접속부(20)는 직렬 배열의 스위치들(A 및 D) 및 접속부(223)를 통하여 접속부(23)에 결합될 수 있다.
PCMCIA 카드가 사용된다면, 접속부(20)는 직렬 배열의 스위치들(A 및 B)을 통하여 접속부(5)에 결합될 수 있고, 접속부(6)는 스위치(D)를 통하여 접속부(23)에 결합될 수 있다.
접속 인터페이스(60)를 접속하는 상술된 제 1 방법의 경우에, 접속부(3)는 스위치(C)를 통하여 접속부(20)에 결합될 수 있고, 언스크램블러(10)가 활동하면서, 접속부(4)는 스위치(D)를 통하여 접속부(23)에 결합될 수 있다.
상술된 후자의 경우처럼 전용 언스크램블링 및 조건부 액세스 모듈이 사용된다면, 스위치(D)가 이제 접속부(23)를 접속부(6)에 결합시키면서, 입력(4)은 스위치(B)를 통하여 접속부(5)에 결합될 수 있다.
직렬 타입의 양방향 접속부(78)를 통하여 접속 인터페이스(60)를 접속하는 제 2 방법에서, 후자는 입력 참조(4/78) 및 출력(78) 둘다와 결합되고; 접속부(4/78)는 스위치(D)를 통하여 접속부(23)에 결합될 수 있고 접속부(78)는 스위칭 매트릭스에서 입력(8)로 직접적으로 접속된다.
정상적으로 사용되는 병렬 타입의 접속들은 11개의 컨덕터들을 포함한다. 따라서, 스위치들은 11개의 "위치 당 접촉부들"을 갖는 스위치들이다. 표현 "위치당 접촉부들"은 인용부호 사이에 위치되고, 이는 그것들이 접촉부들도 아니고 물리적 위치들도 아니지만 전자 스위칭 소자들이기 때문이다. 접속부들은 단일 라인 각각마다 도면에서 도시되며, 실제로 병렬 접속들의 경우에 매회 11개의 컨덕터들의 묶음이며, 즉, 8개 비트들용 8개의 컨덕터들에 클럭, 인증, 및 동기 신호를 위한 3개의 부가적인 컨덕터들을 더한다. 직렬 타입의 접속부들의 경우에, 일반적으로 4개의 컨덕터들이 사용되며, 이는 직렬 타입의 단일 비트를 위한 1개 컨덕터에 클럭, 인증, 및 동기 신호를 위한 3개의 부가적인 컨덕터들을 더한 값이다. 매트릭스(50)의 주변장치 컨덕터들의 수는 특히, 언스크램블링, 조건부 액세스 및 디멀티플렉싱 회로(30)를 나가는 컨덕터들의 수는 매우 높다. 따라서, 도 3의 매트릭스는 각각의 접속부들(23, 8)을 위한 11개의 컨덕터들, 즉, 회로(30) 내에 남아있는 22개의 컨덕터들과, 각각의 접속부들(4/78, 20, 5, 6, 78, 및 3)을 위한 11개의 컨덕터들, 즉, 회로(30)를 들어가거나 또는 나가는 66개의 컨덕터들을 포함한다.
상술된 기능들이 유지되면서, 집적된 형태로 더 쉽게 회로를 구현하도록 컨덕터들의 수를 줄이기 위하여, 상술된 기능들이 유지되는 동안, 스위칭 매트릭스의 어떤 접속부들은 혼합될 수 있으며, 즉, 각각의 접속부는 다음에 병렬 타입의 단일 접속부 또는 직렬 타입의 다중 접속부, 즉 직렬 타입의 여러 접속부들을 구성하게 된다. 즉, 매트릭스는 병렬 형태로 일부 컨덕터들을 통하여, 또는 직렬 형태로 동일한 컨덕터들을 사용하여 신호들을 수신하거나 공급할 수 있고, 이를 위한 바람직한 구성은 프로그래밍을 통하여 얻어진다.
병렬 타입의 접속은 11개 대신에 12개의 컨덕터들을 포함하는 것이 바람직하며, 즉, 12번째의 명백히 소용없는 컨덕터가 제공된다. 이 방법으로 직렬 타입의 3개의 접속부들이 단일 부수적인 컨덕터의 가격으로 2개 대신에 사용될 수 있으며, 즉, 3*4=12개의 컨덕터들이 사용될 수 있다. 1개 접속부에 관련된 모든 컨덕터들이 예로서 도 4에서 도시된다. 접속부 P0 는 12개의 컨덕터들을 포함한다. 이들 12개의 컨덕터들 중 11개는 도 3에서 단일 라인마다 나타나는 것처럼, 11개의 컨덕터들을 갖는 병렬 타입의 Pi 의 1개 접속부를 형성하도록 사용된다. P0의 12개의 컨덕터들중의 제 1 의 4개의 컨덕터들은 직렬 타입 Si1의 제 1 묶음을 위한 4개의 컨덕터들을 형성한다. P0의 다음 4개의 컨덕터들은 직렬 타입의 Si2의 제 2 묶음을 위한 4개의 컨덕터들을 형성한다. 최종 4개의 컨덕터들은 직렬 타입 Si3의 제 3 묶음의 4개의 컨덕터들을 형성한다. 도 3의 스위치들과 같은 스위치들은 접속부들 Si1, Si2, Si3, 및 Pi중 하나 이상을 선택하는 것을 가능하게 한다.
도 5에서 도시된 응용에서, 매트릭스(50)는 각각 12개의 컨덕터들을 갖는 2개의 접속부들(F) 및 (G)만을 갖는다. 이 도면에서, 접속의 수는 예를 들어, 20P 또는 20S, " 병렬" 또는 "직렬"을 의미하는 접미사 P 또는 S를 갖는, 도 1과 동일한 번호(20)를 갖는 접속부를 나타낸다. 접속부(F)는 병렬 타입 접속부(20P)의 성립을 가능하게 하고, 접속부(G)는 병렬 타입 접속부(78P)의 성립을 가능하게 한다. 매트릭스는 컨덕터들을 거의 포함하지 않지만, 병렬 타입의 접속부들만이 사용된다면, 접속 가능성들은 감소된다. 그러나, 도 4에 대해서 설명되었던 것처럼 직렬 타입의 구성이 프로그램 가능하다면, 직렬 타입 20S, 5S, 및 6S의 3개의 접속부들은 단일 접속부(20P) 대신에 접속될 수 있고, 유사하게 직렬 타입 3S, 4S/78S, 및 78S의 3개의 접속부들은 단일 접속부(78P)대신에 접속될 수 있다.
명백히, 본 발명은 일정한 예로 제한되지 않고, 다양한 변형들이 쉽게 생각될 수 있다.
직렬 또는 병렬 신호들의 모든 가능한 조합들은 원하는 접속부들의 기능으로서 선택된 컨덕터들의 수를 가지고 사용될 수 있다. 따라서, 원하는 접속부들의 기능으로서 컨덕터들의 수를 최적화하는 것이 가능하다. 예를 들어, 매트릭스(50)에 직렬 타입의 9개의 접속부들의 구현을 제공하는, 각 12개의 컨덕터들의 3개의 접속부들이 제공된다면, 각 접속부들이 기술 PCMCIA 카드의 상태의 판독기를 위한 병렬 타입의 접속이 직렬 타입의 몇몇 접속들로 변환될 수 있으면서, 접속부들(5 및 6)은 또한 혼합될 수 있다. 이런 가능성은 여러 경우들에 적용될 수 있다. 언젠가 직렬 타입의 접속부들을 갖는 "DVB 공통 인터페이스들"이 존재하고, 병렬 타입의 6개의 접속부들을 갖는 모듈(9)이 66개의 컨덕터들을 갖는다면, 병렬 타입의 접속부들을 통하여 본 타입의 "DVB 공통 인터페이스" (71,81)로 각각 접속되고, 직렬 타입의 접속부들을 통하여 매트릭스(50)로 그것들을 접속하기 위하여 여러(이 경우에는 2개) 작은 직렬/병렬 변환기 모듈들을 제공하는 것이 가능할 수 있다.
더욱이, 도 1에서 도시된 것처럼 접속 인터페이스(60)는 병렬 타입의 3개의 접속부들(3, 4, 및 78)을 즉, 33개의 컨덕터들을 출력(1394)의 카운팅없이 포함한다. 이는 또한 도 4 및 5에 대하여 친절히 서술된 매트릭스에 설치될 수 있고, 12개 이하의 컨덕터들을 가지고 예를 들어, 병렬 타입의 단일 접속부(78) 또는 이것들이 직렬 타입이라면 3개의 접속부들(3, 4, 및 78) 중 하나로 갈라지도록 하는 것이 가능하다.
본 발명은 직렬 타입으로 사용하거나, 또는 기존 회로들과의 호환성을 보장하기 위해 병렬 타입으로 사용가능한 접속부들을 사용하면서, 너무 많은 컨덕터들을 사용하지 않고, 예를 들어, 수신기에서 "DVB 공통 인터페이스"로서 불리는 여러 언스크램블링 및 조건부 액세스 모듈들의 사용을 촉진하여 일반적으로 더 많은 외부의 장비들을 사용하도록 광범위한 접속 가능성들을 제공한다.

Claims (5)

  1. 삭제
  2. 텔레비전 디바이스 또는 주변장치 텔레비전 모니터를 실현하는 집적 회로로서, 마이크로프로세서에 의하여 제어되고, 상이한 수신 또는 전송 부재들로 또는 이들로부터 MPEG 타입의 상이한 데이터 흐름들을 전송 또는 수신하도록 설계된 스위칭 매트릭스를 포함하고, 상기 매트릭스는 직렬 타입의 접속부들 뿐만 아니라 병렬 타입의 접속부들을 포함하는, 상기 집적 회로에 있어서,
    상기 직렬 타입의 다중 접속은 상기 병렬 타입의 1개 접속에 기초하여 형성되고, 상기 병렬 타입의 신호들을 위해 설계된 컨덕터들로의 직렬 타입의 신호들의 인가를 제어하는 수단이 상기 회로에 제공되는 것을 특징으로 하는, 집적 회로.
  3. 제 2 항에 있어서, 11개의 컨덕터들을 필요로 하는 상기 병렬 타입의 접속을 위해 12개의 컨덕터들이 제공되어, 상기 12개의 컨덕터들 중 11개를 포함하는 병렬 타입의 1개의 접속부, 또는 4개의 컨덕터들을 각각 포함하는 직렬 타입의 3개의 접속부들이 형성되는 것을 특징으로 하는, 집적 회로.
  4. 언스크램블링 수단, 조건부 액세스 수단, 디멀티플렉싱 수단, 및 마이크로프로세서를 포함하는 집적 회로가 제공된 텔레비전 수신 및 디코딩 디바이스에 있어서,
    상기 집적 회로는 제 2 항 또는 제 3 항 중 어느 한 항에 청구된 특성들을 갖는 것을 특징으로 하는 텔레비전 수신 및 디코딩 디바이스.
  5. 주변장치 텔레비전 모니터 디바이스와 텔레비전 수신 및 디코딩 디바이스간의 접속 인터페이스에 있어서,
    상기 접속 인터페이스는 텔레비전 수신 및 디코딩 디바이스로 또는 이들로부터 상이한 데이터의 흐름들을 전송 또는 수신하기 위하여 제 2 항 또는 제 3 항 중 어느 한 항에 청구된 특성들을 갖는 집적 회로를 포함하는 것을 특징으로 하는 접속 인터페이스.
KR1019990063394A 1998-12-29 1999-12-28 다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로 KR100759234B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9816566 1998-12-29
FR9816566 1998-12-29

Publications (2)

Publication Number Publication Date
KR20000048447A KR20000048447A (ko) 2000-07-25
KR100759234B1 true KR100759234B1 (ko) 2007-09-18

Family

ID=9534610

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990063394A KR100759234B1 (ko) 1998-12-29 1999-12-28 다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로

Country Status (4)

Country Link
US (1) US6580467B1 (ko)
EP (1) EP1017234B1 (ko)
JP (1) JP2000232614A (ko)
KR (1) KR100759234B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2841082B1 (fr) * 2002-06-17 2004-11-26 Scm Microsystems Gmbh Procede et interface de communication entre un serveur et au moins un terminal-recepteur
FR2841083B1 (fr) * 2002-06-17 2004-11-26 Scm Microsystems Gmbh Procede et interface de communication entre un serveur et au moins un terminal-recepteur
AU2003260672A1 (en) * 2002-06-17 2003-12-31 Scm Microsystems Gmbh Method and interface for communication between a server and at least one receiver terminal

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996007267A2 (en) * 1994-08-19 1996-03-07 Thomson Consumer Electronics, Inc. System for processing a video signal via series-connected high speed signal processing smart cards

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1455261A (en) * 1973-05-30 1976-11-10 Micro Consultants Ltd Video signal assignment system
GB2293716B (en) * 1994-03-30 1998-10-07 Sony Corp Digital switcher
US5592508A (en) * 1994-09-22 1997-01-07 Cooper; J. Carl Analog signal coding and transmission apparatus and method capable of operation with multiple types of analog and digital signals
DE19543017A1 (de) * 1995-11-18 1997-05-22 Thomson Brandt Gmbh Verfahren zur Erzeugung von Bildsequenzen für einen schnellen Suchvorgang bei einem Filmabspielgerät und Vorrichtung zur Durchführung des Verfahrens
KR970056248A (ko) * 1995-12-07 1997-07-31 양승택 Ieee p1355 방식을 사용하는 비동기 전송방식 근거리망 스위칭 허브장치 및 그 동작 방법
US5805088A (en) * 1996-11-01 1998-09-08 International Business Machines Corporation High speed asynchronous serial to parallel data converter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996007267A2 (en) * 1994-08-19 1996-03-07 Thomson Consumer Electronics, Inc. System for processing a video signal via series-connected high speed signal processing smart cards

Also Published As

Publication number Publication date
EP1017234A1 (fr) 2000-07-05
US6580467B1 (en) 2003-06-17
JP2000232614A (ja) 2000-08-22
KR20000048447A (ko) 2000-07-25
EP1017234B1 (fr) 2016-05-25

Similar Documents

Publication Publication Date Title
KR100325023B1 (ko) 다중 채널 수신 장치 및 그 방법
US6298400B1 (en) Enhancing interface device to transport stream of parallel signals to serial signals with separate clock rate using a pin reassignment
KR100327853B1 (ko) 정보처리장치에서의 디지털방송수신시스템
US20050028211A1 (en) Transmitter and transmission method
US7117534B2 (en) Interfacing a conditional access circuit to a digital device using input and output stream switching
JPH0851606A (ja) インタフェース装置及び方法
KR100442673B1 (ko) 다중 채널 송수신 시스템 및 그 제어방법
KR100759234B1 (ko) 다른 방향들로부터 또는 다른 방향들로 신호들을 수신하거나 전송하도록 설계된 텔레비전 회로
KR100418812B1 (ko) 알에프 스위치 일체형 알에프 변조회로
KR100633266B1 (ko) 수신기용 인터페이스와 그 배치 방법
KR100772284B1 (ko) 디지털 신호 처리 장치 및 방법
KR100459965B1 (ko) 서비스정보를판독하는방법및비디오-통신수신기및마이크로프로세서카드
US7027526B1 (en) Time multiplexing bus for DTV common interface
WO2001037566A1 (fr) Procede et appareil pour le traitement de signaux numeriques
CN100527782C (zh) 数字电视系统
CN1988647A (zh) 接收装置和调谐器
KR100662458B1 (ko) 방송수신장치의 외부 모듈 인터페이스장치
KR100577378B1 (ko) 디지털방송 수신카드 인터페이스장치
JP2003134407A (ja) 録画システム
KR20050071181A (ko) 디지털 방송 수신 장치 및 그 방법
JPH118847A (ja) 衛星放送受信機
KR100391723B1 (ko) 피씨기반의 소프트웨어에 의한 엠팩 디코딩 방법 및 시스템
KR960011303B1 (ko) 멀티시스템에서의 데이터 전송장치
US20030112771A1 (en) Device for routing digital data flows and in particular for routing packet transmission data flows
JP2000092470A (ja) 信号分配装置及び信号分配システム、並びに信号分配システム施工方法

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20130816

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140609

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150619

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160829

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170830

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190829

Year of fee payment: 13