KR100750277B1 - 플라즈마 디스플레이 장치 및 그 구동 방법 - Google Patents

플라즈마 디스플레이 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100750277B1
KR100750277B1 KR1020060001589A KR20060001589A KR100750277B1 KR 100750277 B1 KR100750277 B1 KR 100750277B1 KR 1020060001589 A KR1020060001589 A KR 1020060001589A KR 20060001589 A KR20060001589 A KR 20060001589A KR 100750277 B1 KR100750277 B1 KR 100750277B1
Authority
KR
South Korea
Prior art keywords
switch
voltage
scan
sustain
turned
Prior art date
Application number
KR1020060001589A
Other languages
English (en)
Other versions
KR20070074026A (ko
Inventor
유지승
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060001589A priority Critical patent/KR100750277B1/ko
Publication of KR20070074026A publication Critical patent/KR20070074026A/ko
Application granted granted Critical
Publication of KR100750277B1 publication Critical patent/KR100750277B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • G09G2330/024Power management, e.g. power saving using energy recovery or conservation with inductors, other than in the electrode driving circuitry of plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치 및 그 구동 방법에 관한 것으로, 특히 스위치가 추가된 스캔 구동 IC를 포함하는 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 장치는, 푸시풀 형태로 접속되며 패널에 소정 파형의 전압을 공급하기 위한 경로를 선택적으로 형성하는 제 1 스위치 및 제 2 스위치와, 상기 제 1 스위치와 상기 제 2 스위치의 접속점에 연결되어 상기 패널에 서스테인 펄스 파형의 전압을 제공하는 경로를 형성하는 제 3 스위치를 포함하는 스캔 구동 IC를 포함하여 이루어지는 것을 특징으로 한다.
PDP, 스캔 구동 IC, 서스테인 펄스

Description

플라즈마 디스플레이 장치 및 그 구동 방법{Plasma Display Apparatus and Driving Method thereof}
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다.
도 2는 종래 기술의 PDP 구동 방법 중 대표적인 ADS 구동 방법의 계조 구현 방법을 예시하는 도면이다.
도 3은 도 2에 도시된 PDP 구동 방법에 따른 구동 파형의 일례를 나타내는 도면이다.
도 4는 도 3에 도시한 구동 파형 중 스캔 전극(2Y)에 인가되는 스캔 파형을 공급하기 위한 스캔 구동 장치의 일례를 나타낸다.
도 5는 도 4에 도시된 스캔 구동 장치에 있어서 특히 서스테인 펄스 파형의 전압이 인가되는 경우 형성되는 전류 경로를 간략히 도시하는 도면이다.
도 6은 본 발명의 바람직한 일실시예에 따른 스캔 구동 장치를 개략적으로 도시한 도면이다.
<도면의 주요 부분에 대한 설명>
41, 61: 서스테인 펄스 공급부 42, 62: 스캔 기준 전압 공급부
43, 63: 스캔 펄스 전압 공급부 44, 64: 스캔 구동 IC
45: 셋업 전압 공급부 46: 셋다운 전압 공급부
본 발명은 플라즈마 디스플레이 장치 및 그 구동 방법에에 관한 것으로, 특히 스위치가 추가된 스캔 구동 IC를 포함하는 플라즈마 디스플레이 장치 및 그 구동 방법에 관한 것이다.
플라즈마 디스플레이 장치("Plasma Display Apparatus" 또는 "Plasma Display Panel": 이하 'PDP'라고도 함)는 가스 방전에 의해 발생되는 자외선이 형광체를 여기시킬 때 가시광선이 발생되는 현상을 이용한 표시장치이다. PDP는 음극선관(CRT)에 비하여 두께가 얇고 가벼우며, 고선명 대형 화면의 구현이 가능하다는 등의 장점이 있다. 일반적으로 PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 서브픽셀에 해당한다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다. 도 1을 참조하면, 각 방전셀은 상부기판(1)상에 형성된 스캔 전극(2Y) 및 서스테인 전극(2Z), 하부기판(9)상에 형성된 어드레스 전극(2X)을 구비한다. 스캔 전극(2Y)과 서스테인 전극(2Z)은 통상 투명한 인듐-틴-옥사이드(Indium-Tin-Oxide: 이하 'ITO'라고도 함)로 이루어지며, 이들의 높은 저항 특성으로 인한 전압강하를 줄이기 위하여 이들 위에는 Ag, Cu, Cr 등의 금속 중 적어도 어느 하나로 이루어진 버스전극(3)이 각각 형성된다.
스캔 전극(2Y)과 서스테인 전극(2Z)이 나란히 형성된 상부기판(1)에는 상부 유전체층(4)과 보호막(5)이 적층된다. 보호막(5)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(4)의 손상을 방지함과 동시에 2차 전자의 방출효율을 높이기 위하여 통상 산화 마그네슘(MgO)으로 이루어진다.
어드레스 전극(2X)이 형성된 하부기판(9) 상에는 하부 유전체층(8) 및 격벽(6)이 형성되며, 하부 유전체층(8)과 격벽(6) 표면에는 형광체(7)가 도포된다. 어드레스 전극(2X)은 스캔 전극(2Y) 및 서스테인 전극(2Z)과 수직인 방향으로 형성되며, 격벽(6)은 어드레스 전극(2X)과 평행한 방향으로 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(7)는 플라즈마 방전 시 발생된 자외선에 의하여 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부 기판(1) 및 하부 기판(9)과 격벽(6)에 의해 마련된 방전 공간에는 가스 방전을 위한 Ne+Xe 및 페닝 가스 등이 봉입된다.
상술한 구조의 PDP는 어드레스 전극(2X)과 스캔 전극(2Y) 간의 대향 방전에 의해 방전셀이 선택된 후 스캔 전극(2Y)과 서스테인 전극(2Z) 간의 면방전에 의해 상기 선택된 방전셀의 방전이 유지되게 한다. 이러한 방전셀에서는 서스테인 방전시 발생되는 자외선에 의해 형광체(7)를 발광시킴으로써 가시광을 셀 외부로 방출시킨다. 이 결과, 방전셀들은 방전이 유지되는 기간을 조정하여 계조를 구현하게 되고, 그 방전셀들이 매트릭스 형태로 배열된 PDP는 화상을 표시할 수 있게 된다.
도 2는 종래 기술의 PDP 구동 방법 중 대표적인 ADS 구동 방법의 계조 구현 방법을 예시하는 도면이다. 도 2를 참조하면 ADS 구동방식에서는 계조 표현을 위해(예를 들어 256 계조) 화상을 나타내는 1 TV 필드(통상, 16.67ms) 동안 밝기가 각기 다른, 즉 발광 기간의 길이가 각각 다른, 다수 개(예를 들어, 8개)의 서브필드(SF)를 두는 것이 일반적이며, 각각의 서브필드는 20, 21, 22, 23, 24, 25, 26, 27의 가중치에 해당하는 만큼의 서스테인 방전 기간의 길이를 갖고, 이들 서브필드의 조합으로 256(=28) 계조의 표현이 가능하게 된다. 각 서브필드는 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 방전 기간으로 이루어진다.
도 3은 도 2에 도시된 PDP 구동 방법에 따른 구동 파형의 일례를 나타내는 도면이다.
도 3을 참조하면, 리셋 기간의 셋업 기간(SU)에는 소정 기울기를 갖고 정극성의 전압에서부터 셋업 전압(Vsetup)까지 상승하는 상승 램프 파형(Ramp-up)의 전압이 모든 스캔 전극(2Y)들에 동시에 공급된다. 이와 동시에, 서스테인 전극(2Z)과 어드레스 전극(2X)에는 기저 전압(GND)이 공급된다. 상기 상승 램프 파형(Ramp-up)의 전압에 의해 전화면의 방전셀들 내에서 스캔 전극(2Y)과 서스테인 전극(2Z) 및 어드레스 전극(2X) 사이에는 약방전으로 셋업 방전이 일어나며, 이 셋업 방전에 의하여 어드레스 전극(2X)과 서스테인 전극(2Z) 상에는 정극성의 벽전하가 쌓이게 되고, 스캔 전극(2Y) 상에는 부극성의 벽전하가 쌓이게 된다.
리셋 기간의 셋다운 기간(SD)에는, 셋업 전압(Vsetup)에서 정극성의 전압으 로 하강한 후 소정 기울기를 갖고 상기 정극성의 전압에서 부극성의 셋다운 전압(-Vsetdown)으로 하강하는 하강 램프 파형(Ramp-down)의 전압이 스캔 전극(2Y)들에 공급된다. 하강 램프 파형(Ramp-down)의 전압이 공급되는 동안, 서스테인 전극(2Z)에는 소정의 바이어스 전압이 공급되고, 어드레스 전극(2X)에는 기저전압(GND)이 공급된다. 하강 램프 파형(Ramp-down)의 전압에 의해 스캔 전극(2Y)과 서스테인 전극(2Z) 및 어드레스 전극(2X) 사이에는 약방전으로 셋다운 방전이 일어나며, 이 셋다운 방전에 의하여 셋업 방전시에 형성된 벽전하들 중에서 어드레스 방전에 불필요한 과도한 벽전하들이 소거된다. 상기 리셋 기간에서의 벽전하 변화를 살펴보면, 어드레스 전극(2X) 상의 벽전하 변화는 거의 없으며, 셋업 방전 시에 형성되었던 스캔 전극(2Y) 상의 부극성의 벽전하들은 셋다운 방전에 의하여 일부 감소되는 한편, 이 감소분만큼 서스테인 전극(2Z) 상에 부극성의 전하가 쌓이게 된다.
어드레스 기간에는 스캔 기준 전압(Vsc)이 공급되다가 부극성의 스캔 펄스 전압(-Vy)이 스캔 전극(2Y)들에 순차적으로 공급됨과 동시에 상기 스캔 펄스 전압(-Vy)의 인가와 동기되어 어드레스 전극(2X)에 정극성의 데이터 펄스 전압(Va)이 공급된다. 스캔 펄스 전압(-Vy)과 데이터 펄스 전압(Va)의 전압차와 리셋 기간에 생성된 벽전압이 더해지면서 데이터 펄스 전압(Va)이 인가되는 셀 내에서 어드레스 방전이 발생된다. 어드레스 방전에 의해 선택된 셀들 내에는 서스테인 방전 기간에서 서스테인 펄스 전압(Vs)이 공급될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 상기 어드레스 기간 동안 서스테인 전극(2Z)에는 상기 소정의 바이어스 전압이 계속 공급된다.
서스테인 방전 기간에는 스캔 전극(2Y)과 서스테인 전극(2Z)에 교번적으로 서스테인 펄스 전압(Vs)이 공급된다. 매 서스테인 펄스 전압(Vs)이 인가될 때마다 어드레스 방전에 의해 선택된 셀들은 셀 내의 벽전압과 서스테인 펄스 전압(Vs)이 더해지면서 스캔 전극(2Y)과 서스테인 전극(2Z) 사이에 서스테인 방전, 즉 표시 방전이 발생된다.
서스테인 방전이 완료된 후에는 소거기간이 이어진다. 소거 기간에는 펄스폭과 전압레벨이 작은 소거 램프 파형(Ramp-er)이 서스테인 전극(2Z)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다.
도 4는 도 3에 도시한 구동 파형 중 스캔 전극(2Y)에 인가되는 스캔 파형을 공급하기 위한 스캔 구동 장치의 일례를 나타낸다. 도 4를 참조하면, 종래 기술에 따라 PDP 패널에 스캔 파형을 공급하기 위한 스캔 구동 장치는, 서스테인 펄스 공급부(41), 스캔 기준 전압 공급부(42) 및 스캔 펄스 전압 공급부(43), 스캔 구동 IC(44), 셋업 전압 공급부(45) 및 셋다운 전압 공급부(46)를 포함하여 이루어진다.
서스테인 펄스 공급부(41)는 서스테인 방전 기간 동안 스캔 전극(2Y)에 서스테인 펄스 전압(Vs) 및 기저 전압(GND)을 공급한다. 이를 위해 서스테인 펄스 공급부(41)는, 패널에서 공급되는 에너지로 충전함과 아울러 충전된 전압을 패널로 공급하기 위한 외부 커패시터(Cs)에 연결되며, 상기 외부 커패시터(Cs)의 충방전 경로를 형성하기 위한 두 개의 스위치(S41, S42)와 역방향 전류를 차단하기 위한 제 1 및 제 2 다이오드(D1, D2), 그리고 방전셀 내의 정전 용량인 패널 커패시터(Cp)와 함께 직렬 LC 회로를 구성하는 인덕터(Ls)를 구비한다. 또한 서스테인 펄스 공 급부(41)는 서스테인 방전 기간에 공급되는 제어신호에 따라 스캔 전극(2Y)에 서스테인 펄스 전압(Vs) 및 기저 전압(GND)을 각각 공급하기 위한 두 개의 스위치(S43, S44)를 포함하여 이루어진다. 본 명세서에서 사용되는 스위치라는 용어는 달리 표현하는 경우를 제외하고는 일반적으로 바디 다이오드를 포함하는 트랜지스터를 간략하게 표현함에 유의한다.
스캔 기준 전압 공급부(42)는 스캔 기준 전압(Vsc)를 공급하는 전압원과 스캔 펄스 전압 공급부(43) 사이에 직렬로 접속되는 제 3 다이오드(D3), 제 6 스위치(S6) 및 제 7 스위치(S7), 그리고 직렬 연결된 상기 제 6 및 제 7 스위치(S6, S7)와 병렬로 연결된 제 1 커패시터(C1)을 구비한다. 상기 제 6 스위치(S6)는 어드레스 기간에 공급되는 제어신호에 응답하여 절환됨으로써 스캔 기준 전압(Vsc)을 스캔 구동 IC(44)에 공급하는 역할을 한다. 이 때 상기 제 3 다이오드(D3)를 거쳐 스캔 기준 전압(Vsc)을 공급하는 전압원과 그 일측이 연결되고 타측이 스캔 펄스 전압 공급부(43)에 연결된 제 1 커패시터(C1)는 스캔 기준 전압(Vsc)을 공급하는 전압원으로부터의 스캔 기준 전압(Vsc)을 충전한다. 상기 제 7 스위치(S7)는 제어신호에 응답하여 스캔 구동 IC(44)에 공급되는 스캔 기준 전압(Vsc)를 절환시키는 역할을 한다.
스캔 펄스 전압 공급부(43)는 스캔 구동 IC(44)와 스캔 펄스 전압(-Vy)을 공급하는 전압원 사이에 직렬로 연결된 제 8 스위치(S8)를 구비한다. 상기 제 8 스위치(S8)는 어드레스 기간에 공급되는 제어신호에 응답하여 절환됨으로써 패널에 스캔 펄스 전압(-Vy)을 공급하는 역할을 한다.
스캔 구동 IC(44)는 푸시풀(push-pull) 형태로 접속되는 제 1 및 제 2 스위치(S1, S2)를 구비한다. 상기 제 1 및 제 2 스위치(S1, S2)는 서스테인 펄스 공급부(41), 스캔 기준 전압 공급부(42), 스캔 펄스 전압 공급부(43), 그리고 후술하는 셋업 및 셋다운 전압 공급부(45, 46)로부터의 전압 신호를 선택적으로 패널의 스캔 전극(2Y)에 공급한다.
셋업 전압 공급부(45)는 도 4에 도시된 바와 같이 상승 램프 파형(Ramp-up)의 전압을 공급하기 위해 셋업 전압(Vsetup)을 공급하는 전압원과 직렬로 연결된 제 4 다이오드(D4), 제 9 스위치(S9) 및 제 1 저항(R1)을 포함하여 이루어진다. 제 9 스위치(S9)의 제어단자, 즉 게이트 단자에 연결된 제 1 가변저항(R1)의 저항값을 조절함으로써 상승 램프 파형(Ramp-up)의 기울기가 조정된다.
셋다운 전압 공급부(46)는 하강 램프 파형(Ramp-down)의 전압을 공급하기 위해 셋다운 전압(-Vsetdown)을 공급하는 전압원과 직렬로 연결된 제 2 저항(R') 및 제 10 스위치(S10)를 포함하여 이루어진다. 도 4에서는 셋다운 전압(-Vsetup)이 스캔 펄스 전압(-Vy)와 동일한 크기의 전압인 경우에 동일한 전압원으로부터 상기 전압들이 공급되고 있는 스캔 구동 장치의 일례를 도시하고 있음에 유의한다. 상기 하강 램프 파형(Ramp-down)의 기울기는 상기 제 10 스위치(S10)의 게이트 단자에 연결된 제 2 가변 저항(R2)의 저항값을 조절함으로써 조정된다.
상기 셋업 전압 공급부(45)와 상기 서스테인 펄스 공급부(41) 사이에 접속되는 제 4 스위치(S4)는, 셋업 기간(SD) 중 소정 기울기를 갖고 정극성의 전압에서부터 셋업 전압(Vsetup)까지 상승하는 상승 램프 파형(Ramp-up)의 전압이 인가되는 기간에 턴오프되어 셋업 전압(Vsetup)을 인가하는 전압원에서 스캔 구동 IC(44)로 흐르는 전류가 서스테인 펄스 공급부(41)로 흘러 단락되는 것을 방지하는 역할을 한다. 한편 상기 셋업 전압 공급부(45)와 상기 셋다운 전압 공급부(46) 사이에 접속되는 제 3 스위치(S3)는 셋다운 기간(SD)과 어드레스 기간에 턴오프되어 셋다운 기간(SD)과 어드레스 기간에 부극성의 전압(-Vy 또는 -Vsetdown)이 스캔 구동 IC(44)에 공급되는 경우 서스테인 펄스 공급부(41)의 기저전압원에 연결된 스위치(S44)를 통하여 그라운드와 단락됨을 방지하는 역할을 한다. 상기 제 3 스위치(S3) 및 제 4 스위치(S4)는 또한 서스테인 기간동안 턴온되어 서스테인 펄스 파형을 공급하는 경로를 형성하게 되는데, 이 경우 일반적으로 서스테인 펄스 파형의 서스테인 펄스 전압(Vs)이 180V 이상의 고전압이기 때문에 이러한 고전압을 통과시킬 수 있는 고내압의 스위치로서 여러 개의 FET가 바디 다이오드와 함께 사용되고 있다.
도 5는 도 4에 도시된 스캔 구동 장치에 있어서 특히 서스테인 펄스 파형의 전압이 인가되는 경우 형성되는 전류 경로를 간략히 도시하는 도면이다. 도 5를 참조하면, 제 2 스위치(S2)는 어드레스 기간 동안 데이터 펄스 전압(Va)과 동기되어 스캔 펄스 전압(-Vy)이 공급되는 경우에 턴온됨과 아울러, 서스테인 방전 기간 동안에도 제 4 스위치(S4)와 함께 턴온되어 서스테인 펄스 공급부(41)로부터 스캔 전극(2Y)으로 서스테인 펄스 파형의 전압이 공급되는 경우의 공통적인 전류 경로(P)를 형성하게 된다.
그러나, 상술한 종래의 PDP 스캔 구동 장치에 따르면 어드레스 기간 동안 스캔 펄스 전압(-Vy)이 스캔 전극(2Y)에 공급되는 경우 상기 제 2 스위치(S2)만이 전 류 경로를 형성하나, 서스테인 방전 기간 동안 스캔 전극(2Y)에 서스테인 펄스 파형의 전압이 공급되는 경우에는 상기 제 2 스위치(S2)가 상기 제 3 스위치(S3)와 함께 공통적인 전류 경로(P)를 형성하기 때문에, 이들 스위치들을 이루고 있는 FET의 바디 다이오드 및 온저항(on resistance) 때문에 생기는 전압강하의 차이 및 발열로 인하여 구동효율이 떨어진다는 문제점이 있다. 더구나 서스테인 펄스 수가 증가하는 경우에는 스캔 구동 IC의 발열이 더욱 심해져 히트 싱크를 장착하여야 하는 등의 추가적인 비용이 상승하게 된다는 문제점이 있다.
본 발명은 상술한 바와 같은 문제점을 해결하기 위하여 안출된 것으로서, 스캔 전극에 필요한 전력을 공급하는 경우의 부하를 분산시켜 구동효율을 높임과 동시에 방열을 용이하게 하는 플라즈마 디스플레이 장치 및 이를 구동하는 방법을 제공하는 것을 그 목적으로 한다.
상술한 문제점을 해결하기 위한 본 발명의 플라즈마 디스플레이 장치는, 푸시풀 형태로 접속되며 패널에 소정 파형의 전압을 공급하기 위한 경로를 선택적으로 형성하는 제 1 스위치 및 제 2 스위치와, 상기 제 1 스위치와 상기 제 2 스위치의 접속점에 연결되어 상기 패널에 서스테인 펄스 파형의 전압을 제공하는 경로를 형성하는 제 3 스위치를 포함하는 스캔 구동 IC를 포함하여 이루어지고, 서스테인 방전 기간 동안 상기 제 3 스위치가 턴온되고 상기 제 1 및 제 2 스위치가 턴오프되며, 어드레스 기간 동안 상기 제 3 스위치가 턴오프되고 상기 제 1 스위치 또는 상기 제 2 스위치가 선택적으로 턴온되는 것을 특징으로 한다.
이 경우 상기 접속점은 상기 패널의 복수의 스캔 전극 라인들 중 하나에 전 기적으로 접속되는 것이 바람직하다.
삭제
또한, 상술한 문제점을 해결하기 위한 본 발명의 PDP 구동 방법은, 상기 스캔 구동 IC를 포함하여 이루어지는 플라즈마 디스플레이 장치의 구동하는 방법으로서, 어드레스 기간 동안 상기 제 3 스위치는 턴오프되고, 상기 제 1 및 제 2 스위치는 선택적으로 턴온되는 단계; 및 서스테인 방전 기간 동안 상기 제 3 스위치는 턴온되고, 상기 제 1 및 제 2 스위치는 턴오프되는 단계를 포함하여 이루어지는 것을 특징으로 를 포함하여 이루어지는 것을 특징으로 한다.
이하 본 발명의 바람직한 실시예를 도면을 참조하여 상세히 설명한다.
도 6은 본 발명의 바람직한 일실시예에 따른 플라즈마 디스플레이 장치를 개략적으로 도시한 도면이다. 도 6을 참조하면, 본 발명에 따른 PDP 패널에 스캔 파형을 공급하기 위한 스캔 구동 장치는, 서스테인 펄스 공급부(61), 스캔 기준 전압 공급부(62) 및 스캔 펄스 전압 공급부(65), 스캔 구동 IC(66), 그리고 도시 생략한 셋업 전압 공급부(42) 및 셋다운 전압 공급부(43)를 포함하여 이루어진다.
서스테인 펄스 공급부(61)는 도 4 및 도 5에 도시된 종래 기술과 마찬가지로 서스테인 방전 기간 동안 스캔 전극(2Y)에 서스테인 펄스 전압(Vs) 및 기저 전압(GND)을 공급한다. 이를 위해 서스테인 펄스 공급부(41)는 패널에서 공급되는 에너 지로 충전함과 아울러 충전된 전압을 패널로 공급하기 위한 외부 커패시터(Cs)에 연결되며, 상기 외부 커패시터(Cs)의 충방전 경로를 형성하기 위한 두 개의 스위치(S41, S42)와 역방향 전류를 차단하기 위한 제 1 및 제 2 다이오드(D1, D2), 그리고 셀 내의 정전 용량인 패널 커패시터(Cp)와 함께 직렬 LC 회로를 구성하는 인덕터(Ls)를 구비한다. 또한 서스테인 펄스 공급부(61)는 서스테인 방전 기간에 공급되는 제어신호에 따라 스캔 전극(2Y)에 서스테인 펄스 전압(Vs) 및 기저 전압(GND)을 각각 공급하기 위한 두 개의 스위치(S43, S44)를 포함하여 이루어진다.
스캔 기준 전압 공급부(62)는 도 4 및 도 5에 도시된 종래 기술과 마찬가지로 스캔 기준 전압(Vsc)를 공급하는 전압원과 스캔 펄스 전압 공급부(43) 사이에 직렬로 접속되는 제 3 다이오드(D3), 제 6 스위치(S6) 및 제 7 스위치(S7), 그리고 직렬 연결된 상기 제 6 및 제 7 스위치(S6, S7)와 병렬로 연결된 제 1 커패시터(C1)을 구비한다. 상기 제 6 스위치(S6)는 어드레스 기간에 공급되는 제어신호에 응답하여 절환됨으로써 스캔 기준 전압(Vsc)을 스캔 구동 IC(46)에 공급하는 역할을 한다. 이 때 상기 제 3 다이오드(D3)를 거쳐 스캔 기준 전압(Vsc)을 공급하는 전압원과 그 일측이 연결되고 타측이 스캔 펄스 전압 공급부(43)에 연결된 제 1 커패시터(C1)는 스캔 기준 전압(Vsc)을 공급하는 전압원으로부터의 스캔 기준 전압(Vsc)을 충전한다. 상기 제 7 스위치(S7)는 제어신호에 응답하여 스캔 구동 IC(44)에 공급되는 스캔 기준 전압(Vsc)를 절환시키는 역할을 한다.
스캔 펄스 전압 공급부(63)는 도 4 및 도 5에 도시된 종래 기술과 마찬가지로 스캔 구동 IC(64)와 스캔 펄스 전압(-Vy)을 공급하는 전압원 사이에 직렬로 연 결된 제 8 스위치(S8)를 구비한다. 상기 제 8 스위치(S8)는 어드레스 기간에 공급되는 제어신호에 응답하여 절환됨으로써 패널에 스캔 펄스 전압(-Vy)을 공급하는 역할을 한다.
셋업 및 셋다운 전압 공급부는 도 4에 도시된 종래 기술의 경우와 동일하기 때문에 이에 대한 자세한 설명은 생략한다.
본 발명에 따른 스캔 구동 IC(64)는 푸시풀 형태로 접속되는 제 1 및 제 2 스위치(S1, S2)와, 상기 제 1 및 제 2 스위치(S1, S2)의 접속점과 상기 서스테인 펄스 공급부(41) 사이에 연결된 제 3 스위치(S3)를 구비한다. 상기 제 1 및 제 2 스위치(S1, S2)는 리셋 기간 및 어드레스 기간 동안 스캔 기준 전압 공급부(62), 스캔 펄스 전압 공급부(63) 및 도시 생략한 셋업/다운 전압 공급부로부터의 전압 신호를 선택적으로 스캔 전극(2Y)에 공급하는 역할을 한다. 또한, 상기 제 3 스위치(S3)는 서스테인 방전 기간 동안 서스테인 펄스 공급부(41)로부터의 전압 신호를 스캔 전극(2Y)에 공급하는 경로(P)를 형성하는 역할을 한다.
본 발명에 따른 PDP 스캔 구동 장치가 도 4 및 도 5에 도시된 종래의 PDP 스캔 구동 장치와 다른 점은, 서스테인 전류 경로 상에서 공통적인 전류 경로를 형성하던 스위치(도 4 및 도 5의 S3)가 제거되고 스캔 구동 IC내에 각 라인 내지 채널별로 독립적으로 스위치(도 6의 S3)가 추가되어 스캔 전극(2Y)에 전기적으로 연결시킴으로써 서스테인 방전 기간 동안 각 스캔 전극(2Y)에 대한 독립적인 전류 경로(P)를 형성하도록 구성되어 있다는 점이다. 이러한 구성에 의하면 종래 기술에서와 마찬가지로 어드레스 기간 동안 부극성의 전압(-Vy)이 스캔 구동 IC(64)에 공급 되는 경우 서스테인 펄스 공급부(61) 내의 기저전압원에 연결된 스위치(44)를 통하여 그라운드와 단락되는 것을 방지할 수 있을 뿐만 아니라, 종래 기술에 따른 PDP 스캔 구동 장치와는 달리 서스테인 방전 기간 동안 서스테인 펄스가 인가되는 경우 수십 A 정도의 대전류가 흐르던 전류 경로에서 스캔 구동 IC 내의 제 2 스위치(S2)를 통과하지 않게 되어 제 2 스위치(S2)에 의한 바디 다이오드와 온저항 성분으로 인하여 소모되는 전력이 없어지게 되므로 전체적인 플라즈마 디스플레이 장치의 구동 효율이 증가하게 된다.
또한, 본 발명에 따르면, 비록 스캔 구동 IC내에 상기 각 라인 내지 채널별로 독립적으로 사용되는 스위치를 추가하고 있기는 하지만, 이들 스위치들을 스캔 구동 IC내에 집적시켜 추가할 수 있기 때문에, 종래 기술에 따른 구동 장치에서 서스테인 전류 경로 상에서 공통적인 전류 경로를 형성하던 스위치와 이를 구동하기 위한 구동부가 제거될 수 있기 때문에 전체적인 추가비용이 소요되지 않는다. 오히려 본 발명에 의하면, 종래 기술에서의 공통적인 전류 경로를 형성하던 스위치 및 이에 장착된 방열판을 제거할 수 있기 때문에 회로의 전체 크기를 줄일 수 있고 이로 인한 비용 절감 효과를 기대할 수 있다.
본 발명에 따른 스캔 구동 IC를 포함하는 스캔 구동 장치를 사용하여 플라즈마 디스플레이 장치를 구동하는 방법에 대해서 설명하면, 먼저 어드레스 기간에는 상기 제 3 스위치(S3)가 턴오프됨과 동시에 스캔 전극(2Y)에 스캔 기준 전압(Vsc) 및 스캔 펄스 전압(-Vy)이 공급되도록 상기 제 1 및 제 2 스위치(S1, S2)가 선택적으로 턴온된다. 또한 서스테인 방전 기간에는 상기 제 1 및 제 2 스위치(S1, S2)가 턴오프됨과 동시에 상기 제 3 스위치(S3)가 턴온되어 서스테인 펄스 파형의 전압이 스캔 전극(2Y)에 제공하도록 각 스캔 전극(2Y)에 대한 독립적인 전류 경로(P)를 형성하게 된다.
이상의 본 발명에 의한 플라즈마 디스플레이 장치 및 그 구동 방법은 본 발명의 기술적 사상의 범위 내에서 다양한 형태로 변형, 응용 가능하다. 따라서 상기 실시예와 도면은 발명의 내용을 상세히 설명하기 위한 목적일 뿐, 발명의 기술적 사상의 범위를 한정하고자 하는 것이 아니므로, 본 발명의 권리범위는 후술하는 청구범위뿐만이 아니라 그와 균등한 범위를 포함하여 판단되어야 한다.
본 발명에 의하면, 플라즈마 디스플레이 장치에 있어서 스캔 전극에 필요한 전력을 공급하는 경우, 특히 서스테인 펄스 파형의 전압이 공급되는 경로의 부하를 분산시킴으로써 구동효율을 높임과 동시에 방열을 용이하게 하는 플라즈마 디스플레이 장치 및 그 구동 방법을 제공할 수 있다.

Claims (6)

  1. 삭제
  2. 삭제
  3. 푸시풀 형태로 접속되며 패널에 소정 파형의 전압을 공급하기 위한 경로를 선택적으로 형성하는 제 1 스위치 및 제 2 스위치와, 상기 제 1 스위치와 상기 제 2 스위치의 접속점에 연결되어 상기 패널에 서스테인 펄스 파형의 전압을 제공하는 경로를 형성하는 제 3 스위치를 포함하는 스캔 구동 IC를 포함하여 이루어지고,
    상기 접속점은 상기 패널의 복수의 스캔 전극 라인들 중 하나에 전기적으로 접속되며, 서스테인 방전 기간 동안 상기 제 3 스위치는 턴온되고 상기 제 1 및 제 2 스위치는 턴오프되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제 3 항에 있어서,
    어드레스 기간 동안 상기 제 3 스위치는 턴오프되고 상기 제 1 스위치 또는 상기 제 2 스위치는 선택적으로 턴온되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 푸시풀 형태로 접속되며 패널에 소정 파형의 전압을 공급하기 위한 경로를 선택적으로 형성하는 제 1 스위치 및 제 2 스위치와,
    상기 제 1 스위치와 상기 제 2 스위치의 접속점에 연결되어 상기 패널에 서스테인 펄스 파형의 전압을 제공하는 경로를 형성하는 제 3 스위치를 포함하여 이루어지고,
    서스테인 방전 기간 동안 상기 제 3 스위치는 턴온되고 상기 제 1 및 제 2 스위치는 턴오프되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 스캔 구동 IC.
  6. 제 5 항의 스캔 구동 IC를 포함하여 이루어지는 플라즈마 디스플레이 장치의 구동 방법에 있어서,
    어드레스 기간 동안 상기 제 3 스위치는 턴오프되고, 상기 제 1 및 제 2 스위치는 선택적으로 턴온되는 단계; 및
    서스테인 방전 기간 동안 상기 제 3 스위치는 턴온되고, 상기 제 1 및 제 2 스위치는 턴오프되는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 장치의 구동 방법.
KR1020060001589A 2006-01-06 2006-01-06 플라즈마 디스플레이 장치 및 그 구동 방법 KR100750277B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060001589A KR100750277B1 (ko) 2006-01-06 2006-01-06 플라즈마 디스플레이 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060001589A KR100750277B1 (ko) 2006-01-06 2006-01-06 플라즈마 디스플레이 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20070074026A KR20070074026A (ko) 2007-07-12
KR100750277B1 true KR100750277B1 (ko) 2007-08-20

Family

ID=38508268

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060001589A KR100750277B1 (ko) 2006-01-06 2006-01-06 플라즈마 디스플레이 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100750277B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04301676A (ja) * 1991-03-29 1992-10-26 Nec Corp 多値出力駆動装置
JPH09146490A (ja) * 1995-11-24 1997-06-06 Nec Corp 表示パネル駆動回路
JP2000122595A (ja) 1998-10-15 2000-04-28 Nec Corp 電力回収駆動装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04301676A (ja) * 1991-03-29 1992-10-26 Nec Corp 多値出力駆動装置
JPH09146490A (ja) * 1995-11-24 1997-06-06 Nec Corp 表示パネル駆動回路
JP2000122595A (ja) 1998-10-15 2000-04-28 Nec Corp 電力回収駆動装置

Also Published As

Publication number Publication date
KR20070074026A (ko) 2007-07-12

Similar Documents

Publication Publication Date Title
KR100488463B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
EP1755101A2 (en) Plasma display apparatus
EP1801771A1 (en) Apparatus and method for driving display panel
US7439942B2 (en) Plasma display panel driving apparatus
KR100746256B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
US20060033683A1 (en) Plasma display apparatus and driving method thereof
KR20060083040A (ko) 플라즈마 디스플레이 패널의 구동장치
KR100750277B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
US20060203431A1 (en) Plasma display panel (PDP) driving apparatus
KR100753834B1 (ko) 플라즈마 디스플레이 패널의 스캔 구동 장치 및 구동 방법
US8049682B2 (en) Plasma display device
KR100676756B1 (ko) 플라즈마 디스플레이 패널의 집적된 어드레스 구동 회로모듈, 구동 장치 및 구동방법
KR100676755B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법
EP1887545A2 (en) Sustain driver for a plasma display
KR100475157B1 (ko) 플라즈마 디스플레이 패널
KR100632211B1 (ko) 게이트 전류 특성이 개선된 플라즈마 디스플레이 패널의구동 장치
KR100746569B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100708746B1 (ko) 디스플레이 패널의 구동장치
KR100760290B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100741077B1 (ko) 디스플레이 패널의 구동장치
EP1876580A2 (en) Apparatus for driving plasma display panel
KR100708744B1 (ko) 디스플레이 패널의 구동장치
EP1927972A2 (en) Plasma display apparatus
KR100472357B1 (ko) 플라즈마 디스플레이 패널
KR100649725B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수장치 및 회수방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee