KR100737114B1 - 비디오 신호에서의 동기신호 분리회로 - Google Patents
비디오 신호에서의 동기신호 분리회로 Download PDFInfo
- Publication number
- KR100737114B1 KR100737114B1 KR1020050058837A KR20050058837A KR100737114B1 KR 100737114 B1 KR100737114 B1 KR 100737114B1 KR 1020050058837 A KR1020050058837 A KR 1020050058837A KR 20050058837 A KR20050058837 A KR 20050058837A KR 100737114 B1 KR100737114 B1 KR 100737114B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- matching
- impedance
- luminance
- bias current
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
본 발명은 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서 동기신호를 분리하기 위한 것으로, 이를 위한 본 발명은 비디오 신호에서 칼라 신호를 제거하고 남은 휘도 신호만을 스위칭시키는 스위칭 수단과, 휘도 신호에서 바이어스 전류를 차단하는 커플링 콘덴서와, 바이어스 전류가 차단된 휘도 신호의 임피던스를 매칭시키는 제1매칭 수단과, 바이어스 전류가 차단되고, 임피던스가 매칭된 휘도 신호에서 동기 신호에 해당되는 부분만을 스위칭시키는 동기 분리 수단과, 동기 신호의 임피던스를 매칭시키는 제2매칭 수단과, 임피던스가 매칭된 동기 신호의 왜곡된 파형을 안정화시키는 안정화용 콘덴서를 포함한다. 따라서, 기존 동기신호를 분기하기 위한 매우 고가의 동기 분리 칩을 사용하지 않아도 되므로 가전 제품의 양산용으로 적절하다는 효과가 있다.
Description
도 1은 본 발명에 따른 비디오 신호에서의 동기신호를 분리하기 위한 회로도,
도 2는 본 발명에 따른 비디오 신호에서의 동기신호 분리회로에 대한 동작 흐름도.
<도면의 주요부분에 대한 부호의 설명>
트랜지스터(Q1, Q2) 저항(R1, R2)
콘덴서(C1, C2)
본 발명은 비디오 신호에서의 동기신호 분리회로에 관한 것으로, 보다 상세하게는 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서 동기신호를 분리하는 회로에 관한 것이다.
주지된 바와 같이, 비디오 신호에서의 동기신호는 송신기와 수신기간의 동기를 맞추기 위해 전송되는 신호로서, 텔레비전이나 팩스에서는 수평 주사선이 시작 되는 것을 결정하는 수평동기신호(H-Sync Signal)와 필드가 시작되는 것을 결정하는 수직동기신호(V-Sync Signal)를 모니터에 전송한다.
이러한 비디오 신호, 즉 수평동기신호 및 수직동기신호가 모니터에 공급될 때에는 각각의 신호가 서로 분리되어 입력되기도 하고 함께 혼합되어 입력되기도 한다. 이중, 혼합되어 입력되는 경우에는 비디오 신호로부터 수평 및 수직동기신호들을 분리하는 것이 모든 타이밍의 기준이 되기 때문에 매우 중요하며, 분리된 동기신호들이 흔들릴 경우 시스템 전체에 지터(jitter) 현상이 발생하게 된다.
그러나, 상기와 같이 비디오 신호에서 동기신호를 분리하는 것은 매우 중요하기 때문에 동기신호를 분기하기 위한 동기 분리 칩(Chip)을 사용하여 동기신호를 분리할 수는 있지만, 이 동기 분리 칩의 가격이 매우 고가이므로 가전 제품 양산용으로 사용하기에는 적절하지 못하다는 문제점을 갖는다.
이에, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 그 목적은 두 개의 트랜지스터와 이 트랜지스터들을 뒷받침해주는 디바이스 소자를 이용하여 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서 동기신호를 분리할 수 있는 비디오 신호에서의 동기신호 분리회로를 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명에 따른 비디오 신호에서의 동기신호 분리회로는 비디오 신호에서 칼라 신호를 제거하고 남은 휘도 신호만을 스위칭시키는 스위칭 수단과, 휘도 신호에서 바이어스 전류를 차단하는 커플링 콘덴서와, 바이어스 전류가 차단된 휘도 신호의 임피던스를 매칭시키는 제1매칭 수단과, 바이어스 전류가 차단되고, 임피던스가 매칭된 휘도 신호에서 동기 신호에 해당되는 부분만을 스위칭시키는 동기 분리 수단과, 동기 신호의 임피던스를 매칭시키는 제2매칭 수단과, 임피던스가 매칭된 동기 신호의 왜곡된 파형을 안정화시키는 안정화용 콘덴서를 포함하는 것을 특징으로 한다.
이하, 본 발명의 실시 예는 다수개가 존재할 수 있으며, 이하에서 첨부한 도면을 참조하여 바람직한 실시 예에 대하여 상세히 설명한다. 이 기술 분야의 숙련자라면 이 실시 예를 통해 본 발명의 목적, 특징 및 이점들을 잘 이해하게 될 것이다.
도 1은 본 발명에 따른 비디오 신호에서의 동기신호를 분리하기 위한 회로도로서, 스위칭 수단(트랜지스터(Q1)) 및 동기 분리 수단(트랜지스터(Q2))과, 제1매칭수단(저항(R1)) 및 제2매칭수단저항(R2))과, 커플링 콘덴서(C1) 및 안정화용 콘덴서(C2)를 포함한다.
도 1을 참조하면, 비디오 신호에서의 동기신호를 분리하기 위한 회로는 휘도(Y) 신호와 칼라(C) 신호가 혼합된 비디오 신호를 스위칭하여 도시 생략된 후단의 필터 회로를 통해 칼라(C) 신호가 제거된 휘도(Y) 신호만을 콜렉터 측을 통해 커플링 콘덴서(C1)에 인가하는 트랜지스터(Q1)와, 트랜지스터(Q1)에서 출력되는 휘도(Y) 신호에서 바이어스 전류를 차단하면서 트랜지스터(Q2)에 인가하는 커플링 콘덴서(C1)와, 커플링 콘덴서(C1)에 의해 바이어스 전류가 차단된 휘도(Y) 신호의 임피던스를 매칭시켜 트랜지스터(Q2)에 인가하는 입력측 임피던스 매칭용 저항(R1)과, 커플링 콘덴서(C1)에 의해 바이어스 전류가 차단되고, 입력측 임피던스 매칭용 저항(R1)을 통해 임피던스가 매칭된 휘도(Y) 신호에서 동기 신호에 해당되는 부분만을 스위칭시켜 출력하는 트랜지스터(Q2)와, 트랜지스터(Q2)에 의해 스위칭되어 출력되는 동기 신호의 임피던스를 매칭시키는 출력측 임피던스 매칭용 저항(R2)과, 출력측 임피던스 매칭용 저항(R2)을 거쳐 임피던스가 매칭된 동기 신호의 왜곡된 파형을 안정화시키는 안정화용 콘덴서(C2)로 이루어져 있다.
도 2의 흐름도를 참조하면서, 상술한 구성을 바탕으로 본 발명에 따른 비디오 신호에서의 동기신호를 분리하기 위한 회로의 동작에 대하여 보다 상세하게 설명한다.
먼저, 휘도(Y) 신호와 칼라(C) 신호가 혼합된 비디오 신호는 트랜지스터(Q1)의 베이스 단으로 입력된다. 이에 응답하여, 트랜지스터(Q1)에서는 에미터 단을 통해 인가되는 전원에 의해 동작되어 비디오 신호를 스위칭하는데, 트랜지스터(Q1)의 콜렉터 출력단 측에서는 접지와의 사이에 형성된 도시 생략된 전형적인 통상의 필터 회로(예컨대, 고역 제거 필터)를 통해 칼라 신호가 제거되고 휘도 신호만이 출력되며, 이와 같이 출력된 휘도 신호는 커플링 콘덴서(C1)와 시간 세팅을 위한 ACS(Auto Click Setting) 회로에 각각 인가한다(단계 201).
커플링 콘덴서(C1)는 트랜지스터(Q1)에서 출력되는 휘도 신호에서 바이어스 전류를 차단하면서 트랜지스터(Q2)의 베이스 단과 입력측 임피던스 매칭용 저항(R1)에 각각 인가한다(단계 202). 이때, 입력측 임피던스 매칭용 저항(R1)은 커플링 콘덴서(C1)에 의해 바이어스 전류가 차단된 휘도 신호의 임피던스를 매칭시켜 트랜지스터(Q2)에 인가하도록 한다(단계 203).
트랜지스터(Q2)는 에미터단을 통해 인가되는 전원(Vcc)에 의해 동작된 후, 커플링 콘덴서(C1)에 의해 바이어스 전류가 차단되고, 입력측 임피던스 매칭용 저 항(R1)을 통해 임피던스가 매칭된 휘도 신호에서 동기 신호에 해당되는 부분만을 스위칭시켜 콜렉터 단을 통해 출력한다(단계 204). 여기서, 동기 신호는 구형파 펄스로 이루어져 있으며, 이 구형파 펄스의 한 펄스 주기는 6㎛ 내지 10㎛ 범위 내이다.
이때, 트랜지스터(Q2)의 콜렉터 단에 연결된 출력측 임피던스 매칭용 저항(R2)은 트랜지스터(Q2)에 의해 스위칭되어 출력되는 동기 신호의 임피던스를 매칭시키며(단계 205), 트랜지스터(Q2)의 콜렉터 단에 연결된 안정화용 콘덴서(C2)는 출력측 임피던스 매칭용 저항(R2)을 거쳐 임피던스가 매칭된 동기 신호의 왜곡된 파형을 안정화시킬 수 있도록 한다(단계 206).
따라서, 두 개의 트랜지스터와 이 트랜지스터들을 뒷받침해주는 디바이스 소자를 이용하여 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서 동기신호를 분리함으로써, 기존 동기신호를 분기하기 위한 매우 고가의 동기 분리 칩을 사용하지 않아도 되므로 가전 제품의 양산용으로 적절하다.
또한, 본 발명의 사상 및 특허청구범위 내에서 더욱 수정될 수 있기 때문에, 본원 발명은 일반적인 원리들을 이용한 임의의 변형, 이용 및/또는 개작을 커버하는 것으로 의도되며, 본 명세서의 설명으로부터 벗어나는 사항으로서 본 발명이 속하는 업계에서 공지 또는 관습적 실시의 범위에 해당하고 또한 첨부된 청구 범위의 제한 범위 내에 포함되는 모든 사항을 커버하는 것으로 의도된다.
상기에서 설명한 바와 같이, 본 발명은 두 개의 트랜지스터와 이 트랜지스터들을 뒷받침해주는 디바이스 소자를 이용하여 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서 동기신호를 분리함으로써, 기존 동기신호를 분기하기 위한 매우 고가의 동기 분리 칩을 사용하지 않아도 되므로 가전 제품의 양산용으로 적절하다는 효과가 있다.
Claims (5)
- 휘도 신호와 칼라 신호가 혼합된 비디오 신호에서의 동기신호 분리회로로서,상기 비디오 신호에서 칼라 신호를 제거하고 남은 휘도 신호만을 스위칭시키는 스위칭 수단과,상기 휘도 신호에서 바이어스 전류를 차단하는 커플링 콘덴서와,상기 바이어스 전류가 차단된 휘도 신호의 임피던스를 매칭시키는 제1매칭 수단과,상기 바이어스 전류가 차단되고, 상기 임피던스가 매칭된 휘도 신호에서 동기 신호에 해당되는 부분만을 스위칭시키는 동기 분리 수단과,상기 동기 신호의 임피던스를 매칭시키는 제2매칭 수단과,상기 임피던스가 매칭된 동기 신호의 왜곡된 파형을 안정화시키는 안정화용 콘덴서를 포함하는 비디오 신호에서의 동기신호 분리회로.
- 제 1 항에 있어서,상기 동기 신호는, 구형파 펄스로 이루어진 것을 특징으로 하는 비디오 신호에서의 동기신호 분리회로.
- 제 2 항에 있어서,상기 구형파 펄스의 한 펄스 주기는, 6㎛ 내지 10㎛ 범위 내인 것을 특징으로 하는 비디오 신호에서의 동기신호 분리회로.
- 제 1 항에 있어서,상기 스위칭 수단과 동기 분리 수단은, 트랜지스터로 이루어진 것을 특징으로 하는 비디오 신호에서의 동기신호 분리회로.
- 제 1 항에 있어서,상기 제1매칭 수단과 제2매칭 수단은, 저항으로 이루어진 것을 특징으로 하는 비디오 신호에서의 동기신호 분리회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050058837A KR100737114B1 (ko) | 2005-06-30 | 2005-06-30 | 비디오 신호에서의 동기신호 분리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050058837A KR100737114B1 (ko) | 2005-06-30 | 2005-06-30 | 비디오 신호에서의 동기신호 분리회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070003102A KR20070003102A (ko) | 2007-01-05 |
KR100737114B1 true KR100737114B1 (ko) | 2007-07-06 |
Family
ID=37870004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050058837A KR100737114B1 (ko) | 2005-06-30 | 2005-06-30 | 비디오 신호에서의 동기신호 분리회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100737114B1 (ko) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0723304A (ja) | 1993-06-30 | 1995-01-24 | Toshiba Corp | 映像信号選択回路の信号検出回路 |
JPH08275028A (ja) | 1995-04-03 | 1996-10-18 | Sanyo Electric Co Ltd | 同期信号分離回路および映像信号処理装置 |
KR19980054829A (ko) * | 1996-12-27 | 1998-09-25 | 배순훈 | 동기신호 분리 회로 |
KR19990055696A (ko) * | 1997-12-27 | 1999-07-15 | 김영환 | 동기신호와 비디오신호 분리회로 |
KR20040078335A (ko) * | 2003-03-04 | 2004-09-10 | 현대 이미지퀘스트(주) | 콤포지트 비디오 신호에서 동기 신호를 분리하는 회로 |
KR20190000930A (ko) * | 2014-05-28 | 2019-01-03 | 가부시키가이샤 스크린 홀딩스 | 정제 인쇄 장치 및 정제 인쇄 방법 |
-
2005
- 2005-06-30 KR KR1020050058837A patent/KR100737114B1/ko not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0723304A (ja) | 1993-06-30 | 1995-01-24 | Toshiba Corp | 映像信号選択回路の信号検出回路 |
JPH08275028A (ja) | 1995-04-03 | 1996-10-18 | Sanyo Electric Co Ltd | 同期信号分離回路および映像信号処理装置 |
KR19980054829A (ko) * | 1996-12-27 | 1998-09-25 | 배순훈 | 동기신호 분리 회로 |
KR19990055696A (ko) * | 1997-12-27 | 1999-07-15 | 김영환 | 동기신호와 비디오신호 분리회로 |
KR20040078335A (ko) * | 2003-03-04 | 2004-09-10 | 현대 이미지퀘스트(주) | 콤포지트 비디오 신호에서 동기 신호를 분리하는 회로 |
KR20190000930A (ko) * | 2014-05-28 | 2019-01-03 | 가부시키가이샤 스크린 홀딩스 | 정제 인쇄 장치 및 정제 인쇄 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20070003102A (ko) | 2007-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100671911B1 (ko) | 차지 펌프 회로 | |
FI71455C (fi) | Foer televisionsmottagare avsedd generator med reglerad uteffekt foer sammansatt nycklingssignal | |
KR100808709B1 (ko) | 지연 회로 및 그것을 이용한 영상 신호 처리 회로 | |
KR100737114B1 (ko) | 비디오 신호에서의 동기신호 분리회로 | |
JPS625559B2 (ko) | ||
FI73108C (fi) | Generator foer tidanpassningssignal med pao foerhand foerutsaegbar utgaongsnivao. | |
KR20040078335A (ko) | 콤포지트 비디오 신호에서 동기 신호를 분리하는 회로 | |
KR960006538B1 (ko) | 영상기기에 있어서 동조안정화장치 | |
JP5017199B2 (ja) | 遅延回路 | |
JPS6262102B2 (ko) | ||
CN100405821C (zh) | 视频信号处理电路 | |
KR890004764Y1 (ko) | 비데오 스위칭 회로 | |
US5012330A (en) | Artificial front porch insertion circuit | |
KR900004135B1 (ko) | 합성동기 신호 분리 및 합성 비디오 신호의 디지탈 정보신호와 디지탈 동기신호 분리용 집적회로 | |
KR920001996Y1 (ko) | 멀티시스템 tv 수상기의 반송색 신호 지연선과 색동기 회로수정 발진자 자동 스위칭 회로 | |
KR19990004327A (ko) | 오버 슈트 보정 회로 | |
JPH02312368A (ja) | テレビジョン受像装置 | |
KR0153666B1 (ko) | 수평 동기 신호 분리 장치 | |
JPH0617391Y2 (ja) | テレビジョン受像機 | |
JP2841392B2 (ja) | 映像信号回路 | |
KR101582160B1 (ko) | 적외선 수신 회로 | |
JPH03228475A (ja) | 同期信号幅抑制回路 | |
JPH11298353A (ja) | 電子チューナ | |
KR19990038712U (ko) | 디스플레이 장치의 수평 동기 신호 추출 회로 | |
JP2004328392A (ja) | 半導体集積回路及びその評価方法、評価装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110701 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |