KR100701709B1 - 승압 회로 - Google Patents

승압 회로 Download PDF

Info

Publication number
KR100701709B1
KR100701709B1 KR1020060029188A KR20060029188A KR100701709B1 KR 100701709 B1 KR100701709 B1 KR 100701709B1 KR 1020060029188 A KR1020060029188 A KR 1020060029188A KR 20060029188 A KR20060029188 A KR 20060029188A KR 100701709 B1 KR100701709 B1 KR 100701709B1
Authority
KR
South Korea
Prior art keywords
voltage
node
signal
gate
pmos transistor
Prior art date
Application number
KR1020060029188A
Other languages
English (en)
Inventor
윤혁수
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060029188A priority Critical patent/KR100701709B1/ko
Application granted granted Critical
Publication of KR100701709B1 publication Critical patent/KR100701709B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00315Modifications for increasing the reliability for protection in field-effect transistor circuits

Abstract

본 발명은 승압 회로에 관한 것으로, 상세하게는, 저전압 소자를 이용한 승압 회로 구성시 소자가 견딜 수 있는 전압 이상이 발생할 경우 승압 동작을 제한함으로써 소자의 스트레스를 감소시키는 저전압 소자를 보호하는 승압 회로에 관한 것으로, 전원 전압과 접지 전압 사이에 PMOS 트랜지스터와 캐패시터 및 NMOS 트랜지스터가 직렬로 연결되고, PMOS 트랜지스터의 게이트로 클럭 펄스 신호를 인가하며, NMOS 트랜지스터의 게이트로 반전된 클럭 펄스 신호를 인가하는 승압부와, 승압부의 PMOS 트랜지스터와 캐패시터 간의 제 1 노드에 인가되는 전압에 상응하여 승압부의 펌핑을 제어하는 제어신호를 생성하고 제어신호에 의해 승압부의 펌핑을 제어하는 승압제어부, 및 제 1 노드의 전압을 출력하는 PMOS 다이오드 트랜지스터를 포함하는 출력부를 구비하는 것을 특징으로 한다.

Description

승압 회로{A circuit for booster}
도 1은 종래의 승압 회로도.
도 2는 도 1의 전압 파형도.
도 3은 본 발명에 따른 승압 회로도.
도 4는 도 3의 전압 파형도.
본 발명은 승압 회로에 관한 것으로, 더욱 상세하게는 저전압 소자를 이용한 승압 회로 구성시 소자가 견딜 수 있는 전압 이상이 발생할 경우 승압 동작을 제한함으로써 소자의 스트레스를 감소시키는 저전압 소자를 보호하는 승압 회로에 관한 것이다.
도 1은 종래의 승압 회로도이다.
종래의 승압 회로는, 승압부(10)와 승압제어부(20) 및 출력부(30)를 구비한다.
승압부(10)는 전원 전압(VDD)과 접지 전압(VSS) 사이에 PMOS 트랜지스터(P1)와 캐패시터(C1) 및 NMOS 트랜지스터(N1)가 직렬로 연결되어 있다. 그리고, PMOS 트랜지스터(P1)의 게이트로 클럭 펄스 신호(OSC)를 입력받고, NMOS 트랜지스터(N1)의 게이트로는 인버터(I1)에 의해 반전된 클럭 펄스 신호(OSC)를 입력받는다.
승압제어부(20)는 캐패시터(C1)와 NMOS 트랜지스터(N1) 사이의 노드 B와 전원 전압(VDD) 사이에 연결된 PMOS 트랜지스터(P3)를 구비하고, PMOS 트랜지스터(P3)의 게이트로 반전된 클럭 펄스 신호(OSC)를 인가받아, 동작 전압(VDD) 대비 2배 승압된 승압 전원(2VDD)이 생성되도록 승압부(10)를 제어한다.
출력부(30)는 게이트와 드레인이 출력라인에 연결되고 PMOS 트랜지스터(P1)와 캐패시터(C1) 사이의 노드 C에 소스가 연결된 PMOS 다이오드 트랜지스터(P2)를 구비하고, 노드 C의 승압된 전압을 내부 소자로 출력한다.
도 2는 도 1의 동작 파형도이다.
이를 참조하면, 클럭 펄스 신호(OSC)가 로우 상태이면, PMOS 트랜지스터(P1)가 턴온되어 전원 전압(VDD)이 캐패시터(C1)에 충전된다. 그리고, 인버터(I1)에 의해 노드 A는 하이 상태가 된다. 따라서, 노드 A의 상태에 의해 NMOS 트랜지스터(N1)가 턴온되고 PMOS 트랜지스터(P3)는 턴오프되므로, 노느 B는 로우 상태가 된다.
클럭 펄스 신호(OSC)가 하이 상태로 천이하면, PMOS 트랜지스터(P1)는 턴오프된다. 그리고, 인버터(I1)에 의해 노드 A는 로우 상태가 된다. 따라서, 노드 A의 상태에 의해 NMOS 트랜지스터(N1)가 턴오프되고 PMOS 트랜지스터(P3)는 턴온되므로, 노드 B는 하이 상태가 된다. 그 결과, 노드 C는 노드 B로 인가되는 전원 전압(VDD)과 캐패시터(C1)의 충전 전압(VDD)에 의해 전원 전압(VDD)의 2배로 승 압(2VDD)되어 PMOS 다이오드 트랜지스터(P2)를 통해 출력된다.
이와 같이 종래는 동작 전압과 승압 전압의 차이가 크지 않아 2배 이하의 승압 회로를 구현하여 사용하였다.
최근 들어 제품의 동작 전압은 점차 낮아지고 있으므로 제품의 소자도 저전압에서 신뢰성이 높게 제조된다. 그러나, 특정 영역에서는 여전히 높은 승압 전압 즉, 낮아진 동작 전압 대비 3배 이상의 승압 전원이 요구되고 있으므로, 저전압에서 신뢰성이 높은 소자를 사용하여 승압 회로를 구성하는 경우 소자의 스트레스로 인한 신뢰성이 저하되는 문제점이 있었다.
따라서, 본 발명의 목적은 저전압 소자를 이용한 승압 회로 구성시 소자가 견딜수 있는 전압 이상이 발생할 경우 승압 동작을 제한하여 소자의 스트레스를 감소시키는 승압 회로를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 승압 회로는, 전원 전압과 접지 전압 사이에 PMOS 트랜지스터와 캐패시터 및 NMOS 트랜지스터가 직렬로 연결되고, 상기 PMOS 트랜지스터의 게이트로 클럭 펄스 신호를 인가하며, 상기 NMOS 트랜지스터의 게이트로 반전된 클럭 펄스 신호를 인가하는 승압부, 상기 승압부의 상기 PMOS 트랜지스터와 상기 캐패시터 간의 제 1 노드에 인가되는 전압에 상응하여 상기 승압부의 펌핑을 제어하는 제어신호를 생성하고 상기 제어신호에 의해 상기 승압부의 펌핑을 제어하는 승압제어부, 및 상기 제 1 노드의 전압을 출력하는 PMOS 다이오드 트랜지스터를 포함하는 출력부를 구비하는 것을 특징으로 한다.
여기서, 상기 승압 제어부는, 상기 노드의 전압을 분배하는 분배부, 상기 분배전압과 소자의 특성에 따른 기준전압을 비교하여 생성된 비교신호와 옵션신호 및 상기 반전된 클럭 펄스 신호를 논리 조합하여 제어신호를 생성하는 제어부, 및 상기 승압부의 상기 캐패시터와 상기 NMOS 트랜지스터 사이의 제 2 노드와 전원 전압 사이에 연결되고 게이트로 입력되는 상기 제어신호에 의해 도통이 제어되어 상기 제 2 노드로 인가되는 전압을 조절하는 PMOS 트랜지스터를 구비하는 것을 특징으로 한다.
그리고, 상기 분배부는 상기 제 1 노드와 접지 전압 사이에 연결된 다수개의 저항과, 상기 저항과 동일한 수의 캐패시터가 상기 저항과 병렬 연결되고, 상기 저항과 상기 캐패시터에 의해 분배되는 전압을 출력하는 것을 특징으로 한다.
그리고, 상기 제어부는 상기 분배전압과 상기 기준전압을 비교하는 비교기와, 상기 비교기에서 출력되는 비교신호와 상기 옵션신호를 논리조합하는 앤드게이트, 상기 앤드게이트의 출력과 반전된 클럭 펄스 신호를 논리조합하는 노아게이트,및 상기 노아게이트의 출력을 반전하여 상기 제어신호를 출력하는 인버터를 구비하는 것을 특징으로 한다.
여기서, 상기 비교기는 상기 분배전압을 비반전 단자로 입력받고, 상기 기준전압을 반전단자로 입력받는 것을 특징으로 한다.
그리고, 상기 기준전압은 소자의 특성에 따라 트리밍에 의해 제어되는 전압임을 특징으로 한다.
그리고, 상기 옵션신호는 상기 승압제어부의 동작을 제어하는 테스트 모드 또는 퓨즈 옵션 신호임을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예를 상술하기로 한다.
도 3은 본 발명에 따른 승압 회로이다.
도 3의 승압 회로는, 전압을 승압하는 승압부(100)와 승압부에서 승압되는 전압과 기준 전압과 비교하여 승압을 승압제어부(200) 및 승압된 전압을 출력하는 출력부(300)를 구비한다.
승압부(100)는 전원 전압(2VDD)과 접지 전압(VSS) 사이에 PMOS 트랜지스터(P4)와 캐패시터(C2) 및 NMOS 트랜지스터(N2)가 직렬로 연결되어 있다. 그리고, PMOS 트랜지스터(P4)의 게이트로 클럭 펄스 신호(OSC)를 입력받고, NMOS 트랜지스터(N2)의 게이트로는 인버터(I2)에 의해 반전된 클럭 펄스 신호(OSC)를 입력받는다.
승압제어부(200)는 캐패시터(C2)와 NMOS 트랜지스터(N2) 사이의 노드 B와 전원 전압(2VDD) 사이에 연결된 PMOS 트랜지스터(P6)와, PMOS 트랜지스터(P4)와 캐패시터(C2) 사이의 노드 C의 전압을 분배하는 분배부(210)와, 분배부에서 분배된 전압을 기준전압(VREF)과 비교하여 PMOS 트랜지스터(P6)를 제어하는 제어신호(CON)를 출력하는 제어부(220)를 포함하여 구성된다.
여기서, 분배부(100)는 승압된 전원에 의해 가장 높아질 수 있는 모니터 노드, 즉 노드 C를 선택하고, 노드 C와 접지 전압(VSS) 사이에 직렬로 2개의 저항(R1, R2)을 연결하고 이와 병렬로 2개의 캐패시터(C3, C4)를 연결한다. 그리고, 저항(R1, R2)과 캐패시터(C3, C4)에 의해 분배되는 노드 C의 분배전압(VDIV)을 제어부로 전달한다.
제어부(220)는 비반전 단자로 분배전압(VDIV)을 입력받고 반전단자로 기준전압(Vref)을 입력받아 비교신호(VOUT)를 출력하는 비교기(221)와, 비교신호(VOUT)와 옵션신호(TVCLP)를 논리 결합하는 앤드게이트(AND)와, 앤드게이트(AND)의 출력과 인버터(I2)의 출력을 논리 결합하는 노아게이트(NOR)와, 이를 반전시키는 인버터(I3)를 포함한다.
여기서, 비교기(221)에 입력되는 기준전압(VREF)은 소자의 특성에 따라 내부에서 트리밍에 의해 제어 가능한 전압으로 모니터 노드의 상한 전압을 정교하게 제어할 수 있다.
그리고, 옵션신호(TVCLP)는 테스트 모드 또는 퓨즈 옵션을 사용하여 제어부(220)의 출력을 제어할 수 있는 신호이다.
출력부(300)는 게이트와 드레인이 출력라인에 연결되고 노드 C에 소스가 연결된 PMOS 다이오드 트랜지스터(P5)를 구비하고, 노드 C의 승압된 전압을 내부 소자로 출력한다.
도 4는 도 3의 동작 파형도이다.
이를 참조하면, 클럭 펄스 신호(OSC)가 로우 상태이면, 승압부(100)는 PMOS 트랜지스터(P4)가 턴온되어 전원 전압(2VDD)이 캐패시터(C2)에 충전된다. 그리고, 인버터(I2)에 의해 노드 A는 하이 상태가 되므로, 노드 A의 상태에 의해 NMOS 트랜지스터(N2)가 턴온되어 노드 B는 로우 상태가 된다.
클럭 펄스 신호(OSC)가 하이 상태이면, 승압부(100)는 PMOS 트랜지스터(P4)가 턴오프된다. 그리고, 인버터(I2)에 의해 노드 A는 로우 상태가 되므로, 노드 A의 상태에 의해 NMOS 트랜지스터(N2)가 턴오프된다. 그리고, 노드 B로 전원 전압(2VDD)를 제공하는 승압제어부(200)의 PMOS 트랜지스터(P6)는 제어신호(CON)에 의해 턴온이 제어된다.
제어신호(CON)는 다음과 같이 생성된다.
분배부(210)는 노드 C의 전압을 분배한 분배전압(VDIV)을 제어부(220)로 전달한다. 그러면, 제어부(220)는 비교기(21)에서 분배전압(VDIV)과 기준전압(VREF)을 비교하여 비교신호(VOUT)를 출력한다. 그리고, 비교신호(VOUT)와 옵션신호(TVCLP)를 논리 조합한 신호와 클럭 펄스 신호(OSC)가 인버터(I2)에 의해 반전된 신호를 논리 조합하고 이를 다시 반전하여 제어신호(CON)를 출력한다.
여기서, 옵션신호(TVCLP)는 로우 상태인 경우 비교신호(VOUT)에 관계없이 클럭 펄스 신호(OSC)에 의해 승압 동작을 수행한다. 반대로, 옵션신호(TVCLP)가 하이 상태인 경우 비교신호(VOUT)에 따라 승압 동작을 제어하게 된다.
보다 상세히 살펴보면, 옵션신호(TVCLP)가 로우 상태인 경우, 앤드게이트(AND)의 출력은 비교신호(VOUT)에 관계없이 항상 로우 상태로 출력되므로, 클럭 펄스 신호(OSC)에 따라 노아게이트(NOR)의 출력이 결정된다. 따라서, 클럭 펄스 신호(OSC)가 하이 상태로 인가될 때 노아게이트(NOR)의 출력은 하이 상태가 되고 인버터(I3)에 의해 반전되어 제어신호(CON)는 로우 상태가 된다. 그 결과, PMOS 트랜지스터(P6)가 턴온되어 전원 전압(2VDD)가 노드 B로 인가된다. 이는 종래(도 1)와 동일하게 승압 회로가 동작함을 나타낸다.
반면, 옵션신호(TVCLR)가 하이 상태인 경우, 앤드게이트(AND)의 출력은 비교신호(VOUT)에 상응하여 비교신호(VOUT)가 하이 상태이면 하이 상태를 출력하고, 비교신호(VOUT)가 로우 상태이면 로우 상태를 출력한다.
여기서, 비교기(221)에서 생성되는 비교신호(VOUT)는 분배전압(VDIV)이 기준전압(VREF)보다 낮은 경우 로우 상태로, 반대로 분배전압(VDIV)이 기준전압(VREF)보다 높은 경우 하이 상태로 출력되는 신호이다.
따라서, 비교신호(VOUT)가 로우 상태이고, 클럭 펄스 신호(OSC)가 하이 상태이면 제어신호(CON)는 로우 상태가 되어 PMOS 트랜지스터(P6)를 턴온시킨다. 그 결과, 노드 B로 전원 전압(2VDD)이 인가되므로 노드 C의 전압이 승압된다.
반대로, 비교신호(VOUT)가 하이 상태이고, 클럭 펄스 신호(OSC)가 하이 상태이면 제어신호(CON)는 하이 상태가 되어 PMOS 트랜지스터(P6)는 턴오프된다. 따라서 노드 C의 전압은 더 이상 승압되지 않는다.
이와 같이, 승압제어부(200)는 분배전압(VDIV)이 기준전압(VREF)보다 낮은 경우 승압 동작을 계속하고, 분배전압(VDIV)이 기준전압(VREF)보다 높아지는 경우 승압 동작을 멈추게 함으로써, 노드 B로 전원 전압(2VDD)이 공급되는 시간은 가변적이다. 따라서, 노드 B의 전압 파형은 가변 구간을 갖는다. 그 결과, 노드 C는 기준전압까지 상승하게 되므로 소자의 스트레스를 감소시키게 된다.
본 발명은 저전압 소자가 견딜 수 있는 기준전압과 승압 회로에서 최고 전압 이 나타날 수 있는 노드의 전압을 비교하여 승압 동작을 제어함으로써 소자의 스트레스를 감소시키는 승압 회로를 제공하는 효과가 있다.

Claims (7)

  1. 전원 전압과 접지 전압 사이에 PMOS 트랜지스터와 캐패시터 및 NMOS 트랜지스터가 직렬로 연결되고, 상기 PMOS 트랜지스터의 게이트로 클럭 펄스 신호를 인가하며, 상기 NMOS 트랜지스터의 게이트로 반전된 클럭 펄스 신호를 인가하는 승압부;
    상기 승압부의 상기 PMOS 트랜지스터와 상기 캐패시터 간의 제 1 노드에 인가되는 전압에 상응하여 상기 승압부의 펌핑을 제어하는 제어신호를 생성하고 상기 제어신호에 의해 상기 승압부의 펌핑을 제어하는 승압제어부; 및
    상기 제 1 노드의 전압을 출력하는 PMOS 다이오드 트랜지스터를 포함하는 출력부;
    를 구비하는 것을 특징으로 하는 승압 회로.
  2. 제 1 항에 있어서,
    상기 승압 제어부는,
    상기 노드의 전압을 분배하는 분배부;
    상기 분배전압과 소자의 특성에 따른 기준전압을 비교하여 생성된 비교신호와 옵션신호 및 상기 반전된 클럭 펄스 신호를 논리 조합하여 제어신호를 생성하는 제어부; 및
    상기 승압부의 상기 캐패시터와 상기 NMOS 트랜지스터 사이의 제 2 노드와 전원 전압 사이에 연결되고 게이트로 입력되는 상기 제어신호에 의해 도통이 제어되어 상기 제 2 노드로 인가되는 전압을 조절하는 PMOS 트랜지스터;
    를 구비하는 것을 특징으로 하는 승압 회로.
  3. 제 2 항에 있어서,
    상기 분배부는 상기 제 1 노드와 접지 전압 사이에 연결된 다수개의 저항과, 상기 저항과 동일한 수의 캐패시터가 상기 저항과 병렬 연결되고, 상기 저항과 상기 캐패시터에 의해 분배되는 전압을 출력하는 것을 특징으로 하는 승압 회로.
  4. 제 2 항에 있어서,
    상기 제어부는 상기 분배전압과 상기 기준전압을 비교하는 비교기;
    상기 비교기에서 출력되는 비교신호와 상기 옵션신호를 논리조합하는 앤드게이트;
    상기 앤드게이트의 출력과 반전된 클럭 펄스 신호를 논리조합하는 노아게이트; 및
    상기 노아게이트의 출력을 반전하여 상기 제어신호를 출력하는 인버터;
    를 구비하는 것을 특징으로 하는 승압 회로.
  5. 제 4 항에 있어서,
    상기 비교기는 상기 분배전압을 비반전 단자로 입력받고, 상기 기준전압을 반전단자로 입력받는 것을 특징으로 하는 승압 회로.
  6. 제 2 항에 있어서,
    상기 기준전압은 소자의 특성에 따라 트리밍에 의해 제어되는 전압임을 특징으로 하는 승압 회로.
  7. 제 2 항에 있어서,
    상기 옵션신호는 상기 승압제어부의 동작을 제어하는 테스트 모드 또는 퓨즈 옵션 신호임을 특징으로 하는 승압 회로.
KR1020060029188A 2006-03-30 2006-03-30 승압 회로 KR100701709B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060029188A KR100701709B1 (ko) 2006-03-30 2006-03-30 승압 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060029188A KR100701709B1 (ko) 2006-03-30 2006-03-30 승압 회로

Publications (1)

Publication Number Publication Date
KR100701709B1 true KR100701709B1 (ko) 2007-03-29

Family

ID=41565282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060029188A KR100701709B1 (ko) 2006-03-30 2006-03-30 승압 회로

Country Status (1)

Country Link
KR (1) KR100701709B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990032217A (ko) * 1997-10-17 1999-05-15 윤종용 승압회로
KR20020038537A (ko) * 2000-11-17 2002-05-23 다카노 야스아키 승압 시스템
KR20050006088A (ko) * 2003-07-08 2005-01-15 로무 가부시키가이샤 승/강압 dc-dc 변환기 및 이를 이용한 휴대용 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990032217A (ko) * 1997-10-17 1999-05-15 윤종용 승압회로
KR20020038537A (ko) * 2000-11-17 2002-05-23 다카노 야스아키 승압 시스템
KR20050006088A (ko) * 2003-07-08 2005-01-15 로무 가부시키가이샤 승/강압 dc-dc 변환기 및 이를 이용한 휴대용 장치

Similar Documents

Publication Publication Date Title
US7843712B2 (en) Charge pump for positive pumping and negative pumping
JP6510921B2 (ja) チャージポンプ、スイッチ駆動装置、発光装置、車両
EP2036194B1 (en) Three-phase low noise charge pump and method
JP5772191B2 (ja) スイッチング電源装置
US7579902B2 (en) Charge pump for generation of multiple output-voltage levels
US8344791B2 (en) Charge pump circuits and methods
CN102884704B (zh) 用于驱动车辆的安全系统的控制器和方法
US7180757B2 (en) Sequential soft-start circuit for multiple circuit channels
US20080024108A1 (en) Power sequencing circuit
US20110050325A1 (en) Circuit Arrangement for Voltage Supply and Method
KR20140078609A (ko) 판독 및 프로그램을 위해 동적으로 재구성가능한 충전 펌프 시스템
US8013664B2 (en) Charge pump controller and method therefor
CN113037076B (zh) 使用共享总线的可重新配置的dc-dc转换器阵列
CN104065263A (zh) 电压转换电路
CN211046760U (zh) 电荷泵电路和非易失性存储器设备
KR20070032927A (ko) 차지 펌프식 승압 회로를 갖는 반도체 장치
US7843255B2 (en) Charge pump regulator and circuit structure
KR20130012795A (ko) 반도체 집적회로
US9052846B1 (en) Charge pump with a wide input supply range
US20150214837A1 (en) Charge pump circuit
KR20150074651A (ko) 전하 펌프 회로의 구동 회로 및 이를 포함하는 전하 펌프 시스템
US7772918B2 (en) Regulated voltage boost charge pump for an integrated circuit device
US20130300389A1 (en) Regulator circuit
US9312756B2 (en) Charge pump system and charge pump protection circuit
KR101675141B1 (ko) 차량용 메모리 전원 관리 시스템 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110222

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee