KR100688442B1 - 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법 - Google Patents

비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법 Download PDF

Info

Publication number
KR100688442B1
KR100688442B1 KR1020050088547A KR20050088547A KR100688442B1 KR 100688442 B1 KR100688442 B1 KR 100688442B1 KR 1020050088547 A KR1020050088547 A KR 1020050088547A KR 20050088547 A KR20050088547 A KR 20050088547A KR 100688442 B1 KR100688442 B1 KR 100688442B1
Authority
KR
South Korea
Prior art keywords
filter
isi
equalization
input signal
channel equalizer
Prior art date
Application number
KR1020050088547A
Other languages
English (en)
Inventor
김재명
한종영
임동국
Original Assignee
인하대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인하대학교 산학협력단 filed Critical 인하대학교 산학협력단
Priority to KR1020050088547A priority Critical patent/KR100688442B1/ko
Application granted granted Critical
Publication of KR100688442B1 publication Critical patent/KR100688442B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

본 발명은 채널 등화기의 등화 필터의 기준 탭을 필터 중앙에 위치시키지 않고 필터의 좌, 우측 끝에 위치시켜 등화 필터의 구조를 비대칭적 구조로 형성하여 각각 Pre-ISI와 Post-ISI를 분리시켜 필터의 계수를 설정함으로써 하드웨어 복잡도 증가를 억제하면서도 등화 성능을 개선할 수 있도록 한 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및 이의 등화 방법을 제공한다.
본 발명의 적응형 선형 채널 등화기는 입력되는 훈련열을 바탕으로 실제 정보를 담고 있는 입력신호의 Pre-ISI 또는 Post-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 가변되는 등화 필터수단; 상기 등화 필터수단의 기준 탭 위치를 제어하는 탭 위치 제어수단; 상기 등화 필터수단에서 출력되는 Pre-ISI와 Post-ISI 제거를 위한 필터 계수가 저장되는 필터 계수 저장수단; 실제 정보를 담고 있는 입력신호와 상기 필터 계수 저장수단에 저장된 필터 계수를 곱하여 상기 입력신호의 왜곡을 보상하는 신호출력수단;을 포함하여 구성됨을 특징으로 한다.
적응형 선형 채널 등화기, 비대칭 필터 구조, ISI, 등화 필터

Description

비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및 이의 등화 방법{AN ADAPTIVE LINEAR CHANNEL EQUALIZER USING ASYMMETRIC TRANSVERSAL FILTER AND THE EQUALIZING METHOD OF IT}
도 1은 일반적인 선형 등화기의 구성도.
도 2는 일반적인 선형 필터의 개략적인 구조도.
도 3은 본 발명에 따른 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 구성도.
도 4는 본 발명의 동작 흐름도.
도 5는 일반적인 선형 채널 등화기와 본 발명에 따른 적응형 선형 채널 등화기의 S-V 채널 1 BER 성능 그래프.
도 6은 일반적인 선형 채널 등화기와 본 발명에 따른 적응형 선형 채널 등화기의 S-V 채널 2 BER 성능 그래프.
도 7은 일반적인 선형 채널 등화기와 본 발명에 따른 적응형 선형 채널 등화기의 S-V 채널 3 BER 성능 그래프.
도 8은 일반적인 선형 채널 등화기와 본 발명에 따른 적응형 선형 채널 등화기의 S-V 채널 4 BER 성능 그래프.
<도면의 주요 부분에 대한 부호의 설명>
110 : 적응 등화 알고리즘 121,122 : 등화 필터
130 : 탭 위치 제어부 140 : 훈련열 저장 버퍼
150 : 필터 계수 저장 버퍼 160 : 곱셈기
본 발명은 채널 등화기에 관한 것으로, 특히 등화 필터를 비대칭적 구조로 형성하여 등화 범위를 확장하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및 등화방법에 관한 것이다.
일반적으로 고선명 텔레비전을 포함한 고속의 디지털 통신 시스템의 물리적 채널은 자유 공간이다. 이 채널은 매질이 없는 진공 상태인 경우에는 이상적인 채널로 생각할 수 있으나, 실제 전송 신호는 공기, 구름, 대기층 등의 기상 변화 또는 태양의 영향에 의해 전파되는 경로가 굴절되어 여러 개의 다중 경로(Multi-Path)를 통해 수신된다.
또한, 산, 절벽, 대지 등의 지형과 숲, 건물 등에 의해 반사, 투과되어 전파되는 고정된 다중 경로와 비행기, 자동차 등에 의해 발생되는 시변화 다중 경로 등이 발생하게 된다. 이러한 다중 경로 전파는 같은 신호가 각기 다른 전파 시간을 갖는 여러 개의 경로를 통해 전달되므로 디지털 신호의 전송에 있어서는 고속의 디 지털 통신 시스템의 성능을 저하시키는 가장 큰 요인인 심볼간의 간섭(Inter-Symbol Interference : 이하, ISI라 칭함)을 일으키게 된다.
이와 같이 채널은 여러 가지 원인에 의하여 이상적인 특성을 만족하지 못하고 신호를 전송함에 있어서 왜곡을 발생하게 된다. 고선명 텔레비전과 같은 디지털 전송 방식에 있어서는 신호의 왜곡이 수신측에서 비트 검출 오류를 일으킴으로써 화면 전체가 복원이 불가능하거나 전혀 다른 화상이 나타나는 현상이 발생할 가능성이 있다.
이러한 현상을 극복하기 위하여 이상적인 특성에서 벗어나 왜곡된 채널을 통과한 수신 신호를 처리하여 채널의 특성을 보상함으로써 수신측에서의 비트 오류 검출 오류를 감소시킬 수 있도록 하는 것을 채널 등화기(Channel Equalizer)라 한다.
수신 신호로부터 채널 등화를 하기 위해서는 송신측에서 일정 기간 동안 수신기에서 미리 알고 있는 데이터 열을 전송하고, 수신측에서는 채널을 통하면서 왜곡된 데이터 펄스의 파형과 원래의 파형을 비교하여 채널의 왜곡 정도를 추정하는 방법이 있다.
이렇게 정해진 데이터 열을 전송하는 기간을 훈련 모드(Training Mode)라고 하고, 이 기간 동안에 전송하는 데이터 열을 훈련열(Training Sequence)이라고 한다. 이러한 훈련열은 일반적으로 의사 랜덤 수열(pseudo random sequence)로 구성된다. 훈련기간이 끝나면 훈련열 대신에 판정된 데이터를 사용하는데 이 기간을 판정 의거 모드(DD : decision-directed mode)라고 한다.
채널 등화기에서는 이러한 훈련열 또는 판정된 데이터를 기준신호로 정하고, 기준신호와 등화기 출력과의 차이를 오차 신호로 추출하고, 이 오차 신호에 의해 등화기의 탭을 갱신하게 된다.
한편, 등화기가 왜곡된 신호를 올바르게 보상하기 위해서는 채널에 의한 지연시간보다 최소한 같거나 또는 그 이상의 시간 지연을 갖는 필터의 탭수를 가져야 하며, 등화기는 그 구조에 따라 선형과 비선형 구조로 구분할 수 있다.
선형 구조를 갖는 등화기는 LMS(Least Mean Square)와 NLMS(Normalize LMS), RLS(Recursive Least Square) 그리고 MLSE(Maximum Likelyhood Sequence Estimation) 방식으로 나뉠 수 있으며 MLSE, RLS, NLMS, LMS 순으로 성능이 우수하다고 알려져 있다.
이들 방식은 채널 추정을 하여 계수를 갱신하는 방법에 따라 구분할 수 있는데, LMS 방식의 필터 계수 갱신 과정은 수학식[1]과 같이 쓸 수 있다.
수학식[1]
Figure 112005053143487-pat00001
여기서,
Figure 112005053143487-pat00002
은 갱신된 필터의 계수를 의미하고,
Figure 112005053143487-pat00003
은 갱신되지 않은 필터의 계수를 의미한다.
Figure 112005053143487-pat00004
는 각각 스텝-사이즈, 필터 입력, 훈련신호를 나타낸다.
RLS 방식을 사용하는 등화기의 필터 계수 갱신은 수학식[2]와 같이 쓸 수 있다.
수학식[2]
Figure 112005053143487-pat00005
수학식 (2)에서
Figure 112005053143487-pat00006
은 각각 이득 벡터와 추정 오차를 의미한다.
도 1은 종래의 개략적인 선형 등화기를 나타낸 것으로, 지연부(10)에서 입력신호(μ(n))를 다수개의 지연기(10-1,...,10-n)로 한 클럭씩 순차 지연시키고, 승산부(20)의 다수개의 승산기(20-1,...20-n)에서 상기 지연부(10) 내의 다수개의 지연기(10-1,...,10-n)에서 각각 지연된 값과 필터 계수(
Figure 112005053143487-pat00007
)를 승산하며, 합산부(30)에서 상기 승산부(20) 내의 다수의 승산기(20-1,...20-n)에서 각각 얻어진 값을 합산하여 등화기 출력으로 내보내게 된다.
또한, 도시하지는 않았지만 상기 합산부(30)를 통해 출력되는 등화된 출력이 에러 추정기를 통해 훈련신호와 감산되어 에러 추정치를 출력하게 되며, 이를 바탕으로 상기 필터 계수를 갱신하여 왜곡된 채널 신호를 보상하도록 되어 있다.
이러한 선형 등화기에서 상기 지연부(10), 승산부(20), 합산부(30)로 이루어지는 등화 필터는 도 2에 도시한 바와 같이, 기준 탭(Main Tap)을 중심으로 Precusor-ISI(이하, Pre-ISI라 칭함)를 제거하는 필터 전단부(A)와 Postcusor-ISI(이하, Post-ISI라 칭함)를 제거하는 필터 후단부(B)로 이루어지는 대칭적인 형태의 구조를 갖고 있다.
이러한 채널 등화기의 성능을 향상시키기 위해서는 보다 긴 시간 지연을 보상할 수 있도록 등화 필터의 탭수를 증가시키거나, 채널 추정 정확도를 높이는 방 법이 있다.
그러나 등화기 성능을 향상시키기 위해서 등화 필터의 탭 수를 증가시키게 되면 이는 하드웨어의 복잡도 증가와 이로 인한 가격 상승요인으로 작용하게 되며, 이러한 문제는 채널 추정의 정확도를 높이기 위한 방법에서도 동일하게 나타나는 문제점이 있었다.
본 발명은 이러한 점을 감안한 것으로, 본 발명의 목적은 채널 등화기의 등화 필터의 기준 탭을 필터 중앙에 위치시키지 않고 필터의 좌, 우측 끝에 위치시켜 등화 필터의 구조를 비대칭적 구조로 형성하여 각각 Pre-ISI와 Post-ISI를 분리시켜 필터의 계수를 설정함으로써 하드웨어 복잡도 증가를 억제하면서도 등화 성능을 개선할 수 있도록 한 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및 이의 등화 방법을 제공함에 있다.
상기 본 발명의 목적을 달성하기 위한 본 발명에 따른 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기는, 입력되는 훈련열을 바탕으로 실제 정보를 담고 있는 입력신호의 Pre-ISI 또는 Post-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 가변되는 등화 필터수단; 상기 등화 필터수단의 기준 탭 위치를 제어하는 탭 위치 제어수단; 상기 등화 필터수단에서 출력되는 Pre-ISI와 Post-ISI 제거를 위한 필터 계수가 저장되는 필터 계수 저장수단; 실제 정보를 담고 있는 입력신호와 상기 필터 계수 저장수단에 저장된 필터 계수를 곱하여 상기 입력신호의 왜곡을 보상하는 신호출력수단;을 포함하여 구성됨을 특징으로 한다.
상기 등화 필터수단은 상기 기준 탭을 중심으로 비대칭 구조를 가지며, 상기 Pre-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 좌측 끝에 위치하고, Post-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 우측 끝에 위치함이 바람직하다.
또한, 상기 Pre-ISI 제거를 위한 필터 계수 설정시 이용된 훈련열이 상기 Post-ISI 제거를 위한 필터 계수 설정시 재활용될 수 있도록 상기 Pre-ISI 제거를 위한 필터 계수 설정시 입력된 훈련열이 저장되는 훈련열 저장 수단을 더 포함함이 바람직하다.
상기 목적을 달성하기 위한 본 발명에 따른 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 등화 방법은, 등화 필터를 이용하여 입력신호의 왜곡을 보상하는 채널 등화기의 등화 방법에 있어서, 상기 입력신호의 Pre-ISI를 제거하기 위해 상기 등화 필터의 기준 탭의 위치를 가변하는 제 1 단계; 입력되는 훈련열을 바탕으로 상기 제 1 단계에 의해 기준 탭의 위치가 정해진 등화 필터를 통해 상기 입력신호의 Pre-ISI를 제거하기 위한 필터 계수를 설정 및 저장하는 제 2 단계; 상기 입력신호의 Post-ISI를 제거하기 위해 상기 등화 필터의 기준 탭의 위치를 가변하는 제 3 단계; 입력되는 훈련열을 바탕으로 상기 제 3 단계에 의해 기준 탭의 위치가 정해진 등화 필터를 통해 입력신호의 Post-ISI를 제거하기 위한 필터 계수를 설정 및 저장하는 제 4 단계; 및 상기 제 2 단계 및 제 4 단계에서 저장된 필터 계수를 이용하여 입력신호의 왜곡을 보상하는 제 5 단계;로 이루어짐을 특징으로 한다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 보다 상세하게 설명한다. 단, 하기 실시예는 본 발명을 예시하는 것일 뿐 본 발명의 내용이 하기 실시 예에 한정되는 것은 아니다.
도 3은 본 발명에 따른 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 구성도를 도시한 것이다.
이에 도시한 바와 같이, 입력되는 훈련열(Training Sequence)을 바탕으로 적응 등화 알고리즘(110)에 의해 Pre-ISI에 의한 간섭을 제거할 수 있도록 설정되는 필터 계수에 따라 Pre-ISI 제거를 위한 필터 계수 설정시에는 기준 탭이 필터의 우측 끝(a)에 위치하고, 상기 적응 등화 알고리즘(110)에 의해 Post-ISI에 의한 간섭을 제거할 수 있도록 설정되는 필터 계수에 따라 Post-ISI 제거를 위한 필터 계수 설정시에는 기준 탭이 필터의 좌측 끝(b)에 위치하는 등화 필터(121),(122), 상기 등화 필터(121),(122)의 기준 탭 위치를 제어하는 탭 위치 제어부(130), 상기 훈련열이 저장되는 훈련열 저장 버퍼(140), 상기 등화 필터(121),(122)에서 출력되는 Pre-ISI 및 Post-ISI를 제거하기 위한 필터 계수가 저장되는 필터 계수 저장 버퍼(150)로 구성된다. 미설명 부호인 (160)은 실제 정보를 받고 있는 입력 데이터 심볼과 상기 필터 계수 저장 버퍼(150)에 저장된 필터 계수를 곱하여 출력하는 곱셈기이다.
상기 적응 등화 알고리즘(110)은 LMS 또는 RLS 또는 NLMS 등의 적응 등화 알고리즘이다.
그리고 상기 Pre-ISI와 Post-ISI를 제거하기 위한 등화 필터(121),(122)는 실질적으로 하나의 필터이나, 이해를 돕기 위해 도 3에서는 Pre-ISI를 제거하기 위해 우측 끝(a)에 기준 탭이 위치하는 등화 필터(121)와 Post-ISI를 제거하기 위해 기준 탭이 좌측 끝(b)에 위치하는 등화 필터(122)로 구분하여 도시한 것이며, 실선으로 표시한 부분은 Pre-ISI를 제거하기 위한 부분이며, 점선으로 표시한 부분은 Post-ISI를 제거하기 위한 부분이다.
상기와 같이 구성된 본 발명을 도 4의 흐름도와 함께 설명한다.
먼저, 동작 초기에는 Pre-ISI를 제거하기 위해 탭 위치 제어부(130)에서 등화 필터(121)의 기준 탭을 우측 끝(a)에 위치시키게 된다(S110).
이때, 등화 필터(121)의 계수는 적응 등화 알고리즘(110)에 따라 Pre-ISI에 의한 간섭을 제거할 수 있도록 설정되며, 이를 바탕으로 훈련열 구간동안 등화 필터(121)에 의해 설정되는 필터 계수는 필터 계수 저장 버퍼(150)에 저장된다(S120).
또한, 상기 Pre-ISI를 제거하기 위한 필터 계수 설정시 사용된 훈련열은 상기 훈련열 저장 버퍼(140)에 저장되어 Post-ISI를 제거하기 위한 필터 계수 설정시에 재활용하게 된다.
상기 Pre-ISI제거를 위한 필터 계수 설정이 완료되면 상기 탭 위치 제어부(130)는 등화 필터(122)의 기준 탭 위치를 좌측 끝(b)으로 위치시켜(S130) Post- ISI를 제거하기 위한 필터 계수를 설정하게 된다.
이는 상기 Pre-ISI 제거를 위한 필터 계수 설정시와 마찬가지로 등화 필터(122)의 계수가 적응 등화 알고리즘(110)에 따라 Post-ISI에 의한 간섭을 제거할 수 있도록 설정되며, 이를 바탕으로 상기 훈련열 저장 버퍼(140)에 저장된 훈련열 입력 구간동안 상기 등화 필터(122)에 의해 설정되는 필터 계수가 필터 계수 저장 버퍼(150)에 저장된다(S140).
훈련열 구간이 종료되고, 실제 데이터 심볼(Data Symbol)이 수신되는 구간에서는 통상의 선형 등화기에서처럼 수신된 데이터 심볼과 상기 필터 계수 저장 버퍼(150)에 저장된 Pre-ISI와 Post-ISI 제거를 위한 필터 계수 값을 곱셈기(160)를 통해 곱하여 왜곡된 신호를 보상하게 된다(S150).
도 5 내지 도 8은 본 발명에 따른 비대칭 필터 구조를 이용한 적응형 선형 채널 등화기의 성능을 시간지연 효과와 지연에 따른 신호의 왜곡정도가 다른 4개의 채널 모델에서 비트 오류율을 이용하여 종래의 적응형 선형 채널 등화기와 비교한 그래프이다. 각각의 그래프에서 볼 수 있듯이 전반적으로 본 발명의 적응형 선형 등화기의 성능이 뛰어남을 알 수가 있다.
도 6은 채널의 지연시간이 26 심볼일 때, 이에 따른 신호의 왜곡을 보상하기 위해 종래의 등화기와 본 발명의 등화기의 필터 탭수를 21개, 31개를 사용할 때의 성능을 나타낸 것으로, 사용한 필터의 탭 수에 관계없이 본 발명에 따른 적응형 선형 채널 등화기의 성능이 우수함을 확인 할 수 있다.
특히 사용된 탭 수가 채널의 심볼지연 시간보다 작은 21개의 탭일 경우, 두 등화기의 성능차이는 보다 극명하게 나타남을 알 수 있다. 채널에 의한 심볼의 지연 시간이 각각 49, 81에 해당하는 채널 모델 2,3,4에 대한 결과 그래프인 도 6 내지 도 8에서도 본 발명에 따른 등화기의 성능이 우수함을 확인 할 수 있다.
특히, 동일한 시간 지연을 갖지만 신호 왜곡의 정도 차이가 다른 채널에 대한 결과인 도 7, 도 8의 결과는 본 발명에 따른 등화기의 성능이 등화 범위의 확장뿐만 아니라 동일한 등화 범위에서도 추정의 정확도를 높여 줄 수 있음을 의미한다.
수학식[3]은 종래의 적응형 선형 채널 등화기에서 LMS알고리즘을 사용할 때 제거 가능한 ISI의 범위를 나타낸다.
수식학[3]
Figure 112005053143487-pat00008
수학식[3]에서
Figure 112005053143487-pat00009
는 사용된 등화기 필터의 탭 수를 나타내며,
Figure 112005053143487-pat00010
은 등화기에 의해 보상된 신호를 나타낸다. 여기서 볼 수 있듯이 등화 필터의 탭지연 시간이 심볼의 시간과 같다고 할 때 종래의 선형 채널 등화기의 등화 범위는 최대
Figure 112005053143487-pat00011
개 심볼에 해당함을 알 수 있다.
반면, 본 발명에 따른 적응형 선형 채널 등화기의 등화 가능한 최대 범위는
Figure 112005053143487-pat00012
이 되며, 이는 수학식[5]에서 확인 할 수 있다. 수학식[4]는 본 발명에 따른 적응형 선형 채널 등화기의 Pre-ISI와 Post-ISI를 제거하기 위한 필터의 계수를 나 타낸다.
수학식[4]
Figure 112005053143487-pat00013
수학식[5]
Figure 112005053143487-pat00014
상기와 같이 본 발명은 등화 필터의 기준 탭을 중앙에 위치시키지 않고, Pre-ISI 제거를 위한 필터 계수 설정시에는 기준 탭을 좌측 끝에 위치시키고, Post-ISI 제거를 위한 필터 계수 설정시에는 기준 탭을 우측 끝에 위치시켜 각각 설정된 Pre-ISI 제거를 위한 필터 계수와 Post-ISI 제거를 위한 필터 계수를 이용하여 일괄적으로 ISI를 제거할 수 있도록 하여 등화 범위를 확장할 수 있도록 한 것이다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 또는 변형하여 실시할 수 있다.
이상에서 설명한 바와 같이, 본 발명은 Pre-ISI 제거를 위한 필터 계수 설정시에는 기준 탭을 좌측 끝에 위치시키고, Post-ISI 제거를 위한 필터 계수 설정시에는 기준 탭을 우측 끝에 위치시킴으로써 기존의 선형 등화기와 동일한 탭수의 등화 필터를 사용하지만 상대적으로 확장된 등화 범위를 가질 수 있게 되며, 이에 따라 보다 긴 시간 지연을 갖게 되는 채널에서 연산량의 증가없이 효과적으로 ISI를 제거할 수 있게 된다.
또한, 개선된 등화 성능을 가질 수 있게 됨에 따라 하드웨어 증가로 인한 비용상승 요인을 감소시킬 수 있게 됨에 따라 보다 큰 시장성을 확보할 수 있게 된다.

Claims (8)

  1. 입력되는 훈련열을 바탕으로 실제 정보를 담고 있는 입력신호의 Pre-ISI 또는 Post-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 가변되는 등화 필터수단;
    상기 등화 필터수단의 기준 탭 위치를 제어하는 탭 위치 제어수단;
    상기 등화 필터수단에서 출력되는 Pre-ISI와 Post-ISI 제거를 위한 필터 계수가 저장되는 필터 계수 저장수단;
    실제 정보를 담고 있는 입력신호와 상기 필터 계수 저장수단에 저장된 필터 계수를 곱하여 상기 입력신호의 왜곡을 보상하는 신호출력수단;
    을 포함하여 구성됨을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기.
  2. 제 1 항에 있어서, 상기 등화 필터수단은
    상기 기준 탭을 중심으로 비대칭 구조를 갖는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기.
  3. 제 2 항에 있어서, 상기 등화 필터수단은
    상기 Pre-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 좌측 끝에 위치하고, Post-ISI 제거를 위한 필터 계수 설정시 기준 탭의 위치가 우측 끝에 위치하는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기.
  4. 제 1 항에 있어서, 상기 Pre-ISI 제거를 위한 필터 계수 설정시 이용된 훈련열이 상기 Post-ISI 제거를 위한 필터 계수 설정시 재활용될 수 있도록 상기 Pre-ISI 제거를 위한 필터 계수 설정시 입력된 훈련열이 저장되는 훈련열 저장 수단을 더 포함하는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기.
  5. 등화 필터를 이용하여 입력신호의 왜곡을 보상하는 채널 등화기의 등화 방법에 있어서,
    상기 입력신호의 Pre-ISI를 제거하기 위해 상기 등화 필터의 기준 탭의 위치를 가변하는 제 1 단계;
    입력되는 훈련열을 바탕으로 상기 제 1 단계에 의해 기준 탭의 위치가 정해진 등화 필터를 통해 상기 입력신호의 Pre-ISI를 제거하기 위한 필터 계수를 설정 및 저장하는 제 2 단계;
    상기 입력신호의 Post-ISI를 제거하기 위해 상기 등화 필터의 기준 탭의 위 치를 가변하는 제 3 단계;
    입력되는 훈련열을 바탕으로 상기 제 3 단계에 의해 기준 탭의 위치가 정해진 등화 필터를 통해 입력신호의 Post-ISI를 제거하기 위한 필터 계수를 설정 및 저장하는 제 4 단계; 및
    상기 제 2 단계 및 제 4 단계에서 저장된 필터 계수를 이용하여 입력신호의 왜곡을 보상하는 제 5 단계;
    로 이루어짐을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 등화 방법.
  6. 제 5 항에 있어서, 상기 제 1 단계에서 등화 필터의 기준 탭의 위치는 등화 필터의 좌측 끝에 위치하는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 등화 방법.
  7. 제 5 항에 있어서, 상기 제 3 단계에서 등화 필터의 기준 탭의 위치는 등화 필터의 우측 끝에 위치하는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 등화 방법.
  8. 제 5 항에 있어서, 상기 제 4 단계에서 이용되는 훈련열은 상기 제 2 단계에서 사용된 훈련열이 재활용되는 것을 특징으로 하는 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기의 등화 방법.
KR1020050088547A 2005-09-23 2005-09-23 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법 KR100688442B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050088547A KR100688442B1 (ko) 2005-09-23 2005-09-23 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050088547A KR100688442B1 (ko) 2005-09-23 2005-09-23 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법

Publications (1)

Publication Number Publication Date
KR100688442B1 true KR100688442B1 (ko) 2007-03-02

Family

ID=38102148

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050088547A KR100688442B1 (ko) 2005-09-23 2005-09-23 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법

Country Status (1)

Country Link
KR (1) KR100688442B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100860503B1 (ko) * 2007-03-30 2008-09-26 인하대학교 산학협력단 계층적 궤환 필터 및 연판정 장치를 이용한 결정 궤환등화기

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0937186A (ja) * 1995-07-25 1997-02-07 Matsushita Electric Ind Co Ltd 波形等化装置
KR20000066289A (ko) * 1999-04-15 2000-11-15 손연호 볼형 체크 밸브를 갖는 모르타르 펌프
KR20010114030A (ko) * 2000-06-20 2001-12-29 윤종용 훈련 신호를 이용한 적응 등화기용 필터 탭 길이 조정장치 및 방법
KR20040038181A (ko) * 2002-10-31 2004-05-08 엘지전자 주식회사 채널 등화기 및 이를 이용한 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0937186A (ja) * 1995-07-25 1997-02-07 Matsushita Electric Ind Co Ltd 波形等化装置
KR20000066289A (ko) * 1999-04-15 2000-11-15 손연호 볼형 체크 밸브를 갖는 모르타르 펌프
KR20010114030A (ko) * 2000-06-20 2001-12-29 윤종용 훈련 신호를 이용한 적응 등화기용 필터 탭 길이 조정장치 및 방법
KR20040038181A (ko) * 2002-10-31 2004-05-08 엘지전자 주식회사 채널 등화기 및 이를 이용한 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100860503B1 (ko) * 2007-03-30 2008-09-26 인하대학교 산학협력단 계층적 궤환 필터 및 연판정 장치를 이용한 결정 궤환등화기

Similar Documents

Publication Publication Date Title
KR100708482B1 (ko) 채널 등화기 및 채널 등화 방법
KR100447201B1 (ko) 채널 등화 장치 및 이를 이용한 디지털 tv 수신기
US8711916B2 (en) Tap initialization of equalizer based on estimated channel impulse response
US20020150155A1 (en) Convergence speed, lowering the excess noise and power consumption of equalizers
US20070058081A1 (en) Channel equalizer and digital television receiver using the same
KR100577260B1 (ko) 채널 등화 장치 및 방법
GB2238932A (en) Decision feedback equalizer including forward part whose signal reference point is shiftable depending on channel response
KR100915315B1 (ko) 소프트웨어 규정 가능한 블록 적응형 판정 피드백 등화기
US8208529B2 (en) Equalization apparatus and method of compensating distorted signal and data receiving apparatus
JP2008510323A (ja) エルミート最適化法を用いて通信用受信機のイコライザのフィルタ係数を計算する方法
KR100688442B1 (ko) 비대칭 필터 구조를 갖는 적응형 선형 채널 등화기 및이의 등화 방법
US8644369B1 (en) Equalizer adaptation for heavily compressed or clipped communications signals
KR19980015797A (ko) 에러 궤환을 이용한 결정 궤환 등화기
KR100245997B1 (ko) 채널 등화기의 탭 계수 갱신 장치 및 그 방법
KR100556387B1 (ko) 시간영역 적응 등화 장치 및 그 방법
KR100698150B1 (ko) 디지털 방송 수신기의 채널 등화 장치 및 그 방법
KR100525431B1 (ko) 채널 등화 장치
KR100227804B1 (ko) 가변 적응 상수를 이용한 채널 등화기 및 채널 등화기의 탭 계수 갱신방법
KR100241769B1 (ko) 고선명 텔레비젼의 채널 등화기 탭 계수 갱신방법
Tong et al. An iterative subblock-based receiver for SC-FDE systems in time-varying underwater acoustic channels
US6940924B1 (en) Signal detection based on channel estimation
KR20060055924A (ko) 잡음 제거 장치 및 방법 그리고 채널 등화 시스템
JP4775596B2 (ja) 通信受信機の等化器に使用するフィルタ係数の計算
KR100623064B1 (ko) 선형 등화기와 비선형 등화기를 결합한 적응형 등화 시스템및 방법
KR20000050506A (ko) 고선명 텔레비전에서 채널 등화기의 탭 계수 갱신장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120214

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130123

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee