KR100683668B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100683668B1 KR100683668B1 KR1020040013899A KR20040013899A KR100683668B1 KR 100683668 B1 KR100683668 B1 KR 100683668B1 KR 1020040013899 A KR1020040013899 A KR 1020040013899A KR 20040013899 A KR20040013899 A KR 20040013899A KR 100683668 B1 KR100683668 B1 KR 100683668B1
- Authority
- KR
- South Korea
- Prior art keywords
- discharge
- dielectric
- address
- dielectric layer
- electrode
- Prior art date
Links
Images
Classifications
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47G—HOUSEHOLD OR TABLE EQUIPMENT
- A47G21/00—Table-ware
- A47G21/10—Sugar tongs; Asparagus tongs; Other food tongs
- A47G21/103—Chop-sticks
Landscapes
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 어드레스 방전에 의한 형광체 열화의 발생을 방지하고, 명실 및 암실 콘트라스트를 향상시키면서, 충분한 주방전 공간을 확보하여 휘도 및 발광 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다. 본 발명에 의한 플라즈마 디스플레이 패널은, 배면기판; 배면기판 상에서 일 방향으로 연장되도록 배치되는 어드레스 전극들; 어드레스 전극들을 덮는 제1 유전체층; 제1 유전체층 상에서 방전 공간을 구획하도록 형성되는 격벽들; 배면기판과 소정 간격 이격되어 상호 대향하도록 배치되는 전면기판; 배면기판과 대향하는 전면기판의 일면 상에서 어드레스 전극들과 교차하도록 배치되는 유지 전극쌍들; 유지 전극쌍들을 덮고 있는 제2 유전체층; 제2 유전체층 상에 형성되는 보호층; 방전 공간 내부에 충전되는 방전가스; 방전공간 내에서 제1 유전체층으로부터 전면 기판을 향해 소정의 높이로 돌출되는 돌출 유전체; 및 적어도 제1 유전체 상에 형성되는 형광체층을 구비하는 것을 특징으로 한다.
Description
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 분해 사시도이다.
도 2는 본 발명의 바람직한 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다.
도 3은 도 2의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다.
도 4는 도 2의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도 5는 본 발명의 바람직한 다른 실시예로서, 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다.
도 6은 본 발명의 바람직한 다른 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다.
도 7은 도 6의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다.
도 8은 도 6의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도 9는 본 발명의 바람직한 다른 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다.
도 10은 도 9의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다.
도 11은 도 9의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도 12는 도 9의 플라즈마 디스플레이 패널의 어드레스 전극 배치를 개략적으로 도시한 평면도이다.
도 13은 본 발명의 바람직한 다른 실시예로서, 4 전극형 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다.
도 14는 도 13의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다.
도 15는 도 13의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
101, 21, 41, 61: 배면기판, 102, 22, 42, 62: 어드레스 전극,
104, 24, 44, 64: 제1 유전체층, 25, 45, 65: 돌출 유전체,
106, 26, 46, 66: 격벽, 27, 47, 67: 단차 격벽,
108, 28, 48, 68: 형광체층, 29, 49, 69: 방전 공간,
111, 31, 51, 71: 전면기판, 112, 32, 52, 72: 유지 전극,
114, 34, 54, 74: 제2 유전체층, 115, 35, 55, 75: 보호층.
본 발명은 플라즈마 디스플레이 패널(PDP; Plasma Display Panel)에 관한 것으로서, 보다 상세하게는 어드레스 방전에 의한 형광체 열화의 발생을 방지하고, 명실 및 암실 콘트라스트를 향상시키면서, 충분한 주방전 공간을 확보하여 휘도 및 발광 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은, 표시 용량, 휘도, 콘트라스트 및 시야각 등의 표시 성능이 우수하여, 음극선관(Cathode Ray Tube)을 대체할 수 있는 평판형 표시 패널로서 주목받고 있다. 이러한 플라즈마 디스플레이 패널은 그 동작 원리에 따라 직류(Direct Current, DC)형과 교류(Alternative Current, AC)형으로 대별된다. 직류형 플라즈마 디스플레이 패널은 모든 전극들이 방전 공간에 노출된 구조로서, 그 대응되는 전극들 사이에 전하(charges)들의 이동이 직접적으로 이루어진다.
이에 반하여, 교류형 플라즈마 디스플레이 패널은 대응하는 전극들 중에서 적어도 한 전극이 유전체로 둘러싸인 구조로서, 그 대응되는 전극들 사이에 직접적인 전하들의 이동이 이루어지지 않고, 벽전하(wall charge)의 전계에 의하여 방전이 수행된다.
또한, 플라즈마 디스플레이 패널은 그 전극들의 구성 형태에 따라 대향 방전형 및 면방전형으로 대별될 수 있다. 대향 방전형 플라즈마 디스플레이 패널에서는 단위 화소마다 발광될 화소를 선택하기 위한 어드레스 전극 및 주사 전극이 대향되게 마련되어, 원하는 화소를 선택하여 방전시키는 어드레스 방전 및 상기 어드레스 방전을 유지시키는 유지(sustaining) 방전이 상기 두 전극들 사이에서 일어난다. 한편, 면방전형 플라즈마 디스플레이 패널에서는, 단위 화소마다 상기 어드레스 전극에 대향되는 주사(scan) 전극 및 공통(common) 전극이 마련되어, 어드레스 전극과 공통 전극 사이에서 상기 어드레스 방전이 일어나고, 주사 전극과 공통 전극 사이에서 상기 유지 방전이 일어난다.
이하에서, 이러한 3전극 면방전형 플라즈마 디스플레이 패널(100)의 한가지 구조를 도 1을 참조하여 개략적으로 설명한다.
도시된 바와 같이, 배면기판(101) 위에는 어드레스 전극(102)이 소정 패턴으로 형성되며, 어드레스 전극(102) 및 배면기판(101) 상면에는 어드레스 전극(102)을 매립하는 제1 유전체층(104)이 형성된다. 상기 제1 유전체층(104) 위에는 격벽(106)이 형성되어 방전 거리를 유지시키고, 상기 제1 유전체층(104) 및 격벽(106)면에는 형광체층(108)이 도포된다.
또한, 배면기판(101)의 상측에 배치되는 전면기판(111)의 하면에는 어드레스 전극(102)과 직교하는 공통 전극(112a) 및 주사 전극(112b)이 형성되고, 상기 전극들(112a, 112b)은 소정의 금속으로 이루어진 버스 전극(112c)과 전기적으로 연결되어 초기 방전을 일으키게 된다. 여기에서, 상기 전극들(112a,112b,112c)은 디스플레이 전극(112)을 구성한다. 그리고, 전면기판(111)과 그 하면에 형성된 전극(112a,112b,112c)들은 제2 유전체층(114)에 의해 매립되며, 제2 유전체층(114) 의 상면에는 일산화마그네슘(MgO)으로 된 보호층(115)이 형성된다.
따라서, 상기 각 전극에 소정의 전압이 인가되면 제1 유전체층(104)으로 방전 가스의 이온이 집적되고, 상기 이온을 경유하여 상기 어드레스 전극(102)과 공통 전극(112a) 사이에서 트리거 방전이 일어나 전면기판(111)의 제2 유전체층(114) 하면에 하전 입자가 형성된다. 이러한 상태에서, 화상 신호에 따라 주사 전극(112b)과 공통 전극(112a) 사이에 소정의 전압이 인가되면 방전 공간에서 유지 방전이 일어난다. 이때, 방전 가스 내에서 플라즈마가 형성되고 그 자외선 방사에 의하여 형광체층(108)의 형광체가 여기되어 빛이 발생된다.
이러한 구성의 통상의 플라즈마 디스플레이 패널에 있어서, 발광 효율 및 휘도를 향상시키기 위해 최근에는 격벽을 매트릭스형 또는 델타형으로 형성하는 방안이 강구되고 있는데, 이러한 형태의 격벽은 현재까지는 원하는 만큼의 발광 효율을 얻는 데에는 한계가 있다. 상기 발광 효율은 일반적으로 격벽의 높이를 높게 하여 형광체의 도포 면적 및 방전 공간을 증가시킴으로써 향상시키는 것이 가능하지만, 격벽이 높아질수록 어드레싱 전압이 높아져야 하므로 격벽 높이를 무제한적으로 높일 수 없는 문제점이 있다.
또한, 어드레스 전극(102)이 형광체층(108)의 아래에 위치되므로, 상기 형광체층(108)을 이루고 있는 형광체들이 어드레스 전극(102)과 주사 전극(112b) 사이에 발생하는 어드레스 방전에 의하여 열화되고, 그로 인하여 영구 잔상이 발생하는 문제점이 있다.
또한, 어드레스 방전 시에 어드레스 전극(102)과 주사 전극(112b) 사이에 형 성된 형광체로부터 가시광이 발광되므로, 콘트라스트가 나빠지는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 방전 공간 내부가 단차를 갖도록 형성되고, 어드레스 방전을 일으키는 어드레스 전극과 주사 전극 사이에 형광체가 형성되지 아니하여, 어드레스 방전에 의한 형광체 열화의 발생을 방지하고, 명실 및 암실 콘트라스트를 향상시키면서, 충분한 주방전 공간을 확보하여 휘도 및 발광 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 플라즈마 디스플레이 패널은,
배면기판;
상기 배면기판 상에서 일 방향으로 연장되도록 배치되는 어드레스 전극들;
상기 어드레스 전극들을 덮는 제1 유전체층;
상기 제1 유전체층 상에서 방전 공간을 구획하도록 형성되는 격벽들;
상기 배면기판과 소정 간격 이격되어 상호 대향하도록 배치되는 전면기판;
상기 배면기판과 대향하는 상기 전면기판의 일면 상에서 상기 어드레스 전극들과 교차하도록 배치되는 유지 전극쌍들;
상기 유지 전극쌍들을 덮고 있는 제2 유전체층;
상기 제2 유전체층 상에 형성되는 보호층;
상기 방전 공간 내부에 충전되는 방전가스;
상기 방전공간 내에서 상기 제1 유전체층으로부터 상기 전면 기판을 향해 소정의 높이로 돌출되는 돌출 유전체; 및
적어도 제1 유전체 상에 형성되는 형광체층을 구비하는 것을 특징으로 한다.
또한, 돌출 유전체 위의 적어도 일부 영역에 형성되는 단차 격벽을 더 구비하는 것이 바람직하다.
본 발명에 따르면, 어드레스 방전에 의한 형광체 열화의 발생을 방지하고, 명실 및 암실 콘트라스트를 향상시키면서, 충분한 주방전 공간을 확보하여 휘도 및 발광 효율을 향상시킬 수 있다.
이하, 첨부된 도면을 참조하여 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.
도 2는 본 발명의 바람직한 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다. 도 3은 도 2의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다. 도 4는 도 2의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도면을 참조하면, 본 발명에 따른 플라즈마 디스플레이 패널(2)은, 배면기판(21)과; 전면기판(31)과; 돌출 유전체(25); 및 형광체층(28)을 구비한다.
상기 배면기판(21)에는 일면에 어드레스 전극들(22) 및 방전공간을 구획하는 격벽들(26)이 형성된다. 상기 전면기판(31)은 배면기판(21)과 소정 간격 이격되어 배면기판(21)의 어드레스 전극들(22)과 격벽들(26)이 형성되는 면과 대향하도록 배 치되는 것으로, 배면기판(21)과 대향하는 일면에 유지 전극들(32)이 어드레스 전극들(22)과 교차되도록 형성된다. 상기 돌출 유전체(25)는 어드레스 전극들(22)로부터 연장되어 방전공간(29) 내부로 돌출되도록 형성된다. 상기 형광체층(28)은 방전공간 내부의 돌출 유전체(25)의 전면기판을 향하는 면과 유지 전극들이 형성되는 면을 제외한 영역 중에서 적어도 일부 영역에 형광체가 도포되어 형성된다.
이러한 기술적 구성을 구비하는 본 발명의 기술적 사상은 3전극형 AC 면방전 플라즈마 디스플레이 패널을 포함한 다양한 형태의 플라즈마 디스플레이 패널에 적용될 수 있다.
특히, 도 2에 도시된 바와 같은 구체적인 실시예로서의 3전극형 AC 면방전 플라즈마 디스플레이 패널(2)은 배면기판(21), 어드레스 전극들(22), 제1 유전체층(24), 격벽들(26), 전면기판(31), 유지 전극(32), 제2 유전체층(34), 보호층(35), 돌출 유전체(25), 및 형광체층(28)을 구비하여 이루어진다.
상기 어드레스 전극(22)은 배면기판(21)의 상에서 일 방향으로 연장되도록 배치된다. 상기 제1 유전체층(24)은 어드레스 전극들(22)을 덮도록 배면기판(21) 위에 형성된다. 상기 격벽(26)은 방전 공간(29)을 구획하도록 제1 유전체층(24)의 상에 형성된다. 이때, 상기 방전 공간(29) 내부에는 방전가스가 충전된다.
상기 전면기판(31)은 배면기판(21)과 소정 간격 이격되어 상호 대향하도록 배치된다. 상기 유지 전극(32)은 상기 전면기판(31)의 하부에 어드레스 전극들(22)과 교차하도록 배치되는데, 특히 본 실시예의 경우에는 직교하도록 전면기판(31)에 형성되는 것이 바람직하다. 상기 제2 유전체층(34)은 유지 전극(32)을 덮도록 전면 기판(31)의 하부에 배치된다. 상기 보호층(35)은 제2 유전체층(34)의 하면에 형성된다.
상기 돌출 유전체(25)는 어드레스 전극(22)과 접속된 제1 유전체층(24)에 접속되고, 방전공간(29) 내에서 제1 유전체층(24)으로부터 전면기판(31)을 향해 소정의 높이로 돌출되도록 형성된다. 상기 형광체층(28)은 적어도 제1 유전체(24) 상에, 바람직하게는 방전공간(29) 내부의 돌출 유전체(25)의 전면기판(31)을 향하는 면과 상기 유지 전극(32)이 형성되는 면을 제외한 영역 중에서 적어도 일부 영역에 형광체가 도포되어 형성된다.
이때, 배면기판(21), 어드레스 전극들(22), 제1 유전체층(24), 격벽들(26), 돌출 유전체(25), 및 형광체층(28)은 하판을 형성하고, 전면기판(31), 유지 전극(32), 제2 유전체층(34), 보호층(35)은 상판을 형성하여, 상판과 하판이 상호 결합되어 플라즈마 디스플레이 패널(2)을 형성한다. 특히, 배면기판(21)과, 전면기판(31), 및 격벽(26)에 의하여 형성된 방전공간(29)이 각각의 방전셀을 형성한다.
상기 전면기판(31) 및 배면기판(21)은 상호 소정 간격 이격되어 서로 대향하도록 배치되어 그 사이에 방전공간(29)이 형성되도록 하는데, 통상적으로 투명한 글라스 재질의 얇은 기판이 사용된다.
상기 유지 전극(32)은 각각 공통 전극(32a), 주사 전극(32b), 및 버스 전극(32c)을 구비하여 이루어진다. 주사 전극(32b)은 어드레스 전극(22)과 어드레스 방전을 일으켜 표시하고자 하는 방전셀을 선택한다. 공통 전극(32a)은 주사 전극(32a)과 함께 각각의 방전셀에서의 휘도를 표현하는 주방전을 일으킨다. 이때, 주사 전극(32b) 및 공통 전극(32a)은 영상이 표현되는 전면기판(31)에 배치되므로, 형광체에서 발광된 가시광선이 통과할 수 있도록 투명한 ITO(Indium Tin Oxide) 전극이 사용되는 것이 바람직하다. 하지만, 통상적으로 ITO 전극은 전기 전도도가 낮으므로, 이러한 문제를 보완하기 위하여 금속성 재질의 버스 전극(32c)이 사용될 수도 있을 것이다.
상기 제2 유전체층(34)은 유지 전극쌍들(32)을 덮도록 전면기판(31)의 하부에 배치되어, 직접 전극이 가스 방전에 노출되는 것을 방지하고, 상기 보호층(35)은 제2 유전체층(34)의 하면에 형성되어, 제2 유전체층(34)이 가스 방전에 의하여 손상되는 것으로부터 보호한다.
상기 어드레스 전극(22)은 배면기판(21)의 상부에 적어도 일 방향으로 연장되도록 배치된다. 이때, 상기 어드레스 전극(22)은 통상의 플라즈마 디스플레이 패널에서와 마찬가지로 적어도 하나 이상의 전극 라인들이 서로 나란히 스트라이프 형태로 배열되는 것이 바람직하다. 또한, 상기 제1 유전체층(24)은 어드레스 전극(22)을 덮도록 배면기판(21) 위에 형성되어, 어드레스 전극(22)이 방전공간(29) 내에서 발생하는 가스 방전에 직접 노출되는 것을 방지한다.
상기 격벽(26)은 배면기판(21)과 전면기판(31) 사이에 형성되어 방전거리를 유지하고, 각각의 방전공간(29)을 구획하여 인접 방전공간과의 간섭을 방지한다. 특히, 본 실시예의 경우에는 도 2에 도시된 바와 같이 격벽이 상기 어드레스 전극과 나란한 방향으로 스트라이프 형태로 배치되는 것이 바람직하다. 다만, 실시예에 따라서는 격자 형태를 포함한 다양한 형태의 격벽 배치에도 본 발명이 적용될 수 있을 것이다.
상기 돌출 유전체(25)는 어드레스 전극(22)에 접속되는 제1유전체층(24)에 접속되고 연장되어 방전공간(29) 내부로 돌출되도록 형성되므로, 어드레스 전극(22)과 주사 전극(32b) 사이에서의 어드레스 방전을 더욱 용이하게 할 수 있을 것이다. 즉, 제1 유전체층(24)를 통하여 어드레스 전극(22)에 접속된 돌출 유전체(25)와 주사 전극(32b) 사이의 거리가 가까워지므로, 표시하고자 하는 방전셀을 선택하는 어드레스 방전을 위하여 어드레스 전극(22)과 주사 전극(32b) 각각에 소정 전압이 인가되는데, 본 발명에 의하면 어드레스 전극에 인가되는 어드레스 전압을 종래의 경우보다도 더 작게 할 수 있을 것이다.
특히, 상기 돌출 유전체(25)가 방전 공간 내부로 돌출되는 높이를 조정하여, 어드레스 방전 전압을 조절할 수 있다. 고 효율 플라즈마 디스플레이 패널을 만들기 위하여 방전공간 내부에 충전되는 방전 가스에서의 제논(Xe)의 비율을 높일 필요가 있는데, 이 경우에 방전을 일으키기 위하여 큰 어드레스 전압이 필요하다. 하지만, 본 발명에 따라 상기 돌출 유전체(25)의 높이를 조절하여 어드레스 전극에 높은 전압을 인가하지 아니하면서도 방전 효율 및 휘도를 높일 수 있다.
이때, 돌출 유전체(25)는 제1 유전체층(24) 및 제2 유전체층(34)을 형성하는 동일한 유전물질로 형성될 수도 있으나, 어드레스 전극(22)으로부터 소정 거리만큼 연장되어 주사 전극(32b)과 어드레스 방전을 일으킬 수 있어야 하므로, 이러한 특성을 만족시킬 수 있는 정도의 유전 특성을 갖는 물질로 형성되는 것이 바람직하다.
또한, 종래의 플라즈마 디스플레이 패널의 휘도와 효율을 높이기 위하여 방 전공간(29)을 크게 하는데는, 어드레스 전극과 주사 전극 사이의 거리가 멀어져 그만큼 어드레스 전압을 높여야 하므로, 방전 공간을 키우는데 한계가 있었다. 하지만, 본 발명에 따라 돌출 유전체(25)를 적용하여 어드레스 방전 거리를 줄여, 어드레스 전압을 높이지 아니하면서도 방전 공간을 키울 수 있으므로, 휘도 및 효율을 증가시킬 수 있다.
또한, 휘도 표현을 위한 주방전인 유지 방전을 일으키는 주사 전극(32b)과 공통 전극(32a)이 형성되는 전면기판(31)의 하면으로부터 배면기판(21) 위의 형광체가 도포된 면 사이의 거리가 길어지는 깊은 홀(deep hole)의 방전 공간(29)을 형성할 수 있으므로, 유지 방전 시의 가스 방전이 형광체에 직접 도달하는 부분이 줄어들어, 그로 인한 영구 잔상의 문제를 완화시킬 수 있다.
또한, 도 2 및 도 3에 도시된 바와 같이 제1 유전체층(24)를 통하여 어드레스 전극(22)과 접속되어 연장된 돌출 유전체(25)가 방전공간 내부의 주사 전극(32b)이 형성된 부분의 바로 아래 영역에 위치되는 것이 바람직하다. 이는, 주사 전극(32b)과 돌출 유전체(25) 사이의 거리를 가능한 가깝게 하여, 어드레스 방전을 더욱 용이하게 하고, 주사 전극(32b)과 어드레스 전극(22) 사이의 어드레스 방전을 일으키는 공간과 주사 전극(32b)과 공통 전극(32a) 사이의 유지 방전을 일으키는 공간이 분리될 수 있도록 하기 위함이다.
상기 형광체층(28)은 방전공간(29) 내부의 돌출 유전체(25)의 전면기판(31)을 향하는 면과 상기 유지 전극(32)이 형성되는 면에는 형광체가 도포되지 아니하도록 형성하는 것이 바람직하다. 즉, 제1 유전체층(24)를 통하여 어드레스 전극(22)과 접속되어 연장된 돌출 유전체(25)의 주사 전극(32b)을 향하는 면에는 형광체가 도포되지 아니하도록 하여, 주사 전극(32b)과 어드레스 전극(22) 사이의 어드레스 방전 시의 가스 방전으로 인한 형광체 열화를 방지하기 위함이다.
따라서, 어드레스 방전에 의한 형광체 열화가 없어지므로, 그로 인한 영구 잔상 문제를 방지할 수 있다. 또한, 어드레스 방전 및 리셋 방전 시에 어드레스 전극과 주사 전극 사이의 방전에 의한 가시광의 발광을 줄일 수 있으므로, 암실 콘트라스트를 향상시킬 수 있다.
또한, 리셋 방전 시에도 어드레스 전극과 주사 전극 사이의 방전이 주가되므로, 리셋 방전 시의 어드레스 전극과 주사 전극 사이의 방전에 의한 가시광의 발광을 줄일 수 있으므로, 암실 콘트라스트를 향상시킬 수 있다.
또한, 도 5에는 본 발명의 바람직한 다른 실시예로서의 플라즈마 디스플레이 패널이 도시되어 있는데, 제1 유전체층(24)의 하부에 형성된 어드레스 전극(22)의 일부가 돌출 유전체(25) 내에 매립되도록 형성되는 것이 바람직하다. 이에 따라, 하면으로부터 돌출 유전체(25) 내부까지 연장되어 돌출되도록(23) 형성될 수 있다.
이에 따라 도 2에 도시된 실시예에서의 본 발명의 효과를 동일하게 가지면서, 어드레스 전극(22)과 주사 전극(32b) 사이의 거리가 더욱 가까워져서, 그만큼 어드레스 방전을 더욱 용이하게 일으키도록 할 수 있다.
또한, 상기 돌출 유전체(25)의 상기 전면기판을 향하는 면이 흑색을 띠도록 형성될 수 있는데, 이에 따라 흑색의 돌출 유전체(25)에 의하여 외부로의 반사 휘도를 감소시켜 명실 콘트라스트를 향상시킬 수 있다.
도 6은 본 발명의 바람직한 다른 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다. 도 7은 도 6의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다. 도 8은 도 7의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도면을 참조하면, 본 실시예에 따른 플라즈마 디스플레이 패널(3)은, 도 2 내지 도 5에 도시된 플라즈마 디스플레이 패널(2)과 아래에서 기술하는 기술적 사항 이외에는 동일한 작용 및 효과를 갖는 동일한 구성 요소를 구비하고 있으며, 이들에 대해서는 동일한 참조 번호를 사용하고, 이들에 대한 자세한 설명은 생략한다.
상기 격벽(26)은 상기 어드레스 전극과 나란한 방향으로 스트라이프 형태로 배치되는 것이 바람직하다. 또한, 돌출 유전체(25) 위의 적어도 일부 영역에 형성되는 단차 격벽(27)을 더 구비하는 것이 바람직한데, 상기 단차 격벽(27)은 상기 격벽(26)과 교차되도록 상기 돌출 유전체(25) 위의 일부 영역에 형성될 수 있다.
상기 단차 격벽(27)은, 어드레스 전극(22)에 접속된 제1 유전체층(24)으로부터 연장된 돌출 유전체(25)의 상면과 제2 유전체층(34)이 주사 전극(32b)을 덮고 있는 면을 통하여 어드레스 방전이 일어날 수 있도록 하기 위하여, 돌출 유전체(25)의 상면이 단차 격벽(27)에 의하여 가려지지 않도록, 돌출 유전체(25)의 폭에 비하여 얇은 폭을 갖는 것이 바람직하다. 이러한 단차 격벽(27)에 의하여 해당 방전셀의 방전공간 내에서의 방전에 의한 인접 방전셀과의 간섭을 방지할 수 있다.
또한, 상기 단차 격벽(27)은 흑색으로 형성되는 것이 바람직한데, 이에 따라 흑색의 단차 격벽(27)에 의하여 외부로의 반사 휘도를 감소시켜 명실 콘트라스트를 향상시킬 수 있다.
도 9는 본 발명의 바람직한 다른 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다. 도 10은 도 9의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다. 도 11은 도 9의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다. 도 12는 도 9의 플라즈마 디스플레이 패널의 어드레스 전극 배치를 개략적으로 도시한 평면도이다.
도면을 참조하면, 본 실시예에 따른 플라즈마 디스플레이 패널(4)은, 도 2 내지 도 5에 도시된 플라즈마 디스플레이 패널(2)과 아래에서 기술하는 기술적 사항 이외에는 동일한 작용 및 효과를 갖는 동일한 구성 요소를 구비하고 있으며, 이들에 대해서는 유사한 참조 번호를 사용하고, 이들에 대한 자세한 설명은 생략한다.
본 실시예에 의한 플라즈마 디스플레이 패널(4)은 어드레스 전극(42)이 상기 격벽(46) 내부에 매립되어 격벽(46)을 따라 형성되는 것이 바람직하다. 또한, 상기 어드레스 전극(42)으로부터 연장되어 돌출 유전체(45) 내부에 매립되어 형성되는 돌출 어드레스 전극(42a)을 더 구비하는 것이 바람직하다.
이에 따라, 주사 전극(52b)과 어드레스 방전을 일으키는 어드레스 전극(42, 42a)이 주사 전극(52b)과 더욱 가까이 위치되도록 하여, 어드레스 방전을 더욱 용이하게 할 수 있을 것이다.
또한, 상기 격벽(46)은 상기 어드레스 전극과 나란한 방향으로 스트라이프 형태로 배치되고, 상기 격벽(46)과 교차되도록 상기 돌출 유전체(45) 위의 일부 영역에 형성되는 단차 격벽(47)을 더 구비할 수 있다.
도 13은 본 발명의 바람직한 다른 실시예로서, 4 전극형 플라즈마 디스플레이 패널을 개략적으로 도시한 분해 사시도이다. 도 14는 도 13의 플라즈마 디스플레이 패널의 일 단면을 개략적으로 도시한 단면도이다. 도 15는 도 13의 플라즈마 디스플레이 패널의 하판을 개략적으로 도시한 평면도이다.
도면을 참조하면, 본 실시예에 따른 플라즈마 디스플레이 패널(6)은, 도 2 내지 도 5에 도시된 플라즈마 디스플레이 패널(2)과 아래에서 기술하는 기술적 사항 이외에는 동일한 작용 및 효과를 갖는 동일한 구성 요소를 구비하고 있으며, 이들에 대해서는 유사한 참조 번호를 사용하고, 이들에 대한 자세한 설명은 생략한다.
본 실시예에 의한 플라즈마 디스플레이 패널(6)은, 유지 전극(72)이 주사 전극(72b)과, 제1 공통 전극(72d), 및 제2 공통 전극(72e)을 구비하여, 4전극 AC 면방전 플라즈마 디스플레이 패널(6)을 형성할 수 있다.
상기 주사 전극(72b)은 표시하고자 하는 방전셀의 상기 방전 공간에서 상기 어드레스 전극(62)과 어드레스 방전을 일으키고, 상기 제1 공통 전극(72d) 및 제2 공통 전극(72e)은 상기 주사 전극(72b)과 소정 간격 이격되도록 배치되어 각각 상기 주사 전극(72b)과 유지 방전을 일으킨다.
이처럼 4전극형 플라즈마 디스플레이(6)를 형성하여, 제1 공통 전극(72d)의 면적과 거리를 조정하여 단위광의 크기를 조절하여 저계조 표현을 더욱 용이하게 할 수 있으며, 방전 안정성을 확보할 수 있다. 또한, 주사 전극(72b)과 제2 공통 전극(72e) 사이의 거리 및 제1 공통 전극(72d) 및 제2 공통 전극(72e)의 폭을 더욱 용이하게 조절하여 주사 전극(72b)과 제2 공통 전극(72e) 사이의 롱 갭(long gap)에 의한 개구율을 향상시킬 수 있다.
이상의 본 명세서에서의 본 발명에 따른 플라즈마 디스플레이 패널에 대한 설명은 주로 면방전형 AC 플라즈마 디스플레이 패널을 중심으로 기술되었으나, 어드레스 전극으로부터 연장되어 방전공간 내부로 돌출되도록 형성되는 돌출 유전체를 구비하고, 어드레스 방전을 일으키는 주사 전극과 돌출 유전체의 대향면에 형광체가 도포되지 아니하여 어드레스 방전 시에 형광체 열화 및 가시광선의 방출을 억제할 수 있는 다양한 형태의 플라즈마 디스플레이 패널에 적용 가능할 것이다.
본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 다음과 같은 효과를 얻을 수 있다.
먼저, 방전공간 내부가 단차를 갖도록 형성되고, 어드레스 방전을 일으키는 어드레스 전극과 주사 전극 사이에 형광체가 형성되지 아니하여, 어드레스 방전에 의한 형광체 열화의 발생을 방지하여 영구 잔상의 발생을 억제할 수 있다.
또한, 어드레스 방전을 일으키는 어드레스 전극과 주사 전극 사이에 형광체가 형성되지 아니하여, 어드레스 방전 시에 어드레스 전극과 주사 전극 사이의 방전에 의한 가시광의 발광을 줄일 수 있으므로, 암실 콘트라스트를 향상시킬 수 있다.
또한, 리셋 방전 시에도 어드레스 전극과 주사 전극 사이의 방전이 주가되므로, 리셋 방전 시의 어드레스 전극과 주사 전극 사이의 방전에 의한 가시광의 발광을 줄일 수 있으므로, 암실 콘트라스트를 향상시킬 수 있다.
또한, 방전공간 내부에 형성되는 단차에 의하여 어드레스 전극과 주사 전극 사이의 방전 거리를 축소할 수 있어, 어드레스 전압을 추가로 높이지 아니하면서도 방전 공간을 크게 형성할 수 있다. 따라서, 주사 전극과 공통 전극 사이의 유지 방전 시에 형광체 열화를 줄일 수 있으므로, 그로 인한 영구 잔상의 발생을 억제할 수 있으며, 형광체 도포 면적 및 방전 공간을 증가시킴으로써 휘도 및 발광 효율을 향상시킬 수 있다.
또한, 상기 단차부에 의한 흑색 영역의 증가로 반사 휘도를 감소시킬 수 있으므로, 명실 콘트라스트를 향상시킬 수 있다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.
Claims (10)
- 배면기판;상기 배면기판 상에서 일 방향으로 연장되도록 배치되는 어드레스 전극들;상기 어드레스 전극들을 덮는 제1 유전체층;상기 제1 유전체층 상에서 방전 공간을 구획하도록 형성되는 격벽들;상기 배면기판과 소정 간격 이격되어 상호 대향하도록 배치되는 전면기판;상기 배면기판과 대향하는 상기 전면기판의 일면 상에서 상기 어드레스 전극들과 교차하도록 배치되는 유지 전극쌍들;상기 유지 전극쌍들을 덮고 있는 제2 유전체층;상기 제2 유전체층 상에 형성되는 보호층;상기 방전 공간 내부에 충전되는 방전가스;상기 방전공간 내에서 상기 제1 유전체층으로부터 상기 전면 기판을 향해 소정의 높이로 돌출되는 돌출 유전체;적어도 제1 유전체 상에 형성되는 형광체층; 및상기 돌출 유전체 위의 적어도 일부 영역에 형성되는 단차 격벽을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 격벽이 상기 어드레스 전극과 나란한 방향으로 스트라이프 형태로 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 삭제
- 제1항에 있어서,상기 단차 격벽이 흑색으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 어드레스 전극의 일부가 상기 돌출 유전체 내에 매립되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 배면기판;상기 배면기판상에 형성되는 제1 유전체층;상기 제1 유전체층 상에서 방전 공간을 구획하도록 형성되는 격벽들;상기 격벽의 내부에 매립되어 상기 격벽을 따라 형성되는 어드레스 전극들;상기 배면기판과 소정 간격 이격되어 상호 대향하도록 배치되는 전면기판;상기 배면기판과 대향하는 상기 전면기판의 일면 상에서 상기 어드레스 전극들과 교차하도록 배치되는 유지 전극쌍들;상기 유지 전극쌍들을 덮고 있는 제2 유전체층;상기 제2 유전체층 상에 형성되는 보호층;상기 방전 공간 내부에 충전되는 방전가스;상기 방전공간 내에서 상기 제1 유전체층으로부터 상기 전면 기판을 향해 소정의 높이로 돌출되는 돌출 유전체; 및적어도 제1 유전체 상에 형성되는 형광체층을 구비하며, 상기 어드레스 전극으로부터 연장되어 상기 돌출 유전체 내에 매립되어 있는 돌출 어드레스 전극을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 삭제
- 제1항에 있어서,상기 형광체층이, 상기 방전공간 내부의 상기 돌출 유전체의 적어도 일부와 상기 제1 유전체 영역 상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패 널.
- 제1항에 있어서,상기 돌출 유전체가, 상기 전면기판을 향하는 면이 흑색을 띠도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 유지 전극쌍들이,상기 방전 공간에서 상기 어드레스 전극과 어드레스 방전을 일으키는 주사 전극과,상기 주사 전극으로부터 소정의 간격만큼 이격 배치되어 각각 상기 주사 전극과 유지 방전을 일으키는 제1 및 제2 공통 전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040013899A KR100683668B1 (ko) | 2004-03-02 | 2004-03-02 | 플라즈마 디스플레이 패널 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040013899A KR100683668B1 (ko) | 2004-03-02 | 2004-03-02 | 플라즈마 디스플레이 패널 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050088535A KR20050088535A (ko) | 2005-09-07 |
KR100683668B1 true KR100683668B1 (ko) | 2007-02-15 |
Family
ID=37271181
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040013899A KR100683668B1 (ko) | 2004-03-02 | 2004-03-02 | 플라즈마 디스플레이 패널 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100683668B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8288948B2 (en) | 2009-08-28 | 2012-10-16 | Samsung Sdi Co., Ltd. | Plasma display panel having barrier walls with base portions and protruding portions |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2219202B1 (en) | 2009-02-17 | 2013-11-20 | Samsung SDI Co., Ltd. | Plasma display panel and method of manufacturing the same |
KR20110039838A (ko) | 2009-10-12 | 2011-04-20 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08339766A (ja) * | 1995-06-09 | 1996-12-24 | Fujitsu Ltd | プラズマパネル、その製造方法及び画像表示装置 |
KR19980015343A (ko) * | 1996-08-21 | 1998-05-25 | 배순훈 | 피디피(pdp)의 전극구조 |
KR19990010164A (ko) * | 1997-07-15 | 1999-02-05 | 손욱 | 플라즈마 표시장치 |
KR19990069783A (ko) * | 1998-02-12 | 1999-09-06 | 구자홍 | 플라즈마 표시장치 |
KR19990070344A (ko) * | 1998-02-19 | 1999-09-15 | 구자홍 | 플라즈마 표시장치 |
JP2000123747A (ja) * | 1998-10-20 | 2000-04-28 | Fujitsu Ltd | プラズマディスプレイパネル及びその製造方法 |
JP2001110325A (ja) * | 1999-10-13 | 2001-04-20 | Mitsubishi Electric Corp | ガス放電表示パネル及びその製造方法 |
JP2005011743A (ja) * | 2003-06-20 | 2005-01-13 | Matsushita Electric Ind Co Ltd | プラズマディスプレイパネル |
-
2004
- 2004-03-02 KR KR1020040013899A patent/KR100683668B1/ko not_active IP Right Cessation
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08339766A (ja) * | 1995-06-09 | 1996-12-24 | Fujitsu Ltd | プラズマパネル、その製造方法及び画像表示装置 |
KR19980015343A (ko) * | 1996-08-21 | 1998-05-25 | 배순훈 | 피디피(pdp)의 전극구조 |
KR19990010164A (ko) * | 1997-07-15 | 1999-02-05 | 손욱 | 플라즈마 표시장치 |
KR19990069783A (ko) * | 1998-02-12 | 1999-09-06 | 구자홍 | 플라즈마 표시장치 |
KR19990070344A (ko) * | 1998-02-19 | 1999-09-15 | 구자홍 | 플라즈마 표시장치 |
JP2000123747A (ja) * | 1998-10-20 | 2000-04-28 | Fujitsu Ltd | プラズマディスプレイパネル及びその製造方法 |
JP2001110325A (ja) * | 1999-10-13 | 2001-04-20 | Mitsubishi Electric Corp | ガス放電表示パネル及びその製造方法 |
JP2005011743A (ja) * | 2003-06-20 | 2005-01-13 | Matsushita Electric Ind Co Ltd | プラズマディスプレイパネル |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8288948B2 (en) | 2009-08-28 | 2012-10-16 | Samsung Sdi Co., Ltd. | Plasma display panel having barrier walls with base portions and protruding portions |
Also Published As
Publication number | Publication date |
---|---|
KR20050088535A (ko) | 2005-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20050225244A1 (en) | Plasma display panel | |
KR20050045513A (ko) | 플라즈마 디스플레이 패널 | |
KR100581952B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100683668B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100708652B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100637150B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100573112B1 (ko) | 플라즈마 디스플레이 패널 | |
US7768203B2 (en) | Plasma display panel including black projections | |
KR100637158B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100637161B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100741767B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100647601B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100542521B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100275314B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100589387B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581908B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100669723B1 (ko) | 플라즈마 디스플레이 패널 | |
US20090108730A1 (en) | Plasma Display Panel | |
KR100581920B1 (ko) | 플라즈마 디스플레이 패널 | |
US7759870B2 (en) | Plasma display panel (PDP) | |
KR100670316B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100741088B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100717786B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20060062484A (ko) | 플라즈마 디스플레이 패널 | |
US20080231555A1 (en) | Plasma display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |