KR100681044B1 - 플라즈마 표시 장치 - Google Patents

플라즈마 표시 장치 Download PDF

Info

Publication number
KR100681044B1
KR100681044B1 KR1020050103538A KR20050103538A KR100681044B1 KR 100681044 B1 KR100681044 B1 KR 100681044B1 KR 1020050103538 A KR1020050103538 A KR 1020050103538A KR 20050103538 A KR20050103538 A KR 20050103538A KR 100681044 B1 KR100681044 B1 KR 100681044B1
Authority
KR
South Korea
Prior art keywords
setup
voltage
switch
period
scan electrode
Prior art date
Application number
KR1020050103538A
Other languages
English (en)
Inventor
최정필
임병하
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050103538A priority Critical patent/KR100681044B1/ko
Priority to US11/589,289 priority patent/US20070097036A1/en
Priority to CNA2006101436723A priority patent/CN1959786A/zh
Priority to EP06255611A priority patent/EP1780699A3/en
Priority to JP2006295529A priority patent/JP2007128079A/ja
Application granted granted Critical
Publication of KR100681044B1 publication Critical patent/KR100681044B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 플라즈마 표시 장치에 관한 것으로, 보다 상세하게는 구동과정에서의 오방전을 방지하여 안정적인 구동을 확보하는 플라즈마 표시장치에 관한 것이다.
이러한 본 발명의 일 실시 예에 따른 플라즈마 표시장치는 스캔 전극을 포함한 플라즈마 디스플레이 패널과, 1/2 서스테인 전압 레벨의 셋업 바이어스 전압에서 셋업 피크 전압으로 점진적으로 상승하는 셋업 펄스를 적어도 하나 이상의 서브 필드의 셋업 기간 동안 스캔 전극에 공급하는 스캔 구동부를 포함하는 것을 특징으로 한다.

Description

플라즈마 표시 장치{Plasma Display Apparatus}
도 1은 플라즈마 디스플레이 패널에서 256 계조를 구현하기 위한 8 비트 디폴트 코드의 서브필드 패턴을 나타내는 도면이다.
도 2는 종래의 플라즈마 표시장치의 구동 파형을 나타내는 도면이다.
도 3은 도 2의 구동파형에 따라 셋업 기간 동안 발생하는 오방전 현상을 나타내는 도면이다.
도 4는 본 발명의 일 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 5는 본 발명의 일 실시 예에 따른 플라즈마 표시 장치의 구동파형을 나타낸 도면이다.
도 6은 도 5의 구동파형 중 셋업 펄스와 그 구현을 위한 스위치 타이밍을 나타낸 도면이다.
본 발명은 플라즈마 표시 장치에 관한 것으로, 보다 상세하게는 구동과정에서의 오방전을 방지하여 안정적인 구동을 확보하는 플라즈마 표시장치에 관한 것이 다.
플라즈마 디스플레이 패널(Plasma Display Panel)은 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선을 이용하여 형광체를 여기 발광시킴으로써 화상을 표시한다. 이러한 플라즈마 디스플레이 패널은 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
도 1은 플라즈마 디스플레이 패널에서 256 계조를 구현하기 위한 8 비트 디폴트 코드의 서브 필드 패턴을 나타내는 도면이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상의 계조를 구현하기 위해 한 프레임을 발광횟수가 다른 여러 서브 필드로 나누어 시분할 구동한다. 각 서브 필드는 전화면을 초기화시키기 위한 리셋 기간, 스캔 라인을 선택하고 선택된 스캔 라인에서 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브 필드들(SF1 내지 SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 리셋 기간(RP), 어드레스 기간(AP) 및 서스테인 기간(SP)으로 나누어진다. 이때, 각 서브 필드의 리셋 기간(RP)과 어드레스 기간(AP)은 각 서브 필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인 펄스의 수는 각 서브 필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 2는 종래의 플라즈마 표시장치의 구동 파형을 나타내는 도면이다.
도 2에 도시된 바와 같이, 서브 필드(SF) 각각은 전화면의 방전셀들을 초기화하기 위한 리셋 기간(RP), 방전셀을 선택하기 위한 어드레스 기간(AP) 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인 기간(SP)을 포함한다.
리셋 기간(RP)에 있어서, 셋업 기간(SU)에는 모든 스캔 전극들(Y)에 상승 램프파형(PR)이 동시에 인가된다. 이 상승 램프파형(PR)에 의해 전화면의 셀들 내에는 미약한 방전(셋업방전)이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운 기간(SD)에는 상승 램프파형(PR)이 인가된 후, 상승 램프파형(PR)의 피크전압보다 낮은 정극성의 서스테인 전압(Vs)에서 부극성의 스캔 전압(-Vy)까지 소정의 기울기로 하강하는 하강 램프파형(NR)이 스캔 전극들(Y)에 동시에 인가된다. 하강 램프파형(NR)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시켜 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시킨다.
어드레스 기간(AP)에는 부극성의 스캔 펄스(SCNP)가 스캔 전극들(Y)에 순차적으로 인가됨과 동시에 어드레스 전극들에 정극성의 데이터 펄스(DP)가 인가된다. 이 스캔 펄스(SCNP)와 데이터 펄스(DP)의 전압차와 리셋 기간(RP)에 생성된 벽전압이 더해지면서 데이터 펄스(DP)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스 방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편 셋다운 기간(SD)과 어드레스 기간(AP) 동안에 서스테인 전극들(Z)에는 정극성의 서스테인 전압(Vs)이 인가된다.
서스테인 기간(SP)에는 스캔 전극들(Y)과 서스테인 전극들(Z)에 교번적으로 서스테인 펄스(SUSP)가 인가된다. 그러면 어드레스 방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인 펄스(SUSP)가 더해지면서 매 서스테인 펄스(SUSP)가 인가될 때 마다 스캔 전극(Y)과 서스테인 전극(Z) 사이에 면방전 형태로 서스테인 방전이 일어난다.
도 3은 도 2의 구동파형에 따라 셋업 기간 동안 발생하는 오방전 현상을 나타내는 도면이다.
일반적으로 셋업 기간 동안 인가되는 셋업 펄스는 200 볼트 내외의 서스테인 전압(Vs)으로 급격히 상승한 후 일정한 기울기로 셋업 피크 전압(Vs+Vst) 상승하는 형태이다.
그러나 셋업 펄스가 이와 같은 200 볼트 내외의 고전압 레벨을 갖는 서스테인 전압(Vs)으로 급격히 상승함으로 인하여 셋업 기간 동안 오방전을 초래하여 플라즈마 표시장치의 콘트라스트비 특성을 저하시키는 문제점이 있다.
즉, 정상적인 셋업 방전은 도 3에 도시한 바와 같이 일정 시간 램프 상승한 B 시점에서 발생하여야 하지만, 이전 서브 필드의 방전 셀의 상태에 따라 서스테인 전압(Vs)만으로 A 시점에서 오방전이 발생하는 문제점이 생기는 것이다.
이러한 문제점을 해결하기 위한 본 발명은 셋업 펄스의 파형을 개선하여 셋업 기간 동안의 오방전을 방지하여 안정적인 구동을 확보하는 플라즈마 표시장치를 제공하는 것을 목적으로 한다.
이러한 기술적 과제를 달성하기 위한 본 발명의 일 실시 예에 따른 플라즈마 표시장치는 스캔 전극을 포함한 플라즈마 디스플레이 패널과, 1/2 서스테인 전압 레벨의 셋업 바이어스 전압에서 셋업 피크 전압으로 점진적으로 상승하는 셋업 펄스를 적어도 하나 이상의 서브 필드의 셋업 기간 동안 스캔 전극에 공급하는 스캔 구동부를 포함하는 것을 특징으로 한다.
스캔 구동부는 캐패시터에 충전된 1/2 서스테인 전압을 이용하여 1/2 서스테인 전압 레벨의 셋업 바이어스 전압을 셋업 기간 동안 셋업 공급부에 공급하는 에너지 회수회로부와, 에너지 회수회로부로부터 공급받은 셋업 바이어스 전압에 셋업 전압을 더하여 점진적으로 상승하는 셋업 펄스를 셋업 기간 동안 스캔 전극에 공급하는 셋업 공급부 및 셋업 공급부와 스캔 전극 사이에 접속된 제 7 스위치를 포함하는 것을 특징으로 한다.
에너지 회수회로부는 1/2 서스테인 전압 레벨로 충전된 소스 캐패시터와, 소스 캐패시터에 접속된 제 1 스위치 및 일단이 제 1 스위치와 접속되고 타단이 셋업 펄스 공급부에 접속된 제 1 인덕터를 포함하는 것을 특징으로 한다.
제 1 스위치를 턴 온 시켜 셋업 바이어스 전압을 제 1 인덕터와 셋업 펄스 공급부의 공통단에 공급하는 것을 특징으로 한다.
제 1 스위치의 턴 온 구간 중 전반부의 제 1 구간 동안 제 7 스위치를 턴 오프 시키는 것을 특징으로 한다.
셋업 펄스 공급부는 셋업 기간 동안 스캔 전극에 셋업 전압을 공급하기 위한 셋업 전압원과, 셋업 전압원과 제 1 인덕터의 타단 사이에 접속되어 셋업 전압원으로부터 공급되는 셋업 전압을 충전하는 제 1 캐패시터 및 셋업 전압원과 스캔 전극 사이에 접속되어 셋업 펄스가 스캔 전극에 공급되도록 제어하는 제 5 스위치를 포함하는 것을 특징으로 한다.
제 1 스위치의 턴 온 구간 중 후반부의 제 2 구간 동안 제 5 스위치와 제 7 스위치를 턴 온 시켜 셋업 펄스를 스캔 전극에 공급하는 것을 특징으로 한다.
이하에서는 첨부된 도면을 참조하여 본 발명의 일 실시 예에 따른 플라즈마 표시장치를 상세히 설명한다.
도 4는 본 발명의 일 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이고, 도 5는 그 구동파형을 나타낸 도면이다.
도 4 및 도 5를 참조하면, 본 발명의 일 실시 예에 따른 플라즈마 표시장치는 스캔 전극(Y)을 포함한 플라즈마 디스플레이 패널(Cp)과, 1/2 서스테인 전압 레벨의 셋업 바이어스 전압에서 셋업 피크 전압으로 점진적으로 상승하는 셋업 펄스를 적어도 하나 이상의 서브 필드의 셋업 기간 동안 스캔 전극에 공급하는 스캔 구동부를 포함한다.
플라즈마 디스플레이 패널은 스캔 전극(Y)과 서스테인 전극(Z, 도시하지 않음) 사이에 형성되는 정전용량으로 등가적으로 나타낸 패널 캐패시터(Cp)로 표현하였다.
스캔 구동부는 에너지 회수회로부(41), 드라이브 집적회로부(46), 셋업 공급 부(42), 셋다운 공급부(43), 스캔전압 공급부(44), 스캔기준전압 공급부(45), 셋업 공급부(42)와 드라이브 집적회로부(46) 사이에 접속되는 제 7 스위치(Q7) 및 셋업 공급부(42)와 에너지 회수회로부(41) 사이에 접속되는 제 6 스위치(Q6)를 포함한다.
드라이브 집적회로부(46)는 푸쉬풀 형태로 접속되며 에너지 회수회로부(41), 셋업 공급부(42), 셋다운 공급부(43), 스캔전압 공급부(44) 및 스캔기준전압 공급부(45)로부터 전압신호가 입력되는 제 12 및 제 13 스위치들(Q12, Q13)로 구성된다.  제 12 및 제 13 스위치들(Q12, Q13) 사이의 출력라인은 스캔전극라인들 중 어느 하나에 접속된다.
에너지 회수회로부(41)는 스캔 전극(Y)으로부터 회수되는 에너지를 충전하기 위한 소스 캐패시터(Cs)와, 소스 캐패시터(Cs)와 드라이브 집적회로부(46) 사이에 접속되는 제 1 인덕터(L1)와, 제 1 인덕터(L1)와 소스 캐패시터(Cs) 사이에 병렬로 접속되는 제 1 스위치(Q1), 제 1 다이오드(D1), 제 2 다이오드(D2) 및 제 2 스위치(Q2)를 포함한다. 
이와 같은 에너지 회수회로부(41)의 동작과정을 설명하면 다음과 같다.  먼저, 소스 캐패시터(Cs)에는 1/2 서스테인 전압(Vs/2) 레벨의 전압이 충전되어 있다고 가정한다. 제 1 스위치(Q1)가 턴-온되면 소스 캐패시터(Cs)에 충전된 전압은 제 1 스위치(Q1), 제 1 다이오드(D1), 제 1 인덕터(L1), 제 6 스위치(Q6)의 내부다이오드 및 제 7 스위치(Q7)를 경유하여 드라이브 집적회로부(46)에 공급되고, 드라이브 집적회로부(46)는 자신에게 공급된 전압을 스캔 전극(Y)으로 공급한다.  이 때, 제 1 인덕터(L1)는 패널 캐패시터(Cp) 함께 직렬 LC 공진회로를 구성하게 되므로 스캔 전극(Y)에는 서스테인 전압(Vs) 레벨의 전압이 공급된다.
이후, 제 3 스위치(Q3)가 턴-온된다.  제 3 스위치(Q3)가 턴-온되면 서스테인 전압(Vs)이 제 6 스위치(Q6)의 내부다이오드, 제 7 스위치(Q7)를 경유하여 드라이브 집적회로부(46)로 공급된다.  드라이브 집적회로부(46)는 자신에게 공급된 서스테인 전압을 스캔 전극(Y)에 공급한다.  서스테인 전압(Vs)에 의해 스캔 전극(Y) 상의 전압 레벨은 서스테인 전압(Vs)을 유지하고, 이에 따라 방전셀들에서 서스테인 방전이 일어나게 된다. 
방전셀들에서 서스테인 방전이 일어난 후 제 2 스위치(Q2)가 턴-온 된다.  제 2 스위치(Q2)가 턴-온되면 스캔 전극(Y), 드라이브 집적회로부(46), 제 7 스위치(Q7)의 내부다이오드, 제 6 스위치(Q6), 제 1 인덕터(L1), 제 2 다이오드(D2) 및 제 2 스위치(Q2)를 경유하여 무효전력이 소스 캐패시터(Cs)로 회수된다.  즉, 소스 캐패시터(Cs)에 패널 캐패시터(Cp)로부터의 에너지가 회수된다.  이어서, 제 4 스위치(Q4)가 턴-온되어 스캔 전극(Y) 상의 전압을 기저전위(GND)로 유지한다.
이렇게 에너지 회수회로부(41)는 패널 캐패시터(Cp)로부터 에너지를 회수한 다음, 회수된 에너지를 이용하여 스캔 전극(Y) 상에 전압을 공급함으로써 셋업 기간과 서스테인 기간의 방전시에 과도한 소비전력을 줄이게 된다.
스캔전압 공급부(44)는 제 3 노드(N3)와 스캔전압원(-Vy) 사이에 접속된 제 9 스위치(Q9)를 포함한다.  제 9 스위치(Q9)는 어드레스 기간 동안 도시되지 않은 타이밍 콘트롤러로부터 공급되는 제어신호에 응답하여 절환됨으로써 스캔전압(-Vy) 을 드라이브 집적회로부(46)로 공급한다.
스캔기준전압 공급부(45)는 스캔기준전압원(Vsc)과 제 3 노드(N3) 사이에 접속되는 제 2 캐패시터(C2)와, 스캔기준전압원(Vsc)과 제 3 노드(N3) 사이에 접속되는 제 10 스위치(Q10) 및 제 11 스위치(Q11)를 구비한다.  제 10 스위치(Q10) 및 제 11 스위치(Q11)는 어드레스 기간동안 타이밍 콘트롤러(도시하지 않음)로부터 공급되는 제어신호에 의하여 절환되면서 스캔기준전압원(Vsc)의 전압을 드라이브 집적회로부(46)로 공급한다.  제 2 캐패시터(C2)는 제 3 노드(N3)에 인가되는 전압과 스캔기준전압원(Vsc)의 전압값을 합하여 제 10 스위치(Q10)로 공급한다.
셋다운 공급부(43)는 제 3 노드(N3)와 스캔전압원(-Vy) 사이에 접속되는 제 8스위치(Q8)를 포함한다.  셋다운 공급부(43)는 리셋 기간에 포함되는 셋다운 기간동안 드라이브 집적회로부(46)로 공급되는 전압을 스캔전압(-Vy)까지 기울기를 가지고 서서히 하강시킨다.
셋업 공급부(42)는 셋업 전압원(Vst)과 제 1 노드(N1) 사이에 접속된 제 3 다이오드(D3) 및 제 5 스위치(Q5)와, 셋업 전압원(Vst)과 에너지 회수회로부(41) 사이에 접속된 제 1 캐패시터(C1)를 포함한다.  제 3 다이오드(D3)는 제 1 캐패시터(C1)로부터 셋업 전압원(Vst) 쪽으로 흐르는 역방향 전류를 차단한다.  제 1 캐패시터(C1)는 에너지 회수회로부(41)로부터 공급되는 1/2 서스테인 전압(1/2Vs) 레벨의 셋업 바이어스 전압과 셋업 전압원(Vst)의 전압값을 합하여 제 5 스위치(Q5)로 공급한다.  제 5 스위치(Q5)는 리셋 기간 동안 도시되지 않은 제어신호에 응답하여 절환됨으로써 셋업 피크 전압을 제 2 노드(N2)로 공급한다.
이 과정을 도 6을 참조하여 보다 상세히 설명한다.
도 6은 도 5의 구동파형 중 셋업 펄스와 그 구현을 위한 스위치 타이밍을 나타낸 도면이다.
먼저 제 1 스위치(Q1)를 턴 온 하면 소스 캐패시터(Cs)에 충전된 1/2 서스테인 전압(1/2Vs)이 소스 캐패시터(Cs) - 제 1 스위치(Q1) - 제 1 다이오드(D1) - 제 1 인덕터(L1)를 거쳐, 제 1 노드(N1)는 1/2 서스테인 전압(1/2Vs) 레벨이 된다. 이때, 제 1 노드(N1)의 전압이 정상상태에 이르도록 제 1 스위치(Q1)를 턴 온 상태를 일정 기간 유지하는 것이 바람직하다.
다음으로 제 1 스위치(Q1)를 턴 온한 상태에서 제 5 스위치(Q5)와 제 7 스위치(Q7)를 턴 온 하면, 제 1 노드(N1)에 인가된 1/2 서스테인 전압(1/2Vs)은 제 6 스위치(Q6)의 내부 다이오드, 제 7 스위치(Q7) 및 드라이브 집적회로부(46)를 경유하여 스캔 전극(Y)으로 공급된다.  따라서 스캔 전극(Y)의 전압은 1/2 서스테인 전압(1/2Vs)으로 상승한다.
한편 제 1 캐패시터(C1)에 부극성단자로 Vs의 전압이 공급되기 때문에 제 2캐패시터(C2)는 Vs+Vst의 전압을 제 5스위치(Q5)로 공급한다.  제 5 스위치(Q5)는 자신의 앞단에 설치된 제 1 가변저항(R1)에 의하여 채널폭이 조절되면서 제 1 캐패시터(C1)로부터 공급되는 전압을 소정의 기울기를 가지고 제 2 노드(N2)로 공급한다.  제 2 노드(N2)로 소정의 기울기를 가지고 인가되는 전압은 제 7 스위치(Q7) 및 드라이브 집적회로부(46)를 경유하여 스캔 전극(Y)으로 공급된다. 이와 같이 함으로써, 스캔 전극(Y)에 1/2 서스테인 전압(1/2Vs) 레벨의 셋업 바이어스 전압에서 셋업 피크 전압(1/2Vs+Vst)으로 점진적으로 상승하는 셋업 펄스가 인가되는 것이다.
스캔 전극(Y)에 셋업 펄스가 공급된 후 제 5 스위치(Q5)는 턴오프 하고, 제 3 스위치를 턴온 한다. 이와 같이 하면, 에너지 회수회로부(41)로부터 공급되는 서스테인 전압(Vs)만이 제 2 노드(N2)에 인가되고, 이에 따라 스캔 전극(Y1)의 전압은 서스테인 전압(Vs)으로 하강한다.
이상에서 상세히 설명한 바와 같이, 본 발명의 일 실시 예에 따른 플라즈마 표시장치는 1/2 서스테인 전압 레벨의 셋업 바이어스 전압에서 셋업 피크 전압으로 점진적으로 상승하는 셋업 펄스를 적어도 하나 이상의 서브 필드의 셋업 기간 동안 스캔 전극에 공급함으로써, 셋업 기간 동안의 오방전을 방지하여 안정적인 구동을 확보한다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명은 셋업 펄스의 파형을 개선함으로써, 셋업 기간 동안의 오방전을 방지하여 안정적인 구동을 확보하는 한편, 블랙 휘도를 저감하여 콘트라스트 비 특성을 향상시키는 플라즈마 표시장치를 제공한다.

Claims (7)

  1. 스캔 전극을 포함한 플라즈마 디스플레이 패널;
    1/2 서스테인 전압 레벨의 셋업 바이어스 전압에서 셋업 피크 전압으로 점진적으로 상승하는 셋업 펄스를 적어도 하나 이상의 서브 필드의 셋업 기간 동안 상기 스캔 전극에 공급하는 스캔 구동부를 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  2. 제 1 항에 있어서,
    상기 스캔 구동부는
    캐패시터에 충전된 1/2 서스테인 전압을 이용하여 1/2 서스테인 전압 레벨의 셋업 바이어스 전압을 셋업 기간 동안 셋업 공급부에 공급하는 에너지 회수회로부;
    상기 에너지 회수회로부로부터 공급받은 셋업 바이어스 전압에 셋업 전압을 더하여 점진적으로 상승하는 셋업 펄스를 셋업 기간 동안 스캔 전극에 공급하는 셋업 공급부;
    상기 셋업 공급부와 상기 스캔 전극 사이에 접속된 제 7 스위치를 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  3. 제 2 항에 있어서,
    상기 에너지 회수회로부는
    1/2 서스테인 전압 레벨로 충전된 소스 캐패시터;
    상기 소스 캐패시터에 접속된 제 1 스위치;
    일단이 상기 제 1 스위치와 접속되고 타단이 상기 셋업 펄스 공급부에 접속된 제 1 인덕터를 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  4. 제 3 항에 있어서,
    상기 제 1 스위치를 턴 온 시켜 상기 셋업 바이어스 전압을 상기 제 1 인덕터와 상기 셋업 펄스 공급부의 공통단에 공급하는 것을 특징으로 하는 플라즈마 표시장치.
  5. 제 4 항에 있어서,
    상기 제 1 스위치의 턴 온 구간 중 전반부의 제 1 구간 동안 상기 제 7 스위치를 턴 오프 시키는 것을 특징으로 하는 플라즈마 표시장치.
  6. 제 5 항에 있어서,
    상기 셋업 펄스 공급부는
    셋업 기간 동안 상기 스캔 전극에 상기 셋업 전압을 공급하기 위한 셋업 전압원;
    상기 셋업 전압원과 상기 제 1 인덕터의 타단 사이에 접속되어 상기 셋업 전압원으로부터 공급되는 상기 셋업 전압을 충전하는 제 1 캐패시터;
    상기 셋업 전압원과 상기 스캔 전극 사이에 접속되어 상기 셋업 펄스가 상기 스캔 전극에 공급되도록 제어하는 제 5 스위치를 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  7. 제 6 항에 있어서,
    상기 제 1 스위치의 턴 온 구간 중 후반부의 제 2 구간 동안 상기 제 5 스위치와 상기 제 7 스위치를 턴 온 시켜 상기 셋업 펄스를 상기 스캔 전극에 공급하는 것을 특징으로 하는 플라즈마 표시장치.
KR1020050103538A 2005-10-31 2005-10-31 플라즈마 표시 장치 KR100681044B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050103538A KR100681044B1 (ko) 2005-10-31 2005-10-31 플라즈마 표시 장치
US11/589,289 US20070097036A1 (en) 2005-10-31 2006-10-30 Plasma display apparatus and method of driving the same
CNA2006101436723A CN1959786A (zh) 2005-10-31 2006-10-31 等离子显示设备以及驱动方法
EP06255611A EP1780699A3 (en) 2005-10-31 2006-10-31 Plasma display apparatus and method of driving the same
JP2006295529A JP2007128079A (ja) 2005-10-31 2006-10-31 プラズマディスプレイ装置及びその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050103538A KR100681044B1 (ko) 2005-10-31 2005-10-31 플라즈마 표시 장치

Publications (1)

Publication Number Publication Date
KR100681044B1 true KR100681044B1 (ko) 2007-02-09

Family

ID=37698306

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050103538A KR100681044B1 (ko) 2005-10-31 2005-10-31 플라즈마 표시 장치

Country Status (5)

Country Link
US (1) US20070097036A1 (ko)
EP (1) EP1780699A3 (ko)
JP (1) JP2007128079A (ko)
KR (1) KR100681044B1 (ko)
CN (1) CN1959786A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100796693B1 (ko) * 2006-10-17 2008-01-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100908719B1 (ko) * 2007-03-13 2009-07-22 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4768134B2 (ja) * 2001-01-19 2011-09-07 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
KR100463187B1 (ko) * 2002-04-15 2004-12-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100458581B1 (ko) * 2002-07-26 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 방법
KR100521479B1 (ko) * 2004-03-19 2005-10-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치와 구동방법
KR100515329B1 (ko) * 2004-04-12 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법
KR100571212B1 (ko) * 2004-09-10 2006-04-17 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 장치 및 방법
KR100738231B1 (ko) * 2005-10-21 2007-07-12 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치

Also Published As

Publication number Publication date
JP2007128079A (ja) 2007-05-24
EP1780699A2 (en) 2007-05-02
CN1959786A (zh) 2007-05-09
US20070097036A1 (en) 2007-05-03
EP1780699A3 (en) 2007-11-14

Similar Documents

Publication Publication Date Title
KR100481221B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100667360B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100571212B1 (ko) 플라즈마 디스플레이 패널 구동 장치 및 방법
KR100488463B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100692040B1 (ko) 플라즈마 표시 패널의 구동 장치 및 방법
KR100623452B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100681044B1 (ko) 플라즈마 표시 장치
JP2005338842A (ja) プラズマディスプレイ装置
EP1681666A2 (en) Plasma display apparatus and driving method thereof
KR100508251B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100493917B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100656706B1 (ko) 플라즈마 표시장치
KR100692869B1 (ko) 플라즈마 표시장치
KR100761168B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100692036B1 (ko) 플라즈마 표시장치
KR20070003450A (ko) 플라즈마 디스플레이 장치
KR100680705B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100625498B1 (ko) 플라즈마 디스플레이 패널 구동장치
KR100566820B1 (ko) 플라즈마 표시장치의 스캔 구동회로
KR100489283B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100726662B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100480173B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2010266652A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JPWO2010131466A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20060104216A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee