KR100653158B1 - 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 - Google Patents
클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 Download PDFInfo
- Publication number
- KR100653158B1 KR100653158B1 KR1020060037013A KR20060037013A KR100653158B1 KR 100653158 B1 KR100653158 B1 KR 100653158B1 KR 1020060037013 A KR1020060037013 A KR 1020060037013A KR 20060037013 A KR20060037013 A KR 20060037013A KR 100653158 B1 KR100653158 B1 KR 100653158B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- data
- clock signal
- clock
- timing controller
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
Claims (28)
- 데이터 신호 사이에 클록 신호가 상기 데이터 신호와는 다른 신호 크기로 임베딩된 수신 신호를 입력받으며, 상기 수신 신호의 크기를 기준 전압과 비교한 결과에 따라 상기 수신 신호로부터 상기 클록 신호를 추출하는 멀티레벨 검출기, 및 상기 추출된 클록 신호에 따라 상기 수신 신호로부터 상기 데이터 신호를 샘플링하는 샘플러를 구비하는 수신부;상기 샘플링된 데이터 신호에 포함된 화상 데이터를 순차적으로 저장한 후 병렬로 출력하는 데이터 래치; 및상기 데이터 래치에서 출력되는 신호를 아날로그 신호로 변환하여 출력하는 DAC를 포함하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,스타트 펄스를 순차적으로 쉬프트하여 출력하는 쉬프트 레지스터를 더 포함하며,상기 데이터 래치는 상기 쉬프트 레지스터에서 출력되는 신호에 따라 상기 샘플링된 데이터 신호에 포함된 상기 화상 데이터를 순차적으로 저장하는 컬럼 구동 집적회로.
- 삭제
- 제 1 항에 있어서,상기 샘플링된 데이터 신호는 상기 화상 데이터 및 제어신호를 포함하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는 상기 수신 신호의 크기가 기준 전압의 크기보다 큰 경우에는 상기 수신 신호로부터 상기 추출된 클록 신호를 추출하며, 상기 수신 신호의 크기가 상기 기준 전압의 크기보다 작은 경우에는 상기 수신 신호로부터 상기 데이터 신호를 샘플링하여 상기 샘플링된 데이터 신호를 구하는 컬럼 구동 집적회로.
- 제 5 항에 있어서,상기 수신부는 상기 임베딩된 클록 신호의 극성에 대응하는 값을 가지는 제어신호를 출력하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는 상기 수신 신호의 크기가 기준 전압의 크기보다 작은 경우에는 상기 수신 신호로부터 상기 추출된 클록 신호를 추출하며, 상기 수신 신호의 크기가 상기 기준 전압의 크기보다 큰 경우에는 상기 수신 신호로부터 상기 데이터 신호를 샘플링하여 상기 샘플링된 데이터 신호를 구하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는 상기 추출된 클록 신호의 주파수를 변경하지 아니하고, 상기 추출된 클록 신호로 상기 수신 신호를 샘플링하여 상기 샘플링된 데이터 신호를 구하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는 상기 추출된 클록 신호의 주파수를 높인 후에, 상기 주파수가 높아진 추출된 클록 신호로 상기 수신 신호를 샘플링하여 상기 샘플링된 데이터 신호를 구하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는상기 기준 전압을 생성하는 기준 전압 생성부를 더 구비하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 수신부는상기 멀티레벨 검출기에서 출력되는 상기 추출된 클록 신호의 주파수를 높여 상기 샘플러에 공급하는 클록 복원 회로를 더 구비하는 컬럼 구동 집적회로.
- 제 1 항에 있어서,상기 기준 전압은 차동 기준 전압인 컬럼 구동 집적회로.
- 삭제
- 타이밍 제어부, 복수의 컬럼 구동 집적회로, 적어도 하나의 로우 구동 집적회로 및 디스플레이 패널을 포함하는 디스플레이에 있어서,상기 타이밍 제어부는 클록 신호 및 데이터 신호를 직렬로 변환하여 순차적으로 출력하는 직렬 변환부; 및 상기 직렬 변환부의 출력을 입력받아 상기 클록 신호와 상기 데이터 신호가 서로 신호의 크기를 달리하도록 변환하여 출력하는 구동부를 구비함으로써, 상기 데이터 신호 사이에 상기 클록 신호가 상기 데이터 신호와 다른 크기로 임베딩된 송신 신호를 출력하며,상기 복수의 컬럼 구동 집적회로 중 한 컬럼 구동 집적회로는 상기 타이밍 제어부에서 출력되는 상기 송신 신호를 입력받아, 상기 입력된 송신 신호의 크기를 기준 전압과 비교한 결과에 따라 상기 입력된 송신 신호로부터 상기 클록 신호를 추출하는 멀티레벨 검출기; 및 상기 추출된 클록 신호에 따라 상기 입력된 송신 신호로부터 상기 데이터 신호를 샘플링하는 샘플러를 구비하는 것을 특징으로 하는 디스플레이.
- 삭제
- 제 14 항에 있어서,상기 임베딩된 클록 신호는 상기 데이터 신호보다 작은 전압을 가지는 디스플레이.
- 제 14 항에 있어서,상기 임베딩된 클록 신호는 상기 데이터 신호보다 큰 전압을 가지는 디스플레이.
- 제 17 항에 있어서,상기 임베딩된 클록 신호는 제어 신호에 대응하는 극성을 가지는 디스플레이.
- 제 17 항에 있어서,상기 타이밍 제어부는 상기 임베딩된 클록 신호 직후에 더미 데이터를 추가한 상기 송신 신호를 출력하며, 상기 더미 데이터의 크기는 상기 데이터 신호의 크기와 동일하며, 상기 더미 데이터 및 상기 임베딩된 클록 신호의 극성은 상기 임베딩된 클록 신호 직전의 상기 데이터 신호의 극성과 동일한 디스플레이.
- 제 14 항에 있어서,상기 타이밍 제어부는 상기 임베딩된 클록 신호를 매 상기 데이터 신호마다 임베딩하는 디스플레이.
- 제 14 항에 있어서,상기 타이밍 제어부는 상기 임베딩된 클록 신호를 복수의 상기 데이터 신호마다 임베딩하는 디스플레이.
- 제 14 항에 있어서,상기 타이밍 제어부와 상기 복수의 컬럼 구동 집적회로는 포인트 투 포인트 방식으로 연결된 디스플레이.
- 제 14 항에 있어서,상기 타이밍 제어부와 상기 복수의 컬럼 구동 집적회로는 포인트 투 커플 방식으로 연결된 디스플레이.
- 제 14 항에 있어서,상기 송신 신호는 상기 타이밍 제어부와 상기 컬럼 구동 집적회로를 연결하는 하나의 신호선을 통하여 전송되는 디스플레이.
- 제 24 항에 있어서,상기 타이밍 제어부와 상기 컬럼 구동 집적회로 사이에 상기 하나의 신호선에 더하여 추가적인 신호선이 연결된 디스플레이.
- 제 14 항에 있어서,상기 송신 신호는 상기 타이밍 제어부와 상기 컬럼 구동 집적회로를 연결하는 하나의 차동 쌍을 통하여 차동 시그널링 방식으로 전송되는 디스플레이.
- 제 26 항에 있어서,상기 타이밍 제어부와 상기 컬럼 구동 집적회로 사이에 상기 하나의 차동 쌍에 더하여 추가적인 차동 쌍이 연결된 디스플레이.
- 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060037013A KR100653158B1 (ko) | 2006-04-25 | 2006-04-25 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060037013A KR100653158B1 (ko) | 2006-04-25 | 2006-04-25 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050088619A Division KR100583631B1 (ko) | 2005-09-23 | 2005-09-23 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100653158B1 true KR100653158B1 (ko) | 2006-12-04 |
Family
ID=37731851
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060037013A KR100653158B1 (ko) | 2006-04-25 | 2006-04-25 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100653158B1 (ko) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100928515B1 (ko) * | 2008-04-02 | 2009-11-26 | 주식회사 동부하이텍 | 데이터 수신 장치 |
KR100928516B1 (ko) * | 2008-04-02 | 2009-11-26 | 주식회사 동부하이텍 | 디스플레이 |
KR100932139B1 (ko) * | 2008-04-02 | 2009-12-16 | 주식회사 동부하이텍 | 데이터 수신 장치 |
KR100932138B1 (ko) * | 2008-04-02 | 2009-12-16 | 주식회사 동부하이텍 | 데이터 송신 장치 |
WO2010047474A2 (ko) * | 2008-10-20 | 2010-04-29 | (주)실리콘웍스 | 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템 |
KR20110116060A (ko) * | 2009-02-16 | 2011-10-24 | 글로벌 오엘이디 테크놀러지 엘엘씨 | 직렬 컨트롤을 갖는 칩렛 디스플레이 디바이스 |
US8156365B2 (en) | 2008-04-02 | 2012-04-10 | Dongbu Hitek Co., Ltd. | Data reception apparatus |
CN111462682A (zh) * | 2020-05-06 | 2020-07-28 | 利亚德光电股份有限公司 | 发光二极管led驱动电路、发光二极管led显示系统 |
-
2006
- 2006-04-25 KR KR1020060037013A patent/KR100653158B1/ko active IP Right Grant
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100928515B1 (ko) * | 2008-04-02 | 2009-11-26 | 주식회사 동부하이텍 | 데이터 수신 장치 |
KR100928516B1 (ko) * | 2008-04-02 | 2009-11-26 | 주식회사 동부하이텍 | 디스플레이 |
KR100932139B1 (ko) * | 2008-04-02 | 2009-12-16 | 주식회사 동부하이텍 | 데이터 수신 장치 |
KR100932138B1 (ko) * | 2008-04-02 | 2009-12-16 | 주식회사 동부하이텍 | 데이터 송신 장치 |
US8156365B2 (en) | 2008-04-02 | 2012-04-10 | Dongbu Hitek Co., Ltd. | Data reception apparatus |
WO2010047474A2 (ko) * | 2008-10-20 | 2010-04-29 | (주)실리콘웍스 | 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템 |
WO2010047474A3 (ko) * | 2008-10-20 | 2010-08-05 | (주)실리콘웍스 | 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템 |
KR20110116060A (ko) * | 2009-02-16 | 2011-10-24 | 글로벌 오엘이디 테크놀러지 엘엘씨 | 직렬 컨트롤을 갖는 칩렛 디스플레이 디바이스 |
KR101678635B1 (ko) * | 2009-02-16 | 2016-11-21 | 글로벌 오엘이디 테크놀러지 엘엘씨 | 직렬 컨트롤을 갖는 칩렛 디스플레이 디바이스 |
CN111462682A (zh) * | 2020-05-06 | 2020-07-28 | 利亚德光电股份有限公司 | 发光二极管led驱动电路、发光二极管led显示系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100583631B1 (ko) | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 | |
KR100562860B1 (ko) | 디스플레이, 컬럼 구동 집적회로, 멀티레벨 검출기 및멀티레벨 검출 방법 | |
KR100661828B1 (ko) | 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부 | |
KR100986041B1 (ko) | 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템 | |
US8884934B2 (en) | Display driving system using single level data transmission with embedded clock signal | |
KR100971216B1 (ko) | 디스플레이 | |
KR100653158B1 (ko) | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 | |
KR101367279B1 (ko) | 클록을 내장한 데이터 신호를 전송하는 디스플레이 장치 | |
WO2007108574A1 (en) | Display, timing controller and data driver for transmitting serialized multi-level data signal | |
KR100653159B1 (ko) | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 | |
US7876130B2 (en) | Data transmitting device and data receiving device | |
KR20040030227A (ko) | 신호 전송 방법, 신호 전송 시스템, 논리 회로 및 액정구동 장치 | |
WO2007013718A1 (en) | Clock signal embedded multi-level signaling method and apparatus for driving display panel using the same | |
Jeon et al. | 64.5 L: Late‐News Paper: A Clock Embedded Differential Signaling (CEDS™) for the Next Generation TFT‐LCD Applications | |
Park et al. | 43.3: Distinguished Paper: An Advanced Intra‐Panel Interface (AiPi) with Clock Embedded Multi‐Level Point‐to‐Point Differential Signaling for Large‐Sized TFT‐LCD Applications |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121105 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20131127 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141105 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151104 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20161103 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20171103 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20181105 Year of fee payment: 13 |