KR100619625B1 - 액정표시장치 및 그의 구동방법 - Google Patents

액정표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR100619625B1
KR100619625B1 KR1020030098120A KR20030098120A KR100619625B1 KR 100619625 B1 KR100619625 B1 KR 100619625B1 KR 1020030098120 A KR1020030098120 A KR 1020030098120A KR 20030098120 A KR20030098120 A KR 20030098120A KR 100619625 B1 KR100619625 B1 KR 100619625B1
Authority
KR
South Korea
Prior art keywords
sampling switch
stages
response
control signal
stage
Prior art date
Application number
KR1020030098120A
Other languages
English (en)
Other versions
KR20050066763A (ko
Inventor
하용민
장정우
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020030098120A priority Critical patent/KR100619625B1/ko
Publication of KR20050066763A publication Critical patent/KR20050066763A/ko
Application granted granted Critical
Publication of KR100619625B1 publication Critical patent/KR100619625B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 충전 특성을 향상 시킬 수 있도록 한 액정표시장치 및 그의 구동방법에 관한 것이다.
본 발명에 의한 액정표시장치는 각각 서로 다른 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과; 다수의 샘플링 스위치 블록들을 제어하기 위한 제어신호를 발생하며 다수의 샘플링 스위치 블록들 중 특정 샘플링 스위치 블록을 제어하기 위한 제어신호 펄스폭을 그 이외의 샘플링 스위치 블록들을 제어하기 위한 제어신호 펄스폭과 다르게 하는 쉬프트 레지스터를 구비한다.

Description

액정표시장치 및 그의 구동방법{Liquid Crystal Display And Driving Method Thereof}
도 1은 종래의 액정표시장치의 구성을 개략적으로 도시한 블록도.
도 2는 도 1에 도시된 쉬프트 레지스터의 구성을 도시한 블록도.
도 3a 내지 도 3c는 도 2에 도시된 쉬프트 레지스터의 입출력 파형도.
도 4는 도 1에 도시된 액정표시장치의 입출력 파형도.
도 5는 본 발명의 제1 실시예에 의한 액정표시장치를 나타내는 도면.
도 6은 도 5에 도시된 쉬프트 레지스터의 구성을 도시한 블록도.
도 7a 내지 도 7c는 도 6에 도시된 쉬프트 레지스터의 입출력 파형도.
도 8은 도 5에 도시된 액정표시장치의 입출력 파형도.
도 9는 본 발명의 제2 실시예에 의한 액정표시장치를 나타내는 도면.
도 10은 도 9에 도시된 쉬프트 레지스터의 구성을 도시한 블록도.
도 11a 내지 도 11c는 도 10에 도시된 쉬프트 레지스터의 입출력 파형도.
도 12는 도 9에 도시된 액정표시장치의 입출력 파형도.
< 도면의 주요부분에 대한 설명>
30,130,230 : 액정패널 39,139,239 : 화상표시부
51,151,251 : 데이터 쉬프트 레지스터 35,135,235 : 샘플링 스위치 어레이
53,153,253 : 게이트 쉬프트 레지스터 44,144,244 : 가요성인쇄회로(FPC) 필름
40,140,240 : 인쇄회로기판(PCB) 42,142,242 : 제어칩
33,38,133,138,233,238 : 레벨 쉬프터 어레이
31,36,131,136,231,236 : 쉬프트 스테이지 어레이
39,139,239 : 화상표시부
본 발명은 액정표시장치에 관한 것으로, 특히 충전 특성을 향상 시킬 수 있도록 한 액정표시장치 및 그의 구동방법에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 게이트라인들 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버를 구비한다. 게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 게이트신호가 공급될 때마다 데이터라인들 각각에 비디오신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 비디오신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이러한 액정표시장치에 이용되는 박막트랜지스터는 반도체층으로 아몰퍼스(Amorphous) 실리콘과 폴리(Poly) 실리콘을 사용하는가에 따라 아몰퍼스 실리콘형과 폴리 실리콘형으로 구분된다.
아몰퍼스 실리콘형 박막트랜지스터는 아몰퍼스 실리콘막의 균일성이 비교적 좋아 특성이 안정된 장점을 가지고 있으나 전하 이동도가 비교적 작아 화소 밀도를 향상시키는 경우에는 적용이 어려운 단점이 있다. 또한, 아몰퍼스 실리콘형 박막트랜지스터를 사용하는 경우 상기 게이트 드라이버와 데이터 드라이버와 같은 주변 구동회로들은 별도로 제작하여 액정패널에 실장시켜야 하므로 액정표시장치의 제조비용이 높다는 단점이 있다.
반면에, 폴리 실리콘형 박막트랜지스터는 전하 이동도가 높음에 따라 화소밀도 증가에 어려움이 없을 뿐만 아니라 주변 구동회로들을 액정패널에 내장할 수 있게 되어 제조단가를 낮출 수 있는 장점을 가지고 있다. 이에 따라, 폴리실리콘형 박막트랜지스터를 이용한 액정표시장치가 대두되고 있다.
도 1은 종래의 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치의 구성을 개략적으로 도시한다.
도 1의 액정표시장치는 화상표시부(39), 데이터 쉬프트 레지스터(51), 게이트 쉬프트 레지스터(53), 그리고 샘플링 스위치 어레이(35)가 형성된 액정패널(30)과, 제어회로 및 데이터 드라이브 IC가 집적화된 제어칩(42)이 실장된 PCB(40)와, 액정패널(30)과 PCB(40)를 전기적으로 접속시키는 FPC 필름(44)을 구비한다.
액정패널(30)에 포함되는 화상표시부(39), 데이터 쉬프트 레지스터(51), 샘플링 스위치 어레이(35), 게이트 쉬프트 레지스터(53)는 동일공정으로 형성된다. 특히, 액정패널(30)에 포함되는 박막트랜지스터들은 NMOS 또는 PMOS의 박막트랜지스터만으로 구성되어 CMOS 박막트랜지스터로 구성되는 경우보다 공정수를 줄이고 신뢰성을 향상시켜 제조단가를 절감할 수 있게 된다.
화상표시부(39)에는 액정셀들(LC)이 매트릭스 형태로 배열되어 화상을 표시한다. 액정셀들(LC) 각각은 게이트라인(GL)과 데이터라인(DL)의 교차점에 접속된 스위칭소자로서 폴리실리콘을 이용한 박막트랜지스터(TFT)를 포함한다. 박막트랜지스터(TFT)가 아몰퍼스실리콘 보다 전하이동도가 100배 정도 빠른 폴리실리콘을 이용함에 따라 액정셀들(LC)은 점순차 방식으로 구동된다. 게이트라인들(GL)은 게 이트 쉬프트 레지스터(53)를 통해 스캔펄스를 공급받는다. 데이터라인들(DL)은 샘플링스위치 어레이(35)를 통해 비디오신호를 공급받는다. 이러한 화상표시부(39)는 i(i는 양의 정수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 나누어져 순차적으로 구동된다.
게이트 쉬프트 레지스터(53)는 다수의 스테이지들로 구성되는 쉬프트 스테이지 어레이(36)와, 스테이지들과 게이트라인들(GL) 각각의 사이에 접속된 레벨 쉬프터들로 구성된 레벨 쉬프터 어레이(38)를 구비한다.
쉬프트 스테이지 어레이(36)의 스테이지들은 제어칩(42)로부터의 스타트 펄스(SP)를 쉬프트시켜 레벨 쉬프터들에 순차적으로 쉬프트 펄스를 공급한다.
레벨 쉬프터 어레이(38)의 레벨 쉬프터들은 스테이지로부터의 쉬프트 펄스를 그의 스윙전압을 증대시켜 게이트라인들(GL) 각각에 스캔 펄스로 공급한다. 예를 들면, 레벨 쉬프터 어레이(38)는 쉬프트 스테이지 어레이(36)에서 10V 이하의 스윙전압을 가지고 입력되는 쉬프트 신호를, 부극성 전압을 포함하여 10V 이상의 스윙폭을 가지게끔 레벨 쉬프팅하여 스캔 펄스로 출력한다.
데이터 쉬프트 레지스터(51)는 도 2에 도시된 바와 같이 스타트펄스(SP) 입력라인에 종속 접속된 n개의 스테이지들(ST1 내지 STn)로 구성된 쉬프트 스테이지 어레이(31)와, 스테이지들(ST1 내지 STn)의 출력단에 각각 접속된 레벨 쉬프터들(LS1 내지 LSn)로 구성된 레벨 쉬프터 어레이(33)를 구비한다.
쉬프트 스테이지 어레이(31)에서 제1 스테이지(ST1)에는 스타트 펄스(SP)가 입력되고, 제2 내지 제n 스테이지들(ST2 내지 STn)에는 이전단 스테이지의 출력신 호가 입력된다. 이러한 스테이지들(ST1 내지 STn)은 도 3a에 도시된 바와 같이 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호(C1 내지 C4) 중 3개의 클럭신호를 입력받는다. 입력받은 3개의 클럭신호를 이용하여 스테이지들(ST1 내지 STn)은 스타트펄스(SP)를 쉬프트시킴으로써 도 3b에 도시된 바와 같이 쉬프트 신호들(S01, SO2, ...)를 순차적으로 출력하게 된다. 이 경우, 스테이지들(ST1 내지 STn)은 10V 이하의 스윙전압을 가지고 입력되는 클럭신호들(C1 내지 C4) 및 스타트펄스(SP)를 이용하여 10V 이하의 스윙전압을 가지는 쉬프트 신호들(SO1, SO2, ...)을 출력하게 된다.
레벨 쉬프터들(LS1 내지 LSn) 각각은 4개의 클럭신호(C1 내지 C4) 중 나머지 1개의 클럭신호를 입력받는다. 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SO2, ...)를 레벨 쉬프팅시켜 도 5c에 도시된 바와 같이 10V 이상의 스윙전압을 가지는 출력 신호들(L01, L02, ...)을 출력하게 된다. 특히, 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SO2, ...)의 최저 전압을 부극성 전압로 레벨 다운시켜 출력하게 된다.
이렇게 데이터 쉬프트 레지스터(51)에서 출력되는 신호들(L01, LO2, ....)은 표시패널의 데이터 라인들에 비디오 신호를 샘플링하여 공급하기 위한 데이터 드라이버에서 샘플링 스위치에 공급되는 샘플링 신호(SP1, SP2, SP3, ...)로 이용된다.
샘플링 스위치 어레이(35)는 데이터라인들(DL)에 출력단이 각각 접속되고 데이터 쉬프트 레지스터(51)로부터 입력되는 샘플링신호에 의해 구동되는 다수의 샘 플링 스위치들로 구성된다. 샘플링 스위치들은 샘플링신호에 응답하여 제어칩(42)으로부터 입력되는 비디오신호를 순차적으로 샘플링하여 데이터라인들(DL)에 공급한다.
제어칩(42)에 포함되는 제어회로(도시하지 않음)는 외부로부터 자신에게 공급되는 비디오데이터를 데이터 구동 IC로 전송함과 아울러 FPC 필름(44)를 통해 데이터 쉬프트 레지스터(51) 및 게이트 쉬프트 레지스터(53)에 필요한 구동제어신호들을 제공한다. 여기서, 제어칩(42)에서 데이터 쉬프트 레지스터(51) 및 게이트 쉬프트 레지스터(53)에 공급하는 클럭신호들은 10V 이하의 스윙전압을 가지게 되므로 소비전력을 줄일 수 있게 된다. 데이터 구동 IC(도시하지 않음)는 제어회로로부터 입력된 비디오데이터를 아날로그신호로 변환하여 FPC 필름(44)을 통해 샘플링 스위치 어레이(35)로 공급한다.
이와 같은 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치는 i(i는 양의 정수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 구동된다.
이를 상세히 하면, 데이터 쉬프트 레지스터(51)는 각각의 출력 라인을 통해 샘플링 신호(SP1, SP2, SP3, ...)를 순차적으로 발생한다. 따라서, 제1 블록(391)에 포함된 i개의 데이터 라인들(DL1 내지 DLi) 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi)은 제1 데이터 쉬프트 레지스터(51)의 출력 라인을 통해 발생되는 제1 샘플링 신호(SP1)에 응답하여 턴-온된다. 이에 따라, 제1 블록(391)에 포함된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS1 내지 VSi)을 샘플링 하 여 i개의 데이터 라인들(DL1 내지 DLi) 각각에 동시에 공급한다.
제2 블록(392)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i)은 제2 데이터 쉬프트 레지스터(51)의 출력 라인을 통해 발생되는 제2 샘플링 신호(SP2)에 응답하여 턴-온된다. 이에 따라, 제2 블록(392)에 포함된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VSi+1 내지 VS2i)을 샘플링 하여 i개의 데이터 라인들(DLi+1 내지 DL2i) 각각에 동시에 공급한다.
제3 블록(393)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i)은 제3 데이터 쉬프트 레지스터(51)의 출력 라인을 통해 발생되는 제3 샘플링 신호(SP3)에 응답하여 턴-온된다. 이에 따라, 제3 블록(393)에 포함된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS2i+1 내지 VS3i)을 샘플링 하여 i개의 데이터 라인들(DL2i+1 내지 DL3i) 각각에 동시에 공급한다.
이와 같이 블록 단위로 구동되는 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치에서 각각의 블록은 순차적으로 구동하게 된다. 그러나, 이러한 블록 단위로 구동되는 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치는 도 4의 점선 원형으로 도시된 바와 같이 각각의 블록에 포함된 i개의 데이터 라인들에는 서로 극성이 다른 비디오 신호들이 공급되는 반해 마지막 블록 구동후 첫번째 블록으로 바뀌어 구동하는 시점에서 비디오 신호들의 극성뿐만 아니라 데이터 라이들의 극성이 모두 바뀌어 취약한 충전 특성을 갖는 문제점이 있다.
따라서, 본 발명의 목적은 충전 특성을 향상 시킬 수 있도록 한 액정표시장치 및 그의 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 의한 액정표시장치는 각각 서로 다른 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과; 상기 다수의 샘플링 스위치 블록들을 제어하기 위한 제어신호를 발생하며 상기 다수의 샘플링 스위치 블록들 중 특정의 상기 샘플링 스위치 블록을 제어하기 위한 상기 제어신호 펄스폭을 그 이외의 샘플링 스위치 블록들을 제어하기 위한 상기 제어신호 펄스폭과 다르게 하는 쉬프트 레지스터를 구비한다.
상기 액정표시장치에서 특정의 상기 샘플링 스위치 블록은 첫 번째 발생하는 상기 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하는 것을 특징으로 한다.
상기 액정표시장치에서 특정의 상기 샘플링 스위치 블록을 제어하기 위한 상기 제어신호는 그 이외의 샘플링 스위치 블록들을 제어하기 위한 상기 제어신호보 다 넓은 펄스폭을 갖는 것을 특징으로 한다.
본 발명의 실시예에 의한 액정표시장치는 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하는 다수의 스테이지와; 상기 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과; 상기 스테이지들 중 특정의 상기 스테이지로부터 출력되는 상기 제어신호를 지연시켜 다음 단 스테이지에 공급하는 더미 스테이지와; 상기 스테이지들 각각으로부터 출력되는 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하고, 상기 레벨 쉬프터들 중 특정의 상기 스테이지의 출력이 공급되는 특정의 상기 레벨쉬프터는 상기 더미 스테이지의 지연기간만큼 특정의 상기 스테이지의 출력을 지연시키는 것을 특징으로 한다.
상기 액정표시장치에서 특정의 상기 스테이지는 상기 스테이지들 중 첫 번째 스테이지인 것을 특징으로 한다.
상기 액정표시장치에서 상기 첫 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 첫 번째 레벨 쉬프터는 상기 첫 번째 스테이지에 공급되는 상기 3 개의 클럭신호 중 어느 하나에 응답하여 구동되는 것을 특징으로 한다.
상기 액정표시장치에서 상기 두 번째 내지 마지막 번째 스테이지는 각각 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하며, 상기 두 번째 내지 마지막 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 두 번째 내지 마지막 번째 레벨 쉬프터 각각은 상기 두 번째 내지 마지막 번째 스테이지에서 이용되는 상기 3 개의 클럭신호를 제외한 나머지 클럭신호에 응답하여 구동되는 것을 특징으로 한다.
본 발명의 실시예에 의한 액정표시장치는 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하는 다수의 스테이지와; 상기 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과; 상기 제어신호에 응답하여 구동되는 특정의 상기 샘플링 스위치 블록을 재구동하기 위한 더미 스테이지와; 상기 스테이지들 각각으로부터 출력되는 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비한다.
상기 액정표시장치에서 특정의 상기 샘플링 스위치 블록은, 상기 스테이지들 중 첫 번째 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하고, 상기 더미 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i 번째 데이터라인까지 데이터를 동시에 재공급하는 것을 특징으로 한다.
본 발명의 실시예에 의한 액정표시장치의 구동방법은 각각 서로 다른 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들을 구비하는 액정표시장치의 구동방법에 있어서, 스타트펄스를 순차적으로 쉬프트시켜 상기 샘플링 스위치 블록들을 제어하기 위한 제어신호를 발생하는 단계를 포함하며; 상기 샘플링 스위치 블록들 중 특정의 상기 샘플링 스위치 블록을 제어하기 위한 상기 제어신호의 펄스폭을 그 이외의 샘플링 스위치 블록들을 제어하기 위한 상기 제어신호 펄스폭과 다르게 하는 것을 특징으로 한다.
본 발명의 실시예에 의한 액정표시장치의 구동방법은 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들, 상기 샘플링 스위치 블록들을 제어하기 위한 제어신호들을 발생하는 다수의 스테이지, 및 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하는 액정표시장치의 구동방법에 있어서, 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하는 단계와; 특정의 상기 샘플링 스위치 블록을 제어하기 위한 제어신호를 지연시키는 단계와; 상기 레벨 쉬프터들 중 특정 상기 스테이지의 출력이 공급되는 특정의 상기 레벨쉬프터는 상기 제어신호의 지연기간만큼 레벨 쉬프팅된 출력을 지연시키는 것을 특징으로 한다.
본 발명의 실시예에 의한 액정표시장치의 구동방법은 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들, 상기 샘플링 스위치 블록들을 제어하기 위한 제어신호들을 발생하는 다수의 스테이지, 및 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하는 액정표시장치의 구동방법에 있어서, 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하는 단계와; 상기 제어신호에 응답하여 구동되는 특정의 상기 샘플링 스위치 블록을 구동하는 단계와; 상기 제어신호에 응답하여 구동되는 특정의 상기 샘플링 스위치 블록을 재구동하는 단계를 포함한다.
상기 액정표시장치의 구동방법에서 특정의 상기 샘플링 스위치 블록을 구동하는 단계는 상기 스테이지들 중 첫 번째 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하는 단계인 것을 특징으로 한다.
상기 액정표시장치의 구동방법에서 특정의 상기 샘플링 스위치 블록을 재구동하는 단계는 더미 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i 번째 데이터라인까지 데이터를 동시에 재공급하는 단계인 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 5 내지 도 12를 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
도 5는 본 발명의 제1 실시 예에 의한 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치를 나타내는 도면이다.
도 5를 참조하면, 본 발명의 제1 실시예에 의한 액정표시장치는 화상표시부(139), 데이터 쉬프트 레지스터(151), 게이트 쉬프트 레지스터(153), 그리고 샘플링 스위치 어레이(135)가 형성된 액정패널(130)과, 제어회로 및 데이터 드라이브 IC가 집적화된 제어칩(142)이 실장된 PCB(140)와, 액정패널(130)과 PCB(140)를 전기적으로 접속시키는 FPC 필름(144)을 구비한다.
액정패널(130)에 포함되는 화상표시부(139), 데이터 쉬프트 레지스터(151), 샘플링 스위치 어레이(135), 게이트 쉬프트 레지스터(153)는 동일공정으로 형성된다. 특히, 액정패널(130)에 포함되는 박막트랜지스터들은 NMOS 또는 PMOS의 박막트랜지스터만으로 구성되어 CMOS 박막트랜지스터로 구성되는 경우보다 공정수를 줄이고 신뢰성을 향상시켜 제조단가를 절감할 수 있게 된다.
화상표시부(139)에는 액정셀들(LC)이 매트릭스 형태로 배열되어 화상을 표시한다. 액정셀들(LC) 각각은 게이트라인(GL)과 데이터라인(DL)의 교차점에 접속된 스위칭소자로서 폴리실리콘을 이용한 박막트랜지스터(TFT)를 포함한다. 박막트랜지스터(TFT)가 아몰퍼스실리콘 보다 전하이동도가 100배 정도 빠른 폴리실리콘을 이용함에 따라 액정셀들(LC)은 점순차 방식으로 구동된다. 게이트라인들(GL)은 게이트 쉬프트 레지스터(153)를 통해 스캔펄스를 공급받는다. 데이터라인들(DL)은 샘플링스위치 어레이(135)를 통해 비디오신호를 공급받는다. 이러한 화상표시부(139)는 i(i는 자연수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 나누어져 순차적으로 구동된다.
게이트 쉬프트 레지스터(153)는 다수의 스테이지들로 구성되는 쉬프트 스테이지 어레이(136)와, 스테이지들과 게이트라인들(GL) 각각의 사이에 접속된 레벨 쉬프터들로 구성된 레벨 쉬프터 어레이(138)를 구비한다.
쉬프트 스테이지 어레이(136)의 스테이지들은 제어칩(142)로부터의 스타트 펄스(SP)를 쉬프트시켜 레벨 쉬프터들에 순차적으로 쉬프트 펄스를 공급한다.
레벨 쉬프터 어레이(138)의 레벨 쉬프터들은 스테이지로부터의 쉬프트 펄스를 그의 스윙전압을 증대시켜 게이트라인들(GL) 각각에 스캔 펄스로 공급한다. 예를 들면, 레벨 쉬프터 어레이(138)는 쉬프트 스테이지 어레이(136)에서 10V 이하의 스윙전압을 가지고 입력되는 쉬프트 신호를, 부극성 전압을 포함하여 10V 이상의 스윙폭을 가지게끔 레벨 쉬프팅하여 스캔 펄스로 출력한다.
데이터 쉬프트 레지스터(151)는 도 6에 도시된 바와 같이 스타트펄스(SP) 입 력라인에 종속 접속된 n개의 스테이지들(ST1 내지 STn)로 구성된 쉬프트 스테이지 어레이(131)와, 스테이지들(ST1 내지 STn)의 출력단에 각각 접속된 레벨 쉬프터들(LS1 내지 LSn)로 구성된 레벨 쉬프터 어레이(133)를 구비한다.
쉬프트 스테이지 어레이(131)에서 제1 스테이지(ST1)에는 스타트 펄스(SP)가 입력되고, 제2 내지 제n 스테이지들(ST2 내지 STn)에는 이전단 스테이지의 출력신호가 입력된다. 이 때, 제1 스테이지(ST1)와 제2 스테이지(ST2) 사이에는 더미 스테이지(STD)가 추가로 더 설치된다. 이러한 더미 스테이지(STD)는 제1 스테이지(ST1)의 출력신호를 입력받아 한 스테이지 만큼 지연시키는 역할을 한다. 이러한 스테이지들(ST1 내지 STn)은 도 7a에 도시된 바와 같이 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호(C1 내지 C4) 중 3개의 클럭신호를 입력받는다. 입력받은 3개의 클럭신호를 이용하여 스테이지들(ST1 내지 STn)은 스타트펄스(SP)를 쉬프트시킴으로써 도 7b에 도시된 바와 같이 쉬프트 신호들(S01, SOD, SO2, ...)를 순차적으로 출력하게 된다. 이 경우, 스테이지들(ST1, STD, ST2 내지 STn)은 10V 이하의 스윙전압을 가지고 입력되는 클럭신호들(C1 내지 C4) 및 스타트펄스(SP)를 이용하여 10V 이하의 스윙전압을 가지는 쉬프트 신호들(SO1, SOD, SO2, ...)을 출력하게 된다.
레벨 쉬프터들(LS1 내지 LSn) 각각은 4개의 클럭신호(C1 내지 C4) 중 나머지 1개의 클럭신호를 입력받는다. 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SO2, ...)를 레벨 쉬프팅시켜 도 7c에 도시된 바와 같이 10V 이상의 스윙전압을 가지는 출력 신호들(L01, L02, ...)을 출력하게 된다. 특히, 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SO2, ...)의 최저 전압을 부극성 전압로 레벨 다운시켜 출력하게 된다. 이 때, 제1 스테이지(ST1)가 제1 클럭신호(C1), 제3 클럭신호(C3) 및 제4 클럭신호(C4)를 이용하여 스타트펄스(SP)를 쉬프트시켜 제1 레벨 쉬프터(LS1)로 공급할 때 제1 레벨 쉬프터(LS1)는 나머지 제2 클럭신호(C2)를 입력받지 않고 한 클럭 지연된 제3 클럭신호(C3)를 입력받는다. 이에 따라, 제1 레벨 쉬프터(LS1)는 제1 스테이지(ST1) 및 더미 스테이지(STD)에 의해 지연되는 두 클럭동안 10V 이상의 스윙전압을 가지는 출력 신호(L01)을 출력하게 된다. 이 후, 레벨 쉬프터들(LS2 내지 LSn)은 스테이지들(ST2 내지 STn)에서 출력되는 쉬프트 신호들(SO2, SO3, ...)를 레벨 쉬프팅시켜 10V 이상의 스윙전압을 가지는 출력 신호들(L02, LO3, ...)을 출력하게 된다.
이렇게 데이터 쉬프트 레지스터(151)에서 출력되는 신호들(L01, LO2, ....)은 표시패널의 데이터 라인들에 비디오 신호를 샘플링하여 공급하기 위한 데이터 드라이버에서 샘플링 스위치에 공급되는 샘플링 신호(SP1, SP2, SP3, ...)로 이용된다.
샘플링 스위치 어레이(135)는 데이터라인들(DL)에 출력단이 각각 접속되고 데이터 쉬프트 레지스터(151)로부터 입력되는 샘플링신호에 의해 구동되는 다수의 샘플링 스위치들로 구성된다. 샘플링 스위치들은 샘플링신호에 응답하여 제어칩(142)으로부터 입력되는 비디오신호를 순차적으로 샘플링하여 데이터라인들(DL)에 공급한다. 이러한 샘플링 스위치들은 다수의 데이터 라인들을 블록 단위로 구분하여 구동하기 위해 다수의 샘플링 스위치 블록으로 나뉘어 구동된다.
제어칩(142)에 포함되는 제어회로(도시하지 않음)는 외부로부터 자신에게 공급되는 비디오데이터를 데이터 구동 IC로 전송함과 아울러 FPC 필름(144)를 통해 데이터 쉬프트 레지스터(151) 및 게이트 쉬프트 레지스터(153)에 필요한 구동제어신호들을 제공한다. 여기서, 제어칩(142)에서 데이터 쉬프트 레지스터(151) 및 게이트 쉬프트 레지스터(153)에 공급하는 클럭신호들은 10V 이하의 스윙전압을 가지게 되므로 소비전력을 줄일 수 있게 된다. 데이터 구동 IC(도시하지 않음)는 제어회로로부터 입력된 비디오데이터를 아날로그신호로 변환하여 FPC 필름(144)을 통해 샘플링 스위치 어레이(135)로 공급한다.
이와 같은 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치는 i(i는 자연수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 구동된다.
이를 상세히 하면, 데이터 쉬프트 레지스터(151)는 각각의 출력 라인을 통해 샘플링 신호(SP1, SP2, SP3, ...)를 순차적으로 발생한다. 따라서, 제1 블록(1391)에 포함된 i개의 데이터 라인들(DL1 내지 DLi) 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi)은 제1 데이터 쉬프트 레지스터(151)의 출력 라인을 통해 발생되는 제1 샘플링 신호(SP1)에 응답하여 턴-온된다. 이에 따라, 제1 블록(1391)에 포함된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS1 내지 VSi)을 샘플링 하여 i개의 데이터 라인들(DL1 내지 DLi) 각각에 동시에 공급한다. 이 때, 제1 데이터 쉬프트 레지스터(151)의 출력 라인을 통해 발생되는 제1 샘플링 신호(SP1)는 도 8의 점선 원형으로 도시된 바와 같이 두 클럭동안 10V 이상의 스윙전압을 가지는 신호가 된다. 이에 따라, 마지막 블록 구동후 첫번째 블록을 구동하는 시점에서 비디오 신호들의 극성뿐만 아니라 데이터 라인들의 극성이 모두 바뀌더라도 두배의 시간동안 충전을 할 수 있으므로 충전 특성을 향상시킬 수 있게 된다.
제2 블록(1392)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i)은 제2 데이터 쉬프트 레지스터(151)의 출력 라인을 통해 발생되는 제2 샘플링 신호(SP2)에 응답하여 턴-온된다. 이에 따라, 제2 블록(1392)에 포함된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VSi+1 내지 VS2i)을 샘플링 하여 i개의 데이터 라인들(DLi+1 내지 DL2i) 각각에 동시에 공급한다.
제3 블록(1393)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i)은 제3 데이터 쉬프트 레지스터(51)의 출력 라인을 통해 발생되는 제3 샘플링 신호(SP3)에 응답하여 턴-온된다. 이에 따라, 제3 블록(1393)에 포함된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS2i+1 내지 VS3i)을 샘플링 하여 i개의 데이터 라인들(DL2i+1 내지 DL3i) 각각에 동시에 공급한다. 이와 같이 블록 단위로 구동되는 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치에서 각각의 블록은 순차적으로 구동하게 된다.
도 9는 본 발명의 제2 실시 예에 의한 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치를 나타내는 도면이다.
도 9를 참조하면, 본 발명의 제2 실시예에 의한 액정표시장치는 화상표시부(239), 데이터 쉬프트 레지스터(251), 게이트 쉬프트 레지스터(253), 그리고 샘플링 스위치 어레이(235)가 형성된 액정패널(230)과, 제어회로 및 데이터 드라이브 IC가 집적화된 제어칩(242)이 실장된 PCB(240)와, 액정패널(230)과 PCB(240)를 전기적으로 접속시키는 FPC 필름(244)을 구비한다.
액정패널(230)에 포함되는 화상표시부(239), 데이터 쉬프트 레지스터(251), 샘플링 스위치 어레이(235), 게이트 쉬프트 레지스터(253)는 동일공정으로 형성된다. 특히, 액정패널(230)에 포함되는 박막트랜지스터들은 NMOS 또는 PMOS의 박막트랜지스터만으로 구성되어 CMOS 박막트랜지스터로 구성되는 경우보다 공정수를 줄이고 신뢰성을 향상시켜 제조단가를 절감할 수 있게 된다.
화상표시부(239)에는 액정셀들(LC)이 매트릭스 형태로 배열되어 화상을 표시한다. 액정셀들(LC) 각각은 게이트라인(GL)과 데이터라인(DL)의 교차점에 접속된 스위칭소자로서 폴리실리콘을 이용한 박막트랜지스터(TFT)를 포함한다. 박막트랜지스터(TFT)가 아몰퍼스실리콘 보다 전하이동도가 100배 정도 빠른 폴리실리콘을 이용함에 따라 액정셀들(LC)은 점순차 방식으로 구동된다. 게이트라인들(GL)은 게이트 쉬프트 레지스터(253)를 통해 스캔펄스를 공급받는다. 데이터라인들(DL)은 샘플링스위치 어레이(235)를 통해 비디오신호를 공급받는다. 이러한 화상표시부(239)는 i(i는 자연수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 나누어져 순차적으로 구동된다.
게이트 쉬프트 레지스터(253)는 다수의 스테이지들로 구성되는 쉬프트 스테이지 어레이(236)와, 스테이지들과 게이트라인들(GL) 각각의 사이에 접속된 레벨 쉬프터들로 구성된 레벨 쉬프터 어레이(238)를 구비한다.
쉬프트 스테이지 어레이(236)의 스테이지들은 제어칩(242)로부터의 스타트 펄스(SP)를 쉬프트시켜 레벨 쉬프터들에 순차적으로 쉬프트 펄스를 공급한다.
레벨 쉬프터 어레이(238)의 레벨 쉬프터들은 스테이지로부터의 쉬프트 펄스를 그의 스윙전압을 증대시켜 게이트라인들(GL) 각각에 스캔 펄스로 공급한다. 예를 들면, 레벨 쉬프터 어레이(238)는 쉬프트 스테이지 어레이(236)에서 10V 이하의 스윙전압을 가지고 입력되는 쉬프트 신호를, 부극성 전압을 포함하여 10V 이상의 스윙폭을 가지게끔 레벨 쉬프팅하여 스캔 펄스로 출력한다.
데이터 쉬프트 레지스터(251)는 도 10에 도시된 바와 같이 스타트펄스(SP) 입력라인에 종속 접속된 n개의 스테이지들(ST1 내지 STn)로 구성된 쉬프트 스테이지 어레이(231)와, 스테이지들(ST1 내지 STn)의 출력단에 각각 접속된 레벨 쉬프터들(LS1 내지 LSn)로 구성된 레벨 쉬프터 어레이(233)를 구비한다.
쉬프트 스테이지 어레이(231)에서 제1 스테이지(ST1)에는 스타트 펄스(SP)가 입력되고, 제2 내지 제n 스테이지들(ST2 내지 STn)에는 이전단 스테이지의 출력신호가 입력된다. 이 때, 제1 스테이지(ST1)와 제2 스테이지(ST2) 사이에는 더미 스테이지(STD)가 추가로 더 설치된다. 이러한 스테이지들(ST1 내지 STn)은 도 11a에 도시된 바와 같이 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호(C1 내지 C4) 중 3개의 클럭신호를 입력받는다. 입력받은 3개의 클럭신호를 이용하여 스테이지들(ST1 내지 STn)은 스타트펄스(SP)를 쉬프트시킴으로써 도 11b에 도시된 바와 같이 쉬프트 신호들(S01, SOD, SO2, ...)를 순차적으로 출력하게 된다. 이 경우, 스테이지들(ST1, STD, ST2 내지 STn)은 10V 이하의 스윙전압을 가지고 입력되는 클럭신호들(C1 내지 C4) 및 스타트펄스(SP)를 이용하여 10V 이하의 스윙전압을 가지는 쉬프트 신호들(SO1, SOD, SO2, ...)을 출력하게 된다.
레벨 쉬프터들(LS1 내지 LSn) 각각은 4개의 클럭신호(C1 내지 C4) 중 나머지 1개의 클럭신호를 입력받는다. 이 때, 제1 레벨 쉬프터(LS1)와 제2 레벨 쉬프터(LS2) 사이에는 더미 레벨 쉬프터(LSD)가 추가로 더 설치된다. 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SOD, SO2, ...)를 레벨 쉬프팅시켜 도 11c에 도시된 바와 같이 10V 이상의 스윙전압을 가지는 출력 신호들(L01, LOD, L02, ...)을 출력하게 된다. 특히, 이러한 레벨 쉬프터들(LS1 내지 LSn)은 스테이지들(ST1 내지 STn)에서 출력되는 쉬프트 신호들(SO1, SO2, ...)의 최저 전압을 부극성 전압로 레벨 다운시켜 출력하게 된다.
이렇게 데이터 쉬프트 레지스터(251)에서 출력되는 신호들(L01, LOD, LO2, ....)은 액정패널의 데이터 라인들에 비디오 신호를 샘플링하여 공급하기 위한 데이터 드라이버에서 샘플링 스위치에 공급되는 샘플링 신호(SP1, SPD, SP2, SP3, ...)로 이용된다.
샘플링 스위치 어레이(235)는 데이터라인들(DL)에 출력단이 각각 접속되고 데이터 쉬프트 레지스터(251)로부터 입력되는 샘플링신호에 의해 구동되는 다수의 샘플링 스위치들로 구성된다. 샘플링 스위치들은 샘플링신호에 응답하여 제어칩(242)으로부터 입력되는 비디오신호를 순차적으로 샘플링하여 데이터라인들(DL)에 공급한다. 이러한 샘플링 스위치들은 다수의 데이터 라인들을 블록 단위로 구분하여 구동하기 위해 다수의 샘플링 스위치 블록으로 나뉘어 구동된다.
제어칩(242)에 포함되는 제어회로(도시하지 않음)는 외부로부터 자신에게 공급되는 비디오데이터를 데이터 구동 IC로 전송함과 아울러 FPC 필름(244)를 통해 데이터 쉬프트 레지스터(251) 및 게이트 쉬프트 레지스터(253)에 필요한 구동제어신호들을 제공한다. 여기서, 제어칩(242)에서 데이터 쉬프트 레지스터(251) 및 게이트 쉬프트 레지스터(253)에 공급하는 클럭신호들은 10V 이하의 스윙전압을 가지게 되므로 소비전력을 줄일 수 있게 된다. 데이터 구동 IC(도시하지 않음)는 제어회로로부터 입력된 비디오데이터를 아날로그신호로 변환하여 FPC 필름(244)을 통해 샘플링 스위치 어레이(235)로 공급한다.
이와 같은 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치는 i(i는 자연수) 개의 데이터 라인들이 하나의 블록으로 묶여 몇개의 블록으로 구동된다.
이를 상세히 하면, 데이터 쉬프트 레지스터(231)는 각각의 출력 라인을 통해 샘플링 신호(SP1, SPD, SP2, SP3, ...)를 순차적으로 발생한다. 따라서, 제1 블록(2391)에 포함된 i개의 데이터 라인들(DL1 내지 DLi) 각각에 연결된 i개의 아 날로그 샘플링 스위치들(SW1 내지 SWi)은 제1 데이터 쉬프트 레지스터(231)의 출력 라인을 통해 발생되는 제1 샘플링 신호(SP1)에 응답하여 턴-온된다. 이에 따라, 제1 블록(2391)에 포함된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS1 내지 VSi)을 샘플링 하여 i개의 데이터 라인들(DL1 내지 DLi) 각각에 동시에 공급한다. 그 후, 순차적으로 제1 블록(2391)에 포함된 i개의 데이터 라인들(DL1 내지 DLi) 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW1 내지 SWi)과 듀얼로 형성된 i개의 아날로그 샘플링 스위치들(SWii 내지 SW11)은 더미 데이터 쉬프트 레지스터(231)의 출력 라인을 통해 발생되는 더미 샘플링 신호(SPD)에 응답하여 턴-온된다. 따라서, 제1 블록(2391)에 포함된 i개의 아날로그 샘플링 스위치들(SWii 내지 SW11) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS1 내지 VSi)을 샘플링 하여 i개의 데이터 라인들(DL1 내지 DLi) 각각에 동시에 다시한번 공급한다. 이에 따라, 도 12의 점선 원형으로 도시된 바와 같이 마지막 블록 구동후 첫번째 블록을 구동하는 시점에서 비디오 신호들의 극성뿐만 아니라 데이터 라인들의 극성이 모두 바뀌더라도 두배의 시간동안 충전을 할 수 있으므로 충전 특성을 향상시킬 수 있게 된다.
제2 블록(2392)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i)은 제2 데이터 쉬프트 레지스터(231)의 출력 라인을 통해 발생되는 제2 샘플링 신호(SP2)에 응답하여 턴-온된다. 이에 따라, 제2 블록(2392)에 포함된 i개의 아날로그 샘플링 스위치들(SWi+1 내지 SW2i) 각각 은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VSi+1 내지 VS2i)을 샘플링 하여 i개의 데이터 라인들(DLi+1 내지 DL2i) 각각에 동시에 공급한다.
제3 블록(2393)에 포함된 i개의 데이터 라인들 각각에 연결된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i)은 제3 데이터 쉬프트 레지스터(231)의 출력 라인을 통해 발생되는 제3 샘플링 신호(SP3)에 응답하여 턴-온된다. 이에 따라, 제3 블록(2393)에 포함된 i개의 아날로그 샘플링 스위치들(SW2i+1 내지 SW3i) 각각은 별도의 비디오 신호 공급 라인들을 통해 공급된 i개의 비디오 신호들(VS2i+1 내지 VS3i)을 샘플링 하여 i개의 데이터 라인들(DL2i+1 내지 DL3i) 각각에 동시에 공급한다. 이와 같이 블록 단위로 구동되는 폴리 실리콘 박막트랜지스터를 이용한 액정표시장치에서 각각의 블록은 순차적으로 구동하게 된다.
상술한 바와 같이, 본 발명에 의한 액정표시장치 및 그의 구동방법은 데이터 라인들을 블록 단위로 구분하여 구동시 특정 번째 블록에 공급되는 비디오 신호들의 공급시간을 나머지 블록들에 공급되는 비디오신호들의 공급시간보다 늘려서 공급한다. 이에 따라, 마지막 블록 구동후 특정 번째 블록을 구동하는 시점에서 비디오 신호들의 극성뿐만 아니라 데이터 라인들의 극성이 모두 바뀌더라도 보다 긴 시간동안 충전을 할 수 있으므로 충전 특성을 향상시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하 는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (22)

  1. 각각 서로 다른 제어신호들에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과;
    상기 다수의 샘플링 스위치 블록들을 제어하기 위한 상기 서로다른 제어신호들을 발생하며, 상기 다수의 샘플링 스위치 블록들 중 특정의 샘플링 스위치 블록을 제어하기 위한 상기 제어신호의 펄스폭을 그 이외의 샘플링 스위치 블록들을 제어하기 위한 상기 제어신호의 펄스폭보다 넓게하는 쉬프트 레지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 특정의 샘플링 스위치 블록은 첫 번째 발생하는 상기 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하는 것을 특징으로 하는 액정표시장치.
  3. 삭제
  4. 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여, 복수의 데이터라인들의 구동을 제어하기 위한 서로다른 제어신호들을 발생하는 다수의 스테이지들과;
    상기 서로다른 제어신호들에 응답하여 상기 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과;
    상기 다수의 스테이지들 중 특정 스테이지로부터 출력되는 상기 제어신호를 지연시켜 다음 단 스테이지에 공급하는 더미 스테이지와;
    상기 특정 스테이지 이외의 상기 스테이지들로부터 출력되는 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하고,
    상기 다수의 레벨 쉬프터들 중 상기 특정 스테이지의 출력을 인가받는 특정 레벨 쉬프터는 상기 특정 스테이지 이외의 레벨 쉬프터들에 비하여 상기 더미 스테이지의 지연기간만큼 더 긴 출력을 발생하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 특정 스테이지는 상기 스테이지들 중 첫 번째 스테이지인 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 첫 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 첫 번째 레벨 쉬프터는 상기 첫 번째 스테이지에 공급되는 상기 3 개의 클럭신호 중 어느 하나에 응답하여 구동되는 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 스테이지들 중 두 번째 내지 마지막 번째 스테이지는 각각 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하며,
    상기 두 번째 내지 마지막 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 두 번째 내지 마지막 번째 레벨 쉬프터 각각은 상기 두 번째 내지 마지막 번째 스테이지에서 이용되는 상기 3 개의 클럭신호를 제외한 나머지 클럭신호에 응답하여 구동되는 것을 특징으로 하는 액정표시장치.
  8. 순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 제어신호를 발생하는 다수의 스테이지와;
    상기 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들과;
    상기 제어신호에 응답하여 구동되는 상기 샘플링 스위치 블록들 중 특정 샘플링 스위치 블록을 재구동하기 위한 더미 스테이지와;
    상기 스테이지들 각각으로부터 출력되는 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하고,
    상기 특정 샘플링 스위치 블록은, 상기 스테이지들 중 첫 번째 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하고, 상기 더미 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i 번째 데이터라인까지 데이터를 동시에 재공급하고,
    상기 스테이지들 중 두 번째 내지 마지막 번째 스테이지는 각각 이전 단 스테이지의 출력을 쉬프트시켜 상기 특정 샘플링 스위치 블록 이외의 샘플링 스위치 블록에 상기 제어신호를 공급하는 것을 특징으로 하는 액정표시장치.
  9. 삭제
  10. 삭제
  11. 각각 서로 다른 제어신호에 응답하여 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들을 구비하는 액정표시장치의 구동방법에 있어서,
    스타트펄스를 순차적으로 쉬프트시켜 상기 샘플링 스위치 블록들을 제어하기 위한 서로다른 제어신호들을 발생하는 단계를 포함하며;
    상기 샘플링 스위치 블록들 중 특정 샘플링 스위치 블록을 제어하기 위한 상기 제어신호의 펄스폭을 그 이외의 샘플링 스위치 블록들을 제어하기 위한 상기 제어신호의 펄스폭보다 넓게 하는 것을 특징으로 하는 액정표시장치의 구동방법.
  12. 제 11 항에 있어서,
    첫 번째 발생되는 상기 제어신호를 이용하여 상기 특정 샘플링 스위치 블록을 구동시켜 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  13. 삭제
  14. 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들, 상기 샘플링 스위치 블록들을 제어하기 위한 제어신호들을 발생하는 다수의 스테이지, 및 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하는 액정표시장치의 구동방법에 있어서,
    순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 상기 제어신호들을 발생하는 단계와;
    상기 샘플링 스위칭 블록들 중에 특정 샘플링 스위치 블록을 제어하기 위한 상기 제어신호를 지연시키는 단계와;
    상기 레벨 쉬프터들 중에서 상기 스테이지들 중 특정 스테이지의 출력을 인가받는 특정 레벨 쉬프터는 상기 특정 레벨 쉬프터 이외의 다른 레벨 쉬프터들에 비하여 더미 스테이지의 지연기간만큼 더 긴 출력을 발생하는 것을 특징으로 하는 액정표시장치의 구동방법.
  15. 제 14 항에 있어서,
    상기 특정 샘플링 스위치 블록은 상기 스테이지들 중 첫 번째 스테이지로부터 발생되는 첫 번째 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  16. 제 15 항에 있어서,
    상기 스테이지들 중 두 번째 내지 마지막 번째 스테이지는 각각 이전 단 스테이지의 출력을 쉬프트시켜 특정의 상기 샘플링 스위치 블록 이외의 샘플링 스위치 블록에 상기 제어신호를 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  17. 제 15 항에 있어서,
    상기 스테이지들 중 첫 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 첫 번째 레벨 쉬프터는 상기 첫 번째 스테이지에 공급되는 상기 3 개의 클럭신호 중 어느 하나에 응답하여 구동되는 것을 특징으로 하는 액정표시장치의 구동방법.
  18. 제 17 항에 있어서,
    상기 스테이지들 중 두 번째 내지 마지막 번째 스테이지는 각각 3 개의 클럭신호에 응답하여 상기 제어신호를 발생하며,
    상기 두 번째 내지 마지막 번째 스테이지의 출력을 레벨 쉬프팅하기 위한 두 번째 내지 마지막 번째 레벨 쉬프터 각각은 상기 두 번째 내지 마지막 번째 스테이지에서 이용되는 상기 3 개의 클럭신호를 제외한 나머지 클럭신호에 응답하여 구동되는 것을 특징으로 하는 액정표시장치의 구동방법.
  19. 복수의 데이터라인들을 동시에 구동시키는 다수의 샘플링 스위치 블록들, 상기 샘플링 스위치 블록들을 제어하기 위한 제어신호들을 발생하는 다수의 스테이지, 및 상기 제어신호들을 레벨 쉬프팅하기 위한 다수의 레벨 쉬프터들을 구비하는 액정표시장치의 구동방법에 있어서,
    순차적으로 위상이 지연되는 제1 내지 제4 클럭신호 중 3 개의 클럭신호에 응답하여 제어신호들을 발생하는 단계와;
    상기 제어신호에 응답하여 구동되는 특정의 상기 샘플링 스위치 블록을 구동하는 단계와;
    상기 제어신호에 응답하여 구동되는 특정의 상기 샘플링 스위치 블록을 재구동하는 단계를 포함하되,
    특정의 상기 샘플링 스위치 블록을 구동하는 단계에서는, 상기 스테이지들 중 첫 번째 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i(단, i는 양의 정수) 번째 데이터라인까지 데이터를 동시에 공급하고, 더미 스테이지로부터 발생되는 제어신호에 응답하여 첫 번째 데이터라인부터 i 번째 데이터라인까지 데이터를 동시에 재공급하고, 여기서 상기 스테이지들 중 두 번째 내지 마지막 번째 스테이지는 각각 이전 단 스테이지의 출력을 쉬프트시켜 상기 특정 샘플링 스위치 블록 이외의 샘플링 스위치 블록에 상기 제어신호를 공급하는 것을 특징으로 하는 액정표시장치의 구동방법.
  20. 삭제
  21. 삭제
  22. 삭제
KR1020030098120A 2003-12-27 2003-12-27 액정표시장치 및 그의 구동방법 KR100619625B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030098120A KR100619625B1 (ko) 2003-12-27 2003-12-27 액정표시장치 및 그의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030098120A KR100619625B1 (ko) 2003-12-27 2003-12-27 액정표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20050066763A KR20050066763A (ko) 2005-06-30
KR100619625B1 true KR100619625B1 (ko) 2006-09-11

Family

ID=37257791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030098120A KR100619625B1 (ko) 2003-12-27 2003-12-27 액정표시장치 및 그의 구동방법

Country Status (1)

Country Link
KR (1) KR100619625B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101352114B1 (ko) * 2007-07-04 2014-01-14 엘지디스플레이 주식회사 평판 표시 장치
KR102649003B1 (ko) * 2016-12-30 2024-03-18 엘지디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
KR20050066763A (ko) 2005-06-30

Similar Documents

Publication Publication Date Title
JP4359038B2 (ja) レベル・シフタを内蔵したシフト・レジスタ
US7532701B2 (en) Shift register and driving method thereof
US7233308B2 (en) Shift register
US7561150B2 (en) Liquid crystal driving circuit and liquid crystal display device
KR100574363B1 (ko) 레벨 쉬프터를 내장한 쉬프트 레지스터
US7924967B2 (en) Shift register
KR101107703B1 (ko) 쉬프트 레지스터
TWI417847B (zh) 移位暫存器、具有移位暫存器之閘驅動電路與顯示面板,及其方法
US7561655B2 (en) Shift register circuit and method of operating the same
KR20020069661A (ko) 액정표시패널의 양 방향 구동 회로
US20040189681A1 (en) Display device and method of driving same
US6897841B2 (en) Liquid crystal display device and electronic apparatus comprising it
US7382348B2 (en) Shift register
KR20070002836A (ko) 쉬프트 레지스터
KR100896404B1 (ko) 레벨 쉬프터를 갖는 쉬프트 레지스터
KR100769970B1 (ko) 쉬프트 레지스터
KR20040024915A (ko) 액정표시장치
KR100619625B1 (ko) 액정표시장치 및 그의 구동방법
KR20050114850A (ko) 쉬프트 레지스터와 이를 이용한 액정표시장치
KR100976986B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR20070042242A (ko) 게이트 구동 회로 및 이를 구비한 표시 장치
KR20040092775A (ko) 게이트 구동회로 및 이를 갖는 액정표시장치
KR100600087B1 (ko) 레벨 쉬프터와 그를 내장한 쉬프트 레지스터
KR20050006624A (ko) 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
GB2423876A (en) A scan pulse or data sampling pulse shift register for an active-matrix LCD

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150728

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190723

Year of fee payment: 14