KR100619411B1 - 평판표시 시스템 - Google Patents

평판표시 시스템 Download PDF

Info

Publication number
KR100619411B1
KR100619411B1 KR1020040041533A KR20040041533A KR100619411B1 KR 100619411 B1 KR100619411 B1 KR 100619411B1 KR 1020040041533 A KR1020040041533 A KR 1020040041533A KR 20040041533 A KR20040041533 A KR 20040041533A KR 100619411 B1 KR100619411 B1 KR 100619411B1
Authority
KR
South Korea
Prior art keywords
source
driver
display panel
gate
fpc
Prior art date
Application number
KR1020040041533A
Other languages
English (en)
Other versions
KR20050116315A (ko
Inventor
최우제
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020040041533A priority Critical patent/KR100619411B1/ko
Publication of KR20050116315A publication Critical patent/KR20050116315A/ko
Application granted granted Critical
Publication of KR100619411B1 publication Critical patent/KR100619411B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits

Abstract

본 발명의 평판표시 시스템은, 디스플레이 패널; 출력라인이 상기디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버; 출력라인이 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상의 게이트 드라이버; 드라이버용 전력 및 데이터/제어신호를 생성하는 소스 PCB; 상기 전력 및 데이터/제어신호를 전송하기 위해 상기 소스 PCB에 연결되는 FPC; 및 상기 소스 드라이버 또는 게이트 드라이버와 상기 FPC를 연결하기 위한 글라스 배선을 포함하여 구성되며,
디스플레이 패널의 각 소스라인으로의 출력전력의 불균형을 개선하기 위해, 소스PCB와 소스/게이트 드라이버의 연결을 위한 상기 FPC를 게이트 드라이버가 배치된 중앙 또는 1/4지점 및 3/4지점에 배치한다.
디스플레이, 평판표시장치, 칩 본딩, COG, 패널

Description

평판표시 시스템{DISPLAY PANEL SYSTEM}
도 1은 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 TCP방식으로 본딩된 종래의 평판표시 시스템의 일실시예를 도시한 구성도,
도 2는 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 COP방식으로 본딩된 종래의 평판표시 시스템의 다른 실시예를 도시한 구성도,
도 3은 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 COG방식으로 본딩된 본 발명의 평판표시 시스템의 일실시예를 도시한 구성도,
도 4는 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 COG방식으로 본딩된 본 발명의 평판표시 시스템의 다른 실시예를 도시한 구성도,
도 5는 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 COG방식으로 본딩된 본 발명의 평판표시 시스템의 또 다른 실시예를 도시한 구성도,
도 6은 디스플레이 패널에 소스 드라이버 및 게이트 드라이버가 COG방식으로 본딩된 본 발명의 평판표시 시스템의 또 다른 실시예를 도시한 구성도.
*도면의 주요부분에 대한 부호의 설명
10 : 디스플레이 패널 20 : 소스 PCB
22 : 출력제어부 24 : 전력생성부
30 : 소스 드라이버 40 : 게이트 드라이버
50, 50', 50" : FPC
본 발명은 TFT LCD, 유기EL 등 디스플레이 패널을 구동시키기 위한 평판표시 시스템에 관한 것으로서, 특히 COG(Chip on Film) 방식의 칩-본딩(Chip-Bonding)을 이용한 평판표시 시스템에 관한 것이다.
종래의 크고 무거운 브라운관 방식의 표시장치에 비해, 얇고 가벼운 평판형 표시장치가 널리 사용되고 있다. 그런데, 브라운관 표시장치에서는 색상이 표현되는 각 화소(pixel)에 대한 위치를 전자기장을 이용하여 브라운관 내에서 주사되는 전자의 이동 경로를 조절하여 이루어지는 반면, 평판표시장치에서는 각 화소의 위치마다 직접 배선이 연결되어야 한다.
상기 평판표시장치에 대한 화소 배선 구조는, 비용절감과 전력공급의 효율 및 균등화라는 서로 상충되는 경향의 목적을 달성하기 위해, 다양한 구현들이 제시되었다.
평판표시장치용 디스플레이 패널은 세로방향으로 다수의 소스라인(source line)이 구비되고, 가로방향으로는 다수의 게이트라인(gate line)이 구비되며, 소스라인과 게이트라인이 교차하는 지점마다 하나의 단위화소(pixel)가 구비된다.
도 1은 소스 PCB(20) 및 게이트 PCB(90)를 구비하고, TCP(Tape Carrier Package)연결 방식을 사용한 종래기술의 일실시예를 도시하고 있다. 도시된 평판표시 시스템은 초기의 기술로서 소스 PCB(20) 및 게이트 PCB(90)를 각각 구현하고, 상호간 동작 타이밍을 맞추기 위한 신호 및 전력을 전송하기 위해 FPC(Flexible Printed Circuit) 접속이 사용되었다. 또한, 각 소스 드라이버(30) 및 게이트 드라이버(40)는 디스플레이 패널(10)과는 분리되어 장착되고, 상기 드라이버의 출력라인과 패널상의 소스라인 또는 게이트라인과의 연결은 TCP를 사용하여 이루어진다.
도 1의 평판표시 시스템은 소스 PCB(20)와 게이트 PCB(90)를 각각 구현하므로 PCB에 의한 비용상승 뿐만 아니라, 드라이버(30, 40)의 출력라인들에 연결되는 TCP로 인한 비용상승의 문제점이 있다.
도 2는 단일 PCB 및 COF방식을 사용한 종래기술의 다른 실시예를 도시하고 있다. 도시된 평판표시 시스템은 소스 PCB(20)만을 구비하며, COF(Chip on Film)방식으로 소스 PCB(20)에 소스 드라이버(30) 및 게이트 드라이버(40)가 연결되며, 게이트 드라이버(40)의 전력 및 데이터/제어 신호를 위한 라인은 디스플레이 패널(10) 상에 형성하였다. 이 경우 게이트 PCB를 제거함으로 인한 비용절감을 가져오나, 이는 COF방식에 사용되는 비교적 고가의 필름때문에 비용절감 효과는 상쇄되거나 오히려 악화되었다.
본 발명은 상기 문제점들을 해결하기 위하여 안출된 것으로서, 제작비용을 절감할 수 있는 평판표시 시스템을 제공하는데 그 목적이 있다.
또한, 본 발명은 디스플레이 패널의 소스라인간의 전압불균형을 해소할 수 있는 평판표시 시스템을 제공하는데 다른 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 평판표시 시스템은, 디스플레이 패널을 구동하기 위한 평판표시 시스템에 있어서, 출력라인이 COG 방식으로 상기 디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버와, 출력라인이 COG 방식으로 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상의 게이트 드라이버와, 전력 및 데이터/제어신호를 생성하기 위한 소스 PCB와, 상기 전력 및 데이터/제어신호를 전송하기 위해 상기 소스 PCB에 연결되는 FPC와, 상기 소스 드라이버 또는 게이트 드라이버와 상기 FPC를 연결하기 위한 글라스 배선을 포함하되, 상기 FPC는, 상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 1/4 지점에 접하여 위치하며, 상기 가로변의 1/2지점까지의 소스 드라이버에 사용되는 데이터/제어신호 및 전력과, 상기 게이트 드라이버용 데이터/제어신호 및 전력을 전송하는 제1 FPC와, 상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 3/4 지점에 접하여 위치하며, 상기 가로변의 1/2지점부터의 소스 드라이버에 사용되는 데이터/제어신호 및 전력을 전송하는 제2 FPC를 포함하는 평판표시 시스템을 제공한다.
본 발명을 구성하는 상기 디스플레이 패널은 액정 디스플레이(LCD), 유기 EL 디스플레이등 평판형 디스플레이로 이루어지며, 가로방향의 게이트라인을 먼저 선택하고 세로방향의 소스라인을 선택하여 결정된 위치의 화소에 전송된 데이타 크기에 해당하는 색상을 표시하기 위한 것이다.
본 발명을 구성하는 소스 PCB는 소스 드라이버 및 게이트 드라이버의 구동전력을 생성하는 전력생성부(DC/DC Converter)와 제어신호를 생성/출력하며 색상데이타가 담긴 신호를 출력하는 출력 제어부를 포함한다.
본 발명의 목적에는 비용절감이 큰 부분을 차지하고 있는 바, 먼저 본 발명 의 평판표시 시스템을 구현하는 각 방법에 대하여 살펴본다.
COG(Chip on Glass) 방식은 별도의 연결소자 없이 상기 소스 드라이버 및/또는 게이트 드라이버를 디스플레이 패널의 기판에 바로 장착하는 것을 말한다. 비용절감의 목적상 본 발명에서의 소스 드라이버 및 게이트 드라이버와 디스플레이 패널과의 연결은 COG방식을 사용하는 것이 바람직하다.
다음으로, 배선 수단들에 대하여 비교하면, FPC(Flexible Printed Circuit) 연결은 저저항 연결을 위한 별도의 배선수단으로서 그 저항은 수 Ω으로 작으나 비용은 비교적 고가이며, 글라스 도선은 디스플레이 패널의 기판상에 직접 형성하는 도선으로서 비용은 염가이나 저항이 수백 Ω~ 수 킬로Ω으로 큰 값을 가지며, 상기 PCB 또는 드라이버 내 도선은 비용도 염가이고 저항도 비교적 작다.
그런데, 도 3에 도시한 바와 같이 단순히 소스 PCB(20)만을 구비하며 소스 드라이버(30) 및 게이트 드라이버(90)는 COG(Chip on Glass) 방식으로 디스플레이 패널(10)에 직접 연결되어 있으며, 소스 PCB(20)와 각 드라이버(30, 40)와의 연결을 FPC(50, Flexible Printed Circuit)를 사용하여 구현하는 경우에는, 게이트 PCB를 제거함으로 인한 비용절감을 가져오나, 각 드라이버(30, 40)의 연결에 사용되는 비교적 고가의 FPC(50) 때문에 절감효과가 상쇄되므로 바람직하지 않다. 따라서, 도 3보다 FPC(50)의 사용면적을 줄이는 구현들을 하기 실시예에서 제시하고자 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하 기로 한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
(실시예 1)
본 실시예의 평판표시 시스템은,
출력라인이 상기 디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버; 출력라인이 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상의 게이트 드라이버; 전력 및 데이터/제어신호를 생성하기 위한 소스 PCB; 상기 소스 드라이버용 전력 및 데이터/제어신호와, 상기 게이트 드라이버용 전력 및 데이터/제어신호를 전송하기 위해 상기 소스 PCB에 연결되며, 상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 중심부분에 접하여 위치하는 FPC; 및 상기 소스 드라이버 또는 게이트 드라이버와 상기 FPC를 연결하기 위한 글라스 배선을 포함하는 것을 특징으로 한다.
도 4는 본 실시예의 평판표시 시스템을 도시하고 있다.
바람직한 상기 소스 드라이버(30)와 소스라인의 연결 및 상기 게이트 드라이버(40)와 게이트라인의 연결은 COG방식으로 이루어진다. 즉, 상기 소스 드라이버(30) 및 게이트 드라이버(40)는 디스플레이 패널(10)의 기판상에 장착되며, 소스/게이트 드라이버(30, 40)의 출력라인은 바로 패널(10)의 소스라인 또는 게이트 라인에 접속되거나, 출력라인 간격과 소스/게이트 라인간격이 다른 경우 짧은 글라스 도선 또는 드라이버(30, 40)의 리드라인을 경유하여 연결된다.
바람직한 상기 소스 PCB(20)는 전력생성부(24)와 출력제어부(22)를 포함하는데, 상기 전력생성부(24)는 소스 드라이버(30) 및 게이트 드라이버(40)에 사용되기 위한 전력을 생성한다. 특성에 따라 상기 소스 드라이버(30) 및 게이트 드라이버(40)에 필요한 전력은 그 전압 및/또는 전류가 다르게 되는 것이 일반적이므로, 상기 전력생성부(24)는 소스 드라이버용 전력과 게이트 드라이버용 전력을 생성하는 부분을 각각 구비할 수도 있다.
상기 출력제어부(22)는 각 소스/게이트 라인에 대한 제어(enable) 신호를 생성하여 각 위치의 화소를 표현하는 타이밍을 제어하는 타이밍제어부와, 주어진 휘도/계조 및 색상에 대응하는 출력신호를 생성하는 색상조정부로 이루어진다.
상기 FPC(50)는 소스 드라이버(30) 또는 게이트 드라이버(40)를 구동시키기 위한 구동전력과, 각 소스라인 또는 게이트라인에 대한 제어신호 및 출력신호를 전송하기 위한 물리적 경로가 되며, 도시한 바와 같이 패널(10)상에서 소스 드라이버(30)가 배치되는 가로변(이하, 소스 입력변이라 칭함)의 중앙에 접하여 위치한다.
도시한 바와 같이, 각 소스 드라이버(30)를 위한 구동전력, 제어신호 및 출력신호들의 집합은, 상기 FPC(50)를 통해 입력된 후, 2개로 나누어져 우선 좌/우측에 인접한 2개의 소스 드라이버에 연결된다. 나머지 소스 드라이버는 인접한 소스드라이버를 경유하여 구동전력, 제어신호 및 출력신호들을 입력받는다. 이는 FPC(50)를 줄이려는 본 발명의 목적상, 인접하지 않은 소스 드라이버로의 전력 및 신호입력은 소스 드라이버내의 내부 도선 또는 글라스 도선을 이용할수 밖에 없는데, 보다 저항이 적은 소스 드라이버 내부 도선을 사용하기 위함이다.
일반적인 디스플레이 방법은 하나의 가로선(게이트라인)을 이루는 각 화소들(소스라인으로 구분한다)을 차례대로 표시하고, 연속적으로 다음 차례의 가로선에 대하여 이 과정을 반복하는 것으로 이루어진다. 표시되는 화소는 게이트라인과 소스라인으로 지정할 수 있는데, 동일한 게이트라인을 가지는 화소들을 연속적으로 표시하는 특성상, 게이트라인의 지정은 소스라인에 비해 시간적 여유가 있다. 또한, 일반적인 평판표시장치에서는 게이트라인은 단지 위치선택을 위해서만 사용되고, 각 화소를 구동시키는 전력은 소스라인을 통해 공급된다.
따라서, 소스라인의 구동은 게이트라인의 구동에 비해, 많은 전력이 필요하며, 정확한 색상 표현을 위해서는 각 소스라인간의 공급되는 전력차가 극히 작아야 한다. 그런데, 화소데이타 출력신호의 공급원으로부터 각 소스라인까지의 거리가 다르게 되면, 도선저항으로 인해 출력신호의 편차가 발생하게 된다.
본 실시에에서는 전력 및 신호들의 입력 개시 위치가 소스 입력변의 중앙에 위치하므로 가장 거리가 먼 소스라인으로의 경로길이가, 소스 입력변의 어느 안쪽 에 위치한 경우에 비해 절반으로 된다. 따라서, 그 만큼 출력신호의 편차가 줄어드는 효과가 있다.
한편, 본 실시예에서는 게이트 드라이버(40)로의 전력 및 신호전송 라인이 도 5의 경우보다 길게 된다는 단점이 있다. 그러나, 게이트 드라이버(40)는 색상을 표시하는 출력신호가 전송되지 않으며, 스위칭 동작만을 위한 적은 전력이 소요되므로, 비록 저항이 큰 긴 길이의 글라스 도선으로 이루어졌다 하더라도, 그에 따른 부작용은 미미하다.
(실시예 2)
본 실시예의 평판표시 시스템은,
출력라인이 상기 디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버; 출력라인이 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상의 게이트 드라이버; 전력 및 데이터/제어신호를 생성하기 위한 소스 PCB; 상기 소스 드라이버용 전력 및 데이터/제어신호와, 상기 게이트 드라이버용 전력 및 데이터/제어신호를 전송하기 위해 상기 소스 PCB에 연결되며, 상기 디스플레이 패널의 소스 드라이버 및 게이트 드라이버가 배치되는 모서리 부분에 위치하는 FPC; 및 상기 소스 드라이버 또는 게이트 드라이버와 상기 FPC를 연결하기 위한 글라스 배선을 포함하는 것을 특징으로 한다.
상기 소스 드라이버 및 게이트 드라이버가 COG(Chip on Glass) 방식으로 패널의 기판상에 장착되는 바람직한 구조와, 전력생성부 및 출력제어부를 포함하는 상기 소스 PCB의 바람직한 구조는 상기 제1 실시예의 경우와 동일하여 설명을 생략한다.
도 5에 도시된 본 실시예의 평판표시 시스템은 소스 PCB(20)만을 구비하며, 소스 드라이버(30) 및 게이트 드라이버(40)와 소스 PCB(20)의 연결은 짧은 길이의 FPC(Flexible Printed Circuit)(50)와 글라스 배선을 사용하여 이루어진다. 상기 FPC(50)는 상기 디스플레이 패널(10)에서 소스 드라이버(30) 및 게이트 드라이버(40)가 배치되는 모서리 부분에 배치하며, 상기 FPC(50)로는 소스 드라이버(30)로의 전력신호, 데이터/제어 신호 및 게이트 드라이버(40)로의 전력신호, 데이터/제어 신호가 통과한다.
본 실시예의 평판표시 시스템은 게이트 PCB의 제거 및 작은 면적의 FPC 사용으로 인한 비용절감의 효과가 크며, 게이트 드라이버(40)와 연결하기 위한 글라스 배선이 짧아서 게이트 드라이버(40)로의 전력전달 효율은 극대화된다. 그러나, 소스 PCB(20)의 출력이 패널(10)의 소스라인의 일단으로 입력되어, 저항이 큰 글라스 배선을 거쳐 타단까지 도달하게 되는 바, 패널(10)의 소스라인간의 전압불균형을 유발하게 되는 문제점이 있다.
(실시예 3)
본 실시예의 평판표시 시스템은,
출력라인이 상기 디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버; 출력라인이 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상 의 게이트 드라이버; 전력 및 데이터/제어신호를 생성하기 위한 소스 PCB; 상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 1/4 지점에 접하여 위치하며, 상기 가로변의 1/2지점까지의 소스 드라이버에 사용되는 데이터/제어신호 및 전력과, 상기 게이트 드라이버용 데이터/제어신호 및 전력을 전송하는 제1 FPC; 상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 3/4 지점에 접하여 위치하며, 상기 가로변의 1/2지점부터의 소스 드라이버에 사용되는 데이터/제어신호 및 전력을 전송하는 제2 FPC; 및 상기 소스 드라이버 또는 게이트 드라이버와 상기 제1 FPC 또는 제2 FPC를 연결하기 위한 글라스 배선을 포함하는 것을 특징으로 한다.
상기 소스 드라이버 및 게이트 드라이버가 COG(Chip on Glass) 방식으로 패널의 기판상에 장착되는 바람직한 구조와, 전력생성부 및 출력제어부를 포함하는 상기 소스 PCB의 바람직한 구조는 상기 제1 실시예의 경우와 동일하여 설명을 생략한다.
도 6에 도시한 바와 같이, 상기 FPC(50',50")는 소스 드라이버(30) 또는 게이트 드라이버(40)를 구동시키기 위한 구동전력, 각 소스라인 또는 게이트라인에 대한 제어신호 및 출력신호를 전송하기 위한 물리적 경로가 된다. 또한, 상기 FPC(50',50")는 패널(10)상에 장착된 소스 드라이버(30)에 대한 신호들을 절반씩 나누어 전송을 담당하도록, 소스 입력변의 1/4 지점 및 3/4 지점에 각각 하나씩 위치한다. 게이트 드라이버(40)에 대한 신호들은 게이트 드라이버(10)에 보다 가까운 1/4 지점에 위치한 제1 FPC(50')에서 전담하여 전송한다.
도시한 바와 같이, 상기 각 FPC(50',50")를 통한 입력되는 각 소스 드라이버(30)를 위한 구동전력, 제어신호 및 출력신호들의 집합은 2개로 나누어져 우선 좌/우측에 인접한 2개의 소스 드라이버에 연결된다. 나머지 소스 드라이버는 인접한 소스 드라이버를 경유하여 구동전력, 제어신호 및 출력신호들을 입력받는다. 이는 FPC의 면적을 줄이려는 본 발명의 목적상, 인접하지 않은 소스 드라이버로의 전력 및 신호입력은 소스 드라이버내의 내부 도선 또는 글라스 도선을 이용할 수 밖에 없는데, 보다 저항이 적은 소스드라이버 내부 도선을 사용하기 위함이다.
본 실시예에서는 전력 및 신호들의 입력 개시 위치가 소스 입력변의 1/4 지점과 3/4 지점에 위치하므로 가장 거리가 먼 소스라인으로의 경로길이가, 소스 입력변의 한쪽에 위치한 상기 제2 실시예 경우의 1/4로 된다. 따라서, 상기 제1실시예의 경우보다도 출력신호의 편차가 더 줄어드는 효과가 있다.
한편, 본 실시예에서는 게이트 드라이버(40)로의 전력 및 신호전송 라인이, 상기 제2 실시예의 경우보다, 패널(10) 가로길이의 1/4 정도 길게된다는 단점이 있다. 그러나, 게이트 드라이버(40)는 색상을 표시하는 출력신호가 전송되지 않으며, 스위칭 동작만을 위한 적은 전력이 소요되므로, 비록 저항이 큰 긴 길이의 글라스 도선으로 이루어졌다 하더라도, 그에 따른 부작용은 미미하다. 또한, 상기 글라스 도선의 길이가 상기 제1 실시예의 경우의 절반이므로, 상기 제1 실시예에 비해서는 게이트 드라이버(40)로의 글라스 도선으로 인한 부작용이 줄어들게 된다.
본 발명은 비록 한정된 실시예와 도면에 의해 설명되었으나, 본 발명은 이것 에 의해 한정되지 않으며 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.
예컨데, 첨부된 도면에서는 4개의 소스 드라이버와 3개의 게이트 드라이버를 장착하였으나, 이는 하나의 구현예에 불과하며, 다양한 개수의 소스 드라이버 및 게이트 드라이버를 장착하는 것이 가능함은 자명하다. 다만, 소스 드라이버의 경우 소스라인 출력신호의 전력불균형을 개선하기 위해서는 상기 제1 실시예의 경우에는 짝수개의 소스 드라이버를 장착하고, 상기 제3 실시예의 경우에는 4의 배수개의 소스 드라이버를 장착하는 것이 바람직하다.
본 발명에 의한 평판표시 시스템을 실시하면, 디스플레이 패널과 소스/게이트 드라이버의 연결에 있어 값비싼 TCP방식이나 COF방식을 사용하지 않아, 비용 절감을 도모할 수 있는 효과가 있다.
또한, 소스 PCB와 소스/게이트 드라이버의 연결을 작은 면적의 FPC 및 글라스 도선을 사용함에 의해 제작을 용이하게 하면서도 비용 절감을 함께 도모할 수 있는 효과가 있다.
또한, 소스 PCB와 소스/게이트 드라이버의 연결을 위한 FPC를 게이트 드라이버가 배치된 중앙 또는 1/4지점 및 3/4지점에 배치함에 의해, 디스플레이 패널의 각 소스라인으로의 출력전력의 불균형을 개선할 수 있는 효과가 있다.

Claims (5)

  1. 디스플레이 패널을 구동하기 위한 평판표시 시스템에 있어서,
    출력라인이 COG 방식으로 상기 디스플레이 패널의 소스라인에 연결되는 하나 이상의 소스 드라이버;
    출력라인이 COG 방식으로 상기 디스플레이 패널의 게이트라인에 연결되는 하나 이상의 게이트 드라이버;
    전력 및 데이터/제어신호를 생성하기 위한 소스 PCB;
    상기 전력 및 데이터/제어신호를 전송하기 위해 상기 소스 PCB에 연결되는 FPC; 및
    상기 소스 드라이버 또는 게이트 드라이버와 상기 FPC를 연결하기 위한 글라스 배선을 포함하되,
    상기 FPC는,
    상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 1/4 지점에 접하여 위치하며,
    상기 가로변의 1/2지점까지의 소스 드라이버에 사용되는 데이터/제어신호 및 전력과, 상기 게이트 드라이버용 데이터/제어신호 및 전력을 전송하는 제1 FPC; 및
    상기 디스플레이 패널의 소스 드라이버가 배치되는 가로변의 3/4 지점에 접하여 위치하며, 상기 가로변의 1/2지점부터의 소스 드라이버에 사용되는 데이터/제어신호 및 전력을 전송하는 제2 FPC
    를 포함하는 평판표시 시스템.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
KR1020040041533A 2004-06-07 2004-06-07 평판표시 시스템 KR100619411B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040041533A KR100619411B1 (ko) 2004-06-07 2004-06-07 평판표시 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040041533A KR100619411B1 (ko) 2004-06-07 2004-06-07 평판표시 시스템

Publications (2)

Publication Number Publication Date
KR20050116315A KR20050116315A (ko) 2005-12-12
KR100619411B1 true KR100619411B1 (ko) 2006-09-08

Family

ID=37289980

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040041533A KR100619411B1 (ko) 2004-06-07 2004-06-07 평판표시 시스템

Country Status (1)

Country Link
KR (1) KR100619411B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10983404B2 (en) 2018-11-06 2021-04-20 Samsung Display Co., Ltd. Display device

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4386066B2 (ja) * 2006-01-17 2009-12-16 ソニー株式会社 表示デバイス用の配線構造及び投射型表示装置
KR101287042B1 (ko) * 2006-12-01 2013-07-17 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
KR100968554B1 (ko) * 2008-07-24 2010-07-08 주식회사 실리콘웍스 디스플레이 패널용 lcm
KR102396760B1 (ko) * 2015-04-08 2022-05-11 삼성디스플레이 주식회사 표시 장치
KR102391249B1 (ko) * 2015-05-28 2022-04-28 삼성디스플레이 주식회사 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10983404B2 (en) 2018-11-06 2021-04-20 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR20050116315A (ko) 2005-12-12

Similar Documents

Publication Publication Date Title
US6985130B2 (en) Display device including a distribution circuit disposed after a video signal generation circuit
US8072404B2 (en) Liquid crystal display device
US8379011B2 (en) Driving device, display apparatus having the same and method of driving the display apparatus
CN107065376B (zh) 一种阵列基板和电子纸显示装置
US10726766B2 (en) Display device and interface method thereof
KR101352473B1 (ko) 백라이트 유닛 구동시스템, 그를 포함하는 액정표시장치 및 그 구동방법
US6542144B2 (en) Flat panel display having scanning lines driver circuits and its driving method
KR20180072922A (ko) 유기발광표시패널, 유기발광표시장치
KR101438583B1 (ko) 백라이트 유닛 및 이를 포함하는 표시 장치
KR20200079794A (ko) 백라이트 유닛 및 디스플레이 장치
KR20140084602A (ko) 표시장치 및 그 제조방법
KR100619411B1 (ko) 평판표시 시스템
US8441469B2 (en) Liquid crystal display device
US10249257B2 (en) Display device and drive method of the display device
US20210096423A1 (en) Display device
JP2005114806A (ja) 表示装置
EP2790175A1 (en) Display device
KR102456942B1 (ko) 표시장치 및 그 분할 구동방법
KR20080026860A (ko) 액정 표시 장치 및 그의 구동 방법
KR20080040929A (ko) 디스플레이장치
KR102503746B1 (ko) 표시장치
KR102652109B1 (ko) 표시패널 및 표시장치
KR20050104489A (ko) 액정표시장치 및 그 구동 방법
KR101006441B1 (ko) 액정 표시판 조립체 및 액정 표시 장치
KR20070070748A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120720

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130821

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150716

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160718

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170719

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180717

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190716

Year of fee payment: 14