KR100570762B1 - 발광 표시 장치 - Google Patents

발광 표시 장치 Download PDF

Info

Publication number
KR100570762B1
KR100570762B1 KR1020040035919A KR20040035919A KR100570762B1 KR 100570762 B1 KR100570762 B1 KR 100570762B1 KR 1020040035919 A KR1020040035919 A KR 1020040035919A KR 20040035919 A KR20040035919 A KR 20040035919A KR 100570762 B1 KR100570762 B1 KR 100570762B1
Authority
KR
South Korea
Prior art keywords
transistor
light emitting
semiconductor layer
pixel
capacitor
Prior art date
Application number
KR1020040035919A
Other languages
English (en)
Other versions
KR20050110944A (ko
Inventor
곽원규
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040035919A priority Critical patent/KR100570762B1/ko
Publication of KR20050110944A publication Critical patent/KR20050110944A/ko
Application granted granted Critical
Publication of KR100570762B1 publication Critical patent/KR100570762B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Abstract

본 발명은 효율적인 화소영역의 배치구조를 갖는 발광 표시 장치를 제공한다.
본 발명에 따른 화소 회로는, 현재 선택신호에 응답하여 턴온되어 데이터 신호를 전달하는 스위칭 트랜지스터와, 제1 트랜지스터에 의해 전달된 데이터 신호에 대응하는 전압을 충전하는 커패시터와 커패시터에 충전된 전압에 대응하는 전류를 출력하는 구동 트랜지스터와 구동 트랜지스터로부터 출력된 전류에 대응하는 빛을 방출하는 제1 및 제2 발광소자 및 구동 트랜지스터와 제1 및 제2 발광소자 사이에 각각 전기적으로 연결되어, 구동 트랜지스터로부터 출력되는 전류를 제1 및 제2 발광소자에 선택적으로 인가하는 제1 및 제2 발광제어 트랜지스터를 포함하고, 화소가 배치되는 화소영역에서, 구동 트랜지스터를 형성하는 제1 반도체층영역은 제1 방향으로 연장되고 제1 및 제2 발광제어 트랜지스터를 각각 형성하는 제2 및 제3 반도체층영역은 제2 방향으로 연장되어 각각 제1 반도체층영역과 연결된다.
유기전계 발광, 유기EL, OLED, 화소회로, 주사선, 전원전극선

Description

발광 표시 장치{Light emitting display}
도 1은 종래의 발광 표시 패널의 화소 회로를 나타내는 도면이다.
도 2는 본 발명의 실시예에 따른 유기 EL 표시 장치의 구성을 보여주는 개략적인 평면도이다.
도 3은 본 발명의 실시예에 따른 하나의 화소의 등가회로도이다.
도 4는 본 발명의 실시예에 따른 화소 영역의 배치구조를 보여주는 배치평면도이다.
도 5는 도 4의 Ⅰ-Ⅱ 부분의 단면도이다.
본 발명은, 발광 표시 장치에 관한 것으로, 특히 유기 물질의 전계 발광(이하, "유기EL"이라 함)을 이용한 유기EL 표시장치에 관한 것이다.
일반적으로 유기EL 표시장치는, 형광성 유기 화합물을 전기적으로 여기시켜 발광시키는 표시장치로서, 행렬 형태로 배열된 N×M 개의 유기 발광소자들을 구동하여 영상을 표현한다.
이러한 유기 발광소자는 다이오드 특성이 있기 때문에 유기 발광 다이오드(Organic Light Emitting Diode; OLED)로도 불리며, 애노드(ITO), 유기 박막, 캐소드 전극층(금속)의 구조를 가지고 있다. 유기 박막은 전자와 정공의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting layer, EML), 전자 수송층(electron transport layer, ETL) 및 정공 수송층(hole transport layer, HTL)을 포함한 다층 구조로 이루어지고, 또한 별도의 전자 주입층(electron injecting layer, EIL)과 정공 주입층(hole injecting layer, HIL)을 포함하고 있다. 이러한 유기 발광소자들이 N×M 개의 매트릭스 형태로 배열되어 유기EL 표시패널을 형성한다.
이와 같은 유기EL 표시패널을 구동하는 방식에는 단순 매트릭스(passive matrix) 방식과 박막 트랜지스터(thin film transistor, 이하 TFT라고 명명함)를 이용한 능동 구동(active matrix) 방식이 있다. 단순 매트릭스 방식은 양극과 음극을 직교하도록 형성하고 라인을 선택하여 구동하는데 비해, 능동 구동 방식은 데이터선과 주사선에 각각 연결되는 다수의 박막 트랜지스터를 주사 선택신호에 따라 순차적으로 턴온시킴으로써 유기EL 소자를 구동하는 방식이다.
이하에서, 일반적인 능동 구동 유기EL 표시장치의 화소회로에 대하여 설명한다.
도 1은 화소 회로로서 N×M개의 화소 중 하나, 즉 첫 번째 행과 첫 번째 열에 위치하는 화소를 등가적으로 도시한 것이다.
도 1에 나타낸 바와 같이, 하나의 화소(10)는 세 개의 부화소(10r, 10g, 10b)로 형성되어 있으며, 부화소(10r, 10g, 10b)에는 각각 적색(R), 녹색(G) 및 청 색(B)의 빛을 발광하는 유기EL 소자(OLEDr, OLEDg, OLEDb)가 형성되어 있다. 그리고 부화소가 스트라이프 형태로 배열된 구조에서는, 부화소(10r, 10g, 10b)는 각각 별개의 데이터선(D1r, D1g, D1b)과 공통의 주사선(S1)에 연결되어 있다.
적색의 부화소(10r)는 유기EL 소자(OLEDr)를 구동하기 위한 2개의 트랜지스터(M1r, M2r)와 커패시터(C1r)를 포함한다. 마찬가지로 녹색의 부화소(10g)는 2개의 트랜지스터(M1g, M2g)와 커패시터(C1g)를 포함하며, 청색의 부화소(10b)도 2개의 트랜지스터(M1b, M2b)와 커패시터(C1b)를 포함한다. 이들 부화소(10r, 10g, 10b)의 동작은 모두 동일하므로, 아래에서는 하나의 부화소(10r)를 예로 들어 설명한다.
전원 전압(VDD)과 유기EL 소자(OLEDr)의 애노드 사이에 구동 트랜지스터(M1r)가 연결되어 발광을 위한 전류를 유기EL 소자(OLEDr)에 전달하며, 유기EL 소자(OELDr)의 캐소드는 전원 전압(VDD)보다 낮은 전압(VSS)에 연결되어 있다. 구동 트랜지스터(M1r)의 전류량은 스위칭 트랜지스터(M2r)를 통해 인가되는 데이터 전압에 의해 제어되도록 되어 있다. 이때, 커패시터(C1r)가 트랜지스터(M1r)의 소스와 게이트 사이에 연결되어 인가된 전압을 일정 기간 유지한다. 트랜지스터(M2r)의 게이트에는 온/오프 형태의 선택 신호를 전달하는 주사선(S1)이 연결되어 있으며, 소스 측에는 적색 부화소(10r)에 해당하는 데이터 전압을 전달하는 데이터선(D1r)이 연결되어 있다.
동작을 살펴보면, 스위칭 트랜지스터(M2r)가 게이트에 인가되는 선택 신호에 응답하여 턴온되면, 데이터선(D1r)으로부터의 데이터 전압(VDATA)이 트랜지스터(M1r)의 게이트에 인가된다. 그러면 커패시터(C1r)에 의해 게이트와 소스 사이에 충전된 전압(VGS)에 대응하여 트랜지스터(M1r)에 전류(IOLED)가 흐르고, 이 전류(IOLED )에 대응하여 유기EL 소자(OLEDr)가 발광한다. 이때, 유기EL 소자(OLEDr)에 흐르는 전류(IOLED)는 수학식 1과 같다.
Figure 112004021299258-pat00001
여기서, VTH는 트랜지스터(M2r)의 문턱 전압, β는 상수 값을 나타낸다.
수학식 1에 나타낸 바와 같이, 도 1에 도시한 화소 회로에서는 데이터 전압에 대응하는 전류가 유기EL 소자(OLEDr)에 공급되고, 공급된 전류에 대응하는 휘도로 유기EL 소자(OLEDr)가 발광하게 된다. 이때, 인가되는 데이터 전압은 소정의 명암 계조를 표현하기 위하여 일정 범위에서 다단계의 값을 갖는다.
이와 같이 유기EL 표시 장치는 하나의 화소(10)가 세 개의 부화소(10r, 10g, 10b)로 이루어지고, 부화소별로 유기EL 소자를 구동하기 위한 구동 트랜지스터, 스위칭 트랜지스터 및 커패시터가 형성된다. 또한, 부화소별로 데이터 신호를 전달하기 위한 데이터선 및 전원 전압(VDD)을 전달하기 위한 전원선이 형성된다.
따라서 한 화소에서 형성되는 트랜지스터, 커패시터 및 전압 또는 신호를 전달하기 위한 배선들이 많이 필요하게 되어, 화소 내부에 이들 모두를 배치하는데 어려움이 있고, 또한 화소에서 발광하는 영역에 해당하는 개구율이 감소한다는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는, 효율적인 화소영역의 배치구조를 갖는 발광 표시 장치를 제공하는 것이다.
상기 기술적 과제를 달성하기 위하여, 본 발명의 하나의 특징에 따른 발광 표시 장치는, 제1 방향으로 뻗어 있으며 선택 신호를 순차적으로 전달하는 복수의 주사선, 상기 주사선에 절연되어 교차하고 제2 방향으로 뻗어 있으며 데이터 신호를 전달하는 복수의 데이터선, 상기 주사선과 상기 데이터선에 각각 연결되는 복수의 화소 회로를 포함하는 발광 표시 장치로서,
상기 각 화소 회로는, 상기 현재 선택신호에 응답하여 턴온되어 상기 데이터 신호를 전달하는 제1 트랜지스터; 상기 제1 트랜지스터에 의해 전달된 상기 데이터 신호에 대응하는 전압을 충전하는 커패시터; 상기 커패시터에 충전된 전압에 대응하는 전류를 출력하는 제2 트랜지스터; 상기 제1 트랜지스터로부터 출력된 전류에 대응하는 빛을 방출하는 제1 및 제2 발광소자; 및 상기 제2 트랜지스터와 상기 제1 및 제2 발광소자 사이에 각각 전기적으로 연결되어, 상기 제1 트랜지스터로부터 출력되는 전류를 상기 제1 및 제2 발광소자에 선택적으로 인가하는 제1 및 제2 발광제어 트랜지스터를 포함하고,
상기 화소가 배치되는 화소영역에서, 상기 제2 트랜지스터를 형성하는 제1 반도체층영역은 상기 제1 방향으로 연장되고 상기 제1 및 제2 발광제어 트랜지스터를 각각 형성하는 제2 및 제3 반도체층영역은 상기 제2 방향으로 연장되어 각각 상기 제1 반도체층영역과 연결된다.
상기 제2 및 제3 반도체층영역의 적어도 일부분은 상기 데이터선과 각각 평행하게 형성될 수 있다.
상기 화소 회로는, 상기 제1 트랜지스터로부터 출력된 전류에 대응하는 빛을 방출하는 제3 발광소자; 및 상기 제2 트랜지스터와 상기 제3 발광소자 사이에 각각 전기적으로 연결되어, 상기 제1 트랜지스터로부터 출력되는 전류를 상기 제3 발광소자에 선택적으로 인가하는 제3 발광제어 트랜지스터를 더 포함하고, 상기 제3 발광제어 트랜지스터를 형성하는 제4 반도체층영역은 상기 제2 방향으로 연장되어 제1 반도체층영역과 연결될 수 있다.
상기 화소 회로는, 직전 선택신호에 응답하여 턴온되어 상기 제1 커패시터와 병렬 연결되는 제3 트랜지스터; 직전 선태신호에 응답하여 턴온되어 상기 제2 트랜지스터를 다이오드 연결하는 제4 트랜지스터; 및 상기 제1 커패시터와 직렬로 연결되어 상기 제2 트래지스터의 문턱전압에 대응하는 전압을 충전하는 제2 커패시터를 더 포함할 수 있다.
본 발명의 다른 특징에 따른 발광 표시 패널은, 제1 방향으로 뻗어 있으며 선택 신호를 순차적으로 전달하는 복수의 주사선, 상기 주사선에 절연되어 교차하고 제2 방향으로 뻗어 있으며 데이터 신호를 전달하는 복수의 데이터선, 상기 주사선과 상기 데이터선에 각각 연결되는 복수의 화소 회로를 포함하는 발광 표시 패널 으로서,
상기 화소 회로는, 제어전극, 전원에 연결되는 제1 주전극, 상기 제어전극과 상기 제1 전극의 전압차에 대응하는 전류를 출력하는 제2 주전극을 포함하는 제1 트랜지스터; 상기 제1 트랜지스터로부터 출력되는 전류에 대응하여 빛을 방출하는 복수의 발광소자; 상기 제1 트랜지스터의 제2 주전극과 전기적으로 연결되는 제1 주전극, 상기 복수의 발광소자 사이에 전기적으로 연결되는 제2 주전극, 및 제어전극을 각각 포함하는 복수의 제2 트랜지스터를 포함하고,
상기 제2 트랜지스터를 형성하는 제1 반도체층영역은 상기 제1 방향으로 연장되고 상기 제1 및 제2 발광제어 트랜지스터를 각각 형성하는 제2 및 제3 반도체층영역은 상기 제2 방향으로 연장되어 각각 상기 제1 반도체층영역과 연결된다.
상기 복수의 제2 반도체층영역은 서로 적어도 일부가 평행하게 형성되고, 상기 제1 반도체층영역과 상기 복수의 제2 반도체층영역 각각은 서로 직교할 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 연결되어 있는 경우도 포함한다. 또한 층, 막, 영역, 판 등의 부분이 다른 부분 위에 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
한편, 주사선에 관한 용어를 정의하면, 현재 선택 신호를 전달하려고 하는 주사선을 “현재 주사선”이라 하고, 현재 선택 신호가 전달되기 전에 선택 신호를 전달한 주사선을 “직전 주사선”이라고 한다.
또한, 현재 주사선의 선택신호에 기초하여 발광하는 화소을 "현재 화소"이라 하고, 직전 주사선의 선택신호에 기초하여 발광하는 화소를 "직전 화소", 다음 주사선의 선택신호에 기초하여 발광하는 화소를 "다음 화소"이라고 한다.
도 2는 본 발명의 제1 실시예에 따른 유기EL 표시 장치의 구성을 개략적으로 보여주는 도면이다.
도 2에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 유기EL 표시 장치는 표시 패널(110), 주사구동부(120), 발광제어부(130) 및 데이터 구동부(140)를 포함한다. 표시 패널(110)은 행 방향으로 뻗어 있는 복수의 주사선(S0, S1, …, Sk, …, Sn), 발광제어선(E1, …, Ek, …, En), 열 방향으로 뻗어 있는 복수의 데이터선(D1, …, Dk, …, Dm) 및 복수의 전원선(VDD) 및 복수의 화소(111)를 포함한다. 화소(110)는 이웃하는 임의의 두 주사선(Sk-1, Sk)과 이웃하는 임의의 두 데이터선(Dk-1, Dk)에 의해 형성되는 화소 영역에 형성되고, 각 화소(110)는 현재 주사선(Sk), 직전 주사선(Sk-1), 발광제어선(Ek) 및 데이터선(Dk)으로부터 전달되 는 신호에 의해 구동된다. 또한 도 2에 도시하지는 않았지만 발광제어선(E1∼En)은 각각 3개의 발광제어선(E1r∼Enr, E1g∼Eng, E1b∼Enb)으로 이루어진다.
주사구동부(120)는 해당 라인의 화소에 데이터 신호가 인가될 수 있도록 해당 라인을 선택하기 위한 선택 신호를 순차적으로 주사선(S0∼Sn)으로 전달하고, 발광제어부(130)는 유기EL 소자(OLEDr, OLEDg, OLEDb)의 발광을 제어하기 위한 발광제어 신호를 순차적으로 발광제어선(E1∼En)으로 전달한다. 그리고 데이터 구동부(140)는 선택 신호가 순차적으로 인가될 때마다 선택 신호가 인가된 라인의 화소에 대응하는 데이터 신호를 데이터선(D1∼Dm)에 인가한다.
그리고 주사구동부 및 발광제어부(120, 130)와 데이터 구동부(140)는 각각 표시 패널(110)이 형성된 기판에 전기적으로 연결된다. 이와는 달리, 주사구동부(120), 발광제어부(130) 및/또는 데이터 구동부(140)를 표시 패널(110)의 유리 기판 위에 직접 장착할 수도 있으며, 표시 패널(110)의 기판에 주사선, 데이터선 및 트랜지스터와 동일한 층들로 형성되어 있는 구동 회로로 대체될 수도 있다. 또는 주사구동부(120), 발광제어부(130) 및/또는 데이터 구동부(140)를 표시 패널(110)의 기판에 접착되어 전기적으로 연결된 TCP(tape carrier package), FPC(flexible printed circuit) 또는 TAB(tape automatic bonding)에 칩 등의 형태로 장착할 수도 있다.
이때, 본 발명의 제1 실시예에서는 한 필드가 세 개의 서브필드로 분할되어 구동되며, 세 개의 서브필드에서는 각각 적색, 녹색 및 청색의 데이터가 기입되어 발광이 이루어진다. 이를 위해, 주사구동부(120)는 서브필드마다 선택 신호를 순차 적으로 주사선(S0∼Sn)으로 전달하고, 발광제어부(130)도 각 색상의 유기EL 소자가 하나의 서브필드에서 발광이 이루어지도록 발광제어 신호를 발광제어선(E1∼En)에 인가한다. 그리고 데이터 구동부(140)는 세 개의 서브필드에서 각각 적색, 녹색 및 청색의 유기EL 소자에 각각 대응하는 데이터 신호를 데이터선(D1∼Dm)에 인가한다.
다음으로, 도 3을 참조하여 본 발명의 제1 실시예에 따른 유기EL 표시장치의 구체적인 동작에 대하여 상세하게 설명한다.
도 3은 도 2의 유기EL 표시장치에서 하나의 화소(111)의 등가회로도이다. 도 3에서는 편의상 임의의 k번째 행의 주사선(Sk)과 k번째 열의 데이터선(Dk)에 연결되는 화소(Pk)를 예로써 도시하였으며, 모든 트랜지스터는 p채널 트랜지스터로 도시하였다.
도 3에 나타낸 바와 같이, 본 발명의 실시예에 따른 화소 회로는 구동 트랜지스터(M1), 다이오드 트랜지스터(M3), 커패시터 트랜지스터(M4), 스위칭 트랜지스터(M2), 3개의 유기EL 소자(OLEDr, OLEDg, OLEDb) 및 유기EL 소자(OLEDr, OLEDg, OLEDb)의 발광을 각각 제어하는 발광제어 트랜지스터(M2r, M2g, M2b)를 포함하고 2개의 커패시터(Cst, Cvth)를 포함한다. 그리고 하나의 발광제어선(Ek)은 3개의 발광제어선(Ekr, Ekg, Ekb)으로 이루어진다. 이러한 발광제어 트랜지스터(M2r, M2g, M2b)는 발광제어선(Ekr, Ekg, Ekb)에 의해 전달되는 발광제어 신호에 응답하여 구동 트랜지스터(M1)로부터의 전류를 유기EL 소자(OLEDr, OLEDg, OLEDb)에 선택적으로 전달한다.
구체적으로, 트랜지스터(M5)는 게이트가 현재 주사선(Sk)에 연결되고 소스가 데이터선(Dk)에 연결되어, 주사선(Sk)으로부터의 선택 신호에 응답하여 데이터선(Dk)으로부터 인가된 데이터 전압을 커패시터(Cvth)의 노드(B)로 전달한다. 트랜지스터(M4)는 직전 주사선(Sk-1)으로부터의 선택 신호에 응답하여 커패시터(Cvth)의 노드(B)를 전원(VDD)에 직접 연결한다. 트랜지스터(M3)는 직전 주사선(Sk-1)으로부터의 선택 신호에 응답하여 트랜지스터(M1)를 다이오드 연결시킨다. 구동 트랜지스터(M1)는 유기EL 소자(OLED)를 구동하기 위한 구동 트랜지스터로서, 게이트이 커패시터(Cvth)의 노드(A)가 접속되고, 소스가 전원(VDD)에 접속되고, 게이트에 인가되는 전압에 의하여 유기EL 소자(OLED)에 인가될 전류를 제어한다.
또한, 커패시터(Cst)는 일전극이 전원(VDD)에 접속되고 타전극이 트랜지스터(M4)의 드레인전극(노드 B)에 접속되며, 커패시터(Cvth)는 일전극이 커패시터(Cst)의 타전극에 연결되어 2개의 커패시터가 직렬연결되고 타전극이 구동트랜지스터(M1)의 게이트(노드 A)에 연결된다.
그리고 구동 트랜지스터(M1)의 드레인에는 발광제어 트랜지스터(M2r, M2g, M2b)의 소스가 각각 연결되며, 트랜지스터(M2r, M2g, M2b)의 게이트에는 각각 발광제어선(Ekr, Ekg, Ekb)이 연결된다. 발광제어 트랜지스터(M2r, M2g, M2b)의 드레인에는 각각 유기EL 소자(OLEDr, OLEDg, OLEDb)의 애노드가 연결되며, 유기EL 소자(OLEDr, OLEDg, OLEDb)의 캐소드에는 전원전압(VDD)보다 낮은 전원전압(VSS)이 인가된다. 이러한 전원 전압(VSS)으로는 음의 전압 또는 접지 전압이 사용될 수 있다.
직전 주사선(Sk-1)에 로우 레벨의 주사 전압이 인가되면, 트랜지스터(M3) 및 트랜지스터(M4)가 턴온된다. 트랜지스터(M3)가 턴온되어 트랜지스터(M1)는 다이오드 연결 상태가 된다. 따라서, 트랜지스터(M1)의 게이트와 소스 사이의 전압차가 트랜지스터(M1)의 문턱전압(Vth)이 될 때까지 변하게 된다. 이때 트랜지스터(M1)의 소스가 전원(VDD)에 연결되어 있으므로, 트랜지스터(M1)의 게이트 즉, 커패시터(Cvth)의 노드(A)에 인가되는 전압은 전원전압(VDD)과 문턱전압(Vth)의 합이 된다. 또한, 트랜지스터(M4)가 턴온되어 커패시터(Cvth)의 노드(B)에는 전원(VDD)이 인가되어, 커패시터(Cvth)에 충전되는 전압(VCvth)은 수학식 2와 같다.
Figure 112004021299258-pat00002
여기서, VCvth는 커패시터(Cvth)에 충전되는 전압을 의미하고, VCvthA는 커패시터(Cvth)의 노드(A)에 인가되는 전압, VCvthB는 커패시터(Cvth)의 노드(B)에 인가되는 전압을 의미한다.
현재 주사선(Sn)에 로우 레벨의 주사 전압이 인가되면, 트랜지스터(M5)가 턴온되어 데이터 전압(Vdata)이 노드(B)에 인가된다. 또한, 커패시터(Cvth)에는 트랜지스터(M1)의 문턱 전압(Vth)에 해당되는 전압이 충전되어 있으므로, 트랜지스터(M1)의 게이트에는 데이터 전압(Vdata)과 트랜지스터(M1)의 문턱 전압(Vth)의 합에 대응되는 전압이 인가된다. 즉, 트랜지스터(M1)의 게이트-소스간 전압(Vgs)은 다음의 수학식 3와 같다. 이 때, 발광제어선(Ek)은 로우레벨의 신호가 인가되어 트랜지스터(M2)는 차단된다.
Figure 112004021299258-pat00003
그 다음, 발광제어선(Ek)의 하이레벨에 응답하여 트랜지스터(M2)가 온되어 트랜지스터(M1)의 게이트-소스 전압(VGS)에 대응하는 전류(IOLED)가 유기EL 소자(OLED)에 공급되어, 유기EL 소자(OLED)는 발광하게 된다. 전류(IOLED)는 수학식 4와 같다.
Figure 112004021299258-pat00004
여기서, IOLED는 유기EL 소자(OLED)에 흐르는 전류, Vgs는 트랜지스터(M1)의 소스와 게이트 사이의 전압, Vth는 트랜지스터(M1)의 문턱 전압, Vdata는 데이터 전압, β는 상수 값을 나타낸다.
데이터 전압(Vdata)이 적색 데이터 신호인 경우, 발광제어 트랜지스터(M2r)가 발광제어선(Ekr)으로부터의 로우 레벨의 발광제어 신호에 응답하여 턴온되면, 이 전류(IOLED)가 적색의 유기EL 소자(OLEDr)에 전달되어 발광이 이루어진다.
마찬가지로, 데이터 전압(Vdata)이 녹색 데이터 신호인 경우, 발광제어 트랜지스터(M2g)가 발광제어선(Ekg)으로부터의 로우 레벨의 발광제어 신호에 응답하여 턴온되면, 전류(IOLED)가 녹색의 유기EL 소자(OLEDg)에 전달되어 발광이 이루어진다. 또한, 데이터 전압(Vdata)이 청색 데이터 신호인 경우, 발광제어 트랜지스터(M2b)가 발광제어선(Ekb)으로부터의 로우 레벨의 발광제어 신호에 응답하여 턴온되면, 전류(IOLED)가 청색의 유기EL 소자(OLEDb)에 전달되어 발광이 이루어진다. 그리고 한 화소가 적색, 녹색 및 청색을 표시할 수 있도록, 3개의 발광제어선에 각각 인가되는 3개의 발광제어 신호는 한 필드 동안 중복되지 않는 로우 레벨 기간을 각각 가진다.
다음으로, 도 4 및 도 5를 참조하여 본 발명의 실시예에 따른 유기EL 표시장치에서 하나의 화소회로가 배치되는 화소 영역의 배치구조에 대하여 보다 상세하게 설명한다. 이하의 설명에서, 현재 화소(Pk)의 구성요소에 대하여 도면부호를 부여하고 직전 화소(Pk-1)의 구성요소의 도면부호는 현재 화소(Pk)의 구성요소의 도면부호와 동일한 번호에 (')를 추가로 표시하여 현재 화소의 구성요소와 직전화소의 구성요소를 구분하였다.
도 4는 본 발명의 실시예에 따른 화소 영역의 배치구조를 보여주는 배치 평면도이고, 도 5는 도 4의 Ⅰ-Ⅱ 부분의 단면도이다.
도 4 및 도 5에서와 같이, 절연 기판(200) 위에 산화 규소 등으로 이루어진 차단층(210)이 형성되고, 차단층(210) 위에 반도체층인 다결정 규소층(poly silicon layer)(221, 222, 223, 224, 225, 226, 227, 228)이 형성된다.
다결정 규소층(221)은 도 4의 좌측 하단부에 'U'자 모양으로 형성되어 현재 화소(Pk)의 트랜지스터(M5)의 소스영역, 드레인영역 및 채널영역을 포함하는 반도 체층이다. 다결정 규소층(225)은 도 4의 중앙 부분에 행방향으로 길게 뻗어 있으며 트랜지스터(M1) 및 트랜지스터(M3)의 소스, 드레인, 채널영역을 포함한다. 다결정 규소층(222, 223, 224)은 다결정 규소층(225)으로부터 각각 분지되어 형성된다. 보다 자세하게 다결정 규소층(222)은 다결정 규소층(225)으로부터 분지되어 '┘' 형상으로 형성되고 트랜지스터(M2r)의 소스, 드레인, 채널영역을 포함한다. 다결정 규소층(223)은 다결정 규소층(225)으로부터 분지되어 열방향으로 길게 형성되어 트랜지스터(M2g)의 소스, 드레인, 채널영역을 포함한다. 다결정 규소층(224)은 다결정 규소층(225)으로부터 분지되어 '└' 형상으로 형성되고 트랜지스터(M2b)의 소스, 드레인, 채널영역을 포함한다. 이와 같이, 각 발광제어 트랜지스터(M2r, M2g, M2b)를 형성하는 다결정 규소층(222, 223, 224)은 다결정 규소층(225)로부터 각각 분지되어 형성된다.
다결정 규소층(226)은 발광소자(OLEDb')의 하방에 대략 'n'자 모양으로 형성되어 트랜지스터(M4)의 소스, 드레인, 채널영역을 포함한다. 다결정 규소층(227)은 직전 화소(Pk-1)의 발광소자(OLEDr')와 발광소자(OLEDg') 사이에 열방향으로 길게 연장되어 커패시터(Cvth)의 일전극으로 노드(A)가 된다. 다결정 규소층(228)은 직전 화소(Pk-1)의 발광소자(OLEDg')와 발광소자(OLEDb') 사이에 열방향으로 길게 연장되어 커패시터(Cst)의 일전극을 형성된다.
이렇게 형성된 다결정 규소층(221, 222, 223, 224, 225, 226, 227. 228) 위에는 도 5에서와 같이 게이트절연막(230)이 형성된다.
게이트절연막(230) 위에 게이트 전극들(241, 242, 243, 244, 245, 246, 247) 이 형성된다. 구체적으로, 게이트 전극선(241)은 도 4의 하단부에 행방향으로 뻗어 있으며 현재 화소(Pk)의 현재 주사선(Sk)에 대응되므로 다결정 규소층(221)의 채널영역과 절연되게 교차되어 현재 화소(Pk)의 트랜지스터(M5)의 게이트전극을 형성한다. 게이트 전극선(242, 243, 244)은 도 4에서 발광소자(OLEDr, OLEDg, OLEDb)의 위 부분에 행방향으로 나란히 뻗어 있으며 현재 화소(Pk)의 발광제어선(Ekb, Ekg, Ekr)에 각각 대응된다. 따라서, 게이트 전극선(242)은 다결정 규소층(224)의 각 채널영역과 절연되어 교차되어 트랜지스터(M2b)의 게이트전극을 형성하고, 게이트 전극선(243)은 다결정 규소층(223)의 각 채널영역과 절연되어 교차되어 트랜지스터(M2g)의 게이트전극을 형성하며, 게이트 전극선(244)은 다결정 규소층(222)의 각 채널영역과 절연되어 교차되어 트랜지스터(M2r)의 게이트전극을 형성한다.
게이트 전극선(45)은 도 4에서 다결정 규소층(225)의 상방에 행방향으로 길게 뻗어 있으며 직선 화소(Pk)의 주사선(Sk-1)에 대응되므로 다결정 규소층(225) 중에 트랜지스터(M3)의 채널영역과 다결정 규소층(226) 중 채널영역과 각각 절연되게 교차되어 현재 화소(Pk)의 트랜지스터(M3, M4)의 게이트전극을 형성한다.
게이트전극(246)은 발광소자(OLEDg')의 아래부분에 직사각형모양으로 다결정 규소층(25) 중 트랜지스터(M1)의 채널영역과 절연되게 교차하여 트랜지스터(M1)의 게이트전극을 형성한다. 게이트전극(247)은 발광소자(OLEDr')와 발광소자(OLEDg') 사이 및 발광소자(OLEDg')와 발광소자(OLEDb') 사이에 걸쳐 'U'자형으로 형성되어 커패시터(Cvth)와 커패시터(Cst)가 직렬로 연결되는 노드(B)를 형성한다. 따라서 도 6에서와 같이, 다결정 규소층(227)과 중첩된 게이트전극(247) 영역은 커패시터(Cvth)의 일전극이 되고, 다결정 규소층(228)과 중첩된 게이트전극(247) 영역은 커패시터(Cst)의 일전극이 된다.
이와 같은 게이트 전극(241, 242, 243, 244, 245, 246, 247) 위에는 도 5에서와 같이 층간절연막(250)이 형성된다. 층간절연막(250) 위에는 콘택홀들(251a, 251b, 252, 253, 254a, 254b, 255a, 255b, 255a, 256a, 256b, 257r, 257g, 257b)을 통하여 해당 전극들에 접촉되도록 전원선(261), 데이터선(262), 전극들(263, 264, 265) 및 전극들(266r, 266g, 266b)이 형성된다.
전원선(261)은 발광소자(OLEDg)와 발광소자(OLEDb) 사이 영역에 열방향으로 길게 뻗어 있으며 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(255b)를 통하여 다결정 규소층(228)과 연결되어, 커패시터(Cst)의 일전극에 전원이 공급된다. 또한 전원선(261)은 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(255a)를 통하여 다결정 규소층(226)의 소스영역과 연결되어 트랜지스터(M4)의 소스전극에 전원이 공급된다.
데이터선(262)은 화소영역과 다른 화소영역 사이에 열방향으로 길게 뻗어 있으며 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(251a)를 통하여 다결정 규소층(221)의 소스영역에 접촉된다. 전극(263)은 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(251b) 및 층간절연막(250)을 관통하는 접촉구(252)를 통하여 다결정 규소층(221)과 게이트전극(247)을 전기적으로 연결하여 노드(B)가 된다.
전극(264)은 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(253) 및 층간절연막(250)을 관통하는 접촉구(254)를 통하여 다결정 규소층(225)의 트랜지스터(M3)의 드레인영역과 게이트전극(246)을 전기적으로 연결하여 노드(A)가 된다. 전극(265)은 층간절연막(250)을 관통하는 접촉구(256a) 및 층간절연막(250) 및 게이트절연막(230)을 관통하는 접촉구(256b)를 통하여 다결정 규소층(226)의 트랜지스터(M4)의 드레인영역과 게이트전극(247)을 전기적으로 연결하여 노드(A)가 된다.
또한, 도 6에서와 같이, 전극들(266r, 266g, 266b)은 각 발광소자들의 화소전극과 전기적으로 연결되기 위한 전극들이다. 즉, 전극들(266r, 266g, 266b)은 각각 게이트절연막(230) 및 층간절연막(250)을 관통하는 접촉구(257r, 257g, 257b)를 통하여 다결정규소층(222, 223, 224) 중 트랜지스터(M2r, M2g, M2b)의 드레인영역과 각각 접촉되어 트랜지스터들(M2r, M2g, M2b)의 드레인전극과 각각 전기적으로 연결된다.
도 6에서와 같이, 전원선(261), 데이터선(262), 전극들(263, 264, 265) 및 전극들(266r, 266g, 266b)이 형성된 위에는 평탄화막(270)이 형성된다.
평탄화막(270) 상에는 화소전극(275r, 275g, 275b)이 형성되는 데, 화소전극(275r, 275g, 275b)은 평탄화막(270)을 관통하는 접촉구(271r, 271g, 271b)를 통하여 전극들(266r, 266g, 266b)에 전기적으로 연결된다.
이렇게 화소전극(275r, 275g, 275b)이 형성된 위에는 PDL(Pixel Defined layer)이 형성되고, PDL이 형성되지 않은 화소전극(275r, 275g, 275b) 위에는, 발 광층(EML), 전자 수송층(ETL) 및 정공 수송층(HTL)을 포함하는 다층구조의 적, 녹, 청색 유기박막(285r, 285g, 285b)이 각각 형성된다.
이와 같은 본 발명의 실시예에 따르면, 트랜지스터(M1)의 드레인영역에 해당하는 다결정 규소층(225)으로부터, 트랜지스터(M2r, M2g, M2b)의 소스영역에 해당하는 다결정 규소층(222, 223, 224)이 개별적으로 분지되어 형성된다.
이상에서 본 발명의 실시예에서는 하나의 화소회로에 5개의 트랜지스터, 2개의 커패시터 및 3개의 발광소자가 포함된 경우를 예로써 설명하였으나, 본 발명은 발광소자의 수는 3개에 한정되는 것이 아니라 하나 이상의 복수개, 예컨대 2개 또는 4개의 발광소자를 포함하는 화소회로에도 적용될 수 있으며, 또한 도 1에서와 같이 2개의 트랜지스터, 1개의 커패시터를 포함하는 화소회로에도 적용될 수 있다. 즉, 본 발명의 권리범위는 실시예와 같은 구조에 한정되는 것은 아니며, 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
본 발명에 따르면, 구동 트랜지스터의 드레인영역으로부터, 발광제어 트랜지스터(M2r, M2g, M2b)의 소스영역이 각각 개별적으로 분지되어 형성됨으로써, 더욱더 효율적으로 화소영역 내에 화소를 구성하는 각 소자들을 배치할 수 있다.

Claims (7)

  1. 제1 방향으로 뻗어 있으며 선택 신호를 순차적으로 전달하는 복수의 주사선, 상기 주사선에 절연되어 교차하고 제2 방향으로 뻗어 있으며 데이터 신호를 전달하는 복수의 데이터선, 상기 주사선과 상기 데이터선에 각각 연결되는 복수의 화소 회로를 포함하는 발광 표시 장치에 있어서,
    상기 각 화소 회로는,
    상기 현재 선택신호에 응답하여 턴온되어 상기 데이터 신호를 전달하는 제1 트랜지스터;
    상기 제1 트랜지스터에 의해 전달된 상기 데이터 신호에 대응하는 전압을 충전하는 커패시터;
    상기 커패시터에 충전된 전압에 대응하는 전류를 출력하는 제2 트랜지스터;
    상기 제2 트랜지스터로부터 출력된 전류에 대응하는 빛을 방출하는 제1 및 제2 발광소자; 및
    상기 제2 트랜지스터와 상기 제1 및 제2 발광소자 사이에 각각 전기적으로 연결되어, 상기 제2 트랜지스터로부터 출력되는 전류를 상기 제1 및 제2 발광소자에 선택적으로 인가하는 제1 및 제2 발광제어 트랜지스터를 포함하고,
    상기 화소가 배치되는 화소영역에서,
    상기 제2 트랜지스터를 형성하는 제1 반도체층영역은 상기 제1 방향으로 연장되고 상기 제1 및 제2 발광제어 트랜지스터를 각각 형성하는 제2 및 제3 반도체 층영역은 상기 제2 방향으로 연장되어 각각 상기 제1 반도체층영역과 연결되는 발광 표시 장치.
  2. 제1항에 있어서,
    상기 제2 및 제3 반도체층영역의 적어도 일부분은 상기 데이터선과 각각 평행하게 형성되는 발광 표시 장치.
  3. 제1항에 있어서,
    상기 화소 회로는
    상기 제1 트랜지스터로부터 출력된 전류에 대응하는 빛을 방출하는 제3 발광소자; 및
    상기 제2 트랜지스터와 상기 제3 발광소자 사이에 각각 전기적으로 연결되어, 상기 제1 트랜지스터로부터 출력되는 전류를 상기 제3 발광소자에 선택적으로 인가하는 제3 발광제어 트랜지스터를 더 포함하고,
    상기 제3 발광제어 트랜지스터를 형성하는 제4 반도체층영역은 상기 제2 방향으로 연장되어 제1 반도체층영역과 연결되는 발광 표시 장치.
  4. 제1항에 있어서,
    상기 화소 회로는,
    직전 선택신호에 응답하여 턴온되어 상기 제1 커패시터와 병렬 연결되는 제3 트랜지스터;
    직전 선태신호에 응답하여 턴온되어 상기 제2 트랜지스터를 다이오드 연결하는 제4 트랜지스터; 및
    상기 제1 커패시터와 직렬로 연결되어 상기 제2 트래지스터의 문턱전압에 대응하는 전압을 충전하는 제2 커패시터를 더 포함하는 발광 표시 장치.
  5. 제1 방향으로 뻗어 있으며 선택 신호를 순차적으로 전달하는 복수의 주사선, 상기 주사선에 절연되어 교차하고 제2 방향으로 뻗어 있으며 데이터 신호를 전달하는 복수의 데이터선, 상기 주사선과 상기 데이터선에 각각 연결되는 복수의 화소 회로를 포함하는 발광 표시 패널에 있어서,
    상기 화소 회로는,
    제어전극, 전원에 연결되는 제1 주전극, 상기 제어전극과 상기 제1 전극의 전압차에 대응하는 전류를 출력하는 제2 주전극을 포함하는 제1 트랜지스터;
    상기 제1 트랜지스터로부터 출력되는 전류에 대응하여 빛을 방출하는 복수의 발광소자;
    상기 제1 트랜지스터의 제2 주전극과 전기적으로 연결되는 제1 주전극, 상기 복수의 발광소자 사이에 전기적으로 연결되는 제2 주전극, 및 제어전극을 각각 포함하는 복수의 제2 트랜지스터를 포함하고,
    상기 제2 트랜지스터를 형성하는 제1 반도체층영역은 상기 제1 방향으로 연장되고 상기 제1 및 제2 발광제어 트랜지스터를 각각 형성하는 제2 및 제3 반도체 층영역은 상기 제2 방향으로 연장되어 각각 상기 제1 반도체층영역과 연결되는 발광 표시 패널.
  6. 제5항에 있어서,
    상기 복수의 제2 반도체층영역은 서로 적어도 일부가 평행하게 형성되는 발광 표시 패널.
  7. 제6항에 있어서,
    상기 제1 반도체층영역과 상기 복수의 제2 반도체층영역 각각은 서로 직교하는 발광 표시 패널.
KR1020040035919A 2004-05-20 2004-05-20 발광 표시 장치 KR100570762B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040035919A KR100570762B1 (ko) 2004-05-20 2004-05-20 발광 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040035919A KR100570762B1 (ko) 2004-05-20 2004-05-20 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20050110944A KR20050110944A (ko) 2005-11-24
KR100570762B1 true KR100570762B1 (ko) 2006-04-12

Family

ID=37286312

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040035919A KR100570762B1 (ko) 2004-05-20 2004-05-20 발광 표시 장치

Country Status (1)

Country Link
KR (1) KR100570762B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101970783B1 (ko) 2012-05-07 2019-04-23 삼성디스플레이 주식회사 반도체 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001076868A (ja) 1999-06-28 2001-03-23 Semiconductor Energy Lab Co Ltd El表示装置及び電子装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001076868A (ja) 1999-06-28 2001-03-23 Semiconductor Energy Lab Co Ltd El表示装置及び電子装置

Also Published As

Publication number Publication date
KR20050110944A (ko) 2005-11-24

Similar Documents

Publication Publication Date Title
KR100637433B1 (ko) 발광 표시 장치
KR100612392B1 (ko) 발광 표시 장치 및 발광 표시 패널
JP3933667B2 (ja) 発光表示パネル及び発光表示装置
JP4191146B2 (ja) 発光表示装置
KR100649253B1 (ko) 발광 표시 장치와, 그 표시 패널 및 구동 방법
KR100560450B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100560452B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100560449B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100599788B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100658615B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100637432B1 (ko) 발광 표시 장치
KR100570763B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100570762B1 (ko) 발광 표시 장치
KR100590065B1 (ko) 발광 표시 장치, 발광 표시 패널 및 그 구동방법
KR100627266B1 (ko) 발광 표시 패널 및 발광 표시 장치
KR100599791B1 (ko) 발광 표시 장치
KR100560451B1 (ko) 발광 표시 장치
KR100627267B1 (ko) 발광 표시 장치
KR100599606B1 (ko) 발광 표시 장치
KR100670139B1 (ko) 발광 표시 장치 및 발광 표시 패널
KR20050104596A (ko) 발광 표시 패널 및 발광 표시 장치
KR20050104583A (ko) 발광 표시 패널 및 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 14