KR100570693B1 - Driving device of plasma display panel and driving method thereof - Google Patents

Driving device of plasma display panel and driving method thereof Download PDF

Info

Publication number
KR100570693B1
KR100570693B1 KR1020040038955A KR20040038955A KR100570693B1 KR 100570693 B1 KR100570693 B1 KR 100570693B1 KR 1020040038955 A KR1020040038955 A KR 1020040038955A KR 20040038955 A KR20040038955 A KR 20040038955A KR 100570693 B1 KR100570693 B1 KR 100570693B1
Authority
KR
South Korea
Prior art keywords
voltage
sustain
subfield
period
electrode
Prior art date
Application number
KR1020040038955A
Other languages
Korean (ko)
Other versions
KR20050113838A (en
Inventor
김태성
김진성
채승훈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040038955A priority Critical patent/KR100570693B1/en
Publication of KR20050113838A publication Critical patent/KR20050113838A/en
Application granted granted Critical
Publication of KR100570693B1 publication Critical patent/KR100570693B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 저계조 표현력을 향상시키는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 패널의 구동 장치에 관한 것이다. 최소 가중치를 가지는 서브필드의 어드레스 동작 수행 후, 주사 전극과 유지 전극에 교대로 전압을 인가하는 유지 기간을 두지 않고 바로 주사 전극에 유지 전압의 저전압(low level) 레벨로부터 다음 서브필더의 리셋 기간의 리셋 전압까지 완만하게 상승하는 전압을 인가한다. 이때, 상기 완만하게 상승하는 파형의 앞부분에서는 최소 가중치를 가지는 서브필드의 어드레스 기간에서 선택된 방전셀만이 방전한다. 이를 통해, 최소 가중치를 나타내는 최소 단위광을 어드레스 광과 상기 완만하게 상승하는 파형의 앞부분에서 발생하는 광만을 이용해 표현하여 저계조 표현력을 향상시킬 수 있다.The present invention relates to a driving method of a plasma display panel and a driving apparatus of a plasma display panel for improving low gray scale expressive power. After performing the address operation of the subfield having the minimum weight, the reset period of the next subfield is immediately set from the low level level of the sustain voltage to the scan electrode without giving a sustain period of applying voltage alternately to the scan electrode and the sustain electrode. Apply a voltage that rises gently to the reset voltage. In this case, only the discharge cells selected in the address period of the subfield having the minimum weight are discharged at the front of the gently rising waveform. Through this, the low gray scale expressive power may be improved by expressing the minimum unit light indicating the minimum weight using only the address light and the light generated in front of the gently rising waveform.

또한, 상기 최소 가중치를 갖는 서브필드에서 유지기간에 1개 이상의 유지방전 펄스를 포함하는 경우에는 마지막 유지방전 펄스가 인가된 후 완만하게 하강하는 전압을 인가한다. 이를 통해, 불필요한 백광의 발생 및 리셋 동작 시간을 단축시킬 수 있다.In addition, when one or more sustain discharge pulses are included in the sustain period in the subfield having the minimum weight, a voltage that falls gently after the last sustain discharge pulse is applied is applied. As a result, unnecessary white light generation and reset operation time can be shortened.

유지 펄스, 서브필드, 최소 가중치, 최소 단위광Hold pulse, subfield, minimum weight, minimum unit light

Description

플라즈마 디스플레이 패널의 구동 장치 및 그에 따른 구동 방법{DRIVING DEVICE OF PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}Driving device for plasma display panel and driving method thereof {DRIVING DEVICE OF PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}

도 1은 일반적인 플라즈마 디스플레이 패널의 개략적인 일부 사시도이다.1 is a schematic partial perspective view of a typical plasma display panel.

도 2는 일반적인 플라즈마 디스플레이 패널의 전극 배열도이다.2 is an electrode array diagram of a general plasma display panel.

도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형 및 서브필드에서 발광되는 발광양을 나타내는 도면이다.3 is a view showing a driving waveform and a light emission amount of a subfield of a conventional plasma display panel.

도 4는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형 및 각 서브필드에서 발광되는 발광양을 나타내는 도면이다.4 is a view showing a driving waveform of the plasma display panel and the amount of light emitted in each subfield according to the first embodiment of the present invention.

도 5는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널 구동 장치를 적용한 블록도이다.5 is a block diagram to which a plasma display panel driving apparatus according to a first embodiment of the present invention is applied.

도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형을 나타낸 도면이다.6 is a view showing a driving waveform of the plasma display panel according to the second embodiment of the present invention.

본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)의 구동 장치 및 그 구동 방법에 관한 것이다.The present invention relates to a driving apparatus of a plasma display panel (PDP) and a driving method thereof.

플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다.A plasma display panel is a flat panel display device that displays characters or images using plasma generated by gas discharge, and tens to millions or more of pixels are arranged in a matrix form according to their size.

먼저 도 1 및 도 2를 참조하여 일반적인 플라즈마 디스플레이 패널의 구조에 대하여 설명한다.First, a structure of a general plasma display panel will be described with reference to FIGS. 1 and 2.

도 1은 일반적인 플라즈마 디스플레이 패널의 일부 사시도이다.1 is a partial perspective view of a typical plasma display panel.

도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.As shown in FIG. 1, the plasma display panel includes two glass substrates 1 and 6 facing each other apart. On the glass substrate 1, the scan electrode 4 and the sustain electrode 5 are formed in pairs and in parallel, and the scan electrode 4 and the sustain electrode 5 are covered with the dielectric layer 2 and the protective film 3. have. A plurality of address electrodes 8 are formed on the glass substrate 6, and the address electrodes 8 are covered with the insulator layer 7. The address electrode 8 and the partition 9 are formed on the insulator layer 7 between the address electrodes 8. In addition, the phosphor 10 is formed on the surface of the insulator layer 7 and on both sides of the partition wall 9. The glass substrates 1 and 6 are disposed to face each other with the discharge space 11 therebetween so that the scan electrode 4, the address electrode 8, the sustain electrode 5, and the address electrode 8 are orthogonal to each other. The discharge space 11 at the intersection of the address electrode 8 and the paired scan electrode 4 and the sustain electrode 5 forms a discharge cell 12.

도 2는 일반적인 플라즈마 디스플레이 패널의 전극 배열도이다.2 is an electrode array diagram of a general plasma display panel.

도 2에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트 릭스 구조를 가지고 있다. 열 방향으로는 어드레스 전극(A1-Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn )이 쌍으로 배열되어 있다.As shown in FIG. 2, the electrode of the plasma display panel has an n × m matrix structure. In the column direction, address electrodes A 1 -A m are arranged, and in the row direction, n rows of scan electrodes Y 1 -Y n and sustain electrodes X 1 -X n are arranged in pairs.

플라즈마 디스플레이 패널을 구동하는 방법은 일반적으로 각 서브필드(편의상 하나의 서브필드내에서 파형을 설명함)는 리셋 기간, 어드레스 기간, 유지 기간 및 소거 기간으로 이루어진다.In the method of driving the plasma display panel, each subfield (which explains waveforms in one subfield for convenience) generally consists of a reset period, an address period, a sustain period, and an erase period.

리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레스 기간(또는 스캔 기간, 기록 기간)은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이며, 소거기간은 셀의 벽전하를 감소시켜 유지방전을 종료시키는 기간이다.The reset period is a period for initializing the state of each cell in order to perform an addressing operation smoothly on the cell, and the address period (or scan period, write period) is a cell that is turned on by selecting a cell that is turned on and a cell that is not turned on. This is a period during which the wall charges are accumulated in the addressed cells). The sustain period is a period in which discharge for actually displaying an image is performed on the addressed cell, and the erase period is a period in which the wall discharge of the cell is reduced to end the sustain discharge.

도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형 및 서브필드에서 발광되는 발광양을 나타내는 도면이다.3 is a view showing a driving waveform and a light emission amount of a subfield of a conventional plasma display panel.

도 3에 나타낸 바와 같이, 종래의 플라즈마 디스플레이 패널의 구동 방법은 최소 단위광, 즉 서브필드 1(가중치1)의 광은 어드레스 기간에서 선택된 셀에서 발생되는 광과 유지기간에서 1회의 유지방전시에 발생되는 광 및 서브필드 2의 리셋 기간의 광(리셋기간 앞단의 일부분으로서 거의 무시됨)의 합으로서 표현된다. 다시 말하면, 서브필드 1의 구간에서, 어드레스 기간에서 어드레스 방전(어드레스 광)을 하여 스캔 전극에 양이온이 형성되고, 이 후 유지 기간에서 주사 전극(Y)이 유지 전극(X)보다 높게 설정되어 주사 전극(Y)과 유지 전극(X) 사이에 유지 방전 전압(Vs)이 인가됨으로써 1회의 유지 방전(유지(서스테인) 광)을 수행한다. 다음으로, 서브필드 2의 리셋 기간의 리셋 동작을 통하여 최소 단위광이 표현된다. 이때, 리셋 기간에서 발생되는 광은 다소 작으므로 거의 무시된다. 그리고, 서브필드 2(가중치 2)를 표현하는 광은 어드레스 방전(어드레스 광)과 유지 기간에서의 2회의 유지 방전(유지(서스테인) 광)을 통해 표현된다.As shown in FIG. 3, in the conventional method of driving a plasma display panel, the minimum unit light, that is, the light of the subfield 1 (weight 1), is generated during one sustain discharge in the sustain period and the light generated in the cell selected in the address period. It is expressed as the sum of the light and the light of the reset period of the subfield 2 (which is almost ignored as part of the front end of the reset period). In other words, in the period of the subfield 1, an address discharge (address light) is performed in the address period to form positive ions in the scan electrode, and thereafter, the scan electrode Y is set higher than the sustain electrode X in the sustain period to scan. The sustain discharge voltage Vs is applied between the electrode Y and the sustain electrode X to perform one sustain discharge (sustain light). Next, the minimum unit light is expressed through the reset operation in the reset period of the subfield 2. At this time, the light generated in the reset period is rather small and is almost ignored. The light representing subfield 2 (weight 2) is expressed through address discharge (address light) and two sustain discharges (sustain light) in the sustain period.

따라서, 종래의 구동 방법에서는 최소 단위광은 1회의 어드레스 방전(어드레스 광)과 유지 방전(유지(서스테인)광)으로 구성되어 더욱 낮은 휘도를 구현하는데 한계가 있다. 또한, 발광 효율을 높이기 위해 고 제논(High Xe)을 사용하는 현재에는 1회의 유지 방전에 의해 발생하는 단위광의 크기가 증가하는데, 이러한 상황에서 저계조 표현력을 높이기 위해서는 더 낮은 최소 단위광이 요구된다.Therefore, in the conventional driving method, the minimum unit light consists of one address discharge (address light) and sustain discharge (sustain (sustain) light). In addition, the size of unit light generated by one sustain discharge is increased at present when high xen is used to increase luminous efficiency. In this situation, a lower minimum unit light is required to increase low gradation power. .

본 발명이 이루고자 하는 기술적 과제는 상기한 종래 기술의 문제점을 해결하기 위한 것으로서 최소 단위광을 저감시켜 저계조 표현력을 향상시키는 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마 표시 장치를 제공하기 위한 것이다.SUMMARY OF THE INVENTION The present invention has been made in an effort to solve the above-described problems of the related art, and provides a method of driving a plasma display panel, a method of driving a plasma display panel, and a plasma display device, which reduce a minimum unit light to improve low gray scale expression. It is to.

상기한 목적을 달성하기 위한 본 발명의 하나의 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은
제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극, 그리고 상기 제1 및 제2 전극에 교차하며 제2 기판 위에 형성되는 복수의 제3 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되고 한 프레임을 복수의 서브필드로 나누어 구동하는 플라즈마 디스플레이 패널을 구동하는 방법으로서,
상기 구동방법은
(a) 상기 방전 셀 중 선택하고자 하는 방전 셀의 상기 제1 전극 및 상기 제3 전극에 각각 어드레스 전압인 제1 전압과 스캔 전압인 제2 전압을 인가하는 단계;
(b) 상기 단계(a) 후, 상기 제1 전극에 제3 전압에서 리셋 최종 전압인 제4 전압까지 완만하게 상승하고, 이어서 상기 제3 전압까지 완만하게 하강하는 전압을 인가하는 단계;
(c) 상기 단계(b) 후, 선택하고자 하는 방전 셀의 상기 제1 전극 및 상기 제3 전극에 각각 어드레스 전압인 제1 전압과 스캔 전압인 제2 전압을 인가하는 단계;
(d) 상기 단계(c)에서 선택된 방전셀을 유지방전 시키기 위한 유지방전 펄스를 인가하기 위해, 상기 제1 전극 및 제2 전극에 유지 방전 전압인 제5 전압과 접지 전압을 교대로 인가하는 단계;
(e) 상기 단계(d) 후 마지막 유지방전 펄스를 인가하기 위해, 상기 제1 전극에 상기 제4 전압을 인가하고, 상기 제2 전극에 상기 제4 전압과 상기 제5 전압의 차에 해당하는 전압을 인가하는 단계; 및
(f) 상기 단계(e)에서 마지막 유지방전 펄스가 인가된 후 상기 제1 전극에 상기 제5 전압에서 상기 제3 전압까지 완만하게 하강하는 전압을 인가하는 단계를 포함한다.
The driving method of the plasma display panel according to an aspect of the present invention for achieving the above object is
A plurality of first electrodes and second electrodes formed on the first substrate, and a plurality of third electrodes formed on the second substrate and crossing the first and second electrodes, respectively; A method of driving a plasma display panel in which a discharge cell is formed by a second electrode and a third electrode and drives one frame into a plurality of subfields.
The driving method is
(a) applying a first voltage of an address voltage and a second voltage of a scan voltage to the first electrode and the third electrode of a discharge cell to be selected among the discharge cells;
(b) after step (a), gently applying a voltage to the first electrode from the third voltage to the fourth voltage which is the reset final voltage and then slowly falling to the third voltage;
(c) after step (b), applying a first voltage, which is an address voltage, and a second voltage, which is a scan voltage, to the first electrode and the third electrode of the discharge cell to be selected;
(d) alternately applying a fifth voltage and a ground voltage, which are sustain discharge voltages, to the first electrode and the second electrode in order to apply a sustain discharge pulse for sustain discharge of the discharge cell selected in step (c); ;
(e) applying the fourth voltage to the first electrode, and applying the fourth voltage to the second electrode to apply the last sustain discharge pulse after step (d); Applying a voltage; And
and (f) applying a voltage gently falling from the fifth voltage to the third voltage to the first electrode after the last sustain discharge pulse is applied in step (e).

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention. In the drawings, parts irrelevant to the description are omitted in order to clearly describe the present invention. Like parts are designated by like reference numerals throughout the specification.

이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 도면을 참고하여 상세하게 설명한다.A method of driving a plasma display panel according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

도 4는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형 및 각 서브필드에서 발광되는 발광양을 나타내는 도면이다.4 is a view showing a driving waveform of the plasma display panel and the amount of light emitted in each subfield according to the first embodiment of the present invention.

도 4에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 구동 파형은 서브필드 1(가중치1의 서브필드)은 리셋기간(도 4에는 도시하지 않았음), 어드레스 기간, 휘도 조정 기간을 포함하며, 서브필드 2(가중치2의 서브필드)는 리셋 기간, 어드레스 기간 및 유지기간을 포함한다. 그리고 플라즈마 디스플레이 패널에는 각 기간 에서 주사 전극(Y) 및 유지 전극(X)에 구동 전압을 인가하는 주사/유지 구동 회로(도시하지 않음)와 어드레스 전극(A)에 구동 전압을 인가하는 어드레스 구동 회로(도시하지 않음)가 연결된다. 이러한 구동 회로와 플라즈마 디스플레이 패널이 연결되어 하나의 플라즈마 표시 장치를 이룬다. As shown in Fig. 4, the driving waveform according to the first embodiment of the present invention includes subfield 1 (subfield of weight 1) including a reset period (not shown in Fig. 4), an address period, and a brightness adjustment period. The subfield 2 (the subfield of the weight 2) includes a reset period, an address period, and a sustain period. In the plasma display panel, a scan / hold driving circuit (not shown) for applying a driving voltage to the scan electrode Y and the sustain electrode X and an address driving circuit for applying the driving voltage to the address electrode A in each period. (Not shown) is connected. The driving circuit and the plasma display panel are connected to form one plasma display device.

서브필드 1(가중치1의 서브필드)의 어드레스 기간에서는 어드레스 전극(A)에는 양의 전압(Va)을 인가하고 주사 전극(Y)에는 로우 레벨로서 그라운드 레벨 전압(GND)을 인가하여 어드레스 방전을 수행한다. 이를 통해, 어드레스 전극(A)과 주사 전극(Y) 사이에 방전(어드레스 광)이 일어나 주사 전극에 양의 벽전하 쌓이게 된다. 도 4에서는 어드레스 기간에서 어드레싱 동작이 한번만 일어나는 것을 나타내었지만, 실제는 방전 셀을 선택하기 위해 모든 주사 전극이 스캔될 때 선택할 셀의 어드레스 전극에 어드레스 전압(Va)을 인가한다. In the address period of the subfield 1 (the subfield of the weight value 1), a positive voltage Va is applied to the address electrode A, and a ground level voltage GND is applied to the scan electrode Y as a low level to thereby discharge the address. Perform. As a result, discharge (address light) occurs between the address electrode A and the scan electrode Y, so that positive wall charges are accumulated on the scan electrode. In FIG. 4, the addressing operation occurs only once in the address period, but in reality, an address voltage Va is applied to the address electrodes of the cells to be selected when all the scan electrodes are scanned to select the discharge cells.

서브필드 1(가중치1의 서브필드)의 어드레스 기간 후, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법은 유지 기간을 포함하지 않는다. 즉, 어드레스 기간에서 선택된 셀을 유지 방전시키기 위해 주사 전극(Y)과 유지 전극(X)에 교대로 유지 전압을 인가하지 않는다. 도 4에 나타낸 바와 같이, 어드레스 기간 후, 주사 전극(Y)에 유지 방전 전압의 저 레벨(low level) 전압(도 4에서는 OV(ground))으로부터 다음 서브필드(서브필드 2(가중치 2의 서브필드))의 리셋 최종 전압(Vset)까지 완만하게 상승하는 램프 파형을 인가한다. 완만하게 상승하는 램프 파형을 인가함으로써 일정한 기간 이후부터 주사 전극(Y)과 유지 전극(X) 사이에 약한 방전(L1 + L2(리셋광))이 발생한다. 이러한 약한 방전 중에 서 앞단에 발생하는 광(L1)은 어드레스 기간에서 선택된 셀에서만 방전이 발생한다. 따라서, 약한 방전 중에서 앞단에 발생하는 광(L1)은 선택된 셀에서만 발광하므로 서브필드 1(가중치1의 서브필드)을 표현하는 광으로 사용된다. 도 4에서는 완만하게 상승하는 기간부터 상기 앞단에 발생하는 광(L1)이 발생하는 기간을 휘도 조정기간으로 도시하였다.After the address period of the subfield 1 (the subfield of the weight value 1), the driving method of the plasma display panel according to the embodiment of the present invention does not include the sustain period. That is, the sustain voltage is not alternately applied to the scan electrode Y and the sustain electrode X in order to sustain discharge the selected cell in the address period. As shown in Fig. 4, after the address period, the next subfield (subfield 2 (sub-weight 2) from the low level voltage (OV (ground) in Fig. 4) of the sustain discharge voltage is applied to the scan electrode Y. The ramp waveform rising slowly until the reset final voltage Vset) is applied. By applying a ramp waveform that rises gently, a weak discharge (L1 + L2 (reset light)) is generated between the scan electrode Y and the sustain electrode X after a certain period of time. The light L1 generated at the front during the weak discharge is discharged only in the selected cell in the address period. Therefore, since the light L1 generated at the front end of the weak discharge emits light only in the selected cell, it is used as the light representing the subfield 1 (the subfield of the weight value 1). In FIG. 4, the period in which the light L1 generated in the front end is generated as the luminance adjustment period is shown from the period of gentle rise.

상기 약한 방전 중에서 뒤단, 즉 모든 셀(어드레스싱 된 셀 및 어드레싱 되지 않는 셀)에서 약한 방전이 일어나는 전압 이후에는 모든 셀에서 약한 방전(L2)이 발생한다. 이러한, 모든 셀에서 약한 방전이 일어나는 기간이후에는 서브필드 2(가중치 2의 서브필드)가 시작된다. 서브필드 2부터는 종래의 파형과 동일하나 가중치 2를 표현하기 위해 유지 기간에서 유지 전압(Vs)을 주사 전극(Y)에 한번만 인가한다. 따라서, 서브필드 2의 광은 어드레스 광, 유지(서스테인) 광 및 리셋 기간(제3 서브필드의 리셋 기간을 의미함)의 앞단의 광으로 표현된다. 또한, 서브필드 3의 광은 서브필드 1의 광은 2배가 되도록 설정하는 것이 바람직하다. 이때, 서브필드 2의 광 중 리셋 기간(제3 서브필드의 리셋 기간을 의미함)의 앞단의 광은 어드레스 된 셀에서만 리셋기간에서 발광하는 광을 의미하는데, 이는 어드레스 광과 유지 광(서스테인광)에 비해 아주 작은 양이므로 무시 될 수 있다.The weak discharge L2 occurs in all the cells after the weak discharge occurs, that is, after the voltage at which the weak discharge occurs in all cells (addressed cells and unaddressed cells). Subfield 2 (subfield of weight 2) begins after this period of weak discharge in all cells. The subfield 2 is the same as the conventional waveform, but the sustain voltage Vs is applied to the scan electrode Y only once in the sustain period in order to express the weight 2. Therefore, the light in the subfield 2 is represented by the light in front of the address light, the sustain (sustain) light, and the reset period (meaning the reset period of the third subfield). In addition, it is preferable to set the light of the subfield 3 so that the light of the subfield 1 is doubled. At this time, the light in front of the reset period (which means the reset period of the third subfield) of the light of the subfield 2 means the light that emits light in the reset period only in the addressed cell, which is the address light and the sustain light (sustain light). It is a very small amount compared to) and can be ignored.

상기와 같이, 서브필드 1(가중치1의 서브필드)의 광(즉, 최소 단위광을 의미함)은 어드레스 광과 완만하게 상승하는 파형의 앞단에 발생하는 광(L1)의 합으로 표현된다. 이때, 상기 L1의 광은 어드레스 광에 비해 작은 값이므로 무시될 수 있으므로 어드레스 광을 최소 단위광(즉, 최소 가중치를 표현하는 광)으로 사용할 수 도 있다. 따라서, 최소 단위광의 휘도 레벨(level)을 저감시킴으로써 저계조 표현력을 향상시킬 수 있다.As described above, the light of the subfield 1 (the subfield of the weight 1) (that is, the minimum unit light) is represented by the sum of the address light and the light L1 generated at the front end of the slowly rising waveform. In this case, since the light of L1 is smaller than that of the address light and thus can be ignored, the address light may be used as the minimum unit light (that is, the light representing the minimum weight). Therefore, the low gradation power can be improved by reducing the luminance level of the minimum unit light.

한편, PDP에서는 그 구동 특성상 소비전력이 높으므로 표시될 프레임의 부하율(load ratio) 또는 평균신호레벨(average signal level)에 따라 소비전력을 제어하는 자동 전력 제어(Automatic Power Control, 이하 APC라고 함) 기법이 사용된다. 이러한 APC 기법은 입력 영상 데이터의 부하율에 따라서 APC 레벨을 다르게 하고, 각 APC 레벨별로 유지방전 펄스 수를 가변시키면서 소비전력을 일정한 레벨 이하로 제한하는 방법이다.On the other hand, in the PDP, the power consumption is high due to its driving characteristics, and thus, automatic power control (hereinafter referred to as APC) which controls power consumption according to the load ratio or average signal level of a frame to be displayed. The technique is used. The APC method is a method of varying the APC level according to the load ratio of input image data, and limiting the power consumption to a predetermined level or less while varying the number of sustain discharge pulses for each APC level.

이러한 APC 기법에 따르면, 부하율에 따라 각 서브필드에 적용되는 유지방전 펄스 수가 변화하게 된다. 일반적으로 한 프레임을 복수개의 서브필드로 나누어 구동하는 PDP에서, 부하율에 따라 한 프레임에 인가되는 총 유지방전 펄스수가 결정되고, 각 서브필드는 그 서브필드가 가지고 있는 휘도 가중치에 해당하는 만큼의 유지방전 펄스 수를 가진다.According to this APC technique, the number of sustain discharge pulses applied to each subfield changes according to the load ratio. In general, in a PDP in which one frame is divided into a plurality of subfields, the total number of sustain discharge pulses applied to one frame is determined according to the load ratio, and each subfield is sustained by the luminance weight of the subfield. It has the number of discharge pulses.

상술한 바와 같이, APC 기법을 적용하게 되면 LSB(Least Significant Bit) 서브필드인 서브필드 1(가중치1의 서브필드)에 1회 이상의 유지방전 펄스가 인가될 경우가 있다. 이 경우에는 유지 강방전을 통해서 주사 전극(Y)에 충분한 벽전하를 형성할 수 있으므로 본 발명의 제1 실시예에 따른 서브필드1의 휘도조정기간 뒤에 위치하는 리셋 기간에서 상승하는 기간(상승하는 램프 파형을 인가하여 모든 셀에 벽전하를 형성해주는 기간)을 둘 필요가 없다. 이는 APC 기법에 따라 서브필드 1에 1회 이상의 유지방전 펄스가 인가되는 경우 유지 강방전을 통해 충분한 벽전하 를 형성할 수 있으므로 리셋 기간에서 상승 기간을 두지 않아도 그 효과를 얻을 수 있기 때문이다. 따라서, 본 발명의 제1 실시예에 따른 서브필드 1의 휘도조정기간 뒤에 위치하는 리셋 기간에 무조건 상승하는 기간을 두는 경우 오히려 저계조 표현력을 떨어뜨릴 수 있다.As described above, when the APC technique is applied, one or more sustain discharge pulses may be applied to subfield 1 (the subfield of weight 1) which is a LSB (Least Significant Bit) subfield. In this case, since sufficient wall charges can be formed on the scan electrode Y through sustained strong discharge, a period of time rising from the reset period located after the luminance adjustment period of the subfield 1 according to the first embodiment of the present invention (which increases There is no need to apply a ramp waveform to form a wall charge in all cells. This is because when one or more sustain discharge pulses are applied to subfield 1 according to the APC technique, sufficient wall charges can be formed through sustained strong discharge, so that an effect can be obtained even if there is no rise period in the reset period. Therefore, when a period of rising unconditionally rises in the reset period located after the luminance adjustment period of the subfield 1 according to the first embodiment of the present invention, the low gray scale expression power may be lowered.

이하에서는 이를 해결할 수 있는 방법에 대해 구체적으로 설명한다.Hereinafter, a method for solving this problem will be described in detail.

도 5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널 구동 장치를 적용한 블록도이다.5 is a block diagram to which a plasma display panel driving apparatus according to a second exemplary embodiment of the present invention is applied.

도 5에 나타낸 바와 같이, 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널 구동 장치는 화면 부하 계산부(100), APC부(200), 서브필드 약방전 판단부(300) 및 주사/유지 구동 제어부(400)를 포함한다.As shown in FIG. 5, the apparatus for driving a plasma display panel according to the second exemplary embodiment of the present invention includes a screen load calculator 100, an APC unit 200, a subfield weak discharge determiner 300, and a scan / maintenance drive. The control unit 400 is included.

도 5에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널 구동 장치는 화면 부하 계산부(100), APC부(200), 판단부(300) 및 주사/유지 구동 제어부(400)를 포함한다.As shown in FIG. 5, the plasma display panel driving apparatus according to the first exemplary embodiment of the present invention may include a screen load calculator 100, an APC unit 200, a determination unit 300, and a scan / maintenance drive controller 400. It includes.

여기서, 화면 부하 계산부(100)는 입력 영상 데이터에 대한 화면 부하율을 계산한다. APC부(200)는 상기 화면 부하 계산부(100)에서 계산된 화면 부하율을 참조하여 유지 기간에서 인가될 유지방전 펄스 수를 결정시 참조하는 각 서브필드의 APC 레벨을 결정하고 유지펄스 개수 발생부(300)에 전달한다.Here, the screen load calculator 100 calculates a screen load ratio for the input image data. The APC unit 200 determines the APC level of each subfield to be referred to when determining the number of sustain discharge pulses to be applied in the sustain period by referring to the screen load ratio calculated by the screen load calculator 100 and to maintain the number of sustain pulses. Forward to 300.

유지펄스 개수 발생부(300)는 상기 APC부(200)에서 전송된 APC 레벨을 참조하여 유지기간에서 유지방전 펄스 개수를 결정한다.The sustain pulse number generator 300 determines the number of sustain discharge pulses in the sustain period by referring to the APC level transmitted from the APC unit 200.

유지/주사 구동 제어부(400)는 상기 유지펄스 개수 발생부(300)에서 결정된 각 서브필드의 유지방전 펄스 개수를 참조하여 최종 유지/주사 구동 파형의 발생을 제어한다.The sustain / scan drive controller 400 controls the generation of the final sustain / scan drive waveform with reference to the number of sustain discharge pulses of each subfield determined by the sustain pulse number generator 300.

이하, 본 발명의 제2 실시예에 따른 플라즈마 표시 패널의 구동 장치의 동작은 다음과 같다.Hereinafter, the operation of the driving apparatus of the plasma display panel according to the second embodiment of the present invention is as follows.

상기 기술한 바와 같이, 입력 영상 데이터에 대하여 화면 부하 계산부(100)에서 화면 부하율을 계산하면, APC부(200)에서는 상기 화면 부하율을 참조하여 각 서브필드의 APC 레벨을 결정하며, 상기 APC 레벨을 참조하여 유지 펄스 개수 발생부(300)에서 각 서브필드의 유지기간에서 유지방전 펄스 개수를 결정한다. 여기서, 유지방전 펄스 수는 화면 부하율(L/R)에 따라 결정된다. 즉, 화면 부하율이 클수록 APC 레벨도 커지고, 상기 APC 레벨이 커지면 패널의 소비전력을 제한하기 위해서 유지방전 펄스 개수는 감소든다. 반대로, 화면 부하율이 작으면 APC 레벨도 작아지고, 그에 따른 유지방전 펄스 개수는 증가한다.As described above, when the screen load rate is calculated by the screen load calculator 100 with respect to the input image data, the APC unit 200 determines the APC level of each subfield with reference to the screen load rate, and the APC level. The sustain pulse number generator 300 determines the number of sustain discharge pulses in the sustain period of each subfield. Here, the number of sustain discharge pulses is determined according to the screen load ratio L / R. That is, the larger the screen load ratio, the larger the APC level, and as the APC level increases, the number of sustain discharge pulses decreases to limit the power consumption of the panel. On the contrary, when the screen load ratio is small, the APC level is also decreased, and thus the number of sustain discharge pulses increases.

한편, 일반적으로 한 프레임을 구성하는 복수의 서브필드 중 서브필드 1은 저계조 표현을 위해 사용됨에 따라 어드레스 기간 다음에 유지기간 대신 기울기를 갖는 유지 방전 펄스를 이용하는 휘도조정기간(도 4의 설명 참조)을 갖는다. 그러나, 상기 휘도조정기간에서의 약방전은 서브필드 2에서의 어드레스 기간에서 오방전을 가져올 수 있으므로 상기 휘도조정기간 뒤에 위치하는 리셋 기간에서 상승하는 기간을 둠으로써, 이후 이루어지는 방전의 안정성을 확보할 수 있다.On the other hand, in general, the subfield 1 of the plurality of subfields constituting one frame is used for low gradation representation, and thus the luminance adjustment period using the sustain discharge pulse having a slope instead of the sustain period after the address period (see description of FIG. 4). Has However, since the weak discharge in the luminance adjustment period can lead to an erroneous discharge in the address period in the subfield 2, a period of rising in the reset period located after the luminance adjustment period can be provided to ensure the stability of the subsequent discharge. Can be.

그러나, APC 기법에 따르면 경우에 따라서는 서브필드 1에 1회 이상의 유지펄스가 인가되는 경우가 있다. 이 경우, 유지 강방전으로 인해 주사 전극(Y)에 충 분한 벽전하를 형성할 수 있게 되므로, 앞서 설명한 바와 같은 서브필드 1의 휘도조정기간 뒤에 위치하는 리셋 기간에 상승하는 기간을 둘 필요가 없다. 이는, 상기 휘도조정기간 뒤에 무조건 상승하는 기간을 두는 경우 리셋 동작이 중복되므로 방전 동작 시간면에 있어서도 손해를 볼 수 있다.However, according to the APC technique, one or more sustain pulses may be applied to subfield 1 in some cases. In this case, since sufficient wall charges can be formed on the scan electrode Y due to sustained strong discharge, it is not necessary to put a rising period in the reset period located after the luminance adjustment period of the subfield 1 as described above. . This is a loss in terms of discharge operation time since the reset operation is overlapped when the unconditional rising period is provided after the luminance adjustment period.

따라서, 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 장치에서, 유지·주사 구동 제어부(400)에서는 상기 유지펄스 개수 발생부(300)에서 결정된 각 서브필드의 유지기간에서 유지방전 펄스 수를 참조하여, 각 서브필드의 구동 파형을 제어한다. 즉, 임의의 서브필드에서 유지기간에 적어도 1 이상의 유지방전 펄스를 포함하는 경우 또는 유지기간에서 유지방전 펄스를 포함하지 않는 경우에 대응하여 각 서브필드의 구동 파형을 제어한다.Therefore, in the driving apparatus of the plasma display device according to the second embodiment of the present invention, the sustaining / scanning driving control unit 400 determines the number of sustain discharge pulses in the sustaining period of each subfield determined by the sustaining pulse number generating unit 300. Reference is made to control the driving waveform of each subfield. That is, the driving waveform of each subfield is controlled in response to the case where at least one sustain discharge pulse is included in the sustain period in any subfield or when the sustain discharge pulse is not included in the sustain period.

마지막으로 유지·주사 구동 제어부(400)에서 상기 유지펄스 개수 발생부(300)에서 결정된 각 서브필드의 유지기간에서 유지방전 펄스 개수를 참조하여 그에 따른 제어 신호를 플라즈마 디스플레이 패널의 유지 구동부(500) 및 주사 구동부(600)로 전달한다.Lastly, the sustain and scan drive control unit 400 refers to the sustain discharge pulse number in the sustain period of each subfield determined by the sustain pulse number generator 300, and transmits a control signal according to the sustain drive unit 500 of the plasma display panel. And the scan driver 600.

도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형을 나타낸 도면이다.6 is a view showing a driving waveform of the plasma display panel according to the second embodiment of the present invention.

도 6을 보면, 본 발명의 제2 실시예에 따른 구동 파형은 서브필드 1(가중치1의 서브필드)은 리셋 기간(도시하지 않음), 어드레스 기간, 휘도 조정 기간을 포함하며, 서브필드 2(가중치2의 서브필드)는 리셋 기간, 어드레스 기간 및 유지 기간을 포함한다. 그리고 플라즈마 디스플레이 패널에는 각 기간에서 주사 전극(Y) 및 유지 전극(X)에 구동 전압을 인가하는 주사/유지 구동 회로(도시하지 않음)와 어드레스 전극(A)에 구동 전압을 인가하는 어드레스 구동 회로(도시하지 않음)가 연결된다. 이러한 구동 회로와 플라즈마 디스플레이 패널이 연결되어 하나의 플라즈마 표시 장치를 이룬다.Referring to FIG. 6, the driving waveform according to the second embodiment of the present invention includes subfield 1 (subfield of weight 1) including a reset period (not shown), an address period, and a luminance adjustment period, and subfield 2 ( The subfield of weight 2) includes a reset period, an address period, and a sustain period. In the plasma display panel, a scan / hold driving circuit (not shown) for applying a driving voltage to the scan electrode (Y) and the sustain electrode (X) in each period and an address driving circuit for applying a driving voltage to the address electrode (A) in each period. (Not shown) is connected. The driving circuit and the plasma display panel are connected to form one plasma display device.

먼저, 도 6에 나타낸 바와 같이 약방전을 하는 경우 서브필드 1(가중치1의 서브필드)의 어드레스 기간 다음에 휘도조정기간을 가지며, 이어지는 리셋기간(서브필드2의 리셋기간)에 상승하는 기간을 둔다. 상기와 같이 휘도조정기간 다음에 위치하는 리셋 기간에서 상승하는 기간을 둠으로써 휘도조정기간에서 약방전에 따른 이후 방전의 안정성을 확보할 수 있다. 이에 대한 자세한 설명은 본 발명의 제1 실시예의 설명을 참조한다.
한편, 서브필드 2의 유지기간에서와 같이 2회 이상의 유지방전 펄스가 인가되는 경우 이어지는 서브필드3의 리셋 기간에 완만하게 상승하는 구간을 없애고 완만하게 하강하는 기간을 둔다. 이는, 2회 이상의 유지방전 펄스가 인가되는 경우 유지 강방전으로 인해 주사 전극(Y)에 충분한 벽전하를 형성할 수 있으므로, 유지기간 뒤에 위치하는 리셋 기간에서 상승하는 기간을 두지 않아도 되는 것에 기인한다. 여기서, 리셋 기간에서 하강하는 기간을 둠에 따른 서브필드 동작은 종래의 플라즈마 디스플레이 패널을 구동하는 방법으로 Kurata 등의 미국특허 6,294,875호에 기재된 방법을 참조한다. 이때, 본 발명의 제2 실시예에 따르면, 보통의 유지 방전 펄스를 생성하기 위해서는 주사전극(또는 유지전극)에 각각 Vs 전압(유지방전 전압)을 인가하고 유지전극(또는 주사전극)에는 그라운드 전압을 인가하는데 비해, 마지막 유지 방전 펄스를 형성하기 위해서는 주사전극에 리셋 최종 전압(Vset)를 인가하고, 주사전극에 리셋 최종 전압과 Vs 전압과의 차이에 해당하는 전압을 인가한다. 그리고나서, 유지전극을 그라운드 전압으로 유지시킨 상태에서 주사전극을 Vs 전압으로 하강시킨 후 완만히 하강하는 리셋 전압을 인가한다.
한편, 앞서 설명한 바와 같이 APC 기법을 적용하는 경우 약방전을 하는 최소 가중치 서브필드 즉, 도 6에서 서브필드 1에서도 1개 이상의 유지방전 펄스를 포함하는 경우가 발생한다. 이 경우, 서브필드 2에서의 리셋 기간에 상승 기간을 두지 않고 완만하게 하강하는 전압을 인가하는 하강 기간만을 둠으로써 플라즈마 디스플레이 패널의 오방전을 방지할 수 있다.
First, as shown in FIG. 6, in the case of weak discharge, a period of brightness adjustment is provided after an address period of subfield 1 (subfield of weight 1), and a period of rising to a subsequent reset period (reset period of subfield 2) is shown. Put it. As described above, a period of rising in the reset period located after the luminance adjustment period ensures stability of discharge after the weak discharge in the luminance adjustment period. For a detailed description thereof, please refer to the description of the first embodiment of the present invention.
On the other hand, when two or more sustain discharge pulses are applied as in the sustain period of the subfield 2, a period of gently descending and eliminating the gently rising section in the subsequent reset period of the subfield 3 is provided. This is due to the fact that, when two or more sustain discharge pulses are applied, sufficient wall charges can be formed on the scan electrode Y due to the sustained strong discharge, and thus it is not necessary to provide a rising period in the reset period located after the sustain period. . Here, the subfield operation in accordance with the falling period in the reset period refers to the method described in US Pat. No. 6,294,875 to Kurata et al. As a method of driving a conventional plasma display panel. In this case, according to the second embodiment of the present invention, in order to generate a normal sustain discharge pulse, a Vs voltage (dielectric dielectric voltage) is applied to the scan electrode (or sustain electrode), respectively, and a ground voltage is applied to the sustain electrode (or scan electrode). In order to form the last sustain discharge pulse, the reset final voltage Vset is applied to the scan electrodes, and a voltage corresponding to the difference between the reset final voltage and the Vs voltage is applied to the scan electrodes. Then, while the sustain electrode is maintained at the ground voltage, the scan electrode is lowered to the Vs voltage, and then a reset voltage that is gently lowered is applied.
On the other hand, as described above, when the APC technique is applied, there is a case where one or more sustain discharge pulses are included in the minimum weighted subfield that performs weak discharge, that is, subfield 1 of FIG. 6. In this case, the erroneous discharge of the plasma display panel can be prevented by providing only a falling period for applying a slowly falling voltage to the reset period in the subfield 2.

삭제delete

이상, 본 발명의 제2 실시예에 따르면 각각의 서브필드에 유지 기간에서 인가되는 유지방전 펄스 수에 따라 이후 서브필드에서 최적의 방전 셀의 상태를 제어할 수 있는 구동 파형을 제공한다.As described above, according to the second exemplary embodiment of the present invention, a driving waveform capable of controlling the state of an optimal discharge cell in a subsequent subfield is provided according to the number of sustain discharge pulses applied to each subfield in a sustain period.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리 범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리 범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the invention defined in the following claims are also provided. It belongs to the scope of rights.

이와 같이 본 발명에 의하면, 단위광 저감 서브필드의 구조를 판단하여 리셋 기간에서 상승하는 기간을 두는 것을 선택적으로 이용함으로써 암실 콘트라스트의 손해를 방지하고, 시간상의 불리함도 제거할 수 있다. 또한, 상승하는 리셋 기간이 필요한 곳에만 리셋 기간을 위치시킴으로써 방전 안정성을 확보할 수 있다.As described above, according to the present invention, by determining the structure of the unit light reduction subfield and selectively using the rising period in the reset period, damage of the darkroom contrast can be prevented and disadvantages in time can also be eliminated. In addition, discharge stability can be ensured by placing the reset period only where a rising reset period is required.

Claims (4)

제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극, 그리고 상기 제1 및 제2 전극에 교차하며 제2 기판 위에 형성되는 복수의 제3 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되고 한 프레임을 복수의 서브필드로 나누어 구동하는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,A plurality of first electrodes and second electrodes formed on the first substrate, and a plurality of third electrodes formed on the second substrate and crossing the first and second electrodes, respectively; A method of driving a plasma display panel in which a discharge cell is formed by a second electrode and a third electrode and drives one frame into a plurality of subfields. 상기 구동방법은 The driving method is (a) 상기 방전 셀 중 선택하고자 하는 방전 셀의 상기 제1 전극 및 상기 제3 전극에 각각 어드레스 전압인 제1 전압과 스캔 전압인 제2 전압을 인가하는 단계; (a) applying a first voltage of an address voltage and a second voltage of a scan voltage to the first electrode and the third electrode of a discharge cell to be selected among the discharge cells; (b) 상기 단계(a) 후, 상기 제1 전극에 제3 전압에서 리셋 최종 전압인 제4 전압까지 완만하게 상승하고, 이어서 상기 제3 전압까지 완만하게 하강하는 전압을 인가하는 단계;(b) after step (a), gently applying a voltage to the first electrode from the third voltage to the fourth voltage which is the reset final voltage and then slowly falling to the third voltage; (c) 상기 단계(b) 후, 선택하고자 하는 방전 셀의 상기 제1 전극 및 상기 제3 전극에 각각 어드레스 전압인 제1 전압과 스캔 전압인 제2 전압을 인가하는 단계;(c) after step (b), applying a first voltage, which is an address voltage, and a second voltage, which is a scan voltage, to the first electrode and the third electrode of the discharge cell to be selected; (d) 상기 단계(c)에서 선택된 방전셀을 유지방전 시키기 위한 유지방전 펄스를 인가하기 위해, 상기 제1 전극 및 제2 전극에 유지 방전 전압인 제5 전압과 접지 전압을 교대로 인가하는 단계; (d) alternately applying a fifth voltage and a ground voltage, which are sustain discharge voltages, to the first electrode and the second electrode in order to apply a sustain discharge pulse for sustain discharge of the discharge cell selected in step (c); ; (e) 상기 단계(d) 후 마지막 유지방전 펄스를 인가하기 위해, 상기 제1 전극에 상기 제4 전압을 인가하고, 상기 제2 전극에 상기 제4 전압과 상기 제5 전압의 차에 해당하는 전압을 인가하는 단계; 및 (e) applying the fourth voltage to the first electrode, and applying the fourth voltage to the second electrode to apply the last sustain discharge pulse after step (d); Applying a voltage; And (f) 상기 단계(e)에서 마지막 유지방전 펄스가 인가된 후 상기 제1 전극에 상기 제5 전압에서 상기 제3 전압까지 완만하게 하강하는 전압을 인가하는 단계(f) applying a voltage gently falling from the fifth voltage to the third voltage to the first electrode after the last sustain discharge pulse is applied in step (e); 를 포함하는 플라즈마 디스플레이 패널의 구동 방법.Method of driving a plasma display panel comprising a. 제1항에 있어서, The method of claim 1, 상기 제3 전압은 접지 전압인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And the third voltage is a ground voltage. 삭제delete 삭제delete
KR1020040038955A 2004-05-31 2004-05-31 Driving device of plasma display panel and driving method thereof KR100570693B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040038955A KR100570693B1 (en) 2004-05-31 2004-05-31 Driving device of plasma display panel and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040038955A KR100570693B1 (en) 2004-05-31 2004-05-31 Driving device of plasma display panel and driving method thereof

Publications (2)

Publication Number Publication Date
KR20050113838A KR20050113838A (en) 2005-12-05
KR100570693B1 true KR100570693B1 (en) 2006-04-12

Family

ID=37288288

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040038955A KR100570693B1 (en) 2004-05-31 2004-05-31 Driving device of plasma display panel and driving method thereof

Country Status (1)

Country Link
KR (1) KR100570693B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100740098B1 (en) * 2006-02-28 2007-07-16 삼성에스디아이 주식회사 Plasma display device and driving method thereof

Also Published As

Publication number Publication date
KR20050113838A (en) 2005-12-05

Similar Documents

Publication Publication Date Title
KR100589314B1 (en) Driving method of plasma display panel and plasma display device
JP4026838B2 (en) Plasma display panel driving method, plasma display panel gradation expression method, and plasma display device
JP2006209078A (en) Plasma display and method of driving thereof
KR100589403B1 (en) Plasma display panel and driving method thereof
JP2006308625A (en) Plasma display apparatus
JP4138721B2 (en) Display panel drive method
KR100570693B1 (en) Driving device of plasma display panel and driving method thereof
KR100570690B1 (en) A driving method of plasma display device
KR100536217B1 (en) Driving method of plasma display panel and gray display method of plasma display panel and plasma display device
JPWO2008087805A1 (en) Plasma display panel driving method and plasma display device
KR100542518B1 (en) Driving method of plasma display panel and plasma display device
KR100542517B1 (en) Plasma display panel and driving method thereof
KR100740100B1 (en) Driving method of plasma display panel and plasma display device
KR100599798B1 (en) Plasma display device and driving method thereof
JP2007041473A (en) Driving method of plasma display panel, and plasma display device
KR20060093859A (en) Plasma display panel, apparatus, driving apparatus and method thereof
KR100529115B1 (en) Plasma display panel and driving method thereof
KR100612385B1 (en) Plasma display panel and driving method thereof
KR100560513B1 (en) Driving method of plasma display panel and plasma display device
KR100599644B1 (en) Plasma display panel and driving method thereof
KR100522707B1 (en) Driving method for plasma display panel
KR100599616B1 (en) Driving method of plasma display panel and plasma display device
KR100726985B1 (en) Plasma Display Apparatus
KR100774870B1 (en) Plasma Display Apparatus
KR100719033B1 (en) Driving apparatus and method for plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090326

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee