KR100561523B1 - 알루미늄 배선 형성 방법 - Google Patents

알루미늄 배선 형성 방법 Download PDF

Info

Publication number
KR100561523B1
KR100561523B1 KR1020030101278A KR20030101278A KR100561523B1 KR 100561523 B1 KR100561523 B1 KR 100561523B1 KR 1020030101278 A KR1020030101278 A KR 1020030101278A KR 20030101278 A KR20030101278 A KR 20030101278A KR 100561523 B1 KR100561523 B1 KR 100561523B1
Authority
KR
South Korea
Prior art keywords
tin
forming
aluminum
thickness
depositing
Prior art date
Application number
KR1020030101278A
Other languages
English (en)
Other versions
KR20050069311A (ko
Inventor
김정주
Original Assignee
동부아남반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부아남반도체 주식회사 filed Critical 동부아남반도체 주식회사
Priority to KR1020030101278A priority Critical patent/KR100561523B1/ko
Priority to US11/026,918 priority patent/US7259096B2/en
Publication of KR20050069311A publication Critical patent/KR20050069311A/ko
Application granted granted Critical
Publication of KR100561523B1 publication Critical patent/KR100561523B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76861Post-treatment or after-treatment not introducing additional chemical elements into the layer
    • H01L21/76862Bombardment with particles, e.g. treatment in noble gas plasmas; UV irradiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 TiN상에 알루미늄 금속 배선을 형성할 때 발생하는 문제점을 개선하기 위한 알루미늄 금속 배선 형성 방법에 관한 것이다.
본 발명의 알루미늄 배선 형성 방법은 소정의 소자가 형성된 기판상에 Ti를 증착하는 단계; 상기 Ti상에 CVD로 TiN을 형성하는 단계; 상기 TiN을 플라즈마 처리하는 단계; 및 상기 TiN상에 알루미늄을 증착하는 단계를 포함하여 이루어짐에 기술적 특징이 있다.
따라서, 본 발명의 알루미늄 배선 형성 방법은 종래 기술에 의해 형성된 TiN-Al간의 접착성 문제, (111)우선 방위성, 식각시 TiN두께로 인한 포토레지스트 두께 마진의 감소, 갈바닉 부식 문제를 해결할 수 있고, TiAl3의 형성을 효과적으로 방지 하여, Al 단면적 감소의 문제를 해결 할 수 있는 효과가 있다.
알루미늄 배선, Ti/TiN

Description

알루미늄 배선 형성 방법{Method for forming Al interconnect}
도 1a 내지 도 1b는 종래기술에 의한 알루미늄 배선 형성 방법의 공정 단면도.
도 2a 내지 도 2d는 본 발명에 알루미늄 배선 형성 방법의 공정 단면도.
본 발명은 알루미늄 배선 형성 방법에 관한 것으로, 보다 자세하게는 소정의 소자가 형성된 기판상에 Ti를 증착하고, CVD로 TiN을 형성한 후, 상기 TiN을 플라즈마 처리하고 알루미늄을 증착하는 알루미늄 배선 형성 방법에 관한 것이다.
일반적인 반도체의 배선 형성은 Al으로 이루어진다. 그러나 Al 자체의 신뢰성(reliability) 또는 공정 집적도(integration) 및 단위 공정상등이 고려되어 실제는 Al 자체만이 아닌 Ti 또는 TiN 등의 내화 금속(refractory material)과 함께 적층 구조로 쓰여지게 된다. 즉, 도 1a에서 보는 바와 같이 절연막이 형성된 기판(11)상에 Al 배선의 적층구조는 Al(12) 하부에 Ti(13)/TiN(14)을 구성하거나 도 1b에서 보는 바와 같이 Ti(13)만 구성하여 그 상부에 Al을 연속 증착하고 다시 TiN등의 ARC(Anti-Reflective Coating, 이하 ARC)(15)를 구성하여 Al의 적층이 완성된다. 또한 이들 적층을 구성하는 금속은 PVD(Physical Vapour Deposition) 방식 그 중에서 스퍼터링(sputtering) 혹은 증기(evaporation) 방법으로 구성한다. 일반적으로 CVD(Chemical Vapour Deposition, 이하 CVD)방법은 이들 적층공정간 연속(in-situ)공정이 힘들며, 온도가 높고 증착율이 낮기 때문에 사용되기 힘들다.
도 1a를 보면 Ti/TiN을 Al의 하부층으로 구성한다. 장점으로는 TiN과 Al의 반응성이 거의 없기 때문에 TiN과 Al 경계면 사이에 원하지 않는 화합물(일반적으로 화합물은 저항이 높음) 등이 형성되지 않아 초기 Al 단면적이 끝까지 유지되는 장점이 있다. 그러나 그만큼 TiN과 Al 사이의 접착력이 떨어져서, 후에 떨어짐(peeling)이 발생할 수 있다는 것과 TiN 위에서의 Al의 (111)우선방향 결정성이 Ti 위에서의 Al보다 현저히 떨어진다. 따라서 (111)의 우선방위성은 EM(Electro-Migration, 이하 EM)에 중대한 요인이 될 수 있어 신뢰성 수준을 떨어뜨리는 결정적 요인이 될 수 있다. 또한 TiN이 금속 식각에 의한 배선 형성이 된 후 폴리머 제거를 위한 용매 세정시 갈바닉 부식을 일으키는 음극(electrode) 구실을 하기 때문에 이에 대해서도 취약한 것으로 알려져 있다. 또한 Al에 비해서 TiN의 식각율(etch rate)이 2배 정도 낮기 때문에 미세 배선 구조가 필요한 경우 식각에 이용되는 포토레지스트 두께가 낮아지므로 이에 대한 걸림돌이 될 수 있다.
반면, 도 1b에서 보는 바와 같이 Ti 위에 Al을 증착하는 경우에는 Al의 결정 조직(texture)을 (111)우선 방향으로 가져갈 수 있는 효과적인 방법인 동시에 산화 막과 Al간 및 Al과 Ti간 접착(adhesion) 관계가 좋아 이후 도 1a에서와 같은 떨어짐 문제가 발생하지 않는다. 그러나 Ti와 Al이 반응하여 Ti두께의 3배 정도의 매우 두꺼운 TiAl3층(16)을 형성하는데, 이는 저항이 매우 높다. 따라서 이후 공정에 의하여 TiAl3는 계속 증가하여 원래 의도하고자 한 Al의 단면적에 상당한 감소가 있게 되며, 또한 TiAl3자체가 Al을 끌어당기면서 발생되는 스트레스에 의한 보이드 형성 문제 그리고 Al 저항 확보 문제 등의 단점이 있다.
따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위한 것으로, TiN 형성시 CVD를 사용하여 형성하고, 상기 TiN을 플라즈마 처리함으로써 종래 기술에 의해 형성된 TiN-Al간의 접착성 문제, (111)우선방위성, 식각시 TiN 두께로 인한 포토레지스트 두께 마진의 감소, 갈바닉 부식 문제를 해결할 수 있고, TiAl3의 형성을 효과적으로 방지하여, Al 단면적 감소의 문제를 해결할 수 있는 알루미늄 배선의 형성 방법을 제공함에 본 발명의 목적이 있다.
본 발명의 상기 목적은 소정의 소자가 형성된 기판상에 Ti를 증착하는 단계; 상기 Ti상에 CVD로 TiN을 형성하는 단계; 상기 TiN을 플라즈마 처리하는 단계; 및 상기 TiN상에 알루미늄을 증착하는 단계를 포함하여 이루어진 알루미늄 배선 형성 방법에 의해 달성된다.
본 발명의 상기 목적과 기술적 구성 및 그에 따른 작용효과에 관한 자세한 사항은 본 발명의 바람직한 실시예를 도시하고 있는 도면을 참조한 이하 상세한 설명에 의해 보다 명확하게 이해될 것이다.
도 2a 내지 도 2d는 본 발명에 의한 Al 배선 공정의 단면도를 나타낸다.
먼저, 도 2a에서 보는 바와 같이 PMD(Pre-Metallic Dielectric, 이하 PMD) 또는 IMD(Inter-Metallic Dielectric, 이하 IMD)와 같은 산화막이 형성된 기판(21)상에, Ti층(22)을 증착하고, 그 위에 CVD를 이용하여 TiN(23)을 증착한다. 이때 CVD는 일반적으로 증착이 아니고 두께 및 플라즈마 처리에 다음과 같은 제한이 있다. 첫번째, 열처리 방법에 의하여 TiN을 Ti상에 증착한다. 바람직하게는 플라즈마 처리 후 최종 두께를 고려, 120Å 이하로 증착한다. 두번째, 상기 TiN을 플라즈마 처리하여 막의 밀도를 높이고, 탄소와 같은 불순물을 제거한다. 세번째, 플라즈마 처리 후 최종적인 TiN의 두께가 60Å을 넘지 않아야 한다. 그리고 마지막으로 Al을 증착한다. 증착은 콜드-핫(cold-hot) 방식으로 이루어지며, 핫 방식의 온도는 300 내지 450℃이다. 상기와 같이 Ti와 Al 사이에 플라즈마 처리된 TiN을 얇게 증착하는 이유는 Ti의 결정성에 따라서 Al의 (111)의 결정성이 증가하는데 TiN이 두껍게 되면, 그만큼 약화될 수 있기 때문이다.
다음, 도 2b에서 보는 바와 같이 플라즈마 처리된 TiN(24)은 나노-결정성(nano-crystal)을 가져 마치 비결정질과 비슷한 구조를 가지고 있어서 얇은 두께로 열처리를 한다 해도 Ti가 TiN을 통하여 Al까지 전파하여 TiAl3이 형성되는 것을 효과적으로 방지할 수 있다. 반면 기존 공정의 PVD 방식으로 TiN을 얇게 증착하는 경우, 두께 60Å 이하에서 기판 전역에 균일한 두께를 얻기 힘들고, PVD 증착 방식상 미세구조가 기둥미세구조로서, 이들 사이의 보이드를 통하여 Ti가 확산하여 Al과 반응, 국부적 또는 균일하지 못한 많은 TiAl3을 형성시키기 쉽다. CVD로 증착한 TiN을 사용함으로써 추가적인 장점은 다음과 같다. 두께가 매우 낮아서 포토레지스트 두께의 제한으로부터 Al 적층의 식각시 기존 공정의 높은 TiN 두께로부터 자유로울 수 있으며 그만큼 갈바닉 부식에도 훨씬 유리하다.
다음, 도 2c는 상기의 플라즈마 처리에 의해 60Å 이하의 두께를 갖는 TiN(25)이 형성된다.
다음, 도 2d에서 보는 바와 같이 CVD로 증착한 TiN의 두께가 60Å이하에서는 Al(26)의 결정성이 크게 영향받지 않으며, 결합력 또한 좋은 것으로 알려져 있다. 그 만큼 플라즈마 처리의 시간, 파워등의 최적화를 통해 결정립 그리고 결합력 관계를 조절할 수 있는 것이다. 마지막으로 Al층 상부에 TiN 등의 ARC(27)를 구성하여 Al 배선이 완성된다.
상세히 설명된 본 발명에 의하여 본 발명의 특징부를 포함하는 변화들 및 변형들이 당해 기술 분야에서 숙련된 보통의 사람들에게 명백히 쉬워질 것임이 자명하다. 본 발명의 그러한 변형들의 범위는 본 발명의 특징부를 포함하는 당해 기술 분야에 숙련된 통상의 지식을 가진 자들의 범위 내에 있으며, 그러한 변형들은 본 발명의 청구항의 범위 내에 있는 것으로 간주된다.
따라서, 본 발명의 알루미늄 배선 형성 방법은 TiN 형성시 CVD를 사용하여 형성하고, 상기 TiN을 플라즈마 처리함으로써 종래 기술에 의해 형성된 TiN-Al간의 접착성 문제, (111)우선방위성, 식각시 TiN 두께로 인한 포토레지스트 두께 마진의 감소, 갈바닉 부식 문제를 해결할 수 있고, TiAl3의 형성을 효과적으로 방지하여, Al 단면적 감소의 문제를 해결할 수 있는 효과가 있다.

Claims (5)

  1. 알루미늄 배선 형성 방법에 있어서,
    소정의 소자가 형성된 기판상에 Ti를 증착하는 단계;
    상기 Ti상에 CVD로 TiN을 최종 형성될 두께의 두 배 가량으로 형성하는 단계;
    상기 TiN을 나노-결정성을 갖도록 플라즈마 처리하여 상기 TiN 두께를 절반 가량 줄여 막의 밀도를 높이는 단계; 및
    상기 TiN상에 알루미늄을 증착하는 단계
    를 포함하여 이루어짐을 특징으로 하는 알루미늄 배선 형성 방법.
  2. 제 1항에 있어서,
    상기 CVD로 TiN을 형성하는 단계는 120Å이하의 두께로 형성함을 특징으로 하는 알루미늄 배선 형성 방법.
  3. 제 1항에 있어서,
    상기 플라즈마 처리가 끝난 TiN의 두께는 60Å이하임을 특징으로 하는 알루미늄 배선 형성 방법.
  4. 삭제
  5. 제 1항에 있어서,
    상기 알루미늄을 증착하는 단계는 300 내지 450℃의 온도에서 증착함을 특징으로 하는 알루미늄 배선 형성 방법.
KR1020030101278A 2003-12-31 2003-12-31 알루미늄 배선 형성 방법 KR100561523B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020030101278A KR100561523B1 (ko) 2003-12-31 2003-12-31 알루미늄 배선 형성 방법
US11/026,918 US7259096B2 (en) 2003-12-31 2004-12-30 Method for forming aluminum interconnect

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030101278A KR100561523B1 (ko) 2003-12-31 2003-12-31 알루미늄 배선 형성 방법

Publications (2)

Publication Number Publication Date
KR20050069311A KR20050069311A (ko) 2005-07-05
KR100561523B1 true KR100561523B1 (ko) 2006-03-16

Family

ID=34698869

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030101278A KR100561523B1 (ko) 2003-12-31 2003-12-31 알루미늄 배선 형성 방법

Country Status (2)

Country Link
US (1) US7259096B2 (ko)
KR (1) KR100561523B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102709180A (zh) * 2012-05-22 2012-10-03 上海华力微电子有限公司 一种铝薄膜的制备工艺
KR102545165B1 (ko) 2016-09-23 2023-06-19 삼성전자주식회사 반도체 소자의 제조 방법

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US633261A (en) * 1899-02-21 1899-09-19 Mark L Cowan Milk-cooler.
CA1306072C (en) 1987-03-30 1992-08-04 John E. Cronin Refractory metal - titanium nitride conductive structures and processes for forming the same
US5008730A (en) 1988-10-03 1991-04-16 International Business Machines Corporation Contact stud structure for semiconductor devices
US5008216A (en) 1988-10-03 1991-04-16 International Business Machines Corporation Process for improved contact stud structure for semiconductor devices
CA2061119C (en) 1991-04-19 1998-02-03 Pei-Ing P. Lee Method of depositing conductors in high aspect ratio apertures
US5300813A (en) 1992-02-26 1994-04-05 International Business Machines Corporation Refractory metal capped low resistivity metal conductor lines and vias
KR100320364B1 (ko) 1993-03-23 2002-04-22 가와사키 마이크로 엘렉트로닉스 가부시키가이샤 금속배선및그의형성방법
US6309971B1 (en) 1996-08-01 2001-10-30 Cypress Semiconductor Corporation Hot metallization process
US6110828A (en) * 1996-12-30 2000-08-29 Applied Materials, Inc. In-situ capped aluminum plug (CAP) process using selective CVD AL for integrated plug/interconnect metallization
US6069072A (en) 1997-04-28 2000-05-30 Texas Instruments Incorporated CVD tin barrier layer for reduced electromigration of aluminum plugs
KR100272859B1 (ko) 1997-06-28 2000-12-01 김영환 반도체 소자의 금속 배선 및 그 제조 방법
US6091148A (en) 1997-09-10 2000-07-18 Micron Technology Inc Electrical connection for a semiconductor structure
US6140228A (en) 1997-11-13 2000-10-31 Cypress Semiconductor Corporation Low temperature metallization process
US6522013B1 (en) * 1997-12-18 2003-02-18 Advanced Micro Devices, Inc. Punch-through via with conformal barrier liner
US6187667B1 (en) 1998-06-17 2001-02-13 Cypress Semiconductor Corp. Method of forming metal layer(s) and/or antireflective coating layer(s) on an integrated circuit
US6338880B1 (en) 1998-09-04 2002-01-15 Micron Technology, Inc. Chemical vapor deposition process for depositing titanium nitride films from an organometallic compound
US6656831B1 (en) 2000-01-26 2003-12-02 Applied Materials, Inc. Plasma-enhanced chemical vapor deposition of a metal nitride layer
US6333261B1 (en) 2000-06-01 2001-12-25 United Microelectronics Corp. Method for preventing aluminum intrusions
JP3592209B2 (ja) 2000-07-14 2004-11-24 松下電器産業株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
KR20050069311A (ko) 2005-07-05
US7259096B2 (en) 2007-08-21
US20050142866A1 (en) 2005-06-30

Similar Documents

Publication Publication Date Title
US6436825B1 (en) Method of copper barrier layer formation
JP3122845B2 (ja) 半導体装置の金属配線形成方法
US5950107A (en) In-situ pre-ILD deposition treatment to improve ILD to metal adhesion
US5688718A (en) Method of CVD TiN barrier layer integration
US5675186A (en) Construction that prevents the undercut of interconnect lines in plasma metal etch systems
KR100561523B1 (ko) 알루미늄 배선 형성 방법
US5750439A (en) Method of making aluminum alloy wiring with less silicon nodule
KR100439475B1 (ko) 금속층 적층방법 및 장치
JP2000021873A (ja) 積層構造、配線構造、その製造方法、及び半導体装置
US6544882B1 (en) Method to improve reliability of multilayer structures of FSG (F-doped SiO2) dielectric layers and aluminum-copper-TiN layers in integrated circuits
US20040058525A1 (en) Method of forming plug
US7488681B2 (en) Method for fabricating Al metal line
JPH1116914A (ja) 半導体装置用の相互接続方法及び構成体
JPH11233517A (ja) 半導体装置の銅配線
KR100725713B1 (ko) 반도체 소자의 금속배선 형성 방법
JP3288010B2 (ja) 半導体素子の金属配線形成方法
KR100588666B1 (ko) 반도체 소자의 금속배선 형성 방법
JP3353490B2 (ja) 積層配線のパターニング方法
JPH053254A (ja) 積層配線形成方法
KR19990037294A (ko) 복합 배선층을 갖는 반도체 소자의 제조 방법
JP2918915B2 (ja) 半導体素子の製造方法
KR100223332B1 (ko) 반도체 소자의 금속배선 및 그 형성방법
KR100529628B1 (ko) 반도체 소자 및 반도체 소자의 금속 배선층 형성 방법
KR100559579B1 (ko) 반도체 소자의 금속 배선 형성 방법
JP2000164706A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120221

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee