KR100542769B1 - Liquid Crystal Display And Driving Method Thereof - Google Patents

Liquid Crystal Display And Driving Method Thereof Download PDF

Info

Publication number
KR100542769B1
KR100542769B1 KR1020030042120A KR20030042120A KR100542769B1 KR 100542769 B1 KR100542769 B1 KR 100542769B1 KR 1020030042120 A KR1020030042120 A KR 1020030042120A KR 20030042120 A KR20030042120 A KR 20030042120A KR 100542769 B1 KR100542769 B1 KR 100542769B1
Authority
KR
South Korea
Prior art keywords
data
subframe
odd
color
subpixel
Prior art date
Application number
KR1020030042120A
Other languages
Korean (ko)
Other versions
KR20050001062A (en
Inventor
박종진
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020030042120A priority Critical patent/KR100542769B1/en
Publication of KR20050001062A publication Critical patent/KR20050001062A/en
Application granted granted Critical
Publication of KR100542769B1 publication Critical patent/KR100542769B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Abstract

본 발명은 휘도를 향상시킴과 아울러 데이터라인 수를 줄일 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.The present invention relates to a liquid crystal display device and a driving method thereof capable of improving luminance and reducing the number of data lines.

본 발명에 따른 액정표시장치는 기수 게이트라인에 연결된 제1 및 제2 서브화소와, 우수 게이트라인과 연결된 제3 및 제4 서브화소를 포함하는 액정표시패널과; 한 프레임기간을 기수 서브프레임과 우수 서브프레임으로 분할하고 상기 기수 서브프레임동안 상기 기수 게이트라인을 구동하고 상기 우수 서브프레임동안 상기 우수 게이트라인을 구동하는 게이트구동부와; 상기 기수 서브프레임동안 제1 서브화소에 제1 색의 데이터를 공급함과 동시에 상기 제2 서브화소에 제2 색의 데이터를 공급하고, 상기 우수 서브프레임 동안 상기 제3 서브화소에 제3 색의 데이터를 공급함과 동시에 상기 제4 서브화소에 제4 색의 데이터를 공급하는 데이터구동부를 구비한다. A liquid crystal display device according to the present invention comprises: a liquid crystal display panel comprising first and second subpixels connected to an odd gate line and third and fourth subpixels connected to an even gate line; A gate driver for dividing one frame period into an odd subframe and an even subframe, driving the odd gate line during the odd subframe, and driving the even gate line during the even subframe; Supplying first color data to the first subpixel during the odd subframe and supplying second color data to the second subpixel, and data of third color to the third subpixel during the even subframe. And a data driver for supplying data of a fourth color to the fourth sub-pixel.

Description

액정표시장치 및 그 구동방법{Liquid Crystal Display And Driving Method Thereof} Liquid Crystal Display And Driving Method Thereof             

도 1은 종래 액정표시장치를 나타내는 블럭도이다.1 is a block diagram showing a conventional liquid crystal display device.

도 2는 본 발명에 따른 액정표시장치를 나타내는 블럭도이다.2 is a block diagram illustrating a liquid crystal display according to the present invention.

도 3은 도 2에 도시된 타이밍 제어부를 상세히 나타내는 블럭도이다.FIG. 3 is a detailed block diagram illustrating the timing controller illustrated in FIG. 2.

도 4는 도 2에 도시된 게이트라인들의 구동파형을 나타내는 파형도이다.4 is a waveform diagram illustrating driving waveforms of gate lines illustrated in FIG. 2.

도 5는 도 2에 도시된 액정셀에 충전되는 화소전압을 나타내는 파형도이다.FIG. 5 is a waveform diagram illustrating pixel voltages charged in the liquid crystal cell of FIG. 2.

<도면의 주요 부분에 대한 부호의 설명>          <Explanation of symbols for the main parts of the drawings>

2,52 : 타이밍제어부 4,54 : 데이터구동부2,52: Timing controller 4,54: Data driver

6,70 : 게이트구동부 8,58 : 액정패널6,70 gate driver 8,58 liquid crystal panel

10,60 : 화소전극 12,62 : 박막트랜지스터10,60: pixel electrode 12,62: thin film transistor

72 : 선택부72: selection unit

본 발명은 액정표시장치에 관한 것으로, 특히 휘도를 향상시킴과 아울러 데이터라인 수를 줄일 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device and a driving method thereof capable of improving luminance and reducing the number of data lines.

통상의 액정표시장치는 게이트라인들과 데이터라인들간의 교차부에 배열되어진 화소매트릭스를 이용하여 비디오신호에 대응하는 화상을 표시하게 된다. 이러한 각 화소들은 데이터라인으로부터 액정셀에 공급될 비디오신호를 절환하기 위한 박막트랜지스터(Thin Film Transistor : 이하 "TFT" 라 함)와, 데이터라인으로부터 공급되는 비디오신호가 액정셀으로 공급될 수 있도록 게이트 구동신호를 공급하는 게이트라인으로 구성된다. 또한, 액정표시소자에서는 게이트라인 및 데이터라인에 구동신호를 공급하기 위한 도시되지 않은 게이트 및 데이터 구동회로들이 마련되어 있다.A typical liquid crystal display device displays an image corresponding to a video signal using a pixel matrix arranged at an intersection between gate lines and data lines. Each pixel includes a thin film transistor ("TFT") for switching a video signal to be supplied to the liquid crystal cell from the data line, and a gate so that the video signal supplied from the data line can be supplied to the liquid crystal cell. It is composed of a gate line for supplying a drive signal. Further, in the liquid crystal display device, gate and data driving circuits (not shown) for supplying driving signals to the gate lines and the data lines are provided.

도 1을 참조하면, 종래 액정표시소자는 액정셀 매트릭스를 갖는 액정패널(8)과, 액정패널(8)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 구동부(6)와, 액정패널(8)의 데이터라인들(DL1 내지 DLm)을 구동하기 위한 데이터 구동부(4)와, 게이트 구동부(6) 및 데이터 구동부(4)를 제어하기 위한 타이밍 제어부(2)를 구비한다.Referring to FIG. 1, a conventional liquid crystal display device includes a liquid crystal panel 8 having a liquid crystal cell matrix, a gate driver 6 for driving gate lines GL1 to GLn of the liquid crystal panel 8, and a liquid crystal panel. A data driver 4 for driving the data lines DL1 to DLm of (8), and a timing controller 2 for controlling the gate driver 6 and the data driver 4 are provided.

타이밍 제어부(2)는 게이트 구동부(6) 및 데이터 구동부(4)를 제어하는 제어신호들(GDC,DDC)을 발생하고, 데이터 구동부(4)에 화소데이터 신호(R,G,B)를 공급한다. 타이밍 제어부(2)에서 발생되는 게이트 제어신호들(GDC)에는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 출력 이네이블 신호(GOE) 등 이 포함된다. 타이밍 제어부(2)에서 발생되는 데이터 제어신호들(DDC)에는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭신호(SSC), 소스 출력 이네이블 신호(SOE), 극성제어신호(POL) 등이 포함된다.The timing controller 2 generates control signals GDC and DDC for controlling the gate driver 6 and the data driver 4, and supplies the pixel data signals R, G, and B to the data driver 4. do. The gate control signals GDC generated by the timing controller 2 include a gate start pulse GSP, a gate shift clock signal GSC, a gate output enable signal GOE, and the like. The data control signals DDC generated by the timing controller 2 include a source start pulse SSP, a source shift clock signal SSC, a source output enable signal SOE, a polarity control signal POL, and the like. .

게이트 구동부(6)는 게이트 제어신호들(GDC)을 이용하여 게이트라인들(GL1 내지 GLn)에 스캔신호를 순차적으로 공급한다. 이에 따라, 게이트 구동부(6)는 그 스캔신호에 응답하여 박막트랜지스터들(12)이 수평라인 단위로 구동되게 한다.The gate driver 6 sequentially supplies scan signals to the gate lines GL1 to GLn using the gate control signals GDC. Accordingly, the gate driver 6 causes the thin film transistors 12 to be driven in units of horizontal lines in response to the scan signal.

데이터 구동부(4)는 입력된 화소 데이터를 아날로그 화소신호로 변환하여 게이트라인(GL)에 스캔신호가 공급되는 1수평기간마다 1수평라인분의 화소신호를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 경우 데이터 구동부(4)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 화소데이터를 화소신호로 변환하게 된다.The data driver 4 converts the input pixel data into an analog pixel signal and supplies one horizontal line of pixel signals to the data lines DL1 through DLm every one horizontal period in which the scan signal is supplied to the gate line GL. do. In this case, the data driver 4 converts the pixel data into the pixel signal using gamma voltages supplied from the gamma voltage generator (not shown).

액정패널(8)은 액정층을 사이에 두고 대향하는 상부 어레이 기판과 하부 어레이 기판을 구비한다.The liquid crystal panel 8 includes an upper array substrate and a lower array substrate facing each other with the liquid crystal layer interposed therebetween.

상부 어레이 기판은 적색, 녹색 및 청색의 칼라필터와, 칼라필터들 사이에 위치하는 블랙매트릭스와, 액정층에 기준전압을 공급하는 공통전극을 구비한다.The upper array substrate includes red, green, and blue color filters, a black matrix positioned between the color filters, and a common electrode for supplying a reference voltage to the liquid crystal layer.

하부 어레이 기판은 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL1 내지 DLm)의 교차로 정의된 서브 화소영역마다 형성된 박막트랜지스터(12)와, 박막트랜지스터와 접속된 화소전극(10)을 구비한다. 박막트랜지스터(12)는 게이트라인(GL1 내지 GLn)으로부터의 스캔신호에 응답하여 데이터라인(DL1 내지 DLm)으로부터의 화소전극(10)에 공급한다. 화소전극(10)은 화소신호에 응답하여 공통전극(도시하지 않음)과의 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하여 해당 칼라필터의 색을 구현하게 된다.The lower array substrate includes a thin film transistor 12 formed in each sub pixel region defined by the intersection of the gate lines GL1 to GLn and the data lines DL1 to DLm, and the pixel electrode 10 connected to the thin film transistor. . The thin film transistor 12 supplies the pixel electrodes 10 from the data lines DL1 to DLm in response to the scan signals from the gate lines GL1 to GLn. The pixel electrode 10 drives the liquid crystal positioned between the common electrode (not shown) in response to the pixel signal to adjust the transmittance of light to implement the color of the color filter.

종래 액정표시장치는 나란하게 배치된 적색(R), 녹색(G) 및 청색(B)을 구현하는 서브화소의 조합으로 하나의 화소를 표현하게 된다. 각 서브화소에 해당 데이터신호를 공급하기 위해 데이터 구동부(4)의 데이터 드라이브 IC는 데이터라인(DL) 수만큼 출력단자가 필요로 하게 된다. 또한, 데이터라인(DL) 수가 많을 수록 데이터 드라이브 IC의 갯수가 많아지므로 제조비용이 상승되는 문제점이 있다. 이에 따라, 데이터라인 수를 줄여 데이터 드라이브 IC의 수를 줄일 수 있는 액정표시장치의 개발이 시급히 요구되고 있다. In the conventional LCD, one pixel is represented by a combination of sub-pixels implementing red (R), green (G), and blue (B) arranged side by side. In order to supply a corresponding data signal to each sub-pixel, the data drive IC of the data driver 4 needs an output terminal as many as the number of data lines DL. In addition, as the number of data lines DL increases, the number of data drive ICs increases, leading to an increase in manufacturing cost. Accordingly, there is an urgent need to develop a liquid crystal display device capable of reducing the number of data drive ICs by reducing the number of data lines.

따라서, 본 발명의 목적은 휘도를 향상시킴과 아울러 데이터라인 수를 줄일 수 있는 액정표시장치 및 그 구동방법을 제공하는 데 있다.
Accordingly, an object of the present invention is to provide a liquid crystal display device and a driving method thereof capable of improving luminance and reducing the number of data lines.

상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 기수 게이트라인에 연결된 제1 및 제2 서브화소와, 우수 게이트라인과 연결된 제3 및 제4 서브화소를 포함하는 액정표시패널과; 한 프레임기간을 기수 서브프레임과 우수 서브프레임으로 분할하고 상기 기수 서브프레임동안 상기 기수 게이트라인을 구동하고 상기 우수 서브프레임동안 상기 우수 게이트라인을 구동하는 게이트구동부와; 상기 기수 서브프레임동안 제1 서브화소에 제1 색의 데이터를 공급함과 동시에 상기 제2 서브화소에 제2 색의 데이터를 공급하고, 상기 우수 서브프레임 동안 상기 제3 서브화소에 제3 색의 데이터를 공급함과 동시에 상기 제4 서브화소에 제4 색의 데이터를 공급하는 데이터구동부를 구비한다.
상기 액정표시장치는 상기 게이트구동부의 출력단과 연결되어 상기 기수 게이트라인과 우수 게이트라인을 서브프레임별로 선택하기 위한 선택부와; 상기 게이트구동부 및 데이터구동부를 제어하기 위한 타이밍 제어부를 추가로 구비한다.
상기 선택부는 상기 타이밍제어부에서 생성된 제어신호에 응답하여 기수게이트라인과 우수 게이트라인을 선택한다.
상기 제어신호는 게이트 출력 인에이블신호이다.
상기 선택부는 상기 액정표시패널의 패드부에 위치한다.
상기 선택부는 상기 게이트구동부에 내장되어 형성된다.
상기 제1 서브화소는 적색, 녹색, 청색 및 백색 중 어느 한 색을 구현하며, 상기 제2 서브화소는 나머지 삼색 중 어느 한 색을 구현하며, 상기 제3 서브화소는 나머지 두색 중 어느 한 색을 구현하며, 상기 제4 서브화소는 나머지 한 색을 구현한다.
상기 액정표시장치의 구동방법은 한 프레임기간을 기수 서브프레임과 우수 서브프레임으로 분할하는 단계와; 기수 서브프레임 동안 제1 및 제2 서브화소와 연결된 기수 게이트라인에 제1 스캔신호를 공급하는 단계와; 상기 제1 스캔신호에 동기되도록 제1 색의 데이터를 상기 제1 서브화소에 공급함과 동시에 제2 색의 데이터를 상기 제2 서브화소에 공급하는 단계와; 우수 서브프레임 동안 제3 및 제4 서브화소와 연결된 우수 게이트라인에 제2 스캔신호를 공급하는 단계와; 상기 제2 스캔신호에 동기되도록 제3 색의 데이터를 상기 제3 서브화소에 공급함과 동시에 제4 색의 데이터를 상기 제4 서브화소에 공급하는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 설명예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
In order to achieve the above object, a liquid crystal display device according to the present invention includes a liquid crystal display panel including first and second subpixels connected to the odd gate line, and third and fourth subpixels connected to the even gate line; A gate driver for dividing one frame period into an odd subframe and an even subframe, driving the odd gate line during the odd subframe, and driving the even gate line during the even subframe; Supplying first color data to the first subpixel during the odd subframe and supplying second color data to the second subpixel, and data of third color to the third subpixel during the even subframe. And a data driver for supplying data of a fourth color to the fourth sub-pixel.
The liquid crystal display includes a selector connected to an output terminal of the gate driver to select the odd gate line and the even gate line for each subframe; A timing controller for controlling the gate driver and the data driver is further provided.
The selector selects the odd gate line and the even gate line in response to the control signal generated by the timing controller.
The control signal is a gate output enable signal.
The selection unit is located in a pad portion of the liquid crystal display panel.
The selector is formed embedded in the gate driver.
The first subpixel implements any one color among red, green, blue, and white, the second subpixel implements any one of the remaining three colors, and the third subpixel implements one of the remaining two colors. The fourth sub-pixel implements the other color.
The method of driving the liquid crystal display device comprises: dividing one frame period into an odd subframe and an even subframe; Supplying a first scan signal to an odd gate line connected to first and second subpixels during an odd subframe; Supplying data of a first color to the first subpixel and simultaneously supplying data of a second color to the second subpixel so as to be synchronized with the first scan signal; Supplying a second scan signal to the even gate line connected to the third and fourth subpixels during the even subframe; And supplying data of a third color to the fourth subpixel while simultaneously supplying data of a third color to the third subpixel so as to be synchronized with the second scan signal.
Other objects and features of the present invention in addition to the above object will become apparent from the description of the accompanying examples.

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

삭제delete

이하, 도 2 내지 도 5를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 2 to 5.

도 2는 본 발명에 따른 액정표시장치를 나타내는 도면이다.2 is a view showing a liquid crystal display device according to the present invention.

도 2를 참조하면, 본 발명에 따른 액정표시장치는 액정셀 매트릭스를 갖는 액정 표시 패널(58)과, 액정 표시 패널(58)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 구동부(70)와, 액정 표시 패널(58)의 데이터라인들(DL1 내지 DLk)을 구동하기 위한 데이터 구동부(54)와, 게이트 구동부(70) 및 데이터 구동부(54)를 제어하기 위한 타이밍 제어부(52)와, 서브프레임별로 게이트라인(GL)을 선택하기 위한 선택부(72)를 구비한다.Referring to FIG. 2, a liquid crystal display according to the present invention includes a liquid crystal display panel 58 having a liquid crystal cell matrix and a gate driver 70 for driving gate lines GL1 to GLn of the liquid crystal display panel 58. ), A data driver 54 for driving the data lines DL1 to DLk of the liquid crystal display panel 58, a timing controller 52 for controlling the gate driver 70 and the data driver 54, and And a selector 72 for selecting the gate line GL for each subframe.

액정 표시 패널(58)은 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL1 내지 DLk)의 교차로 정의되는 영역마다 형성된 박막트랜지스터(62)와, 화소전극(60)을 포함하는 액정셀을 구비한다. 박막트랜지스터(62)는 게이트라인(GL)으로부터의 스캔신호에 응답하여 데이터라인(DL1 내지 DLk)으로부터의 화소신호를 화소전극(60)에 공급한다. 화소전극(60)은 화소신호에 응답하여 공통전극(도시하지 않음)과의 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하게 된다.The liquid crystal display panel 58 includes a thin film transistor 62 formed at each region defined by the intersection of the gate lines GL1 to GLn and the data lines DL1 to DLk, and a liquid crystal cell including the pixel electrode 60. do. The thin film transistor 62 supplies the pixel signal from the data lines DL1 to DLk to the pixel electrode 60 in response to the scan signal from the gate line GL. The pixel electrode 60 adjusts the light transmittance by driving a liquid crystal positioned between the common electrode (not shown) in response to the pixel signal.

이러한 액정 표시 패널의 각 화소는 R,G,B,W 서브화소로 이루어진 쿼드(quad)구조로 이루어진다. 이에 따라, 종래 각 화소가 R,G,B 서브화소로 이루어질 때보다 상대적으로 휘도가 상승된다. 이를 상세히 설명하면, R,G,B 서브화소 각각은 백라이트 유닛에서 출사된 광량이 100%일 때 칼라필터를 통해 상부기판에서 출사되는 광량이 약 27~33%정도 밖에 되지 않는다. 반면에 R,G,B,W 서브화소 중 W 서브화소는 백라이트 유닛에서 출사되는 광량이 100%일 때 투명칼라필터를 통해 상부기판에서 출사되는 광량이 약 95%이상이다. 이에 따라, R,G,B 서브화소로 인해 저하되는 휘도를 보상할 수 있어 R,G,B 서브화소로 이루어진 액정 표시 패널보다 R,G,B,W 서브화소로 이루어진 액정 표시 패널의 휘도가 향상된다.Each pixel of the liquid crystal display panel has a quad structure consisting of R, G, B, and W subpixels. As a result, the luminance is relatively higher than that of the conventional R, G, and B subpixels. In detail, each of the R, G, and B subpixels has only about 27 to 33% of the light emitted from the upper substrate through the color filter when the amount of light emitted from the backlight unit is 100%. On the other hand, among the R, G, B, and W sub-pixels, the W sub-pixels emit more than 95% of the light emitted from the upper substrate through the transparent color filter when the amount of light emitted from the backlight unit is 100%. Accordingly, the luminance deteriorated due to the R, G, and B subpixels can be compensated for, so that the luminance of the liquid crystal display panel consisting of the R, G, B, and W subpixels is higher than that of the R, G, B subpixels Is improved.

타이밍 제어부(52)는 도 3에 도시된 바와 같이 화소 데이터(RGBW) 정렬을 위한 프레임 메모리(80) 및 화소 데이터 정렬부(82)와, 게이트 구동부(70) 및 데이터 구동부(54)를 제어하는 제어신호들(GDC,DDC)을 생성하는 제어신호발생부(84)를 구비한다.As shown in FIG. 3, the timing controller 52 controls the frame memory 80 and the pixel data aligner 82, the gate driver 70, and the data driver 54 to align the pixel data RGBW. The control signal generator 84 generates control signals GDC and DDC.

프레임 메모리(80)는 외부로부터 입력되는 화소 데이터들(RGBW)을 프레임단위로 저장하여 출력한다.The frame memory 80 stores and outputs pixel data RGBW input from the outside in units of frames.

화소 데이터 정렬부(82)는 프레임 메모리(80)로부터의 화소데이터들(RGBW)을 기수 화소데이터(RG)와 우수 화소데이터(BW)로 분리하여 정렬한 다음 순차적으로 출력하게 된다. 예를 들면, 화소 데이터 정렬부(82)는 한 프레임분의 화소 데이터들(RGBW) 중 기수 화소데이터들(RG)를 출력하고, 그 다음 우수 화소데이터들(BW)을 출력하게 된다. 즉, 화소 데이터 정렬부(82)는 기수번째 게이트라인(GL1,GL3,GL5...)과 연결된 데이터라인(DL)에 기수 화소데이터들 즉, 적색 및 녹색 화소데이터들(RG) 공급하며, 우수번째 게이트라인(GL2,GL4,GL6...)과 연결된 데이터라인(DL)에 우수 화소데이터들 즉, 청색 및 백색 화소데이터들(BW)을 공급하게 된다.The pixel data aligning unit 82 separates the pixel data RGBW from the frame memory 80 into odd pixel data RG and even pixel data BW, and sequentially outputs them. For example, the pixel data alignment unit 82 outputs odd pixel data RG among the pixel data RGBW for one frame, and then outputs even pixel data BW. That is, the pixel data alignment unit 82 supplies odd pixel data, that is, red and green pixel data RG, to the data line DL connected to the odd gate lines GL1, GL3, GL5... Even pixel data, that is, blue and white pixel data BW is supplied to the data line DL connected to the even-numbered gate line GL2, GL4, GL6.

제어 신호 발생부(84)는 외부로부터 입력되는 유효 데이터 구간을 알리는 데 이터 이네이블(DE)신호, 수평 동기 신호(H), 수직 동기 신호(V), 화소 데이터(RGBW)의 전송 타이밍을 결정하는 도트 클럭(DCLK)을 이용하여 게이트 제어신호(GDC) 및 데이터제어신호(DDC)를 생성하게 된다. 게이트제어신호들(GDC)은 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC), 게이트 출력 이네이블(GOE)신호 등을 포함하며, 데이터제어신호들(DDC)은 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력 이네이블 신호(SOE), 극성 제어신호(POL)등을 포함한다.The control signal generator 84 determines a transmission timing of the data enable signal DE, the horizontal sync signal H, the vertical sync signal V, and the pixel data RGBW informing the valid data section input from the outside. The gate clock signal GDC and the data control signal DDC are generated using the dot clock DCLK. The gate control signals GDC include a gate start pulse GSP, a gate shift clock GSC, a gate output enable signal GOE, and the data control signals DDC include a source start pulse SSP, The source shift clock SSC, the source output enable signal SOE, the polarity control signal POL, and the like.

게이트 구동부(70)는 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 따라 쉬프트 시켜 게이트하이전압의 스캔펄스를 생성한다. 특히, 게이트 구동부(70)는 액정표시패널의 게이트라인(GL)을 기수 게이트라인과 우수 게이트라인들으로 분리하여 구동하게 된다. 예를 들면, 게이트 구동부(70)는 게이트 출력 이네이블(GOE) 신호에 응답하여 기수 서브프레임기간동안 기수 게이트라인들에 게이트 하이전압의 스캔펄스를 공급하고, 우수 서브프레임기간동안 우수 게이트라인들에 게이트 하이전압의 스캔펄스를 공급한다. 그리고, 게이트 구동부(70)는 게이트라인들(GL1 내지 GLn)에 게이트 하이전압이 공급되지 않는 나머지 기간에는 게이트 로우전압을 공급하게 된다. The gate driver 70 shifts the gate start pulse GSP according to the gate shift clock GSC to generate a scan pulse of the gate high voltage. In particular, the gate driver 70 separates and drives the gate line GL of the liquid crystal display panel into the odd gate line and the even gate lines. For example, the gate driver 70 supplies gate high voltage scan pulses to the odd gate lines during the odd subframe period in response to the gate output enable (GOE) signal, and the even gate lines during the even subframe period. The scan pulse of the gate high voltage is supplied. The gate driver 70 supplies the gate low voltage to the gate lines GL1 through GLn during the remaining periods in which the gate high voltage is not supplied.

선택부(72)는 게이트구동부(70)와 게이트라인(GL) 사이에 위치하여 각 서브프레임별로 해당 게이트라인(GL)을 선택한다. 즉, 선택부(72)는 게이트구동부(70)의 출력단 또는 액정표시패널(58)의 패드부에 위치하게 된다. 이러한 선택부(72)는 게이트 출력 이네이블 신호(GOE)에 응답하여 기수 서브 프레임에 기수 게이트라인을 선택하며, 우수 서브프레임에 우수 게이트라인을 선택하게 된다. The selector 72 is positioned between the gate driver 70 and the gate line GL to select the corresponding gate line GL for each subframe. That is, the selector 72 is positioned at the output terminal of the gate driver 70 or the pad unit of the liquid crystal display panel 58. The selector 72 selects the odd gate line in the odd subframe and the even gate line in the even subframe in response to the gate output enable signal GOE.

이를 위해, 제1 게이트 출력 이네이블 신호(GOE1)에 의하여 도 4에 도시된 바와 같이 제3n(n은 자연수)-2 게이트라인(GL1,GL4,GL7....)에 스캔펄스를 공급하며, 제2 게이트 출력 이네이블 신호(GOE2)에 의하여 제3n-1 게이트라인(GL2,GL5,GL8....)에 스캔펄스를 공급하며, 제3 게이트 출력 이네이블 신호(GOE3)에 의하여 제3n 게이트라인(GL3,GL6,GL9)에 스캔펄스를 공급한다. To this end, the scan pulse is supplied to the 3n (n is a natural number) -2 gate line GL1, GL4, GL7 .... by the first gate output enable signal GOE1, as shown in FIG. The scan pulse is supplied to the 3n-1 gate lines GL2, GL5, GL8... By the second gate output enable signal GOE2, and the scan pulse is supplied by the third gate output enable signal GOE3. The scan pulse is supplied to the 3n gate lines GL3, GL6, and GL9.

또는 타이밍 제어부(52)에서 생성된 선택제어신호(CS)에 응답하여 선택부(72)는 기수 서브 프레임에 기수 게이트라인을 선택하며, 우수 서브 프레임에 우수 게이트라인을 선택하게 된다.Alternatively, in response to the selection control signal CS generated by the timing controller 52, the selector 72 selects the odd gate line in the odd subframe, and selects the even gate line in the even subframe.

데이터 구동부(54)는 입력된 화소 데이터를 아날로그 화소신호로 변환하여 게이트라인(GL)에 스캔신호가 공급되는 1수평기간마다 1수평라인분의 화소신호를 데이터라인들(DL1 내지 DLk)에 공급한다. 이 경우 데이터 구동부(54)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 화소데이터를 화소신호로 변환하게 된다. The data driver 54 converts the input pixel data into an analog pixel signal and supplies one horizontal line of pixel signals to the data lines DL1 through DLk every one horizontal period in which the scan signal is supplied to the gate line GL. do. In this case, the data driver 54 converts the pixel data into the pixel signal using gamma voltages supplied from the gamma voltage generator (not shown).

이를 상세히 설명하면, 데이터 구동부(54)는 기수 게이트라인들이 구동될 때에는 기수 수평라인분의 화소데이터들을 아날로그 화소신호로 변환하여 공급하고, 우수 게이트라인들이 구동될 때에는 우수 수평라인분의 화소데이터들을 아날로그 화소신호로 변환하여 공급하게 된다. In detail, the data driver 54 converts pixel data of odd horizontal lines into an analog pixel signal when the odd gate lines are driven, and supplies pixel data of even horizontal lines when the even gate lines are driven. It is converted into an analog pixel signal and supplied.

이와 같이 본 발명에 따른 액정표시장치는 도 4에 도시된 바와 같이 각 프레임(F)동안 기수 서브프레임(SFO)에서 기수 게이트라인들이 순차적으로 구동된 다음, 우수 서브프레임(SFE)에서 우수 게이트라인들이 순차적으로 구동된다. As described above, in the liquid crystal display according to the present invention, as shown in FIG. 4, the odd gate lines are sequentially driven in the odd subframe SFO during each frame F, and then the even gate line in the even subframe SFE. Are driven sequentially.

기수 서브프레임(SFO)에서 선택부(72)에 의해 선택된 기수 게이트라인들이 구동되는 경우 데이터 구동부(54)는 도 5에 도시된 바와 같이 30Hz로 기수 데이터라인(DL1,DL3,DL5...)에 R 화소데이터를, 우수 데이터라인(DL2,DL4,DL6...)에는 G 화소데이터를 공급한다. 이 기수 서브프레임(SFO)에 각 액정셀에 공급된 R,G 화소데이터는 해당 프레임의 우수 서브프레임(SFE)까지 유지된다.When the odd gate lines selected by the selector 72 are driven in the odd subframe SFO, the data driver 54 performs the odd data lines DL1, DL3, DL5 ... at 30 Hz as shown in FIG. R pixel data is supplied to the G pixel data, and G pixel data is supplied to the even data lines DL2, DL4, DL6 .... The R and G pixel data supplied to each liquid crystal cell in the odd subframe SFO are held up to the even subframe SFE of the corresponding frame.

그 다음, 우수 서브프레임(SFE)에서 선택부(72)에 의해 선택된 우수 게이트라인들이 구동되는 경우 데이터 구동부(54)는 30Hz로 기수 데이터라인(DL1,DL3,DL5...)에 W 화소데이터를, 우수 데이터라인(DL2,DL4,DL6...)에는 B 화소데이터를 공급한다. 이 우수 서브프레임(SFE)동안 각 액정셀에 공급된 W,B 화소데이터는 다음 프레임의 기수 서브프레임(SFO)까지 유지된다. 즉, 기수 서브프레임(SFO)의 액정셀에 충전된 화소전압이 방전할 때 그 프레임의 우수 서브프레임(SFE)의 액정셀에 화소전압이 충전되기 시작하고, 우수 서브프레임(SFE)의 액정셀 충전된 화소전압이 방전할 때 그 다음 프레임의 기수 서브프레임(SFO)의 액정셀에 화소전압이 충전되기 시작하므로 화소전압의 전압변동을 방지할 수 있어 플리커현상을 방지할 수 있다.Then, when the even gate lines selected by the selector 72 are driven in the even subframe SFE, the data driver 54 performs W pixel data on the odd data lines DL1, DL3, DL5 ... at 30 Hz. Is supplied to the even data lines DL2, DL4, DL6 .... During this even subframe SFE, the W and B pixel data supplied to each liquid crystal cell are held up to the odd subframe SFO of the next frame. That is, when the pixel voltage charged in the liquid crystal cell of the odd subframe SFO discharges, the pixel voltage starts to be charged in the liquid crystal cell of the even subframe SFE of the frame, and the liquid crystal cell of the even subframe SFE. When the charged pixel voltage is discharged, the pixel voltage starts to be charged in the liquid crystal cell of the odd subframe (SFO) of the next frame, thereby preventing the voltage variation of the pixel voltage and preventing flicker.

상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 구동방법은 한 프레임 중 기수서브프레임에 선택된 기수게이트라인에 연결된 제1 및 제2 서브화소에 각각 RG 데이터가 공급하고, 우수서브프레임에 선택된 우수게이트라인에 연결된 제3 및 제4 서브화소에 각각 BW 데이터가 공급된다. 즉, 하나의 데이터라인에 두 개의 데이터를 공급함으로써 데이터라인수를 반으로 줄일 수 있어 데이터구동부의 수를 감소시킬 수 있다. 또한, 데이터라인 수를 반으로 줄여 주파수를 줄임으로써 데이터에 의한 EMI를 감소시킬 수 있다. 나아가 소비전력을 감소시킬 수 있다.As described above, the liquid crystal display and the driving method thereof according to the present invention supply RG data to the first and second sub-pixels connected to the odd gate line selected in the odd sub-frame among the one frame, and select the good sub-frame. The BW data is supplied to the third and fourth subpixels connected to the even gate line, respectively. That is, by supplying two data lines to one data line, the number of data lines can be reduced by half, thereby reducing the number of data driving units. In addition, by reducing the number of data lines in half to reduce the frequency can reduce the EMI caused by the data. Furthermore, power consumption can be reduced.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (14)

기수 게이트라인에 연결된 제1 및 제2 서브화소와, 우수 게이트라인과 연결된 제3 및 제4 서브화소를 포함하는 액정표시패널과;A liquid crystal display panel including first and second subpixels connected to the odd gate line and third and fourth subpixels connected to the even gate line; 한 프레임기간을 기수 서브프레임과 우수 서브프레임으로 분할하고 상기 기수 서브프레임동안 상기 기수 게이트라인을 구동하고 상기 우수 서브프레임동안 상기 우수 게이트라인을 구동하는 게이트구동부와;A gate driver for dividing one frame period into an odd subframe and an even subframe, driving the odd gate line during the odd subframe, and driving the even gate line during the even subframe; 상기 기수 서브프레임동안 제1 서브화소에 제1 색의 데이터를 공급함과 동시에 상기 제2 서브화소에 제2 색의 데이터를 공급하고, 상기 우수 서브프레임 동안 상기 제3 서브화소에 제3 색의 데이터를 공급함과 동시에 상기 제4 서브화소에 제4 색의 데이터를 공급하는 데이터구동부를 구비하는 것을 특징으로 하는 액정표시장치.Supplying first color data to the first subpixel during the odd subframe and supplying second color data to the second subpixel, and data of third color to the third subpixel during the even subframe. And a data driver for supplying data of a fourth color to the fourth sub-pixel at the same time. 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 게이트구동부의 출력단과 연결되어 상기 기수 게이트라인과 우수 게이트라인을 서브프레임별로 선택하기 위한 선택부와;A selector connected to an output terminal of the gate driver to select the odd gate line and the even gate line for each subframe; 상기 게이트구동부 및 데이터구동부를 제어하기 위한 타이밍 제어부를 추가로 구비하는 것을 특징으로 하는 액정표시장치.And a timing controller for controlling the gate driver and the data driver. 제 3 항에 있어서,The method of claim 3, wherein 상기 선택부는 상기 타이밍제어부에서 생성된 제어신호에 응답하여 기수게이트라인과 우수 게이트라인을 선택하는 것을 특징으로 하는 액정표시장치.And the selector selects the odd gate line and the even gate line in response to a control signal generated by the timing controller. 제 4 항에 있어서,The method of claim 4, wherein 상기 제어신호는 게이트 출력 인에이블신호인 것을 특징으로 하는 액정표시장치.And the control signal is a gate output enable signal. 제 3 항에 있어서,The method of claim 3, wherein 상기 선택부는 상기 액정표시패널의 패드부에 위치하는 것을 특징으로 하는 액정표시장치.And the selector is located at a pad of the liquid crystal display panel. 제 3 항에 있어서,The method of claim 3, wherein 상기 선택부는 상기 게이트구동부에 내장되어 형성되는 것을 특징으로 하는 액정표시장치.And the selector is formed in the gate driver. 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 제1 서브화소는 적색, 녹색, 청색 및 백색 중 어느 한 색을 구현하며, 상기 제2 서브화소는 나머지 삼색 중 어느 한 색을 구현하며, 상기 제3 서브화소는 나머지 두색 중 어느 한 색을 구현하며, 상기 제4 서브화소는 나머지 한 색을 구현하는 것을 특징으로 하는 액정표시장치.The first subpixel implements any one color among red, green, blue, and white, the second subpixel implements any one of the remaining three colors, and the third subpixel implements one of the remaining two colors. And the fourth sub-pixel implements the other color. 한 프레임기간을 기수 서브프레임과 우수 서브프레임으로 분할하는 단계와; Dividing one frame period into an odd subframe and an even subframe; 기수 서브프레임 동안 제1 및 제2 서브화소와 연결된 기수 게이트라인에 제1 스캔신호를 공급하는 단계와;Supplying a first scan signal to an odd gate line connected to first and second subpixels during an odd subframe; 상기 제1 스캔신호에 동기되도록 제1 색의 데이터를 상기 제1 서브화소에 공급함과 동시에 제2 색의 데이터를 상기 제2 서브화소에 공급하는 단계와;Supplying data of a first color to the first subpixel and simultaneously supplying data of a second color to the second subpixel so as to be synchronized with the first scan signal; 우수 서브프레임 동안 제3 및 제4 서브화소와 연결된 우수 게이트라인에 제2 스캔신호를 공급하는 단계와;Supplying a second scan signal to the even gate line connected to the third and fourth subpixels during the even subframe; 상기 제2 스캔신호에 동기되도록 제3 색의 데이터를 상기 제3 서브화소에 공급함과 동시에 제4 색의 데이터를 상기 제4 서브화소에 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시패널의 구동방법.And supplying data of a third color to the fourth subpixel while simultaneously supplying data of a third color to the third subpixel to be synchronized with the second scan signal. Way. 삭제delete 삭제delete 삭제delete 제 10 항에 있어서,The method of claim 10, 상기 제1 서브화소는 적색, 녹색, 청색 및 백색 중 어느 한 색을 구현하며, 상기 제2 서브화소는 나머지 삼색 중 어느 한 색을 구현하며, 상기 제3 서브화소는 나머지 두색 중 어느 한 색을 구현하며, 상기 제4 서브화소는 나머지 한 색을 구현하는 것을 특징으로 하는 액정표시장치의 구동방법.The first subpixel implements any one color among red, green, blue, and white, the second subpixel implements any one of the remaining three colors, and the third subpixel implements one of the remaining two colors. And the fourth sub-pixel implements the other color.
KR1020030042120A 2003-06-26 2003-06-26 Liquid Crystal Display And Driving Method Thereof KR100542769B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030042120A KR100542769B1 (en) 2003-06-26 2003-06-26 Liquid Crystal Display And Driving Method Thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030042120A KR100542769B1 (en) 2003-06-26 2003-06-26 Liquid Crystal Display And Driving Method Thereof

Publications (2)

Publication Number Publication Date
KR20050001062A KR20050001062A (en) 2005-01-06
KR100542769B1 true KR100542769B1 (en) 2006-01-20

Family

ID=37216921

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030042120A KR100542769B1 (en) 2003-06-26 2003-06-26 Liquid Crystal Display And Driving Method Thereof

Country Status (1)

Country Link
KR (1) KR100542769B1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101230311B1 (en) * 2006-04-10 2013-02-06 삼성디스플레이 주식회사 DISPLAY DEVICE and DRIVING MATHOD of the same
KR101439169B1 (en) * 2007-12-31 2014-09-17 엘지디스플레이 주식회사 Array Substrate of Liquid Crystal Display Device
CN102446498B (en) * 2010-10-12 2013-08-07 北京京东方光电科技有限公司 LCD (liquid crystal display) driving device and driving method
CN102750919A (en) * 2012-06-26 2012-10-24 北京京东方光电科技有限公司 Display panel as well as drive method and display device thereof
KR102034044B1 (en) * 2012-12-07 2019-10-18 엘지디스플레이 주식회사 Stereoscopic image display device and driving method the same
KR102458522B1 (en) * 2015-12-24 2022-10-26 엘지디스플레이 주식회사 Gate Driving Circuit for Display Device and Display Device having the same
CN108615503B (en) * 2018-05-02 2020-05-12 上海天马有机发光显示技术有限公司 OLED display panel and control method

Also Published As

Publication number Publication date
KR20050001062A (en) 2005-01-06

Similar Documents

Publication Publication Date Title
KR101782054B1 (en) Liquid crystal display device and driving method thereof
US7920114B2 (en) Driving device for display panel, display panel, display device including the driving device, and method for driving display panel
KR102081135B1 (en) Display Device Capable Of Driving In Low-Speed
KR102020354B1 (en) Display apparatus
US7898536B2 (en) Display apparatus and method of driving the same
KR102106271B1 (en) Display apparatus and driving method thereof
KR101281979B1 (en) Liquid crystal display
WO2013069515A1 (en) Display device and method for driving same
KR20030083309A (en) Liquid crystal display
KR20160066654A (en) Display apparatus
KR20040060320A (en) Liquid crystal display and method of driving the same
KR101067555B1 (en) Liquid Crystal Display Device
KR100389027B1 (en) Liquid Crystal Display and Driving Method Thereof
KR101244485B1 (en) Driving liquid crystal display and apparatus for driving the same
KR20080049445A (en) Liquid crystal display and driving method thereof
KR100542769B1 (en) Liquid Crystal Display And Driving Method Thereof
KR101030535B1 (en) A driving method for a liquid crystal display device
KR101985245B1 (en) Liquid crystal display
KR101830241B1 (en) liquid crystal display device and method of driving the same
KR100853771B1 (en) Liquid crystal display
KR20070119951A (en) Liquid crystal display
KR100855478B1 (en) Liquid crystal display panel and apparatus and method of driving the same
KR101413474B1 (en) Liquid crystal display device
KR20100077434A (en) Liquid crystal display and driving method thereof
KR101861854B1 (en) Liquid crystal display and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 14