KR100533722B1 - 플라즈마 디스플레이 패널의 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR100533722B1
KR100533722B1 KR10-2003-0025773A KR20030025773A KR100533722B1 KR 100533722 B1 KR100533722 B1 KR 100533722B1 KR 20030025773 A KR20030025773 A KR 20030025773A KR 100533722 B1 KR100533722 B1 KR 100533722B1
Authority
KR
South Korea
Prior art keywords
electrode
voltage
sustain
discharge
auxiliary
Prior art date
Application number
KR10-2003-0025773A
Other languages
English (en)
Other versions
KR20040091976A (ko
Inventor
윤성주
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2003-0025773A priority Critical patent/KR100533722B1/ko
Publication of KR20040091976A publication Critical patent/KR20040091976A/ko
Application granted granted Critical
Publication of KR100533722B1 publication Critical patent/KR100533722B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 소비전력을 줄임과 아울러 방전효율을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
이 플라즈마 디스플레이 패널의 구동방법은 주사전극에 기저전위, 유지전극에 서스테인 전압, 제1 격벽 내에 형성된 제1 보조전극에 상기 서스테인 전압보다 낮은 정극성의 제1 전압, 상기 제1 격벽과 이웃하는 제2 격벽 내에 형성된 제2 보조전극에 상기 제1 전압 보다 낮은 정극성의 제2 전압을 각각 공급하여 상기 주사전극과 상기 제1 보조전극 간에 제1 트리거방전을 유도하는 제1 단계와; 상기 제1 단계에 이어서 상기 주사전극에 상기 기저전위를 공급하고 상기 유지전극에 상기 서스테인 전압을 공급하여 상기 주사전극과 상기 유지전극 간에 제1 서스테인 방전을 유도하는 제2 단계와; 상기 제2 단계에 이어서, 상기 주사전극에 상기 서스테인 전압, 상기 유지전극에 상기 기저전위, 상기 제1 보조전극에 상기 제2 전압, 상기 제2 보조전극에 상기 제1 전압을 각각 공급하여 상기 유지전극과 상기 제2 보조전극 간에 제2 트리거방전을 유도하는 제3 단계와; 상기 제3 단계에 이어서 상기 주사전극에 상기 서스테인 전압을 공급하고 상기 유지전극에 상기 기저전위를 공급하여 상기 주사전극과 상기 유지전극 간에 제2 서스테인 방전을 유도하는 제4 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동방법{METHOD OF DRIVING PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 소비전력을 줄임과 아울러 방전효율을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe 및 He+Ne+Xe 등의 불활성 혼합가스의 방전 시 발생하는 147nm와 173nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 상판 및 하판 유전체 및 보호막으로 인하여 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(Y) 및 유지전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(X)을 구비한다.
주사전극(Y)과 유지전극(Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리 영역에 형성되는 금속버스전극(13Y,13Z)을 포함한다. 투명전극(12Y,12Z)은 통상 인듐-틴-옥사이드(Indium-Tin-Oxide : 이하 "ITO"라 함)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사전극(Y)과 유지전극(Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다.
어드레스전극(X)은 주사전극(Y) 및 유지전극(Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe, Ne+Xe 및 He+Ne+Xe 등의 불활성 혼합가스가 주입된다.
도 2a는 서스테인 방전시 발광영역을 구분하여 도시한 도면이고, 도 2b는 도 2a의 발광영역에 따른 전압분포를 나타내는 도면이다.
도 2a 및 2b를 참조하면, 서스테인 방전 시 PDP 셀내부의 방전공간에서 발광현상이 발생하는 영역이 구분되어 도시되어 있다. 도 2a에 도시된 바와 같이 음극(예를들면, 유지전극(Z))과 양극(예를들면, 주사전극(Y)) 사이에 소정의 전압을 인가하면, 양 전극간에는 전자의 방출에 의한 방전이 일어나게 된다. 이때, 음극에서 방출된 1차전자들은 양 전극간에 인가된 전계에 의해 가속을 받아서 중성입자들과 충돌하여 새로운 전자(즉, 2차전자)를 생성시키게 된다. 2차 전자는 전압의 변화가 큼에 따라 전계의 크기가 상대적으로 큰 도 2b의 A 부분에서 강하게 가속받는다. 이러한 2차 전자는 이온화를 진행하면서 에너지를 계속 얻어 도 2b의 B영역에 도달한다. 도 2b의 B영역에서 2차전자는 더 이상 에너지를 얻지 못하고 충돌에 의해 중성입자에 에너지를 전달하는데 이 과정에서 여기된 입자들이 바닥상태로 떨어지면서 가시광선과 진공자외선을 발생하는데 이 영역은 도 2a에 도시된 바와같이 부글로우(Negative Glow) 영역(2)이라 불리운다. 이 부글로우 영역(2)을 지난 전자들은 에너지가 매우 약하여 전체적으로 균일한 플라즈마 상태를 나타내는데 이 영역은 도 2a에 도시된 바와 같이 양광주(Positive Column)영역(4)이라 불리운다. 이 양광주영역(4)에서는 전계에 의한 에너지가 아니라 전체에서 에너지가 높은 전자들만 기체를 여기 시켜서 발광을 하게된다. 이 양광주영역(4)에서는 이온화가 거의 일어나지 않고 여기에 의한 발광이 많이 일어나서 전체적으로 에너지가 빛으로 많이 변환되어 효율이 좋다.
한편, 도 1에 도시된 격벽구조는 도 3에 도시된 바와같은 스트라입 형태의 격벽구조를 갖는다. 이 때, 스트라입 형태의 격벽은 주사전극(Y) 및 유지전극(Z)과 교차되게 형성된다. 이러한 스트라입 형태의 격벽구조의 경우에는 배기가 용이하지만, 격벽(24)에만 형광체가 도포되어 있으므로 도포 면적이 적어 발광효율이 떨어지는 단점이 있다.
이와 같은 단점을 해결하기 위하여 도 4에 도시된 바와 같은 폐쇄형 격벽인 웰 격벽구조를 지닌 PDP가 제안되었다.
도 4를 참조하면, 웰 격벽은 주사전극(Y) 및 유지전극(Z)과 나란하게 형성된 가로격벽(25)과, 가로격벽(25)과 교차하는 세로격벽(24)을 구비한다. 이러한, 웰 격벽구조는 방전셀이 격벽으로 둘러싸므로 그 만큼 형광체 도포 면적이 넓어져 발광효율을 향상시킬 수 있다. 그러나, 이러한 웰 격벽은 가로격벽(25)이 방전 공간에서 멀기 때문에 가로격벽(25)에 도포된 형광체의 이용률이 그다지 높지 않다는 문제가 있다.
상기한 두 구조에서의 서스테인 방전은 주사전극(Y)과 유지전극(Z) 사이에서 일어난다. 주사전극(Y)과 유지전극(Z)의 간격을 넓히면 위에서 상술한 대로 양광주 영역을 확대시킬 수 있으므로 방전효율을 향상시킬 수 있게 된다. 또한, 웰 격벽 구조에서 주사전극(Y)과 유지전극(Z) 사이의 간격을 넓히면 가로 격벽 이용률이 높아져 방전 효율뿐만 아니라 발광 효율도 높일 수 있다. 그러나, 이 두 전극 사이의 간격을 넓히면 방전 전압이 높아지는 단점이 있으므로 두 전극 사이를 무작정 멀게 할 수는 없다.
따라서, 본 발명의 목적은 소비전력을 줄임과 아울러 방전효율을 향상시킬 수 있도록 한 PDP의 구동방법을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 PDP의 구동방법은 주사전극에 기저전위, 유지전극에 서스테인 전압, 제1 격벽 내에 형성된 제1 보조전극에 상기 서스테인 전압보다 낮은 정극성의 제1 전압, 상기 제1 격벽과 이웃하는 제2 격벽 내에 형성된 제2 보조전극에 상기 제1 전압 보다 낮은 정극성의 제2 전압을 각각 공급하여 상기 주사전극과 상기 제1 보조전극 간에 제1 트리거방전을 유도하는 제1 단계와; 상기 제1 단계에 이어서 상기 주사전극에 상기 기저전위를 공급하고 상기 유지전극에 상기 서스테인 전압을 공급하여 상기 주사전극과 상기 유지전극 간에 제1 서스테인 방전을 유도하는 제2 단계와; 상기 제2 단계에 이어서, 상기 주사전극에 상기 서스테인 전압, 상기 유지전극에 상기 기저전위, 상기 제1 보조전극에 상기 제2 전압, 상기 제2 보조전극에 상기 제1 전압을 각각 공급하여 상기 유지전극과 상기 제2 보조전극 간에 제2 트리거방전을 유도하는 제3 단계와; 상기 제3 단계에 이어서 상기 주사전극에 상기 서스테인 전압을 공급하고 상기 유지전극에 상기 기저전위를 공급하여 상기 주사전극과 상기 유지전극 간에 제2 서스테인 방전을 유도하는 제4 단계를 포함한다. 상기 제1 전압 및 제2 전압은 동일 전압이다. 상기 제1 전압 및 제2 전압은 서로 상이한 전압이다. 상기 제2 단계는 상기 제1 보조전극에 부극성의 제3 전압을 공급하는 단계와; 상기 제2 보조전극에 상기 제2 전압을 공급하는 단계를 포함한다. 상기 제4 단계는 상기 제1 보조전극에 상기 제2 전압을 공급하는 단계와; 상기 제2 보조전극에 상기 제3 전압을 공급하는 단계를 포함한다. 상기 제1 및 제2 보조전극이 트리거방전시 양극 역할을 한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 도 8를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 의한 PDP을 나타내는 도면이고, 도 6은 도 5에 도시된 PDP을 "I-I'"으로 자른 단면도이다.
도 5 및 도 6를 참조하면, 본 발명의 실시예에 의한 PDP의 방전셀은 상부기판(30) 상에 형성되어진 주사전극(Y) 및 유지전극(Z)과, 하부기판(48) 상에 형성되어진 어드레스전극(X)을 구비한다.
주사전극(Y)과 유지전극(Z) 각각은 투명전극(32Y,32Z)과, 투명전극(32Y,32Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리 영역에 형성되는 금속버스전극(33Y,33Z)을 포함한다. 투명전극(32Y,32Z)은 통상 ITO로 상부기판(30) 상에 형성된다. 금속버스전극(33Y,33Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(32Y,32Z) 상에 형성되어 저항이 높은 투명전극(32Y,32Z)에 의한 전압강하를 줄이는 역할을 한다. 주사전극(Y)과 유지전극(Z)이 나란하게 형성된 상부기판(30)에는 상부 유전체층(34)과 보호막(36)이 적층된다. 상부 유전체층(34)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(36)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(34)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(36)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(X)이 형성된 하부기판(48) 상에는 하부 유전체층(42), 격벽(44,45)이 형성되며, 하부 유전체층(42)과 격벽(44,45) 표면에는 형광체층(46)이 도포된다. 어드레스전극(X)은 주사전극(Y) 및 유지전극(Z)과 교차되는 방향으로 형성된다.
격벽(45)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 이러한 격벽(44,45)은 주사전극(Y) 및 유지전극(Z)과 나란하게 형성되는 가로 격벽(44)과, 가로 격벽(44)과 교차되게 형성되는 세로 격벽(45)을 구비한다. 이 때, 가로 격벽(44)내에는 제1 보조전극(Y')(또는 제2 보조전극(Z'))과 인접한 방전셀의 제2 보조전극(Z')(또는 제1 보조전극(Y'))이 소정의 간격으로 이격되어 형성된다. 이 때, 제1 및 제2 보조전극(Y',Z')은 주사전극(Y)과 유지전극(Z)간의 방전시 트리거 역할을 한다. 한편, 보조전극에 공급되는 전압조건을 적당히 조절한다면 인접한 방전셀의 가로 격벽(44)내에 하나의 보조전극만을 형성시켜 주사전극(Y) 및 유지전극(Z)간의 트리거 역할을 하게 할 수 있다.
형광체층(46)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(30,48)과 격벽(44,45) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe, Ne+Xe 및 He+Ne+Xe 등의 불활성 혼합가스가 주입된다.
이를 자세히 설명하면, 본 발명의 실시 예에 따른 PDP는 서스테인 방전이 일어나는 주사전극(Y)과 유지전극(Z) 사이의 거리를 종래보다 멀리 위치시켜 서스테인 방전이 긴 방전경로를 갖도록 한다. 이렇게 방전경로가 길어지므로 양광주 영역을 확대시킬 수 있게 되어 높은 방전효율을 얻을 수 있다. 이 때, 주사전극(Y) 및 유지전극(Z)간의 방전경로가 길어지면 두 전극간에 방전을 일으키기 위한 방전전압이 높아지게 된다. 따라서, 가로 격벽(44)내에 주사전극(Y)과 인접되는 제1 보조전극(Y')과, 유지전극(Z)과 인접되는 제2 보조전극(Z')을 형성시킨다. 이러한 제1 및 제2 보조전극(Y',Z')은 주사전극(Y) 및 유지전극(Z)간의 서스테인 방전이 일어나기 전에 주사전극(Y) 및 제1 보조전극(Y')간의 보조방전과, 유지전극(Z) 및 제2 보조전극(Z')간의 보조방전을 먼저 발생시킨다. 이러한 보조방전은 트리거방전으로 이용된다. 즉, 주사전극(Y)과 제1 보조전극(Y')간의 트리거방전에 의해 주사전극(Y)을 활성화 시키고, 유지전극(Z)과 제2 보조전극(Z')간의 트리거방전에 의해 유지전극(Z)을 활성화 시키면 주사전극(Y)과 유지전극(Z)간의 간격이 멀더라도 종래에 공급되는 서스테인 전압(Vs)만으로도 두 전극간의 서스테인 방전이 쉽게 일어날 수 있게 된다. 또한, 보조방전은 가로 격벽(44)과 가까운 곳에서 일어나고 서스테인 방전도 가로 격벽(44)쪽으로 넓게 퍼지므로 가로 격벽(44)에 도포되어 있는 형광체의 이용효율을 향상시킬 수 있다. 이 때, 방전에 직접 참여하는 제1 및 제2 보조전극(Y',Z')은 양극으로 작용하게 전압을 조절함으로써 가로 격벽(44) 위의 형광체(46) 손상을 방지할 수 있다. 즉, 제1 및 제2 보조전극(Y',Z')은 양극으로 작용하므로 제1 및 제2 보조전극(Y',Z')이 형성되는 가로 격벽(44)에는 전자가 다가 오게 된다. 이러한 전자는 양이온보다 작기 때문에 가로 격벽(44) 위의 형광체(46)의 손상을 줄일 수 있다.
다시말해서, 방전효율을 향상시키기 위해 주사전극(Y) 및 유지전극(Z)간의 거리를 멀게 설정하더라도 가로 격벽(44)내에 형성된 보조전극들(Y',Z')이 주사전극(Y) 및 유지전극(Z)과의 보조방전 즉, 트리거 방전으로 이용되므로 종래에 사용되는 서스테인 전압(Vs)만으로도 충분한 서스테인 방전을 발생시킬 수 있게 된다. 따라서, 소비전력을 줄임과 아울러 방전효율을 향상 시킬 수 있다.
도 7a 및 도 7b는 도 6에 도시된 PDP의 구동방법을 설명하기 위한 도면이고, 도 8은 도 6에 도시된 PDP의 구동방법을 설명하기 위한 파형도이다.
도 7a 내지 도 8을 참조하면, 서스테인 기간의 시작부에서 주사전극(Y)에 기저전위가 공급되고, 유지전극(Z)에 서스테인 전압(Vs)이 공급된다. 이 때, 주사전극(Y) 및 유지전극(Z)간에는 거리가 멀기 때문에 방전은 발생하지 않고 방전대기상태에 있게 된다. 이 때, 유지전극(Z)에 서스테인 전압(Vs)이 공급됨과 아울러 제1 보조전극(Y')에 서스테인 전압(Vs)보다 낮은 정극성의 제1 전압(V1)이 공급되면 도 7a에 도시된 바와같이 주사전극(Y)과 제1 보조전극(Y')간에 보조방전 즉, 트리거 방전이 발생하게 된다. 이 때, 유지전극(Z)에 서스테인 전압(Vs)이 공급됨과 아울러 제2 보조전극(Z')에 서스테인 전압(Vs)보다 낮은 정극성의 제2 전압(V2)이 공급되므로 두 전극간의 방전은 발생되지 않는다. 한편, 제1 전압(V1)과 제2 전압(V2)은 같은 크기의 전압일 수 있고, 다른 크기의 전압일 수 있다.
이와같은 트리거방전에 의해 방전대기상태에 있던 주사전극(Y) 및 유지전극(Z)간의 서스테인방전이 발생하게 된다. 주사전극(Y) 및 유지전극(Z)간의 서스테인 방전 발생 전압(Vs)은 트리거방전이 없는 경우 높은 전압이 요구된다. 그 후, 제1 보조전극(Y')에 공급된 정극성의 제1 전압(V1)은 그 역할을 다한 후 부극성의 제3 전압(V3)으로 하강하게 된다.(t1시점) 이러한 부극성의 제3 전압(V3)은 유지전극(Z)이 서스테인 전압(Vs)에서 기저전위로 떨어지는 시점까지 유지된다.(t2시점) 이렇게 제1 보조전극(Y')에 부극성의 제3 전압(V3)을 공급하여 t1시점에서 t2시점까지 유지시키는 이유는 제1 보조전극(Y')에 부극성의 벽전하가 계속 쌓이는 것을 방지하기 위해서이다. 즉, 제1 보조전극(Y')에 부극성의 벽전하가 계속 쌓여 있을 경우 이후에 발생하는 제1 보조전극(Y'))과 주사전극(Y)간의 보조방전시 이전에 공급된 정극성의 제1 전압(V1)보다 더 높은 전압을 제1 보조전극(Y')에 인가하여야 보조방전이 일어나기 때문이다. 따라서, 제1 보조전극(Y')에 부극성의 벽전하가 계속 쌓이는 것을 방지하기 위하여 부극성의 제3 전압(V3)을 일정기간 유지시키는 것이다.
그 후, 주사전극(Y)은 t3시점까지 기저전위를 유지하다가 서스테인전압(Vs)으로 상승하게 된다. 유지전극(Z)은 t2시점에서 서스테인전압(Vs)으로부터 기저전위로 하강하여 이러한 기저전위를 t3시점에서도 계속 유지하게 된다. 제1 보조전극(Y')은 t2시점에서 부극성의 제3 전압(V3)으로부터 기저전위로 상승하게 된다. 이러한 기저전위는 t3시점까지 유지된다. 제2 보조전극(Z')은 t2시점에서 정극성의 제2 전압(V2)으로부터 기저전위로 하강하게 된다. 이러한 기저전위는 t3시점까지 유지된다.
한편, t3시점에서 주사전극(Y)에 서스테인 전압(Vs)이 공급되고, 유지전극(Z)에 기저전위가 공급된다. 이 때, 주사전극(Y) 및 유지전극(Z)간에는 거리가 멀기 때문에 방전은 발생하지 않고 방전대기상태에 있게 된다. 이 때, 주사전극(Y)에 서스테인 전압(Vs)이 공급됨과 아울러 제2 보조전극(Z')에 서스테인 전압(Vs)보다 낮은 정극성의 제1 전압(V1)이 공급되면 도 7b에 도시된 바와같이 유지전극(Z)과 제2 보조전극(Z')간에 보조방전 즉, 트리거 방전이 발생하게 된다. 이 때, 주사전극(Y)에 서스테인 전압(Vs)이 공급됨과 아울러 제1 보조전극(Y')에 서스테인 전압(Vs)보다 낮은 정극성의 제2 전압(V2)이 공급되므로 두 전극간의 방전은 발생되지 않는다. 한편, 제1 전압(V1)과 제2 전압(V2)은 같은 크기의 전압일 수 있고, 다른 크기의 전압일 수 있다.
이와같은 트리거방전에 의해 방전대기상태에 있던 주사전극(Y) 및 유지전극(Z)간의 서스테인방전이 발생하게 된다. 그 후, 제2 보조전극(Z')에 공급된 정극성의 제1 전압(V1)은 그 역할을 다한 후 부극성의 제3 전압(V3)으로 하강하게 된다.(t4시점) 이러한 부극성의 제3 전압(V3)은 주사전극(Y)이 서스테인 전압(Vs)에서 기저전위로 떨어지는 시점까지 유지된다.(t5시점) 이렇게 제2 보조전극(Z')에 부극성의 제3 전압(V3)을 공급하여 t4시점에서 t5시점까지 유지시키는 이유는 제2 보조전극(Z')에 부극성의 벽전하가 계속 쌓이는 것을 방지하기 위해서이다. 즉, 제2 보조전극(Z')에 부극성의 벽전하가 계속 쌓여 있을 경우 이후에 발생하는 제2 보조전극(Z')과 유지전극(Z)간의 보조방전시 이전에 공급된 정극성의 제1 전압(V1)보다 더 높은 전압을 제2 보조전극(Z')에 인가하여야 보조방전이 일어나기 때문이다. 따라서, 제2 보조전극(Z')에 부극성의 벽전하가 계속 쌓이는 것을 방지하기 위하여 부극성의 제3 전압(V3)을 일정기간 유지시키는 것이다.
이와같이 본 발명이 실시 예에 따른 PDP의 구동방법은 도 7a에 도시된 서스테인 방전과 도 7b에 도시된 서스테인 방전을 번갈아 반복하면서 방전이 발생하게 된다. 따라서, 주사전극(Y) 및 유지전극(Z)간의 간격이 멀기 때문에 방전효율이 향상될 뿐만 아니라 보조전극들(Y',Z')이 트리거방전으로 이용되므로 종래에 사용되는 서스테인 전압(Vs)만으로도 충분한 서스테인 방전을 발생시킬 수 있게 되어 소비전력을 줄일 수 있다.
상술한 바와 같이, 본 발명에 따른 PDP의 구동방법은 격벽내에 보조전극을 형성시켜 주사전극 및 유지전극과 보조전극간의 보조방전을 발생시킨다. 이러한 보조방전을 주사전극 및 유지전극간의 서스테인 방전시 트리거방전으로 이용하면 방전효율을 향상시키기 위해 주사전극과 유지전극간의 간격이 멀게 설정되더라도 낮은 방전전압이 공급될 수 있으므로 소비전력을 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2a는 서스테인 방전시 발광영역을 구분하여 도시한 도면이다.
도 2b는 도 2a의 발광영역에 따른 전압분포를 나타내는 도면이다.
도 3은 종래의 스트라입 격벽구조를 나타내는 도면.
도 4는 종래의 웰 격벽구조를 나타내는 도면.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널을 나타내는 도면.
도 6은 도 5에 도시된 플라즈마 디스플레이 패널을 "I-I'"으로 자른 단면도.
도 7a 및 7b는 도 5에 도시된 플라즈마 디스플레이 패널의 구동방법을 나타내는 도면.
도 8은 도 5에 도시된 플라즈마 디스플레이 패널의 구동파형을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10,30 : 상부기판 18,48 : 하부기판
Y : 주사전극 Z : 유지전극
X : 어드레스전극 Y' : 제1 보조전극
Z' : 제2 보조전극 12Y,12Z,32Y,32Z : 투명전극
13Y,13Z,33Y,33Z : 버스전극 14,34 : 상부유전체층
16,36 : 보호막 22,42 : 하부유전체층
24,45 : 세로격벽 25,44 : 가로격벽
26,46 : 형광체

Claims (13)

  1. 주사전극에 기저전위, 유지전극에 서스테인 전압, 제1 격벽 내에 형성된 제1 보조전극에 상기 서스테인 전압보다 낮은 정극성의 제1 전압, 상기 제1 격벽과 이웃하는 제2 격벽 내에 형성된 제2 보조전극에 상기 제1 전압보다 낮은 정극성의 제2 전압을 각각 공급하여 상기 주사전극과 상기 제1 보조전극 간에 제1 트리거방전을 유도하는 제1 단계와;
    상기 제1 단계에 이어서 상기 주사전극에 상기 기저전위를 공급하고 상기 유지전극에 상기 서스테인 전압을 공급하여 상기 주사전극과 상기 유지전극 간에 제1 서스테인 방전을 유도하는 제2 단계와;
    상기 제2 단계에 이어서, 상기 주사전극에 상기 서스테인 전압, 상기 유지전극에 상기 기저전위, 상기 제1 보조전극에 상기 제2 전압, 상기 제2 보조전극에 상기 제1 전압을 각각 공급하여 상기 유지전극과 상기 제2 보조전극 간에 제2 트리거방전을 유도하는 제3 단계와;
    상기 제3 단계에 이어서 상기 주사전극에 상기 서스테인 전압을 공급하고 상기 유지전극에 상기 기저전위를 공급하여 상기 주사전극과 상기 유지전극 간에 제2 서스테인 방전을 유도하는 제4 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 제1 전압 및 제2 전압은 동일 전압인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1 항에 있어서,
    상기 제1 전압 및 제2 전압은 서로 상이한 전압인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 1 항에 있어서,
    상기 제2 단계는,
    상기 제1 보조전극에 부극성의 제3 전압을 공급하는 단계와;
    상기 제2 보조전극에 상기 제2 전압을 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 제 5 항에 있어서,
    상기 제4 단계는,
    상기 제1 보조전극에 상기 제2 전압을 공급하는 단계와;
    상기 제2 보조전극에 상기 제3 전압을 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  10. 제 1 항에 있어서,
    상기 제1 및 제2 보조전극이 트리거방전시 양극의 역할을 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  11. 삭제
  12. 삭제
  13. 삭제
KR10-2003-0025773A 2003-04-23 2003-04-23 플라즈마 디스플레이 패널의 구동방법 KR100533722B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0025773A KR100533722B1 (ko) 2003-04-23 2003-04-23 플라즈마 디스플레이 패널의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0025773A KR100533722B1 (ko) 2003-04-23 2003-04-23 플라즈마 디스플레이 패널의 구동방법

Publications (2)

Publication Number Publication Date
KR20040091976A KR20040091976A (ko) 2004-11-03
KR100533722B1 true KR100533722B1 (ko) 2005-12-06

Family

ID=37372511

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0025773A KR100533722B1 (ko) 2003-04-23 2003-04-23 플라즈마 디스플레이 패널의 구동방법

Country Status (1)

Country Link
KR (1) KR100533722B1 (ko)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02119343U (ko) * 1988-09-16 1990-09-26
JPH1027551A (ja) * 1996-07-09 1998-01-27 Noritake Co Ltd 放電表示装置
JPH1131460A (ja) * 1997-07-09 1999-02-02 Toshiba Corp 放電型平面表示装置
JP2000133144A (ja) * 1998-10-29 2000-05-12 Kyocera Corp プラズマディスプレイパネル用基板およびその製造方法
JP2000331615A (ja) * 1999-05-20 2000-11-30 Fujitsu Ltd プラズマディスプレイパネル及びその駆動方法
KR100304906B1 (ko) * 1999-02-24 2001-09-26 구자홍 플로팅 전극을 가진 플라즈마 디스플레이 패널
KR100312508B1 (ko) * 1999-11-18 2001-11-05 구자홍 고주파 플라즈마 디스플레이 패널
KR20020019355A (ko) * 2000-09-05 2002-03-12 김영남 플라즈마 디스플레이 패널

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02119343U (ko) * 1988-09-16 1990-09-26
JPH1027551A (ja) * 1996-07-09 1998-01-27 Noritake Co Ltd 放電表示装置
JPH1131460A (ja) * 1997-07-09 1999-02-02 Toshiba Corp 放電型平面表示装置
JP2000133144A (ja) * 1998-10-29 2000-05-12 Kyocera Corp プラズマディスプレイパネル用基板およびその製造方法
KR100304906B1 (ko) * 1999-02-24 2001-09-26 구자홍 플로팅 전극을 가진 플라즈마 디스플레이 패널
JP2000331615A (ja) * 1999-05-20 2000-11-30 Fujitsu Ltd プラズマディスプレイパネル及びその駆動方法
KR100312508B1 (ko) * 1999-11-18 2001-11-05 구자홍 고주파 플라즈마 디스플레이 패널
KR20020019355A (ko) * 2000-09-05 2002-03-12 김영남 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20040091976A (ko) 2004-11-03

Similar Documents

Publication Publication Date Title
KR100692829B1 (ko) 플라즈마 디스플레이 패널
KR100533722B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493918B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100696506B1 (ko) 평판 디스플레이 장치
KR100421492B1 (ko) 플라즈마 디스플레이 패널
KR100493919B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100673437B1 (ko) 플라즈마 디스플레이 패널
KR20020050817A (ko) 플라즈마 디스플레이 패널
KR100499081B1 (ko) 플라즈마 디스플레이 패널
KR100353953B1 (ko) 플라즈마 디스플레이 패널
KR100453161B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법과 그의 하판 제조방법
KR100589246B1 (ko) 플라즈마 디스플레이 패널
KR100293516B1 (ko) 플라즈마디스플레이소자및그구동방법
KR100366941B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100383043B1 (ko) 플라즈마 표시 패널
KR100625572B1 (ko) 플라즈마 디스플레이 패널
KR100351465B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100733882B1 (ko) 플라즈마 디스플레이 패널
KR20040085698A (ko) 플라즈마 디스플레이 패널
JP2005079004A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
KR20020090389A (ko) 플라즈마 디스플레이 패널
KR20080090746A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20050022705A (ko) 플라즈마 디스플레이 패널
KR20010002343A (ko) 플라즈마 디스플레이 패널
KR20050122962A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee