KR100519282B1 - 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치 - Google Patents

디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치

Info

Publication number
KR100519282B1
KR100519282B1 KR10-1998-0058900A KR19980058900A KR100519282B1 KR 100519282 B1 KR100519282 B1 KR 100519282B1 KR 19980058900 A KR19980058900 A KR 19980058900A KR 100519282 B1 KR100519282 B1 KR 100519282B1
Authority
KR
South Korea
Prior art keywords
signal
tps
unit
transmission parameter
logic
Prior art date
Application number
KR10-1998-0058900A
Other languages
English (en)
Other versions
KR20000042650A (ko
Inventor
조철희
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1998-0058900A priority Critical patent/KR100519282B1/ko
Publication of KR20000042650A publication Critical patent/KR20000042650A/ko
Application granted granted Critical
Publication of KR100519282B1 publication Critical patent/KR100519282B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2649Demodulators
    • H04L27/265Fourier transform demodulators, e.g. fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치는 TPS 데이터의 고유한 성질을 이용하여 가능한한 정확하고 빠른 TPS 데이터를 추출하기 위한 것으로서, 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부와 에러 정정부를 구비한 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 있어서, 상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 1 패턴을 논리연산하는 제 1 논리연산부와, 상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 2 패턴을 논리연산하는 제 2 논리연산부와, 상기 에러 정정부의 신호를 논리연산하는 제 3 논리연산부와, 상기 제 1 논리연산부의 신호와 상기 제 3 논리연산부의 신호를 논리연산하는 제 4 논리연산부와, 상기 제 2 논리연산부의 신호와 에러 정정부의 신호를 논리곱하는 제 5 논리연산부와, 상기 제 4 및 제 5 논리연산부의 신호를 논리연산하는 제 6 논리연산부와, 상기 제 6 논리연산부의 신호에 따라 에러 정정부에서 에러가 정정된 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 데이터를 출력하는 출력 로직부로 구성되는데 그 요지가 있다.

Description

디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치
본 발명은 디지털 티브이(Digital TV)에 관한 것으로, 특히 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 관한 것이다.
이하, 종래 기술에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 1 은 DVB-T(Digital Video Broadcasting-Terrestrial) 시스템의 전체 수신 시스템중 TPS(Transmission Parameter Signalling) 디코더에 관련된 블럭 구성을 나타낸 도면으로, 복합 데이터(Complex data)를 시작점을 기준으로 고속 푸리에 변환하는 고속 푸리에 변환(Fast Fourier Transform:이하 FFT라 약칭함)부(1)와, FFT부(1)의 신호로부터 트랜스미션 파라메터 시그널링(Tranmission Parameter Signalling) 데이터를 추출하는 트랜스미션 파라미터 시그널(Transmission Parameter Signalling:이하 TPS라 약칭함) 추출부(2)와, 상기 TPS부(2)로부터 추출된 TPS 데이터를 디코딩하는 TPS 디코드부(3)와, 상기 TPS 디코더(4)의 신호에 따라 FFT부(1)로부터 파일롯신호를 추출하는 파일롯신호 추출부(4)와, 상기 파일롯신호 추출부(4)의 파일롯신호에 따라 튜너(미도시)에서 발생하는 주파수 에러(Frequency error)를 정정하기 위한 신호를 주파수 멀티플렉서(미도시)로 출력하는 자동 주파수 제어(Automatic Frequency Control:이하 AFC라 약칭함)부(5)와, 상기 파일롯신호 추출부(4)의 파일롯신호에 따라 아날로그/디지털 변환기(미도시)에서 발생하는 샘플링 주파수(Sanpling Frequency)의 에러를 정정하기 위한 신호를 출력하는 샘플 주파수 제어(Sampling Frequency Control:이하 SFC라 약칭함)부(6)와, 상기 파일롯신호 추출부(4)의 파일롯신호에 따라 현재의 채널을 분석하는 평가부(7)와, 상기 FFT부(1)의 신호를 상기 TPS 디코더(3)에서 디코딩된 신호와 평가부(7)에서 분석된 신호에 따라 왜곡된 캐리어를 보상하는 등화부(8)와, 상기 등화부(8)의 신호를 상기 TPS 디코더(3)의 컨스텔레이션(Constellation)정보에 따라 디매핑하는 디맵퍼(9)와, 상기 디맵퍼(9)의 신호를 상기 TPS 디코더(3)의 계층(Hierachy)정보에 따라 디인터리빙하는 디인터리버(10)와, 상기 디인터리버(10)의 신호를 TPS 디코더(3)의 코드 레이트(code rate)정보에 따라 비터비 디코딩하는 비터비 디코더(11)로 구성된다.
도 2 는 도 1 의 TPS 시그널링 정보와 포맷을 나타낸 도면이다.
이와 같이 구성된 종래 기술에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 동작을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
먼저, FFT부(1)는 수신되는 복합 데이터(Complex data)를 시작점을 기준으로 고속 푸리에 변환하여 그 결과신호를 출력한다.
즉 FFT부(1)는 DVB-T 시스템에서는 2K 모드와 8K 모드가 있는데, 각 모드에 따라 FFT 포인트(Point) 수가 달라진다.
상기 2K 모드일 경우 FFT부(1)는 2048 포인트를 취하고, 8K 모드일 경우는 8192 포인트를 취한다.
상기 수신되는 신호들은 프레임(Frame)이란 단위를 기본으로 하여 68개의 심볼(symbol)들로 구성되며, 4개의 프레임이 모여 하나의 수퍼 프레임(Supper Frame)을 이루게 된다.
상기 한 프레임내에는 실제의 정보와 파일롯(Pilot) 및 TPS 캐리어(Carrier)로 구성되며, 상기 파일롯(Pilot)은 컨티뉴얼 파일롯(Continual Pilot)과 스캐터드 파일롯(Scattered Pilot)으로 구성된다.
그러면 TPS 추출부(2)는 FFT부(1)의 신호로부터 TPS 데이터를 추출하여 그 결과신호를 출력한다.
즉 TPS 추출부(2)는 FFT부(1)의 신호로부터 TPS 캐리어를 추출하여 그 추출된 TPS 캐리어를 이용하여 TPS 데이터를 추출하여 그 결과신호를 출력한다.
여기서 하나의 심볼이 하나의 TPS 데이터를 나타내는데, 하나의 심볼에는 17개의 TPS 캐리어(2K 모드일 경우) 및 68개의 캐리어(8K 모드일 경우)들로 이루어지며, 한 심볼내의 TPS 캐리어들은 동일한 TPS 데이터를 갖는다.
그러면 TPS 디코드부(3)는 상기 TPS부(2)로부터 추출된 TPS 데이터를 디코딩하여 그 결과신호를 출력한다.
즉 TPS 디코드부(3)는 도 2 에 도시된 바와 같이, BCH(Bose Chaudhuri Hocquenghem) 코딩(coding)이 되어져 있는 상기 TPS 데이터들을 디코딩하여 상기 FFT(1) 이전 스텝, 등화부(8), 디맵퍼(9), 디인터리버(10), 비터비 디코더(11)로 출력한다.
이에 따라 파일롯신호 추출부(4)는 상기 TPS 디코더(3)의 신호에 따라 FFT부(1)로부터 파일롯신호를 추출하여 그 결과신호를 출력한다.
즉 파일롯신호 추출부(4)는 상기 TPS 디코더(3)의 심볼에 대한 정보를 받아들여 상기 FFT부(1)로부터의 신호들에서 컨티뉴얼 파일롯신호(Continual Pilot)와 스캐터드 파일롯신호(Scattered Pilot)를 추출하여 출력한다.
이어 AFC부(5)는 상기 파일롯신호 추출부(3)의 파일롯신호에 따라 튜너(미도시)에서 발생하는 주파수 에러(Frequency error)를 정정하기 위한 신호를 주파수 멀티플렉서(미도시)로 출력한다.
그리고 SFC부(6)는 상기 파일롯신호 추출부(4)의 파일롯신호에 따라 아날로그/디지털 변환기(미도시)에서 발생하는 샘플링 주파수(Sanpling Frequency)의 에러를 정정하기 위한 신호를 출력한다.
아울러 평가부(7)는 상기 파일롯신호 추출부(4)의 파일롯신호에 따라 현재의 채널을 분석하여 그 결과신호를 출력한다.
그러면 등화부(8)는 상기 FFT부(1)의 신호를 상기 TPS 디코더(3)에서 디코딩된 신호와 평가부(7)에서 분석된 신호에 따라 왜곡된 캐리어를 보상하여 그 결과신호를 출력한다.
이에 따라 디맵퍼(9)는 상기 등화부(8)의 신호를 상기 TPS 디코더(3)의 컨스텔레이션(Constellation)정보에 따라 디매핑하여 그 결과신호를 출력한다.
그러면 디인터리버(10)는 상기 디맵퍼(9)의 신호를 상기 TPS 디코더(3)의 계층(Hierachy)정보에 따라 디인터리빙하여 그 결과신호를 출력한다.
이에 따라 비터비 디코더(11)는 상기 디인터리버(10)의 신호를 TPS 디코더(3)의 코드 레이트(code rate)정보에 따라 비터비 디코딩하여 그 결과신호를 다음 스텝(next step)으로 출력한다.
이러한 일반적인 DVB-T(Digital Video Broadcasting-Terrestrial) 시스템에 있어서는 TPS 데이터에 필요한 정보들을 수반하므로, 정확한 데이터를 어떻게 추출하느냐 및 얼마나 빠른 시간내에 데이터를 추출하느냐가 시스템의 성능에 상당한 영향을 미친다.
TPS 데이터는 도 2 에 도시된 바와 같이 68개의 TPS 데이터가 모여 하나의 데이터 블록을 이루어지며 하나의 TPS 데이터를 추출하기 위해서는 하나의 심볼이 필요하므로 하나의 TPS 데이터 블록을 이루기 위해서는 68개의 심볼 즉 하나의 프레임이 필요하다.
그러나 하나의 TPS 데이터 블록을 이루기 위해서는 어디에서부터 어디까지가 데이터 블록을 이루는지를 알아야 함으로 도 2 에 도시된 바와 같은 TPS 데이터의 S1~S16까지의 동기화 워드(Synchronization word)를 이용하여야만 하는데 이것은 많은 시간이 요구되는 문제점이 있다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, TPS 데이터의 고유한 성질을 이용하여 가능한한 정확하고 빠른 TPS 데이터를 추출하기 위한 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 특징은, 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부와 에러 정정부를 구비한 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 있어서, 상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 1 패턴을 논리연산하는 제 1 논리연산부와, 상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 2 패턴을 논리연산하는 제 2 논리연산부와, 상기 에러 정정부의 신호를 논리연산하는 제 3 논리연산부와, 상기 제 1 논리연산부의 신호와 상기 제 3 논리연산부의 신호를 논리연산하는 제 4 논리연산부와, 상기 제 2 논리연산부의 신호와 에러 정정부의 신호를 논리곱하는 제 5 논리연산부와, 상기 제 4 및 제 5 논리연산부의 신호를 논리연산하는 제 6 논리연산부와, 상기 제 6 논리연산부의 신호에 따라 에러 정정부에서 에러가 정정된 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 데이터를 출력하는 출력 로직부를 포함하여 구성되는데 있다.
상기 출력신호는 프레임_인포(Framd_info)신호이고, 제 1 패턴은 오드_프레임_싱크(odd_frame_sync)이고, 제 2 패턴은 이븐_프레임_싱크(even_frame_sync)이며, 상기 제 1 내지 제 3 논리연산부는 제 1 내지 제 3 인버터이고, 제 4 및 제 5 논리연산부는 제 1 및 제 2 앤드 게이트이며, 제 6 논리연산부는 익스클루시브 오어 게이트이다.
이하, 본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.
본 발명에 적용되는 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 구성 요소는 전술한 도 1 의 구성 요소와 동일하므로 생략하며, 본 발명에 적용되는 TPS 추출부와 TPS 디코더의 상세 구성은 도 3 에 도시된 바와 같다.
도 3 은 본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 적용되는 TPS 추출부와 TPS 디코더의 상세 구성을 나타낸 도면으로서, TPS 데이터 추출부(2)는 상기 FFT부(1)의 신호로부터 TPS 데이터를 추출하는 TPS 데이터 추출부(21)와, 상기 TPS 데이터 추출부(21)의 신호를 DBPSK 디모듈레이트하는 DBPSK(Differential Binary Phase Shift Keying) 디모듈레이션부(22)로 구성되며, TPS 디코더(3)는 상기 DBPSK 디모듈레이션부(22)의 하나의 TPS 블록을 저장하기 위한 시프트 레지스터(31)와, 상기 시프트 레지스터(31)의 TPS 블록으로부터 동기화 워드(Synchronization word)를 검출하고 현재의 심볼 인덱스(Symbol Index)신호와 현재의 프레임을 이루기 위한 프레임_인포(Frame_info)신호를 검출하는 TPS 동기신호 검출부(32)와, 상기 DBPSK 디모듈레이션부(22)의 신호를 상기 TPS 동기신호 검출부(32)의 프레임_인포(Frame_info)신호에 따라 BCH 디코딩을 위한 신드럼(Syndrome)을 검출하는 신드럼 레지스터(Syndrome register)(33)와, 상기 신드럼 레지스터(Syndrome register)(33)의 신드럼(Syndrome)에 따라 현재 에러가 발생한 비트의 위치를 검출하는 에러 로케이션 폴리노미얼(Error location polynomial)부(34)와, 상기 에러 로케이션 폴리노미얼(Error location polynomial)부(34)에서 검출된 위치에 따라 상기 시프트 레지스터(31)의 신호에 대한 에러 정정을 수행하는 에러 정정부(35)와, 상기 에러 정정부(35)에서 에러가 정정된 신호를 상기 동기신호 검출부(32)의 프레임_인포(Frame_info)신호에 따라 보완하기 위한 에러 리뷰(Error review)부(36)로 구성된다.
도 4 는 도 3 의 DBPSK(Differential Binary Phase Shift Keying) 디모듈레이션부의 상세 구성을 나타낸 도면으로, 상기 TPS 검출부(21)의 TPS 데이터를 소정 시간 지연 및 컨쥬게이트한 후 이를 혼합하는 다수개의 신호 변환부(22-1a~22-1n)와, 상기 다수개의 신호 변환부(22-1a~22-1n)의 신호를 가산하는 가산부(22-2)와, 상기 가산부(22-2)의 신호로부터 위상차를 검출하는 위상차 검출부(22-3)로 구성된다.
상기 다수개의 신호 변환부(22-1a~22-1n)는 각각 상기 TPS 검출부(21)의 TPS 데이터를 소정 시간 지연시켜 출력하는 지연부(111)와, 상기 TPS 검출부(21)의 TPS 데이터를 컨쥬게이트하여 그 결과신호를 출력하는 컨쥬게이트부(112)와, 상기 지연부(111)의 신호와 컨쥬게이트부(112)의 신호를 혼합하는 혼합부(113)로 구성된다.
도 5 는 도 3 의 TPS 동기신호 검출부의 상세 구성을 나타낸 도면으로, 상기 시프트 레지스터(31)의 신호와 기설정된된 "0011010111101110"을 비트당 연산하여 오드_프레임_싱크(odd_frame_sync)를 각각 출력하는 제 1 연산부(32a)와, 상기 시프트 레지스터(5a)의 신호와 기설정된된 "1100101000010001"를 비트당 연산하여 이븐_프레임_싱크(even_frame_sync)를 각각 출력하는 제 2 연산부(32b)와, 상기 제 1 및 제 2 연산부(2a)(2b)의 신호에 따라 프레임_인포(Frame_info)신호와 심볼_인덱스(Symbol_index)신호를 출력하는 제 1 출력 로직부(32c)로 구성된다.
도 6 은 도 3 의 신드럼 레지스터의 상세 구성을 나타낸 도면으로, 상기 TPS 동기신호 검출부(2)의 프레임_인포(Frame_info)신호에 따라 기설정된 오드_리메인더_1(odd_remainder_1)의 값 또는 이븐_리메인더_1(even_remainder_1)의 값에 따라 멀티플렉스하여 출력하는 제 1 멀티플렉서(33-1)와, 상기 DBPSK 디모듈레이션부(22)의 TPS 데이터를 상기 제 1 멀티플렉서(33-1)에서 멀티플렉싱된 신호에 따라 신드럼(Syndrome)을 계산하기 위한 리메인더(Remainder)값을 검출하기 위한 리메인더_1_레지스터(Remainder_1_register)(33-2)와, 상기 TPS 동기신호 검출부(2)의 프레임_인포(Frame_info)신호에 따라 기설정된 오드_리메인더_2(odd_remainder_2)의 값 또는 이븐_리메인더_2(even_remainder_2)의 값에 따라 멀티플렉스하여 출력하는 제 2 멀티플렉서(33-3)와, 상기 DBPSK 디모듈레이션부(22)의 TPS 데이터를 상기 제 2 멀티플렉서(33-3)에서 멀티플렉싱된 신호에 따라 신드럼(Syndrome)을 계산하기 위한 리메인더(Remainder)값을 검출하기 위한 리메인더_2_레지스터(Remainder_2_register)(33-4)와, 상기 리메인더_1_레지스터(Remainder_1_register)(33-2)의 신호와 리메인더_2_레지스터(Remainder_2_register)(33-4)를 신드럼 로직(Syndrome logic)을 수행하여 신드럼(Syndrome)값을 검출하는 신드럼_로직부(33-5)로 구성된다.
도 7 은 도 3 의 동기신호 검출부의 프레임_인포(Frame_info)신호 및 내용을 나타낸 도면이고, 도 8 은 로서, 도 3 의 에러 리뷰(Error review)부의 상세 구성을 나타낸 도면으로, 상기 TPS 동기신호 검출부(3)의 프레임_인포(Frame_info)신호중 오드_프레임_싱크(odd_frame_sync)를 인버트하는 제 1 인버터(36-1)와, 상기 TPS 동기신호 검출부(3)의 프레임_인포(Frame_info)신호중 이븐_프레임_싱크(even_frame_sync)를 인버트하는 제 2 인버터(36-2)와, 상기 에러 정정부(35)의 신호를 인버트하는 제 3 인버터(36-3)와, 상기 제 1 인버터(36-1)의 신호와 상기 제 3 인버터(36-3)의 신호를 논리곱하는 제 1 앤드 게이트(36-4)와, 상기 제 2 인버터(36-2)의 신호와 에러 정정부(35)의 신호를 논리곱하는 제 2 앤드 게이트(36-5)와, 상기 제 1 및 제 2 앤드 게이트(36-4)(36-5)의 신호를 배타적 논리합하는 익스클루시브 오어 게이트(36-6)와, 상기 익스클루시브 오어 게이트(36-6)의 신호에 따라 에러 정정부(35)에서 에러가 정정된 TPS 데이터를 출력하는 제 2 출력 로직부(36-7)로 구성된다.
이와 같이 구성된 본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 동작을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치의 일반적인 구성 요소는 전술한 도 1 의 구성 요소와 동일함으로 생략하고, 도 2 를 참조하여 TPS 추출부(2)와 TPS 디코더(3)에 대하여 설명하면 다음과 같다.
먼저, TPS 추출부(2)내 TPS 데이터 추출부(21)는 상기 FFT부(1)의 신호로부터 TPS 데이터를 추출한다.
즉 TPS 데이터 추출부(21)에서는 상기 FFT(1)의 출력에서 알고 있는 위치의 값들을 추출하며, 이렇게 추출된 데이터는 한 심볼당 2K 모드일 영우에는 17개, 8K 모드일 경우에는 68개가 된다.
상기 추출된 데이터는 DBPSK 모듈레이션(modulation)되어 있다.
그러면 DBPSK 디모듈레이션부(22)는 상기 TPS 추출부(21)의 신호를 DBPSK 디모듈레이트하여 그 결과신호를 출력한다.
즉 도 4 에 도시된 바와 같이, DBPSK 디모듈레이션부(22)내 다수개의 신호 변환부(22-1a~22-1n)는 상기 TPS 검출부(21)의 TPS 데이터를 소정 시간 지연 및 컨쥬게이트한 후 이를 혼합하여 그 결과신호를 출력한다.
상기 다수개의 신호 변환부(22-1a~22-1n)내 각각의 지연부(111)는 상기 TPS 검출부(21)의 TPS 데이터를 소정 시간 지연시켜 각각 출력한다.
상기 다수개의 신호 변환부(22-1a~22-1n)의 수는 상기 2K 모드 또는 8K 모드에 따라 다르며, 2K 모드일 경우 17개, 8K 모드일 경우 68개이다.
그러면 컨쥬게이트(Conjugate)부(112)는 상기 TPS 검출부(21)의 TPS 데이터를 컨쥬게이트하여 그 결과신호를 각각 출력한다.
이에 따라 혼합부(113)는 상기 지연부(111)의 신호와 컨쥬게이트부(112)에서 각각 출력된 신호를 각각 혼합하여 그 결과신호를 출력한다.
그러면 가산부(22-2)는 상기 다수개의 신호 변환부(22-1a~22-1n)의 신호를 가산하여 잡음(Noise) 성분을 감소시킨 후 그 결과신호를 출력한다.
이에 따라 위상차 검출부(22-3)는 상기 가산부(22-2)의 신호로부터 위상차를 검출하여 그 결과신호를 출력한다.
즉 위상차 검출부(22-3)는 상기 가산부(22-2)의 신호가 '0'보다 크다면 위상차를 0으로, '0'보다 작다면 위상차를 180으로 판단하여 위상차가 0이면 TPS 데이터의 값이 0으로, 위상차가 180이면 TPS 데이터의 값이 1로 출력된다.
또한, TPS 디코더(3)내 시프트 레지스터(31)는 상기 DBPSK 디모듈레이션부(22)의 하나의 TPS 블록을 저장한 후 출력한다.
상기 시프트 레지스터(31)는 기본적으로 67개의 TPS 데이터들을 저장한다.
그러면 TPS 동기신호 검출부(32)는 상기 시프트 레지스터(31)의 TPS 블록으로부터 동기화 워드(Synchronization word)를 검출하고 현재의 심볼 인덱스(Symbol Index)신호와 현재의 프레임을 이루기 위한 프레임_인포(Frame_info)신호를 검출하여 그 결과신호를 출력한다.
즉 도 5 에 도시된 바와 같이, TPS 동기신호 검출부(32)내 제 1 연산부(32a)는 상기 시프트 레지스터(31)의 신호와 기설정된된 "0011010111101110"을 비트당 연산하여 오드_프레임_싱크(odd_frame_sync)를 각각 출력한다.
아울러 제 2 연산부(32b)는 상기 시프트 레지스터(5a)의 신호와 기설정된된 "1100101000010001"를 비트당 연산하여 이븐_프레임_싱크(even_frame_sync)를 각각 출력한다.
상기 "0011010111101110"은 도 2 에 도시된 TPS 시그널링 정보와 포맷의 동기와 워드(Synchronization word)를 나타낸 S1~S16의 수퍼 프레임중 첫 번째와 세 번째 프레임이고, "1100101000010001"은 상기 동기와 워드(Synchronization word)를 나타낸 S1~S16의 수퍼 프레임중 두 번째와 네 번째 프레임을 각각 나타내며, 홀수 프레임과 짝수 프레임의 값이 다르므로 이것을 이용하여 TPS 데이터 블록의 에러 유/무를 판단한다.
상기 S1~S16은 상기 시프트 레지스터(31)에 저장된 값들중 앞의 16개를 의미하므로, 상기 제 1 및 제 2 연산부(31a)(31b)에서는 상기 값들과 동기와 워드(Synchronization word)와 비교하여 일치 여부를 판단하여 홀수 프레임과 일치한다면 오드_프레임_싱크(odd_frame_sync)로 0을, 짝수 프레임과 일치한다면 이븐_프레임_싱크(even_frame_sync)로 0을 각각 출력한다.
그러면 제 1 출력 로직부(32c)는 상기 제 1 및 제 2 연산부(2a)(2b)의 신호에 따라 프레임_인포(Frame_info)신호와 심볼_인덱스(Symbol_index)신호를 출력한다.
이에 따라 신드럼 레지스터(Syndrome register)(33)는 상기 DBPSK 디모듈레이션부(22)의 신호를 상기 TPS 동기신호 검출부(32)의 프레임_인포(Frame_info)신호에 따라 BCH 디코딩을 위한 신드럼(Syndrome)을 검출하여 그 결과신호를 출력한다.
즉 도 6 에 도시된 바와 같이, 신드럼 레지스터(Syndrome register)(33)내 제 1 멀티플렉서(33-1)는 상기 TPS 동기신호 검출부(2)의 프레임_인포(Frame_info)신호에 따라 기설정된 오드_리메인더_1(odd_remainder_1)의 값 또는 이븐_리메인더_1(even_remainder_1)의 값을 멀티플렉스하여 출력한다.
그러면 리메인더_1_레지스터(Remainder_1_register)(33-2)는 상기 DBPSK 디모듈레이션부(22)의 TPS 데이터를 상기 제 1 멀티플렉서(33-1)에서 멀티플렉싱된 신호에 따라 신드럼(Syndrome)을 계산하기 위한 리메인더(Remainder)값을 검출하여 그 결과값을 출력한다.
아울러 제 2 멀티플렉서(33-3)는 상기 TPS 동기신호 검출부(2)의 프레임_인포(Frame_info)신호에 따라 기설정된 오드_리메인더_2(odd_remainder_2)의 값 또는 이븐_리메인더_2(even_remainder_2)의 값을 멀티플렉스하여 출력한다.
그러면 리메인더_2_레지스터(Remainder_2_register)(33-4)는 상기 DBPSK 디모듈레이션부(22)의 TPS 데이터를 상기 제 2 멀티플렉서(33-3)에서 멀티플렉싱된 신호에 따라 신드럼(Syndrome)을 계산하기 위한 리메인더(Remainder)값을 검출하여 그 결과값을 출력한다.
여기서 상기 리메인더_1_레지스터(Remainder_1_register)(33-2)와 리메인더_2_레지스터(Remainder_2_register)(33-4)는 상기 S1~S16까지의 리메인더(Remainder)값을 미치 초기값으로 설정하여 S17부터 동작시키므로써 상기 시프트 레지스터(31)의 크기를 16개만큼 감소시킬 수 있다.
그리고 상기 오드_리메인더_1(odd_remainder_1)의 값 또는 이븐_리메인더_1(even_remainder_1)의 값 및 오드_리메인더_2(odd_remainder_2)의 값 또는 이븐_리메인더_2(even_remainder_2)의 값은 각각의 미니멀 폴리노미얼 &phgr;1=1+x3+x7, &phgr;2=1+x+x2+x3+x7에 대한 홀수 및 짝수 프레임에 대한 리메인더(Remainder)의 값이며, 이것의 선택은 상기 오드_프레임_싱크(odd_frame_sync)와 이븐_프레임_싱크(even_frame_sync)에 따라 이루어진다.
또한, 이것은 16심볼만큼의 시간을 줄일 수 있다는 사실을 알려준다.
이에 따라 신드럼_로직부(33-5)는 상기 리메인더_1_레지스터(Remainder_1_register)(33-2)의 신호와 리메인더_2_레지스터(Remainder_2_register)(33-4)를 신드럼 로직(Syndrome logic)을 수행하여 신드럼(Syndrome)값을 검출하여 출력한다.
즉 신드럼_로직부(33-5)는 S67까지의 TPS 데이터의 입력이 끝나면 신드럼(Syndrome)값을 검출하여 출력한다.
상기 검출된 신드럼(Syndrome)값이 0이되면 에러가 발생하지 않았다는 것을 의미한다.
그러면 에러 로케이션 폴리노미얼(Error location polynomial)부(34)는 상기 신드럼 레지스터(Syndrome register)(33)의 신드럼(Syndrome)에 따라 현재 에러가 발생한 비트의 위치를 검출하여 그 결과신호를 출력한다.
여기서 S1~S16 사이에서는 동기화 워드(Synchronization word)의 사용 특성 때문에 에러가 발생하지 않고, S54~S67 사이에서는 BCH 코드에서의 에러 보호 기능을 하므로 실제 데이터와는 무관함으로 에러에 대하여 신경쓸 필요가 없다.
따라서 상기 시프트 레지스터(31)에는 S54~S67의 값을 저장할 필요가 없으므로, 또 다시 크기를 14개만큼감소시킬 수 있어 37개의 TPS 데이터만을 저장해도 무관하다.
이에 따라 에러 정정부(35)는 상기 에러 로케이션 폴리노미얼(Error location polynomial)부(34)에서 검출된 위치에 따라 상기 시프트 레지스터(31)의 신호에 대한 에러 정정을 수행하여 그 결과신호를 출력한다.
그러면 에러 리뷰(Error review)부(36)는 상기 에러 정정부(35)에서 에러가 정정된 신호를 상기 동기신호 검출부(32)의 프레임_인포(Frame_info)신호에 따라 보완하여 TPS 데이터를 출력한다.
여기서 도 2 에 도시된 바와 같이, 상기 프레임_인포(Frame_info)신호는 홀수 프레임의 경우 오드_프레임_싱크(odd_frame_sync)가 0, 짝수 프레임의 경우 이븐_프레임_싱크(even_frame_sync)가 0이고, 상기 TPS 데이터중 S23과 S24이 현재의 프레임을, S25~S39이 다음 수퍼 프레임에 대한 정보를, 나머지가 현재의 수퍼 프레임에 대한 정보를 나타내며, 상기 S23과 S24는 도 7 에 도시된 바와 같고, 상기 S24가 0이라면 홀수 프레임을, 1이라면 짝수 프레임을 각각 나타내고, 상기 오드_프레임_싱크(odd_frame_sync)가 0일 경우 S24는 0이, 이븐_프레임_싱크(even_frame_sync)가 0일 경우 S24는 1이 된다.
즉 도 8 에 도시된 바와 같이, 에러 리뷰(Error review)부(36)내 제 1 인버터(36-1)는 상기 TPS 동기신호 검출부(3)의 프레임_인포(Frame_info)신호중 오드_프레임_싱크(odd_frame_sync)를 인버트하여 그 결과신호를 출력한다.
아울러 제 2 인버터(36-2)는 상기 TPS 동기신호 검출부(3)의 프레임_인포(Frame_info)신호중 이븐_프레임_싱크(even_frame_sync)를 인버트하여 그 결과신호를 출력한다.
그리고 제 3 인버터(36-3)는 상기 에러 정정부(35)의 신호를 인버트하여 그 결과신호를 출력한다.
그러면 제 1 앤드 게이트(36-4)는 상기 제 1 인버터(36-1)의 신호와 상기 제 3 인버터(36-3)의 신호를 논리곱하여 그 결과신호를 출력한다.
아울러 제 2 앤드 게이트(36-5)는 상기 제 2 인버터(36-2)의 신호와 에러 정정부(35)의 신호를 논리곱하여 그 결과신호를 출력한다.
이에 따라 익스클루시브 오어 게이트(36-6)는 상기 제 1 및 제 2 앤드 게이트(36-4)(36-5)의 신호를 배타적 논리합하여 그 결과신호를 출력한다.
그러면 제 2 출력 로직부(36-7)는 상기 익스클루시브 오어 게이트(36-6)의 신호에 따라 에러 정정부(35)에서 에러가 정정된 TPS 데이터를 출력한다.
즉 제 2 출력 로직부(36-7)는 상기 익스클루시브 오어 게이트(36-6)의 신호가 1이라면 현재의 TPS 데이터에 에러가 발생하지 않았다는 것을 의미함으로 상기 에러 정정부(35)의 신호를 출력한다.
아울러 상기 익스클루시브 오어 게이트(36-6)의 신호가 0이라면 에러가 발생하였다는 것을 의미함으로 상기 제 2 출력 로직부(36-7)은 에러가 검출되지 않을 때까지 상기의 과정을 반복 수행한다.
이상에서 설명한 바와 같이 본 발명에 따른 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치는 TPS 데이터의 고유한 성질을 이용하여 동기화 워드(Synchronization word)의 에러를 해결함으로써 가능한한 정확하고 빠른 TPS 데이터를 추출할 수 있는 효과가 있다.
도 1 은 일반적인 DVB-T(Digital Video Broadcasting-Terrestrial) 시스템의 전체 수신 시스템중 TPS(Transmission Parameter Signalling) 디코더에 관련된 블럭 구성을 나타낸 도면
도 2 는 도 1 의 TPS 시그널링 정보와 포맷을 나타낸 도면
도 3 은 본 발명에 따른 TPS 추출부와 TPS 디코더의 구성을 나타낸 도면
도 4 는 도 3 의 DBPSK(Differential Binary Phase Shift Keying) 디모듈레이션부의 상세 구성을 나타낸 도면
도 5 는 도 3 의 TPS 동기신호 검출부의 상세 구성을 나타낸 도면
도 6 은 도 3 의 신드럼 레지스터의 상세 구성을 나타낸 도면
도 7 은 도 3 의 동기신호 검출부의 프레임_인포(Frame_info)신호 및 내용을 나타낸 도면
도 8 은 도 3 의 에러 리뷰(Error review)부의 상세 구성을 나타낸 도면
도면의 주요부분에 대한 부호의 설명
2 : TPS 추출부 21 : TPS 데이터 추출부
22 : 디모듈레이션부 3 : TPS 디코더
31 : 시프트 레지스터 32 : TPS 동기신호 검출부
33 : 신드럼 레지스터(Syndrome register)
34 : 에러 로케이션 폴리노미얼(Error location polynomial)부
35 : 스퀴즈 36 : 에러 리뷰(Error review)부

Claims (1)

  1. 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부와 에러 정정부를 구비한 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치에 있어서,
    상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 1 패턴을 논리연산하는 제 1 논리연산부와,
    상기 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 동기신호 검출부의 출력신호내 제 2 패턴을 논리연산하는 제 2 논리연산부와,
    상기 에러 정정부의 신호를 논리연산하는 제 3 논리연산부와,
    상기 제 1 논리연산부의 신호와 상기 제 3 논리연산부의 신호를 논리연산하는 제 4 논리연산부와,
    상기 제 2 논리연산부의 신호와 에러 정정부의 신호를 논리곱하는 제 5 논리연산부와,
    상기 제 4 및 제 5 논리연산부의 신호를 논리연산하는 제 6 논리연산부와,
    상기 에러 정정부의 신호를 제 6 논리연산부의 신호에 따라 에러가 정정된 트랜스미션 파라미터 시그널(Transmission Parameter Signalling) 데이터를 출력하는 출력 로직부를 포함하여 구성된 것을 특징으로 하는 디지털 티브이(Digital TV)의 트랜스미션 파라미더 시그널(TPS)신호 검출장치.
KR10-1998-0058900A 1998-12-26 1998-12-26 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치 KR100519282B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0058900A KR100519282B1 (ko) 1998-12-26 1998-12-26 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0058900A KR100519282B1 (ko) 1998-12-26 1998-12-26 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치

Publications (2)

Publication Number Publication Date
KR20000042650A KR20000042650A (ko) 2000-07-15
KR100519282B1 true KR100519282B1 (ko) 2005-11-25

Family

ID=19565903

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0058900A KR100519282B1 (ko) 1998-12-26 1998-12-26 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치

Country Status (1)

Country Link
KR (1) KR100519282B1 (ko)

Also Published As

Publication number Publication date
KR20000042650A (ko) 2000-07-15

Similar Documents

Publication Publication Date Title
EP0801501B1 (en) Viterbi decoder for digital packet signals
KR20070095473A (ko) 디지탈 신호 처리기용의 타이밍 복원 회로망
KR960020485A (ko) 에이치디티브이(hdtv) 수신장치
KR0141876B1 (ko) 고화질 텔레비젼 지에이 시스템의 180도 위상 에러 보정장치
US3851101A (en) Adaptive phase synchronizer
JPH11252038A (ja) デジタル放送の受信機
US6175391B1 (en) Digital TV receiver
KR960030596A (ko) 디지탈 전송신호의 복원 장치
KR100519282B1 (ko) 디지털 티브이(digital tv)의 트랜스미션 파라미더 시그널(tps)신호 검출장치
EP1006699B1 (en) Symbol synchronisation for multicarrier transmission
JPH0666777B2 (ja) デジタル情報信号の同期方法および同期装置
KR100311965B1 (ko) 동기검출장치및그방법
US7664186B2 (en) Channel decoding for multicarrier signal transmission by means of DC-offset and carrier-frequency offset-dependent weighting of reliability information
KR970003971B1 (ko) 위성 방송 수신 시스템에서 동기검출기의 위상 천이 보정 장치
EP1091579B1 (en) Trellis demapper for Trellis decoder
US7263141B1 (en) Code mapping in a trellis decoder
KR100748490B1 (ko) 디브이비-티 수신 시스템의 티피에스 추출 장치
JP2002217864A (ja) デジタル信号受信装置
KR0134338B1 (ko) 디지탈전송시스템의 동기검출방법 및 그 장치
KR100227487B1 (ko) Hdtv 필드동기 검출시스템
KR20020024703A (ko) 디지털 텔레비젼 방송의 vsb/cofdm 신호 판별방법
JP3856586B2 (ja) 同期判定装置
EP1209912A1 (en) Slicing circuit
KR19990004172A (ko) 디지탈 오디오 수신기의 타이밍 동기장치
JP3838301B2 (ja) ディジタル信号受信回路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee