KR100464154B1 - Apparatus for Between Switching Board and Subscriber Board duplexing implementation - Google Patents

Apparatus for Between Switching Board and Subscriber Board duplexing implementation Download PDF

Info

Publication number
KR100464154B1
KR100464154B1 KR10-2002-0035222A KR20020035222A KR100464154B1 KR 100464154 B1 KR100464154 B1 KR 100464154B1 KR 20020035222 A KR20020035222 A KR 20020035222A KR 100464154 B1 KR100464154 B1 KR 100464154B1
Authority
KR
South Korea
Prior art keywords
board
switching
data
link
parallel
Prior art date
Application number
KR10-2002-0035222A
Other languages
Korean (ko)
Other versions
KR20040000094A (en
Inventor
손병찬
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0035222A priority Critical patent/KR100464154B1/en
Publication of KR20040000094A publication Critical patent/KR20040000094A/en
Application granted granted Critical
Publication of KR100464154B1 publication Critical patent/KR100464154B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2203/00Aspects of automatic or semi-automatic exchanges
    • H04M2203/05Aspects of automatic or semi-automatic exchanges related to OAM&P

Abstract

본 발명은 SERDES(Serializer/Deserializer)를 이용하여 스위칭 보드와 가입자 보드 간을 연결하는 링크를 이중화할 수 있도록 하는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 관한 것이다.The present invention relates to an apparatus for implementing redundancy between a switching board and a subscriber board, which enables the link connecting the switching board and the subscriber board to be redundant by using a serializer / deserializer (SERDES).

종래에는 보드들을 이중화하고 케이블을 풀 크로스로 연결했기 때문에, 포트 이중화는 이루어지지 않고 보드 이중화만 이루어지게 되는 문제점이 있다.In the related art, since boards are duplexed and cables are connected in full cross, there is a problem that only board duplication is made without port duplication.

본 발명은 한 포트당 주 채널과 보조 채널을 제공하는 SERDES 칩을 이용하여 스위칭 보드와 가입자 보드 간을 연결함으로써, 스위칭 보드와 가입자 보드 간을 연결하는 링크를 이중화할 수 있게 된다.According to the present invention, a link between a switching board and a subscriber board can be duplicated by connecting the switching board and the subscriber board by using a SERDES chip providing a primary channel and an auxiliary channel per port.

Description

스위칭 보드와 가입자 보드 간의 이중화 구현 장치{Apparatus for Between Switching Board and Subscriber Board duplexing implementation}Apparatus for Between Switching Board and Subscriber Board duplexing implementation}

본 발명은 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 관한 것으로서, 특히 SERDES(Serializer/Deserializer)를 이용하여 스위칭 보드와 가입자 보드 간을 연결하는 링크를 이중화할 수 있도록 하는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 관한 것이다.The present invention relates to an apparatus for implementing redundancy between a switching board and a subscriber board, and more particularly, to implement redundancy between a switching board and a subscriber board by using a serializer / deserializer (SERDES) to duplicate a link connecting the switching board and the subscriber board. Relates to a device.

일반적으로 핵심망을 구성하는 교환기는 데이터 스위칭을 담당하는 스위칭 보드와, 스위칭된 데이터를 가입자 보드로 전송하는 링크 보드를 구비하여 이루어지는 데, 스위칭 보드와 가입자 보드를 케이블을 이용하여 연결하는 경우에는 시스템의 안정성을 높이기 위해 보드들을 이중화하고 케이블을 풀 크로스(Full-Cross)로 연결한다.In general, the switchboard constituting the core network includes a switching board that is responsible for data switching and a link board that transmits the switched data to the subscriber board. In the case of connecting the switching board and the subscriber board using a cable, Redundant boards and full-cable cables connect to increase reliability.

도 1은 종래 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치를 보인 도로, 이중화된 스위칭 보드A, B(10, 20)는 백플랜(Back Plane)(30)을 통해 병렬 링크(Parallel Link)로 가입자 보드(40)와 연결되는 데, 병렬 링크를 통해 전송되는 병렬 데이터는 백플랜(30)에서 분주되어 각각의 스위칭 보드A, B(10,20)로 입력된다.1 is a road showing a redundancy implementation device between a switching board and a subscriber board according to an exemplary embodiment, and the redundant switching boards A and B 10 and 20 are parallel links through a back plane 30. Link) is connected to the subscriber board 40, the parallel data transmitted through the parallel link is divided in the backplane 30 is input to each of the switching boards A, B (10, 20).

도 1에 도시하는 바와 같이, 종래 일실시예에 따른 스위칭 보드 및 가입자 보드 간의 이중화 장치는, 백플랜(30)에서 데이터가 분주되므로, 액티브 케이블이 탈장되어도 포트간 데이터 전송이 끊어지지 않게 된다.As shown in FIG. 1, in the duplexing device between the switching board and the subscriber board according to the conventional embodiment, since data is divided in the backplane 30, data transmission between ports is not interrupted even when the active cable is removed.

그러나, 스위칭 보드A, B(10, 20)와 가입자 보드(40) 간의 데이터 전송 속도가 1~2Gbps로 고속화되면서 펄스폭이 좁아지게 되어 데이터가 깨지기 쉬우므로 백플랜(30)에서의 분주가 불가능하게 되는 문제점이 있다.However, since the data transfer rate between the switching boards A and B 10 and 20 and the subscriber board 40 is increased to 1 to 2 Gbps, the pulse width is narrowed, and data is fragile, so that the division in the backplane 30 is impossible. There is a problem.

전술한 바와 같은 문제점을 해결하기 위해 종래에는 직렬 링크(Serial Link)를 이용하여 스위칭 보드A, B(10, 20)와 가입자 보드(40)를 연결하게 된다.In order to solve the above-described problems, conventionally, the switching boards A, B (10, 20) and the subscriber board 40 are connected by using a serial link.

도 2는 종래 타실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치를 보인 도로, 이중화되어 있는 스위칭 보드A, B(50, 60)는 직렬 링크로 가입자 보드(80)의 포트0, 1(83, 85)과 각각 연결되어 있다.Figure 2 is a road showing the redundancy between the switching board and the subscriber board according to another embodiment, the redundant switching boards A, B (50, 60) is a serial link port 0, 1 ( 83 and 85, respectively.

여기서, 가입자 보드(80)의 포트0(83)과 포트1(85)이 케이블A(port0_cableA, port1_cableA)를 액티브(Active)로 잡고 있는 경우에, 스위칭 보드A(50)와 포트1(85)을 연결하는 케이블A가 탈장되면, 포트1(85)은 스위칭 보드B(60)와 연결해주는 케이블B(port1_cableB)를 액티브로 잡게 된다.Here, when the port 0 (83) and the port 1 (85) of the subscriber board 80 is holding the cable A (port0_cableA, port1_cableA) as Active, switching board A (50) and port 1 (85) When the cable A connecting the cable is disconnected, the port 1 (85) is active to the cable B (port1_cableB) connecting to the switching board B (60).

따라서, 포트1(85)은 케이블B(port1_cableB)를 통해 스위칭 보드B(60)로 데이터를 전송하게 되고, 케이블B(port1_cableB)를 통해 포트1(85)로부터 데이터를 인가받은 스위칭 보드B(60)는 케이블B(port0_cableB)를 통해 포트0(83)으로 데이터를 전송하게 된다.Therefore, the port 1 85 transmits data to the switching board B 60 through the cable B port1_cableB, and the switching board B 60 receives data from the port 1 85 through the cable B port1_cableB. ) Transmits data to port 0 (83) through cable B (port0_cableB).

그러나, 포트0(83)은 케이블A(port0_cableA)를 액티브로 잡고 있으므로, 스탠바이(Standby) 상태의 케이블B(port0_cableB)를 통해 데이터를 수신하지 않게 되어 포트0(83)과 포트1(85) 사이의 데이터 전송이 끊어지게 된다.However, since port 0 83 holds cable A (port0_cableA) as active, data is not received through cable B (port0_cableB) in a standby state, and thus, between port 0 83 and port 1 (85). Data transmission is lost.

이로 인해, 각각의 스위칭 보드A, B(50, 60)는 서로 다른 데이터를 스위칭하게 되기 때문에, 포트 이중화는 이루어지지 않고 보드 이중화만 이루어지게 되는 문제점이 있다.As a result, since each of the switching boards A and B 50 and 60 switches different data, there is a problem that only the board duplication is performed without port duplication.

본 발명은 전술한 문제점을 해결하기 위해 안출된 것으로서, SERDES를 이용하여 스위칭 보드와 가입자 보드 간을 연결하는 링크를 이중화할 수 있도록 하는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치를 제공함에 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made in view of the above-described problem, and an object thereof is to provide a redundancy implementation apparatus between a switching board and a subscriber board, which enables the link connecting the switching board and the subscriber board to be redundant using SERDES. .

도 1은 종래 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치를 보인 도.1 is a diagram illustrating a redundancy implementation device between a switching board and a subscriber board according to an exemplary embodiment.

도 2는 종래 타실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치를 보인 도.2 is a diagram illustrating a redundancy implementation device between a switching board and a subscriber board according to another exemplary embodiment.

도 3은 본 발명의 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 구성을 보인 도.3 is a diagram illustrating a configuration of an apparatus for implementing redundancy between a switching board and a subscriber board according to an embodiment of the present invention.

도 4는 본 발명의 다른 실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 구성을 보인 도.4 is a diagram illustrating a configuration of an apparatus for implementing redundancy between a switching board and a subscriber board according to another embodiment of the present invention.

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

110, 120, 210, 220. 스위칭 보드, 111, 121. 제 1 수신 병렬 버퍼,110, 120, 210, 220. Switching board, 111, 121. The first receive parallel buffer,

113, 123. 제 2 수신 병렬 버퍼, 115, 125. 다중화부,113, 123. Second receive parallel buffer, 115, 125. Multiplexer,

117, 127, 215, 225. 제어부, 119, 129, 217, 227. 스위칭부,117, 127, 215, 225. Control unit, 119, 129, 217, 227. Switching unit,

143, 153, 213, 223. SERDES, 145, 155. 송신 병렬 버퍼,143, 153, 213, 223. SERDES, 145, 155. Send parallel buffer,

243, 253. 제 1 SERDES, 245, 255. 제 2 SERDES,243, 253. First SERDES, 245, 255. Second SERDES,

130, 230. 백플랜, 140, 150, 240, 250. 링크 보드,130, 230.backplane, 140, 150, 240, 250.link board,

160, 260. 가입자 보드160, 260. Subscriber Board

전술한 목적을 달성하기 위한 본 발명의 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치는, 이중화되어 데이터 스위칭을 담당하는 스위칭 보드와, 백플랜에서 분주되는 병렬 링크로 상기 스위칭 보드와 연결되고 이중화되어 상기 스위칭 보드와 가입자 보드 사이에 전송되는 데이터를 전달하는 링크 보드를 구비하여 이루어지는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 있어서, 상기 스위칭 보드는, 상기 백플랜을 통해 상기 각각의 링크 보드로부터 전송되는 병렬 데이터를 수신하는 제 1 및 제 2 수신 병렬 버퍼와; 제어부의 제어하에 상기 제 1 및 제 2 수신 병렬 버퍼를 통해 전송되는 병렬 데이터 중에서 어느 하나를 선택하여 전송받도록 하는 다중화부와; 상기 다중화부로부터 인가되는 데이터의 스위칭을 담당하는 스위칭부를 구비하고, 상기 링크 보드는, 이중화된 직렬 링크를 통해 가입자 보드에 접속되고 주 채널로 선정된 직렬 링크를 통해 상기 가입자 보드로부터 인가받은 직렬 데이터를 병렬 데이터로 변환하는 SERDER과; 상기 SERDER로부터 병렬 데이터를 수신하여 상기 스위칭 보드로 전송하는 송신 병렬 버퍼를 구비하는 것을 특징으로 한다.Redundancy implementation device between the switching board and the subscriber board according to an embodiment of the present invention for achieving the above object is connected to the switching board by the switching board which is redundant and responsible for data switching, and parallel links distributed in the backplane In the redundancy device between the switching board and the subscriber board comprising a link board for transmitting and transferring the data transmitted between the switching board and the subscriber board, the switching board, through the backplane First and second receive parallel buffers for receiving parallel data transmitted from the memory; A multiplexer configured to select and transmit any one of the parallel data transmitted through the first and second receive parallel buffers under the control of the controller; And a switching unit in charge of switching data applied from the multiplexer, wherein the link board is connected to a subscriber board through a redundant serial link and is serial data received from the subscriber board through a serial link selected as a main channel. SERDER for converting the data into parallel data; And a transmit parallel buffer for receiving parallel data from the SERDER and transmitting the parallel data to the switching board.

한편, 본 발명의 다른 실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치는, 이중화되어 데이터 스위칭을 담당하는 스위칭 보드와, 직렬 링크로 상기 스위칭 보드와 연결되고 이중화되어 상기 스위칭 보드와 가입자 보드 사이에 전송되는 데이터를 전달하는 링크 보드를 구비하여 이루어지는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 있어서, 상기 스위칭 보드는, 제어부의 제어하에 주 채널과 보조 채널을 통해 상기 각각의 링크 보드로부터 전송되는 직렬 데이터 중에서 어느 하나를 선택하여 병렬 데이터로 변환하는 SERDES와; 상기 SERDES에서 변환된 병렬 데이터의 스위칭을 담당하는 스위칭부를 구비하고, 상기 링크 보드는, 이중화된 직렬 링크를 통해 가입자 보드에 접속되고 주 채널로 선정된 직렬 링크를 통해 가입자 보드로부터 인가받은 직렬 데이터를 병렬 데이터로 변환하는 제1SERDES와; 상기 제1SERDES에서 변환된 병렬 데이터를 직렬 데이터로 변환하여 상기 스위칭 보드로 전송하는 제2SERDES를 구비하는 것을 특징으로 한다.Meanwhile, an apparatus for implementing redundancy between a switching board and a subscriber board according to another embodiment of the present invention includes a switching board that is redundantly configured to perform data switching, and is connected to the switching board by a serial link and is redundantly connected between the switching board and the subscriber board. In the redundancy device between the switching board and the subscriber board comprising a link board for transferring data transmitted to the subscriber board, the switching board is a serial transmission from the respective link board through the primary channel and the auxiliary channel under the control of the control unit SERDES for selecting any one of the data and converting the same into parallel data; And a switching unit for switching the parallel data converted in the SERDES, wherein the link board is connected to the subscriber board through a redundant serial link and receives serial data received from the subscriber board through a serial link selected as a main channel. First SERDES for converting to parallel data; And a second SERDES for converting the parallel data converted in the first SERDES into serial data and transmitting the serial data.

이하에서는 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 대해서 상세하게 설명한다.Hereinafter, a redundant implementation apparatus between a switching board and a subscriber board according to an exemplary embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명의 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 구성을 보인 도로, 이중화되어 데이터 스위칭을 담당하는 스위칭 보드A, B(110, 120)와, 이중화되어 스위칭 보드A, B(110, 120)에서 스위칭된 데이터를 가입자 보드(160)로 전송하는 링크 보드A, B(140, 150)를 구비하여 이루어지되, 링크 보드 A, B(140, 150)는 직렬 링크로 가입자 보드(160)의 포트0, 1(163, 165)과 각각 연결되어 있다.Figure 3 is a road showing the configuration of the redundancy implementation device between the switching board and the subscriber board according to an embodiment of the present invention, the switching boards A, B (110, 120) and the duplexed to handle data switching, duplexed switching board A And the link boards A and B (140, 150) for transmitting the data switched from the B (110, 120) to the subscriber board (160), wherein the link boards A, B (140, 150) are serial links. Ports 0 and 1 163 and 165 of the subscriber board 160 are respectively connected.

이와 같은 구성에 있어서, 스위칭 보드A, B(110, 120)와 링크 보드A, B(140, 150)는 병렬 링크로 연결되어 있으며, 백플랜(130)에서 병렬 링크를 분주하여 포트 이중화를 구현한다.In such a configuration, the switching boards A and B (110 and 120) and the link boards A and B (140 and 150) are connected by parallel links, and port duplication is implemented by dividing the parallel links in the backplane 130. do.

여기서, 각각의 스위칭 보드A, B(110, 120)는 백플랜(130)을 통해 링크 보드A, B(140, 150)로부터 전송되는 병렬 데이터를 수신하는 제 1 수신 병렬 버퍼(111, 121)와 제 2 수신 병렬 버퍼(113, 123)와, 제어부(117, 127)의 제어하에 제 1 수신 병렬 버퍼(111, 121)와 제 2 수신 병렬 버퍼(113, 123)를 통해 수신되는 데이터 중에서 어느 하나를 선택하여 입력받도록 하는 다중화부(115, 125)와, 다중화부(115, 125)로부터 인가되는 데이터의 스위칭을 담당하는 스위칭부(119, 129)와, 다중화부(115, 125)를 제어하는 제어부(117, 127)를 구비하여 이루어진다.Here, each of the switching boards A and B 110 and 120 receives first parallel parallel buffers 111 and 121 for receiving parallel data transmitted from the link boards A and B 140 and 150 through the backplane 130. And data received through the second reception parallel buffers 113 and 123 and the first reception parallel buffers 111 and 121 and the second reception parallel buffers 113 and 123 under the control of the controllers 117 and 127. Controls the multiplexers 115 and 125 to select and input one, the switching units 119 and 129 which are responsible for switching data applied from the multiplexers 115 and 125, and the multiplexers 115 and 125 It comprises a control unit (117, 127).

그리고, 링크 보드 A, B(140, 150)는 직렬 링크를 통해 가입자 보드(160)로부터 인가되는 직렬 데이터를 병렬 데이터로 변환하는 SERDES(143, 153)와, SERDES(143, 153)로부터 병렬 데이터를 수신하여 스위칭 보드A, B(110, 120)의 해당 수신 병렬 버퍼로 전송하는 송신 병렬 버퍼(145, 155)를 구비하여 이루어지되, SERDES(143, 153)는 한 포트당 주 채널(Primary Channel)과 보조 채널(Reduncy Channel)을 제공한다.The link boards A and B (140, 150) are SERDES (143, 153) for converting serial data applied from the subscriber board (160) to parallel data through a serial link, and parallel data from the SERDES (143, 153). And transmit parallel buffers 145 and 155 for receiving and transmitting the received parallel buffers of the switching boards A and B 110 and 120, respectively. SERDES 143 and 153 is a primary channel per port. ) And an auxiliary channel.

이하에서는 도 3을 참조하여 본 발명의 일실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 동작에 대해서 설명하기로 한다.Hereinafter, referring to FIG. 3, an operation of an apparatus for implementing redundancy between a switching board and a subscriber board according to an embodiment of the present invention will be described.

우선, 가입자 보드(160)의 포트0(163)과 포트1(165)이 케이블A(port0_cableA, port1_cableA)를 주 채널로 잡고 있고, 케이블B(port0_cableB, port1_cableB)를 보조 채널로 잡고 있는 경우에, 링크 보드A(140)와 포트1(165)을 연결하는 케이블A(port1_cableA)가 탈장되면, 포트1(165)은 링크 보드B(150)와 연결해주는 케이블B(port1_cableB)를 주 채널로 잡게 된다.First, when port 0 163 and port 1 165 of subscriber board 160 hold cables A (port0_cableA, port1_cableA) as the primary channel, and cable B (port0_cableB, port1_cableB) as the secondary channel, When the cable A (port1_cableA) connecting the link board A 140 and the port 1 165 is dismounted, the port 1 165 takes the cable B (port1_cableB) connecting with the link board B 150 as the main channel. .

따라서, 포트1(165)은 케이블B(port1_cableB)를 통해 링크 보드B(150)로 데이터를 전송하게 되고, 케이블B(port1_cableB)를 통해 포트1(165)로부터 데이터를 인가받은 링크 보드B(150)는 수신받은 직렬 데이터를 SERDES(153)에서 병렬 데이터로 변환한 뒤, 송신 병렬 버퍼(155)를 통해 스위칭 보드 측으로 전송하면, 데이터는 백플랜(130)에서 분주되어 스위칭 보드A(110)의 제 2 수신 병렬 버퍼(113)로 인가된다.Accordingly, the port 1 165 transmits data to the link board B 150 through the cable B (port1_cableB), and the link board B 150 receives data from the port 1 165 through the cable B (port1_cableB). ) Converts the received serial data into parallel data in the SERDES 153 and then transmits the data to the switching board through the transmit parallel buffer 155. Is applied to the second receive parallel buffer 113.

전술한 바와 같이, 제 2 수신 병렬 버퍼(113)를 통해 링크 보드B(150)로부터 데이터를 수신한 스위칭 보드A(110)는 데이터를 링크 보드A(140)로 스위칭하게 되고, 스위칭 보드A(110)로부터 데이터를 수신한 링크 보드A(140)는 수신한 병렬 데이터를 직렬 데이터로 변환한 뒤, 가입자 보드(160)의 포트0(163)으로 전송한다.As described above, the switching board A 110 that receives data from the link board B 150 through the second receiving parallel buffer 113 switches the data to the link board A 140, and the switching board A ( The link board A 140 receiving the data from the 110 converts the received parallel data into serial data and transmits the converted parallel data to the port 0 163 of the subscriber board 160.

도 4는 본 발명의 다른 실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 구성을 보인 도로, 이중화되어 데이터 스위칭을 담당하는 스위칭 보드A, B(210, 220)와, 이중화되어 스위칭 보드A, B(210, 220)에서 스위칭된 데이터를 가입자 보드(260)로 전송하는 링크 보드A, B(240, 250)를 구비하여 이루어지되, 링크 보드 A, B(240, 250)는 직렬 링크로 가입자 보드(260)의 포트0, 1(263, 265)과 각각 연결되어 있다.Figure 4 is a road showing the configuration of the redundancy implementation device between the switching board and the subscriber board according to another embodiment of the present invention, the switching boards A, B (210, 220) that are redundant to handle the data switching, and duplexed switching board A And link boards A and B (240, 250) for transmitting the data switched from B (210, 220) to the subscriber board (260), wherein the link boards A, B (240, 250) are serial links. Ports 0 and 1 263 and 265 of the subscriber board 260 are respectively connected.

이와 같은 구성에 있어서, 스위칭 보드A, B(210, 220)와 링크 보드A, B(240, 250)는 직렬 링크로 각각 연결되어 포트 이중화를 구현한다.In such a configuration, the switching boards A and B 210 and 220 and the link boards A and B 240 and 250 are connected by serial links, respectively, to implement port redundancy.

여기서, 각각의 스위칭 보드A, B(210, 220)는 제어부(215, 225)의 제어하에 주 채널과 보조 채널을 통해 링크 보드A, B(240, 250)로부터 전송되는 직렬 데이터 중에서 어느 하나를 선택하여 병렬 데이터로 변환하는 SERDES(213, 223)와, SERDES(213, 223)에서 변환된 병렬 데이터의 스위칭을 담당하는 스위칭부(217, 227)와, SERDES(213, 223)를 제어하는 제어부(215, 225)를 구비하여 이루어지되, SERDES(213, 223)는 한 포트당 주 채널과 보조 채널을 제공한다.Here, each of the switching boards A and B (210, 220) is any one of the serial data transmitted from the link boards A, B (240, 250) through the primary channel and the auxiliary channel under the control of the control unit (215, 225). Control unit for controlling SERDES (213, 223) for selecting and converting to parallel data, switching units (217, 227) for switching parallel data converted in SERDES (213, 223), and SERDES (213, 223). 215 and 225, but SERDES 213 and 223 provide primary and secondary channels per port.

그리고, 링크 보드 A, B(240, 250)는 직렬 링크를 통해 가입자 보드(260)로부터 인가되는 직렬 데이터를 병렬 데이터로 변환하는 제1SERDES(243, 253)와, 제1SERDES(243, 253)에서 변환된 병렬 데이터를 인가받아 직렬 데이터로 변환한 후, 스위칭 보드A, B(210, 220)로 데이터를 전송하는 제2SERDES(245, 255)를 구비하여 이루어지되, 제1SERDES(243, 253) 및 제2SERDES(245, 255)는 한 포트당 주 채널과 보조 채널을 제공한다.In addition, the link boards A and B 240 and 250 may include the first SERDESs 243 and 253 for converting serial data applied from the subscriber board 260 into parallel data through a serial link, and the first SERDESs 243 and 253. After receiving the converted parallel data and converting it into serial data, the second SERDES (245, 255) for transmitting data to the switching boards A, B (210, 220), and the first SERDES (243, 253) and The second SERDES 245 and 255 provide a primary channel and a secondary channel per port.

이하에서는 도 4를 참조하여 본 발명의 다른 실시예에 따른 스위칭 보드와 가입자 보드 간의 이중화 구현 장치의 동작에 대해서 설명하기로 한다.Hereinafter, referring to FIG. 4, an operation of an apparatus for implementing redundancy between a switching board and a subscriber board according to another embodiment of the present invention will be described.

우선, 가입자 보드(260)의 포트0(263)과 포트1(265)이 케이블A(port0_cableA, port1_cableA)를 주 채널로 잡고 있고, 케이블B(port0_cableB, Port1_cableB)를 보조 채널로 잡고 있는 경우에, 링크 보드A(240)와 포트1(265)을 연결하는 케이블A(port1_cableA)이 탈장되면, 포트1(265)은 링크 보드B(250)와 연결해주는 케이블B(port1_cableB)를 주 채널로 잡게 된다.First, when port 0 263 and port 1 265 of the subscriber board 260 hold the cable A (port0_cableA, port1_cableA) as the primary channel, and the cable B (port0_cableB, Port1_cableB) as the auxiliary channel, When the cable A (port1_cableA) connecting the link board A 240 and the port 1 265 is dismounted, the port 1 265 takes the cable B (port1_cableB) connecting with the link board B 250 as the main channel. .

따라서, 포트1(265)은 케이블B(port1_cableB)를 통해 링크 보드B(250)로 데이터를 전송하게 되고, 케이블B(port1_cableB)를 통해 포트1(265)로부터 데이터를 인가받은 링크 보드B(250)는 수신받은 직렬 데이터를 제1SERDES(253)에서 병렬 데이터로 변환하고, 제1SERDES(253)에서 변환된 병렬 데이터를 제2SERDES(255)에서 직렬 데이터로 변환한 뒤, 보조 채널을 통해 스위칭 보드 측으로 전송한다.Accordingly, the port 1 265 transmits data to the link board B 250 through the cable B (port1_cableB), and the link board B 250 receives data from the port 1 265 through the cable B (port1_cableB). ) Converts the received serial data into parallel data in the first SERDES 253, converts parallel data converted in the first SERDES 253 into serial data in the second SERDES 255, and then converts the serial data into the switching board through an auxiliary channel. send.

전술한 바와 같이, 링크 보드B(250)에서 전송한 직렬 데이터는 보조 채널을 통해 스위칭 보드A(210)로 전송되는 데, 링크 보드B(250)로부터 직렬 데이터를 전송받은 스위칭 보드A(210)는 SERDES(213)에서 전송받은 직렬 데이터를 병렬 데이터로 변환하여 스위칭부(217)에서 스위칭한 뒤, SERDES(213)에서 스위칭된 병렬 데이터를 직렬 데이터로 변환하여 주 채널을 통해 링크 보드A(240)로 전송한다.As described above, the serial data transmitted from the link board B 250 is transmitted to the switching board A 210 through the auxiliary channel, and the switching board A 210 receives the serial data from the link board B 250. Converts the serial data received from the SERDES 213 into parallel data and switches it in the switching unit 217, and then converts the parallel data switched from the SERDES 213 into serial data and converts the serial data to the link board A 240 through the main channel. To send).

스위칭 보드A(210)로부터 데이터를 전송받은 링크 보드A(240)의제2SERDES(245)에서는 전송받은 직렬 데이터를 병렬 데이터로 변환하고, 제2SERDES(245)에서 변환된 병렬 데이터를 제1SERDES(243)에서 직렬 데이터로 변환한 뒤, 주 채널을 통해 가입자 보드(260)의 포트0(263)으로 전송한다.The second SERDES 245 of the link board A 240 that receives data from the switching board A 210 converts the received serial data into parallel data, and converts the parallel data converted by the second SERDES 245 into the first SERDES 243. After converting the serial data to the serial channel, and transmits to the port 0 (263) of the subscriber board 260 through the primary channel.

본 발명의 스위칭 보드와 가입자 보드 간의 이중화 구현 장치는 전술한 실시예에 국한되지 않고 본 발명의 기술 사상이 허용하는 범위 내에서 다양하게 변형하여 실시할 수 있다.The apparatus for implementing redundancy between the switching board and the subscriber board of the present invention is not limited to the above-described embodiments, and may be variously modified and implemented within the scope of the technical idea of the present invention.

이상에서 설명한 바와 같은 본 발명의 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 따르면, 한 포트당 주 채널과 보조 채널을 제공하는 SERDES 칩을 이용하여 스위칭 보드와 가입자 보드 간을 연결하는 링크를 이중화할 수 있게 된다.According to the redundant implementation device between the switching board and the subscriber board of the present invention as described above, the link connecting the switching board and the subscriber board can be duplicated by using a SERDES chip that provides a primary channel and an auxiliary channel per port. Will be.

Claims (2)

이중화되어 데이터 스위칭을 담당하는 스위칭 보드와, 백플랜에서 분주되는 병렬 링크로 상기 스위칭 보드와 연결되고 이중화되어 상기 스위칭 보드와 가입자 보드 사이에 전송되는 데이터를 전달하는 링크 보드를 구비하여 이루어지는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 있어서,A switching board comprising a switching board redundantly configured to perform data switching, and a link board connected to the switching board through a parallel link distributed in a backplane, and redundantly connected to transfer data transmitted between the switching board and the subscriber board; In the redundant implementation device between the subscriber board, 상기 스위칭 보드는, 상기 백플랜을 통해 상기 각각의 링크 보드로부터 전송되는 병렬 데이터를 수신하는 제 1 및 제 2 수신 병렬 버퍼와; 제어부의 제어하에 상기 제 1 및 제 2 수신 병렬 버퍼를 통해 전송되는 병렬 데이터 중에서 어느 하나를 선택하여 전송받도록 하는 다중화부와; 상기 다중화부로부터 인가되는 데이터의 스위칭을 담당하는 스위칭부를 구비하고,The switching board includes: first and second receive parallel buffers for receiving parallel data transmitted from the respective link boards through the backplane; A multiplexer configured to select and transmit any one of the parallel data transmitted through the first and second receive parallel buffers under the control of the controller; A switching unit in charge of switching data applied from the multiplexing unit; 상기 링크 보드는, 이중화된 직렬 링크를 통해 가입자 보드에 접속되고 주 채널로 선정된 직렬 링크를 통해 상기 가입자 보드로부터 인가받은 직렬 데이터를 병렬 데이터로 변환하는 SERDER과; 상기 SERDER로부터 병렬 데이터를 수신하여 상기 스위칭 보드로 전송하는 송신 병렬 버퍼를 구비하는 것을 특징으로 하는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치.The link board includes a SERDER connected to a subscriber board through a redundant serial link and converting serial data received from the subscriber board into parallel data through a serial link selected as a main channel; And a transmission parallel buffer for receiving parallel data from the SERDER and transmitting the parallel data to the switching board. 이중화되어 데이터 스위칭을 담당하는 스위칭 보드와, 직렬 링크로 상기 스위칭 보드와 연결되고 이중화되어 상기 스위칭 보드와 가입자 보드 사이에 전송되는 데이터를 전달하는 링크 보드를 구비하여 이루어지는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치에 있어서,Redundancy between the switching board and the subscriber board comprising a switching board that is redundant and responsible for data switching, and a link board that is connected to the switching board by a serial link and is redundant and transfers data transmitted between the switching board and the subscriber board. In the apparatus, 상기 스위칭 보드는, 제어부의 제어하에 주 채널과 보조 채널을 통해 상기 각각의 링크 보드로부터 전송되는 직렬 데이터 중에서 어느 하나를 선택하여 병렬 데이터로 변환하는 SERDES와; 상기 SERDES에서 변환된 병렬 데이터의 스위칭을 담당하는 스위칭부를 구비하고,The switching board may include: SERDES for selecting any one of serial data transmitted from the respective link boards through a primary channel and an auxiliary channel under control of a controller and converting the same into parallel data; A switching unit in charge of switching parallel data converted in the SERDES; 상기 링크 보드는, 이중화된 직렬 링크를 통해 가입자 보드에 접속되고 주 채널로 선정된 직렬 링크를 통해 가입자 보드로부터 인가받은 직렬 데이터를 병렬 데이터로 변환하는 제1SERDES와; 상기 제1SERDES에서 변환된 병렬 데이터를 직렬 데이터로 변환하여 상기 스위칭 보드로 전송하는 제2SERDES를 구비하는 것을 특징으로 하는 스위칭 보드와 가입자 보드 간의 이중화 구현 장치.The link board includes: a first SERDES connected to a subscriber board through a redundant serial link and converting serial data received from the subscriber board into parallel data through a serial link selected as a main channel; And a second SERDES for converting the parallel data converted in the first SERDES into serial data and transmitting the serial data to the switching board.
KR10-2002-0035222A 2002-06-24 2002-06-24 Apparatus for Between Switching Board and Subscriber Board duplexing implementation KR100464154B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0035222A KR100464154B1 (en) 2002-06-24 2002-06-24 Apparatus for Between Switching Board and Subscriber Board duplexing implementation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0035222A KR100464154B1 (en) 2002-06-24 2002-06-24 Apparatus for Between Switching Board and Subscriber Board duplexing implementation

Publications (2)

Publication Number Publication Date
KR20040000094A KR20040000094A (en) 2004-01-03
KR100464154B1 true KR100464154B1 (en) 2005-01-03

Family

ID=37312146

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0035222A KR100464154B1 (en) 2002-06-24 2002-06-24 Apparatus for Between Switching Board and Subscriber Board duplexing implementation

Country Status (1)

Country Link
KR (1) KR100464154B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980050247U (en) * 1996-12-30 1998-10-07 정장호 I / O port redundancy and mode selector of electronic exchange
KR20000046581A (en) * 1998-12-31 2000-07-25 강병호 Data duplicating apparatus using serial data bus
KR20010038864A (en) * 1999-10-28 2001-05-15 서평원 Control circuit for dubling an IPC link
KR20020063639A (en) * 2001-01-30 2002-08-05 삼성전자 주식회사 ATM Switch System and Application Method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980050247U (en) * 1996-12-30 1998-10-07 정장호 I / O port redundancy and mode selector of electronic exchange
KR20000046581A (en) * 1998-12-31 2000-07-25 강병호 Data duplicating apparatus using serial data bus
KR20010038864A (en) * 1999-10-28 2001-05-15 서평원 Control circuit for dubling an IPC link
KR20020063639A (en) * 2001-01-30 2002-08-05 삼성전자 주식회사 ATM Switch System and Application Method

Also Published As

Publication number Publication date
KR20040000094A (en) 2004-01-03

Similar Documents

Publication Publication Date Title
CA2078533C (en) Optical communications system having transmission line switching system
JPH02151151A (en) Exchanging system
JPH0683742A (en) Method of link establishment and interconnection device
CA2302257C (en) Communication device for the transmission of information signals
US6058479A (en) Redundant path data switch and media translator
CN206498408U (en) For the net mate device in the networks of bus-type FC AE 1553
US20060209679A1 (en) Transceiver, optical transmitter, port-based switching method, program, and storage medium
JP2004531933A (en) Communications system
KR100464154B1 (en) Apparatus for Between Switching Board and Subscriber Board duplexing implementation
US7317720B2 (en) Signal transmission system
EP0170799B1 (en) Switching systems
US6799239B2 (en) Centrally distributed serial bus
KR20010001368A (en) method and apparatus for duplexing implementation in ATM switching system link board
EP2873174A1 (en) Method and arrangement for providing data plane redundancy
GB2377035A (en) A fault tolerant shared transceiver apparatus and system
KR20040020727A (en) Apparatus of duplexing for ethernet switching board in communication processing system
US7075888B1 (en) Method for operating interface modules in an ATM communications device
KR100616564B1 (en) Apparatus and method for duplexing ipc using multicast
KR20020078165A (en) A transmitting device of optimized information for communication system
KR100311228B1 (en) Cell/Packet Switching System With Multiple Plane Operation
KR100342490B1 (en) Link multiplexor in telecommunication system and method thereof
KR100364744B1 (en) Apparatus for duplexing link port Synchronous Transport Module
KR200326001Y1 (en) Redundancy device of space switch of electronic exchange
JP2023121308A (en) Optical communication system, optical communication apparatus, control method of optical communication system, and control method of optical communication apparatus
KR200301942Y1 (en) transmission path switching control device of the transferring system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081128

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee