KR100458447B1 - 방송용 그래픽 시스템 - Google Patents

방송용 그래픽 시스템 Download PDF

Info

Publication number
KR100458447B1
KR100458447B1 KR10-2004-0015764A KR20040015764A KR100458447B1 KR 100458447 B1 KR100458447 B1 KR 100458447B1 KR 20040015764 A KR20040015764 A KR 20040015764A KR 100458447 B1 KR100458447 B1 KR 100458447B1
Authority
KR
South Korea
Prior art keywords
signal
dvi
broadcast
video
input
Prior art date
Application number
KR10-2004-0015764A
Other languages
English (en)
Inventor
이경국
Original Assignee
티브이로직(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 티브이로직(주) filed Critical 티브이로직(주)
Priority to KR10-2004-0015764A priority Critical patent/KR100458447B1/ko
Application granted granted Critical
Publication of KR100458447B1 publication Critical patent/KR100458447B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/136Incoming video signal characteristics or properties

Abstract

본 발명은 PC용 DVI 신호를 사용하는 방송용 그래픽 시스템에 관한 것이다. 본 발명에 따른 방송용 그래픽 시스템은 외부의 레퍼런스 신호에 젠록된 DVI 신호를 출력하는 PC용 그래픽 카드와, 상기 PC용 그래픽 카드를 젠록시키기 위한 소정의 젠록 제어 신호를 출력하고, 상기 PC용 그래픽 카드로부터 입력되는 상기 DVI 신호로부터 비디오 신호 및 알파키 신호를 분리하여 출력하는 방송용 그래픽 입출력부를 포함한다. 본 발명에 따르면, 저렴한 PC용 그래픽 카드를 방송용 장비로 이용할 수 있게 됨에 따라 비용 절감 효과를 기대할 수 있다.

Description

방송용 그래픽 시스템 {GRAPHIC SYSTEM FOR BROADCASTING}
본 발명은 방송용 그래픽 시스템에 관한 것으로서, 보다 상세하게는 PC용 DVI 신호를 사용하는 방송용 그래픽 시스템에 관한 것이다.
통상적으로, 방송용 그래픽 시스템에는 다수의 장비가 사용되기 때문에 레퍼런스 신호에 대한 젠록(Genlock) 기능과, 동기화된 비디오 신호 및 알파 키 신호의 출력 기능과, 방송용 신호 규격, 예컨대 SMPTE 274M 및 SMPTE 259M을 만족시키는 방송 신호 출력 기능이 필수적으로 요구된다.
따라서, 종래에는 이러한 필수 기능을 갖춘 전문 방송 그래픽 시스템이 사용되고 있다. 이들 전문 방송 그래픽 시스템은 전용의 그래픽 하드웨어 및 그 하드웨어의 전용 라이브러리(library)를 사용하여 개발된 전용 프로그램을 내장하고 있으며, 세계적으로 소수의 회사에서만 제작되는 고가의 시스템이다.
그러나, 이러한 전문 방송 그래픽 시스템은 현재 급속도로 발전하고 있는 PC용 그래픽 카드에 비하여 속도 및 기능면에서 현저히 뒤떨어지고 있으나, 상기 PC용 그래픽 카드에는 전술한 필수 기능이 구비되어 있지 않아 상기 PC용 그래픽 카드를 방송용 그래픽 시스템으로 사용하는데 한계가 있었다.
최근, PC용 그래픽 카드의 출력을 방송용 신호로 변환하는 스캔컨버터(Scan Converter)가 활용되고 있으나, 상기 스캔컨버터에서는 알파키 신호가 분리되지 않고, PC용 그래픽 카드를 별도로 제어하여 젠록시키지 않기 때문에 PC용 그래픽 카드에서 출력되는 프레임 수와 방송용 신호의 프레임 수가 일치하지 않아 수십 내지 수백 프레임마다 한 프레임이 반복되거나 스킵되어 화면이 정지하거나 불안정해지는 현상이 발생한다.
따라서, 속도 및 기능이 뛰어나고 저렴한 PC용 그래픽 카드를 방송용 그래픽 시스템에 활용할 수 있는 기술의 도입이 시급한 실정이다.
본 발명은 전술한 종래 기술의 문제점을 해결하기 위하여 제안된 것으로서, 그 목적은 저렴하고 성능이 우수한 PC용 그래픽 카드를 사용하면서 방송용 그래픽 시스템에 요구되는 필수 기능을 모두 갖춘 방송용 그래픽 시스템을 제공하는 것이다.
또한, 본 발명의 다른 목적은 PC용 그래픽 카드를 사용하면서 외부의 레퍼런스 신호에 동기되고, 비디오 신호 및 알파키 신호가 분리되어 출력되며, 소정의 방송 규격에 부합하는 방송 신호를 출력할 수 있는 방송용 그래픽 시스템을 제공하는 것이다.
전술한 본 발명의 목적 및 장점 이외에 다른 목적 및 장점은 이하의 상세한 설명 및 첨부 도면을 통하여 명백해 질 것이다.
도 1은 본 발명의 바람직한 실시예에 따른 방송용 그래픽 시스템을 구성을 개략적으로 도시한 블록도.
도 2는 본 발명의 바람직한 실시예에 따른 PC용 그래픽 카드의 구성을 개략적으로 도시한 블록도.
도 3은 본 발명의 바람직한 실시예에 따른 방송용 그래픽 입출력부의 구성을 개략적으로 도시한 블록도.
도 4는 본 발명의 바람직한 실시예에 따른 젠록 제어부의 구성을 개략적으로 도시한 블록도.
도 5는 본 발명에 따른 바람직한 실시예에 있어서, 젠록 제어 신호를 생성하는 방법을 설명하기 위한 타이밍도.
도 6 및 도 7은 프레임 메모리에 DVI 비디오 신호가 분리되어 저장되는 원리를 설명하기 위한 도면.
도 8은 본 발명에 따른 바람직한 실시예에 있어서, 프레임 메모리의 읽기 및 쓰기 동작 타이밍을 나타낸 타이밍도.
< 도면 부호의 주요 부분에 대한 설명 >
100 : PC용 그래픽 카드
200 : 방송용 그래픽 입출력부
210 : 젠록 제어부
220 : DVI 인터페이스
230 : 프레임 메모리
240 : 메모리 제어부
250 : 색 변환부
260 : 비디오 SDI 포맷부
270 : 알파키 SDI 포맷부
280 : 비디오 인코더
본 발명의 제1 특징에 따른 방송용 그래픽 시스템은 외부의 레퍼런스 신호에 젠록된 DVI 신호를 출력하는 PC용 그래픽 카드와, 상기 PC용 그래픽 카드를 젠록시키기 위한 소정의 젠록 제어 신호를 출력하고, 상기 PC용 그래픽 카드로부터 입력되는 상기 DVI 신호로부터 비디오 신호 및 알파키 신호를 분리하여 출력하는 방송용 그래픽 입출력부를 포함한다.
상기 특징에 따른 바람직한 실시예에 있어서, 상기 PC용 그래픽 카드는 상기 방송용 그래픽 입출력부로부터 입력되는 상기 젠록 제어 신호에 응답하여 클럭의 주파수를 조정하여 출력하는 가변 오실레이터와, 상기 가변 오실레이터에서 출력되는 클럭의 주파수에 기초하여 상기 외부 레퍼런스에 젠록된 DVI 신호를 출력하는 그래픽 프로세서를 포함한다.
또한, 상기 특징에 따른 다른 바람직한 실시예에 있어서, 상기 방송용 그래픽 입출력부는 상기 PC용 그래픽 카드로부터 입력되는 DVI 신호의 수직 동기 신호가 외부로부터 입력되는 레퍼런스 신호의 수직 동기 신호와 일치하도록 상기 젠록 제어 신호를 생성하는 젠록 제어부와, 상기 PC용 그래픽 카드로부터 입력되는 젠록된 DVI 신호 중 소정의 비디오 영역에 해당하는 신호를 저장하는 비디오 프레임 메모리와, 상기 PC용 그래픽 카드로부터 입력되는 젠록된 DVI 신호 중 소정의 알파키 영역에 해당하는 신호를 저장하는 알파키 프레임 메모리로 구성된 프레임 메모리와, 상기 비디오 프레임 메모리 및 알파키 프레임 메모리로부터 동시에 출력되는 비디오 신호 및 알파키 신호를 수신하여 소정의 방송 규격에 부합하는 포맷으로 변환하는 포맷 변환부를 포함한다.
또한, 상기 특징에 따른 다른 바람직한 실시예에 있어서, 상기 방송용 그래픽 입출력부는 상기 DVI 신호 중 상기 비디오 영역에 해당하는 타이밍에 제1 제어 신호를 출력하여 해당 영역의 DVI 신호가 상기 비디오 프레임 메모리에 저장되도록 하고, 상기 DVI 신호 중 상기 알파키 영역에 해당하는 타이밍에 제2 제어 신호를 출력하여 해당 영역의 DVI 신호가 상기 알파키 프레임 메모리에 저장되도록 하는 메모리 제어부를 더 포함한다.
또한, 상기 특징에 따른 다른 바람직한 실시예에 있어서, 1 프레임분의 DVI 신호에는 적어도 2 프레임분의 방송용 신호가 포함되고, 그 중 적어도 1 프레임분은 비디오 영역이고, 적어도 1 프레임분은 알파키 영역이며, 상기 비디오 프레임 메모리 및 알파키 프레임 메모리는 FIFO 기능을 갖는다.
또한, 상기 특징에 따른 다른 바람직한 실시예에 있어서, 상기 젠록 제어부는 상기 DVI 신호의 수직 동기 신호와 상기 외부 레퍼런스의 수직 동기 신호를 비교하여, 상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 늦은 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 높은 레벨을 갖는 젠록 제어 신호를 출력하고, 상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 빠른 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 낮은 레벨을 갖는 젠록 제어 신호를 출력한다.
또한, 상기 특징에 따른 다른 바람직한 실시예에 있어서, 상기 포맷 변환부는 상기 비디오 프레임 메모리 및 알파키 프레임 메모리로부터 수신된 비디오 신호 및 알파키 신호의 색 신호 포맷을 방송용 색 신호 포맷으로 변환하는 색 신호 변환부와, 상기 색 신호 변환부로부터 입력되는 비디오 신호를 방송 규격에 적합한 디지털 비디오 신호 포맷으로 변환하여 출력하는 디지털 신호 포맷부와, 상기 색 신호 변환부로부터 입력되는 알파키 신호를 방송 규격에 적합한 디지털 알파키 신호 포맷으로 변환하여 출력하는 알파키 신호 포맷부와, 상기 색 신호 변환부로부터 입력되는 비디오 신호를 방송 규격에 적합한 아날로그 비디오 신호 포맷으로 변환하여 출력하는 아날로그 신호 포맷부로 이루어진다.
본 발명에 따르면, 저렴한 PC용 그래픽 카드를 방송용 장비로 이용할 수 있게 됨에 따라 비용 절감 효과를 기대할 수 있다.
이제, 첨부 도면을 참조하여 본 발명의 바람직한 실시예를 보다 상세히 설명한다.
도 1은 본 발명의 바람직한 실시예에 따른 방송용 그래픽 시스템을 구성을 개략적으로 도시한 블록도이다.
도 1을 참조하면, 상기 방송용 그래픽 시스템은 PC용 그래픽 카드(100)와, 방송용 그래픽 입출력부(I/O)(200)로 구성된다.
상기 PC용 그래픽 카드(100)는 DVI(Digital Video Interactive) 신호를 상기 방송용 그래픽 I/O부(200)로 전송한다. 상기 DVI 신호는 PC용 디지털 비디오 신호로서, 각 8비트의 R,G,B 비디오 신호, 수평 동기 신호(H-sync) 및 수직 동기 신호(V-sync), 화면의 활성 영역을 알려주는 디스플레이 인에이블(DE; Display Enable) 신호 및 클럭 신호로 구성된다.
상기 방송용 그래픽 I/O부(200)는 외부의 레퍼런스 신호를 수신하여 상기 PC용 그래픽 카드(100)를 젠록시키기 위한 젠록 제어 신호를 출력한다. 상기 레퍼런스 신호는 외부에 배치된 기준 신호 발생기(미도시)에서 출력되는 것으로서, 방송용 시스템에서 사용되는 다수의 장비들은 영상 신호 합성을 위하여 상기 레퍼런스 신호에 동기되어야만 하는데, 이를 젠록(Genlock)이라 한다.
상기 방송용 그래픽 I/O부(200)는 상기 외부 레퍼런스 신호로부터 수직 동기 신호 및 수평 동기 신호를 분리하고, DVI 신호의 수직 동기 신호와 외부 레퍼런스 신호의 수직 동기 신호를 비교하여 PC용 그래픽 카드(100)를 젠록시키기 위한 젠록 제어 신호를 출력하여 상기 외부 레퍼런스 신호에 동기된 DVI 신호가 출력될 수 있도록 한다. 또한, 상기 방송용 그래픽 I/O부(200)는 디지털 비디오 신호, 디지털 알파키 신호 및 아날로그 비디오 신호를 출력한다.
도 2는 본 발명의 바람직한 실시예에 따른 PC용 그래픽 카드(100)의 구성을 개략적으로 도시한 블록도이다.
도 2를 참조하면, 상기 PC용 그래픽 카드(100)는 상기 방송용 그래픽 I/O부(200)로부터 입력되는 젠록 제어 신호에 응답하여 클럭의 주파수를 조정하는전압 제어 가변 오실레이터(VCXO; Voltage Controlled Crystal Oscillator)(110)와, 상기 VCXO로부터 입력되는 클럭의 주파수에 기초하여 상기 외부 레퍼런스에 젠록된 DVI 신호를 생성하는 그래픽 프로세서(120)와, 상기 그래픽 프로세서에서 생성된 DVI 신호를 상기 방송용 그래픽 I/O부(200)로 출력하는 DVI 인터페이스(130)를 포함한다.
상기 VCXO(110)는 상기 방송용 그래픽 I/O부(200)로부터 입력되는 젠록 제어 신호의 전압 레벨이 소정의 기준 전압 보다 높으면 기준 주파수 보다 높은 주파수의 클럭(clock)을 출력하고, 상기 기준 전압 보다 낮으면 기준 주파수 보다 낮은 주파수의 클럭을 출력한다.
도 3은 본 발명의 바람직한 실시예에 따른 방송용 그래픽 I/O부(200)의 구성을 개략적으로 도시한 블록도이다.
도 3을 참조하면, 상기 방송용 그래픽 I/O부(200)는 젠록 제어부(210), DVI 인터페이스(220), 프레임 메모리(230), 메모리 제어부(240), 색 변환부(250), 비디오 SDI 포맷부(260), 알파키 SDI 포맷부(270) 및 비디오 인코더(280)로 구성된다.
먼저, 상기 젠록 제어부(20)의 상세 구성은 도 4에 도시된 바와 같다. 즉, 상기 젠록 제어부(210)는 외부의 기준 신호 발생기(미도시)로부터 입력되는 외부 레퍼런스 신호로부터 외부 레퍼런스의 수평 동기 신호 및 수직 동기 신호를 분리하는 레퍼런스 동기 신호 분리부(212)와, 상기 레퍼런스 동기 신호 분리부(212)로부터 입력되는 외부 레퍼런스의 수직 동기 신호와 상기 DVI 인터페이스(220)로부터 입력되는 DVI 신호의 수직 동기 신호를 비교하여, 외부 레퍼런스 신호의 수직 동기신호에 상기 DVI 신호의 수직 동기 신호가 일치되도록 젠록 제어 신호를 생성하여 상기 PC 그래픽 카드로 출력하는 동기 신호 비교부(216)를 포함한다.
상기 젠록 제어 신호의 생성 방법을 도 5를 참조하여 설명하면 다음과 같다. 도 5(a)의 타이밍도는 외부 레퍼런스 신호의 수직 동기 신호이다. 도 5(b)와 같이, DVI 수직 동기 신호의 상승 에지가 상기 외부 레퍼런스 신호의 수직 동기 신호의 상승 에지 보다 늦게 검출되면 DVI 신호의 프레임이 늦은 경우이므로, 그 차이에 해당하는 구간 동안 소정의 기준 전압 보다 높은 레벨을 갖는 젠록 제어 신호(도 5(c) 참조)를 출력한다. 이로써, DVI 신호의 수직 동기 신호를 빠르게 하여 상기 외부 레퍼런스 신호와 일치되도록 한다.
또한, 도 5(d)와 같이, DVI 수직 동기 신호의 상승 에지가 상기 외부 레퍼런스 신호의 수직 동기 신호의 상승 에지 보다 먼저 검출되면, 그 차이에 해당하는 구간 동안 소정의 기준 전압 보다 낮은 레벨을 갖는 젠록 제어 신호(도 5(e) 참조)를 출력한다. 이로써, DVI 신호의 수직 동기 신호를 느리게 하여 상기 외부 레퍼런스 신호와 일치되도록 한다.
본 실시예에서는, DVI 수직 동기 신호가 외부 레퍼런스의 수직 동기 신호 보다 늦을 경우 높은 전압 레벨의 젠록 제어 신호를 출력하고, DVI 수직 동기 신호가 외부 레퍼런스의 수직 동기 신호 보다 빠른 경우 낮은 전압 레벨의 젠록 제어 신호를 출력하고 있으나, 상기 젠록 제어 신호의 전압 레벨을 반대로 설정하는 것도 무방하다.
여기서, 외부 레퍼런스 신호의 수직 동기 신호와 DVI 신호의 수직 동기 신호를 젠록시키는 이유는, 복수 개의 방송 장비에서 출력되는 영상 신호의 합성시 프레임 수가 일치해야 하기 때문이다. 예컨대, A 장비에서는 초당 60 프레임이 출력되고 B 장비에서는 초당 59 프레임이 출력되는 경우, A 장비 및 B 장비에서 출력되는 영상 신호가 합성되면 1초후 A 장비의 마지막 프레임과 합성될 B 장비의 프레임이 부족하여 A 장비의 마지막 프레임은 스킵(skip)되어야 한다. 그 결과, 매초마다 화면이 튀는 현상이 발생한다. 따라서, 이러한 현상을 방지하기 위해서는 방송 장비에서 사용되는 모든 장비의 프레임 수는 레퍼런스 신호의 프레임 수와 일치되도록 하고 있다. 참고로, 현재 방송국에서 사용되는 영상 신호는 초당 29.97 프레임(59.94 필드)을 갖는다.
상기 DVI 인터페이스(220)는 상기 PC용 그래픽 카드로부터 입력되는 상기 DVI 신호로부터 R,G,B 비디오 데이터, 수평 및 수직 동기 신호, 및 화면의 활성 영역을 알려주는 디스플레이 인에이블(DE) 신호를 분리하고, 상기 R,G,B 비디오 데이터는 프레임 메모리(230)로 전송하고, 상기 수평 및 수직 동기 신호는 젠록 제어부(210) 및 메모리 제어부(240)로 전송하며, 상기 DE 신호는 메모리 제어부(240)로 전송한다.
상기 프레임 메모리(230)는 비디오 프레임 메모리(232)와 알파키 프레임 메모리(234)로 구성된다. 상기 메모리 제어부(240)로부터 입력되는 소정의 제어 신호에 응답하여, 상기 DVI 인터페이스(220)로부터 입력되는 DVI 비디오 신호, 즉 R,G,B 비디오 데이터는 상기 비디오 프레임 메모리(232) 및 알파키 프레임 메모리(234)에 분리되어 저장된다.
도 6 및 도 7은 프레임 메모리에 DVI 비디오 신호가 분리되어 저장되는 원리를 설명하기 위한 도면이다.
먼저, PC 그래픽 카드(100)로부터 출력된 DVI 비디오 신호가 1280 ×1024의 해상도를 가질 경우, SD(Standard Definition)급 방송용 비디호 신호의 해상도는 720 ×486이므로 2 프레임분의 화면이 동시에 디스플레이될 수 있다. 도 6에 도시된 바와 같이, 1 프레임분의 DVI 비디오 신호(500)에는 2 프레임분의 방송용 비디오 신호(510)(520)가 포함되는데, 그 중 하나(510)는 비디오 영역(510)으로 사용하고, 나머지는 알파키 영역(520)으로 사용한다.
상기 메모리 제어부(240)는 상기 DVI 비디오 신호(500) 중 비디오 영역(510)에 해당하는 타이밍에 제1 제어 신호를 출력하여 상기 비디오 영역(510)의 신호가 비디오 프레임 메모리(232)에 저장되도록 하고, 상기 DVI 비디오 신호(500) 중 알파키 영역(520)에 해당하는 타이밍에 제2 제어 신호를 출력하여 상기 알파키 영역(520)의 신호가 알파키 프레임 메모리(234)에 저장되도록 한다.
도 7은 1280 ×720의 해상도를 갖는 HD(High Definition)급 방송용 비디오 신호의 2 프레임(610)(620)이 1280 ×1440의 해상도를 갖는 DVI 비디오 신호의 1 프레임에 디스플레이된 예를 도시하고 있다. 이 경우 역시, 전술한 것과 유사한 방식으로, DVI 비디오 신호(600)는 비디오 영역(610) 및 알파키 영역(620)으로 분리되어 비디오 프레임 메모리(232) 및 알파키 프레임 메모리(234)에 각각 저장된다.
상기 비디오 프레임 메모리(232) 및 알파키 프레임 메모리(234)는 FIFO(First-In First-Out; 선입선출) 메모리로서, 쓰기와 읽기가 동시에 이루어질수 있고 각 메모리에 분리되어 저장된 비디오 신호 및 알파키 신호는 동시에 출력되어 색 변환부(250)로 전송된다.
상기 메모리 제어부(240)는 상기 젠록 제어부(210)로부터 외부 레퍼런스의 수평 및 수직 동기 신호와 클럭 신호를 수신하고, 상기 DVI 인터페이스(220)로부터 DVI 수평 및 수직 동기 신호와 클럭 신호를 수신하여, 이들을 기초로 프레임 메모리(230)를 제어하는 메모리 제어 신호를 출력한다. 상기 프레임 메모리(230)의 쓰기 동작시에는 DVI 신호의 수평 및 수직 동기 신호에 맞추어 동작하도록 제어 신호를 생성하고, 읽기 동작시에는 외부 레퍼런스의 수평 및 수직 동기 신호에 맞추어 동작하도록 제어 신호를 생성한다. 이와 같이, 쓰기 동작 및 읽기 동작의 기준 신호를 달리하는 이유는, DVI 신호가 외부 레퍼런스 신호에 젠록되긴 하였으나, 다소의 오차가 있을 수 있으므로 이를 고려한 것이다. 쓰기 동작은 DVI 비디오 신호를 영역별로 분리하여 저장하는 것이므로, DVI 신호의 수평 및 수직 동기 신호에 동기되어 동작하는 것이 보다 정확하고, 읽기 동작은 다른 방송 장비와 동기를 맞추어야 하므로, 외부 레퍼런스의 수평 및 수직 동기 신호에 맞추어 동작하는 것이 보다 바람직하기 때문이다.
도 8은 본 발명에 따른 바람직한 실시예에 있어서, 프레임 메모리의 읽기 및 쓰기 동작 타이밍을 나타낸 타이밍도이다.
도 8을 참조하면, 비디오 프레임 메모리(232)의 쓰기 동작은 DVI 신호의 수직 동기 신호의 1 주기 중 전반부에서 수행되고 있으며, 이는 화면의 상단부에서 동작하고 있음을 의미한다. 또한, 알파 키 프레임 메모리(234)의 쓰기 동작은 DVI신호의 수직 동기 신호의 1 주기 중 후반부에서 수행되고 있으며, 이는 화면의 하단부에서 동작하고 있음을 나타낸다. 또한, 상기 프레임 메모리(230), 즉 비디오 프레임 메모리(232) 및 알파키 프레임 메모리(234)의 읽기 동작은 외부 레퍼런스 신호의 수직 동기 신호를 기준으로 동시에 수행되고 있음을 알 수 있다.
상기 색 변환부(250)는 상기 프레임 메모리(320)로부터 입력되는 비디오 신호 및 알파키 신호를 수신하여 색 신호의 포맷을 변환한다. 즉, PC용으로 사용되는 R,G,B 4:4:4 타입의 색 신호를 방송용에서 사용되는 Y,Cb,Cr 4:2:2 타입의 색 신호로 변환한다.
상기 비디오 SDI(Serial Digital Interface) 포맷부(260)는 상기 색 신호 변환부(250)로부터 입력되는 비디오 데이터를 방송 장비의 규격, 예컨대 SMPTE 259M과 SMPTE 292M에 부합하는 포맷으로 변환시키고 시리얼라이저(serializer)를 통하여 디지털 비디오 신호, 즉 SDI 비디오 신호를 출력한다.
상기 알파키 SDI 포맷 변환부(270)는 상기 색 신호 변환부(250)로부터 입력되는 알파키 데이터를 SMPTE 259M, SMPTE 292M 등과 같은 방송 장비 규격에 부합하는 포맷으로 변환시키고 시리얼라이저를 통하여 디지털 알파키 신호, 즉 SDI 알파키 신호를 출력한다.
상기 비디오 인코더(280)는 상기 색 신호 변환부(250)로부터 입력되는 비디오 데이터를 방송 장비의 규격, 예컨대 SMPTE 259M과 SMPTE 292M에 부합하는 포맷으로 변환시키고, 이를 아날로그 신호로 변환하여 아날로그 비디오 신호를 출력한다.
본 발명에 따르면, 일반 PC용 그래픽 카드를 외부의 방송용 레퍼런스 신호에 젠록시키고, PC용 그래픽 카드에서 출력되는 DVI 신호로부터 비디오 신호 및 알파키 신호를 분리하여 방송용 신호를 출력하도록 구성함으로써, 고가의 전문 방송용 그래픽 시스템을 대체하여 사용할 수 있게 된다. 이와 같이, 저렴한 PC용 그래픽 카드를 방송용 장비로 이용할 수 있게 됨에 따라, 비용 절감 효과를 기대할 수 있다.
또한, 현재 PC용 그래픽 카드는 속도 및 기능면에서 종래의 방송용 그래픽 시스템에 비하여 우수하기 때문에, 보다 우수한 기능을 갖는 방송용 그래픽 시스템을 구현할 수 있게 된다.
이상으로, 본 발명을 바람직한 실시 예를 중심으로 살펴보았으나, 이 분야의 당업자라면 발명의 사상 및 범위를 벗어나지 않는 한도에서 변경될 수 있음을 이해할 것이다. 즉, 본 발명은 첨부된 청구 범위 내에서 변경 가능하므로, 전술한 예시적인 실시 예로 제한되는 것으로 간주되어서는 안 된다.

Claims (9)

  1. PC용 DVI 신호를 방송용 그래픽 시스템에 사용하는 방송용 그래픽 시스템에 있어서,
    상기 방송용 그래픽 시스템은,
    DVI 신호를 방송용 그래픽 입출력부로 출력하는 PC용 그래픽 카드와,
    상기 PC용 그래픽 카드로부터 상기 DVI 신호를 수신하여 방송용 그래픽 처리를 수행하는 방송용 그래픽 입출력부를 포함하고,
    상기 방송용 그래픽 입출력부는 외부 레퍼런스 신호를 수신하기 위한 입력과, 젠록 제어 신호를 출력하기 위한 출력과, 상기 DVI 신호의 비디오 신호 성분과 알파키 신호 성분을 각각 출력하기 위한 출력을 더 포함하고,
    상기 방송용 그래픽 입출력부는 상기 PC용 그래픽 카드로부터 입력된 DVI 신호와 외부로부터 입력된 상기 외부 레퍼런스 신호를 동기시키기 위한 젠록 제어 신호를 생성하고,
    상기 PC용 그래픽 카드는 상기 젠록 제어 신호에 응답하여 DVI 신호를 외부 레퍼런스 신호에 동기시킨 후 상기 방송용 그래픽 입출력부로 출력하고,
    상기 방송용 그래픽 입출력부는 상기 외부 레퍼런스 신호에 동기된 DVI 신호를 수신하고, 수신된 DVI 신호 중 비디오 신호 성분과 알파키 신호 성분을 각각 별도의 메모리 영역에 저장한 후, 방송용 그래픽 처리를 수행하는 것을 특징으로 하는 방송용 그래픽 시스템.
  2. 제1항에 있어서, 상기 PC용 그래픽 카드는
    상기 방송용 그래픽 입출력부로부터 입력되는 상기 젠록 제어 신호에 응답하여 클럭의 주파수를 조정하여 출력하는 가변 오실레이터와,
    상기 가변 오실레이터에서 출력되는 클럭의 주파수에 기초하여 상기 외부 레퍼런스에 젠록된 DVI 신호를 출력하는 그래픽 프로세서
    를 포함하는 것을 특징으로 하는 방송용 그래픽 시스템.
  3. 제1항에 있어서, 상기 방송용 그래픽 입출력부는
    상기 PC용 그래픽 카드로부터 입력되는 DVI 신호의 수직 동기 신호가 외부로부터 입력되는 레퍼런스 신호의 수직 동기 신호와 일치하도록 상기 젠록 제어 신호를 생성하는 젠록 제어부와,
    상기 PC용 그래픽 카드로부터 입력되는 젠록된 DVI 신호 중 소정의 비디오영역에 해당하는 신호를 저장하는 비디오 프레임 메모리와, 상기 PC용 그래픽 카드로부터 입력되는 젠록된 DVI 신호 중 소정의 알파키 영역에 해당하는 신호를 저장하는 알파키 프레임 메모리로 구성된 프레임 메모리와,
    상기 비디오 프레임 메모리 및 알파키 프레임 메모리로부터 동시에 출력되는 비디오 신호 및 알파키 신호를 수신하여 소정의 방송 규격에 부합하는 포맷으로 변환하는 포맷 변환부
    를 포함하는 것을 특징으로 하는 방송용 그래픽 시스템.
  4. 제3항에 있어서, 상기 방송용 그래픽 입출력부는
    상기 DVI 신호 중 상기 비디오 영역에 해당하는 타이밍에 제1 제어 신호를 출력하여 해당 영역의 DVI 신호가 상기 비디오 프레임 메모리에 저장되도록 하고, 상기 DVI 신호 중 상기 알파키 영역에 해당하는 타이밍에 제2 제어 신호를 출력하여 해당 영역의 DVI 신호가 상기 알파키 프레임 메모리에 저장되도록 하는 메모리 제어부를 더 포함하는 것을 특징으로 하는 방송용 그래픽 시스템.
  5. 제3항 또는 제4항에 있어서,
    1 프레임분의 DVI 신호에는 적어도 2 프레임분의 방송용 신호가 포함되고, 그 중 적어도 1 프레임분은 비디오 영역이고, 적어도 1 프레임분은 알파키 영역인 것을 특징으로 하는 방송용 그래픽 시스템.
  6. 제3항에 있어서,
    상기 비디오 프레임 메모리 및 알파키 프레임 메모리는 FIFO 기능을 갖는 것을 특징으로 하는 방송용 그래픽 시스템.
  7. 제3항에 있어서, 상기 젠록 제어부는
    상기 DVI 신호의 수직 동기 신호와 상기 외부 레퍼런스의 수직 동기 신호를 비교하여, 상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 늦은 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 높은 레벨을 갖는 젠록 제어 신호를 출력하고,
    상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 빠른 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 낮은 레벨을 갖는 젠록 제어 신호를 출력하는 것을 특징으로 하는 방송용 그래픽 시스템.
  8. 제3항에 있어서, 상기 젠록 제어부는
    상기 DVI 신호의 수직 동기 신호와 상기 외부 레퍼런스의 수직 동기 신호를 비교하여, 상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 늦은 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 낮은 레벨을 갖는 젠록 제어 신호를 출력하고,
    상기 DVI 신호의 수직 동기 신호가 상기 외부 레퍼런스의 수직 동기 신호 보다 빠른 경우, 그 차이에 해당하는 구간 만큼 소정의 기준 전압 보다 높은 레벨을갖는 젠록 제어 신호를 출력하는 것을 특징으로 하는 방송용 그래픽 시스템.
  9. 제3항에 있어서, 상기 포맷 변환부는
    상기 비디오 프레임 메모리 및 알파키 프레임 메모리로부터 수신된 비디오 신호 및 알파키 신호의 색 신호 포맷을 방송용 색 신호 포맷으로 변환하는 색 신호 변환부와,
    상기 색 신호 변환부로부터 입력되는 비디오 신호를 방송 규격에 적합한 디지털 비디오 신호 포맷으로 변환하여 출력하는 디지털 신호 포맷부와,
    상기 색 신호 변환부로부터 입력되는 알파키 신호를 방송 규격에 적합한 디지털 알파키 신호 포맷으로 변환하여 출력하는 알파키 신호 포맷부와,
    상기 색 신호 변환부로부터 입력되는 비디오 신호를 방송 규격에 적합한 아날로그 비디오 신호 포맷으로 변환하여 출력하는 아날로그 신호 포맷부
    로 이루어지는 것을 특징으로 하는 방송용 그래픽 시스템.
KR10-2004-0015764A 2004-03-09 2004-03-09 방송용 그래픽 시스템 KR100458447B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2004-0015764A KR100458447B1 (ko) 2004-03-09 2004-03-09 방송용 그래픽 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2004-0015764A KR100458447B1 (ko) 2004-03-09 2004-03-09 방송용 그래픽 시스템

Publications (1)

Publication Number Publication Date
KR100458447B1 true KR100458447B1 (ko) 2004-11-26

Family

ID=49382118

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2004-0015764A KR100458447B1 (ko) 2004-03-09 2004-03-09 방송용 그래픽 시스템

Country Status (1)

Country Link
KR (1) KR100458447B1 (ko)

Similar Documents

Publication Publication Date Title
US8503490B2 (en) Information processing apparatus, information processing method, and program
KR100386579B1 (ko) 멀티 소스용 포맷 변환 장치
KR100246088B1 (ko) 화소수변환장치
US20020140859A1 (en) Digital broadcast receiving apparatus and control method thereof
US20060120462A1 (en) Compressed stream decoding apparatus and method
KR100586669B1 (ko) 전송 시스템
JPH08331472A (ja) 共有フレーム・バッファを含むマルチメディア表示装置においてビデオ・データとグラフィック・データの同期をとる方法及び装置
US6175387B1 (en) Device for converting video received in digital TV
KR20040016414A (ko) 화상 처리 장치 및 화상 처리 방법, 기록 매체, 및 프로그램
US6768498B1 (en) Out of range image displaying device and method of monitor
US8755410B2 (en) Information processing apparatus, information processing method, and program
KR100458447B1 (ko) 방송용 그래픽 시스템
US20080136966A1 (en) Frame Synchronizer, Synchronization Method of Frame Synchronizer, Image Processing Apparatus, and Frame Synchronization Program
US7071991B2 (en) Image decoding apparatus, semiconductor device, and image decoding method
JPH09247574A (ja) 走査線変換装置
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
JP4984630B2 (ja) 映像信号変換装置
JP2005338498A (ja) 表示メモリ装置
JP2011146930A (ja) 情報処理装置、情報処理方法、およびプログラム
KR100536708B1 (ko) 비디오 신호처리 장치
JP2006337732A (ja) 会議用画像表示システム
JP2018019284A (ja) 映像受信装置
JP3217820B2 (ja) 映像合成方法および外部同期表示装置
KR100577195B1 (ko) 다중 화면 발생 방법
JP4239475B2 (ja) 走査線変換装置

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121115

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20131115

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20141117

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20151116

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20171205

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20191030

Year of fee payment: 16