KR100441150B1 - 데이터 신호 산란 변환 장치 및 방법 - Google Patents

데이터 신호 산란 변환 장치 및 방법 Download PDF

Info

Publication number
KR100441150B1
KR100441150B1 KR10-2002-0003570A KR20020003570A KR100441150B1 KR 100441150 B1 KR100441150 B1 KR 100441150B1 KR 20020003570 A KR20020003570 A KR 20020003570A KR 100441150 B1 KR100441150 B1 KR 100441150B1
Authority
KR
South Korea
Prior art keywords
scattering
data signal
digital
output
analog
Prior art date
Application number
KR10-2002-0003570A
Other languages
English (en)
Other versions
KR20030063026A (ko
Inventor
뿌린카이
시아오츄안청
Original Assignee
하이 맥스 옵토일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하이 맥스 옵토일렉트로닉스 코포레이션 filed Critical 하이 맥스 옵토일렉트로닉스 코포레이션
Priority to KR10-2002-0003570A priority Critical patent/KR100441150B1/ko
Publication of KR20030063026A publication Critical patent/KR20030063026A/ko
Application granted granted Critical
Publication of KR100441150B1 publication Critical patent/KR100441150B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 발명은 데이터 신호 산란 변환을 위한 장치와 방법에 관한 것이다. 이 장치는 산란 멀티플렉서, 디지털-아날로그 변환부, 산란 디멀티플렉서를 포함하고 있다. 산란 멀티플렉서는 p개의 디지털 데이터 신호를 수신하고 상기 p개의 디지털 데이터 신호 중에서 q번째 디지털 데이터 신호를 출력한다. 상기 디지털-아날로그 변환부는 상기 q번째 디지털 데이터 신호를 디지털-아날로그 변환하여 아날로그 데이터 신호를 출력한다. 상기 산란 디멀티플렉서는 p개의 출력 단자를 구비하며, 상기 아날로그 데이터 신호를 상기 p개의 출력 단자 중에서 q번째 출력 단자로 출력한다. 디지털-아날로그 변환부로부터 출력되는 출력 오프셋 전압이 많은 데이터선에 걸쳐서 산란되므로 이 출력 오프셋 전압으로 인한 비정상적으로 어둡거나 밝은 색상을 갖는 바람직하지 않는 점들을 감지하기 어렵게 한다.

Description

데이터 신호 산란 변환 장치 및 방법 {APPARATUS AND METHOD FOR DATA SIGNAL SCATTERING CONVERSION}
본 발명은 일반적으로 데이터 신호 변환 장치 및 방법에 관한 것으로, 더욱상세하게는 데이터 신호 산란(scattering) 변환 장치 및 방법에 관한 것이다.
본 출원은 2001년 4월 17일에 출원된 대만 출원 번호 제90109219호를 참조하고 있고, 그 내용은 본 발명의 일부를 이룬다.
표시 장치는 인간과 기계 사이의 통신 수단으로서 이용된다. 음극선관(cathode ray tube, CRT) 표시 장치와 액정 표시 장치(liquid crystal display, LCD)와 같은 두 종류의 표시 장치는 일반 매장에서 구입할 수 있다. CRT 표시 장치는 그 기술과 제조 기술이 매우 발전되어 고 품질의 컬러 영상을 제공하고 또한 상대적으로 가격이 싸기 때문에 널리 이용되고 있다. 그러나 CRT 표시 장치는 크기가 크고 많은(high levels) 전자파(radiation)을 방출한다. 한편, LCD는 좀더 소형으로 제작될 수 있고 적은 전자파를 방출한다. 그러므로 박막 트랜지스터(thin-flim transistor) LCD(TFT-LCD)와 같은 LCD를 CRT 표시 장치의 대용으로 이용하고 있다.
도 1의 블록도를 참조하면, TFT-LCD(100)는 표시판(display panel, 110), 데이터 구동부(120) 그리고 스캐닝 구동부(130)를 포함하고 있다. 표시판(110)은 m ×n 어레이를 형성할 수 있게 구성된 복수 개의 화소 유닛(P)을 포함하고 있고, 이 화소 유닛(P) 각각은 박막 트랜지스터와 액정 장치(도시하지 않음)를 포함하고 있다. 각 열(column)에 있는 화소 유닛에 대하여, 박막 트랜지스터의 소스 단자가 전기적으로 연결되어, 표시판(110) 외부로 뻗어 있는 m개의 데이터선(122)을 형성한다. 반면에, 각 행(row)에 있는 화소 유닛에 대하여, 박막 트랜지스터의 게이트 단자가 전기적으로 연결되어, 표시판(110) 외부로 뻗어 있는 n개의 주사선(132)을형성한다. 데이터 구동부(120)는 전단 처리부(126)와 데이터 신호 변환부(128)를 포함하고 있고, 디지털 영상 데이터(D)를 수신하여 아날로그 데이터 신호(A)를 출력한다. 전단 처리부(126)는 디지털 영상 데이터(D)를 수신하고 디지털 데이터 신호(D')를 출력한다. 디지털 신호 변환부(128)는 전단 처리부(126)와 표시판(110)에 연결되고, 디지털 데이터 신호(D')를 수신하여 이 디지털 데이터 신호(D')를 아날로그 신호로 변환하는 디지털-아날로그(D/A) 변환을 실행하고, 아날로그 데이터 신호(A)를 생성하여 표시판(110)으로 출력할 수 있도록 한다. 스캐닝 구동부(130)는 주사선(132)에 연결되고, 수평 동기(HSYNC) 신호와 수직 동기(VSYNC) 신호를 수신한다.
VSYNC 신호에 따라서, 스캐닝 구동부(130)는 각 주사선(132)[주사선(132)(k), k=1,..,n]을 순차적으로 선택하여, 선택된 주사선의 모든 박막 트랜지스터를 온시킨다. 주사선[132(k)]의 모든 박막 트랜지스터가 온되면, 주사선[132(k)]의 박막 트랜지스터에 대한 소스 단자와 드레인 단자를 통하여 데이터 구동부(120)에서 나오는 아날로그 데이터 신호(A)를 주사선[132(k)]의 액정 장치로 인가하여, 액정 표시 장치의 계조 레벨(gray level)을 제어한다. 이런 방식으로, 데이터 구동부(120)는 아날로그 데이터 신호(A)에 따라서 액정 장치의 계조 레벨을 제어한다. 스캐닝 구동부(130)가 VSYNC 신호를 수신하면, 스캐닝 구동부(130)는 동시에 첫 번째(k=1) 라인에서 마지막(k=n) 라인까지 순차적으로 주사선을 다시 온시킨다. 일반적으로 두 개의 연속적인 HSYNC 신호 사이의 주기를 수평 주사 시간(horizontal scanning time)으로 정의하고, 반면에 두 개의 연속적인 VSYNC 신호 사이의 주기를 수직 주사 시간(vertical scanning time)으로 정의한다. 한 프레임을 표시하기 위해서는, 한 프레임에 대한 하나의 수평 라인의 표시를 완료하기 위해서는 한 수평 주사 시간이 소요되고, 전체 프레임의 표시를 완료하기 위해서는 한 수직 주사 시간이 소요된다.
특히, 동일한 극성을 갖는 전압이 액정 표시 장치에 계속적으로 인가될 때 액정 표시 장치는 쉽게 손상된다. 따라서 이러한 액정 표시 장치의 손상을 방지하기 위하여 데이터 구동부(120)는 극성 반전(polarity inversion)을 실시한다. 도트 반전(dot inversion)이나 컬럼 반전(cloumn inversion)와 같은 극성 반전은 액정 표시 장치로 정(positive)의 전압과 부(negative)의 전압을 교대로 인가한다.
도 2는 도 1에 도시한 데이터 신호 변환부(128)를 상세하게 도시하고 있다. 데이터 신호 변환부(128)는 디지털-아날로그(D/A) 변환부를 포함한다. 이 D/A 변환부는 디지털 데이터 신호(D')를 수신하고 이 디지털 데이터 신호(D')의 극성을 반전시켜, 아날로그 데이터 신호(A)를 출력한다. 이 D/A 변환부는 m개의 디멀티플렉서(202), m개의 멀티플렉서(204), m+1개의 디지털-아날로그 변환기(206), 그리고 m+1개의 출력 버퍼(210)를 포함하고 있다. 예를 들면, 디멀티플렉서[(202)(i)]는 디지털 데이터 신호[D'(i)]를 수신하고 극성 반전법에 따라서 이 디지털 데이터 신호[(D'(i)]를 D/A 변환기[206(i)나 (206(i+1)]로 출력한다. i가 홀수일 때, D/A 변환기[206(i)]는 정의 극성을 갖는 변환된 데이터 신호[S(i)]를 출력한다. i가 짝수일 때, D/A 변환기[206(i)]는 부의 극성을 갖는 변환된 데이터 신호[S(i)]를 출력한다. 출력 버퍼[210(i)]는 변환된 디지털 신호[S(i)]를 수신하여 버퍼링된 데이터 신호[S'(i)]를 출력하고, 이 버퍼링된 데이터 신호(S')를 멀티플렉서[204(i-1), 204(i)]로 공급한다. 멀티플렉서[204(i)]는 출력 버퍼[210(i), 210(i+1)]로부터 각각 버퍼링된 데이터 신호([S'(i), S'(i+1)]를 수신하고, 디멀티플렉서[202(i)]에 따라서 선택적으로 출력 아날로그 데이터 신호(Ai)를 출력한다. 여기서 A(i)는 S'(i)이거나 S'(i+1)이다. 예를 들면, 디멀티플렉서[202(i)]는 디지털 데이터 신호[D'(i)]를 D/A 변환기[206(i+1)]로 출력하므로, 멀티플렉서[204(i)]는 아날로그 데이터 신호(Ai)로서 [S'(i+)]를 출력한다. 이 방식에서, 디멀티플렉서(202)와 멀티플렉서(204)를 이용함에 따라 아날로그 데이터 신호 각각의 극성은 극성 반전법에 따라서 변할 수 있고, 극성이 반전된 후 아날로그 데이터 신호(A)는 적절한 데이터선(122)과 연관된다(associate). 디멀티플렉서[202(i)]와 멀티플렉서[204(i)]가 HSYNC 신호에 따라서 아날로그 데이터 신호[A(i)]의 극성을 변경하므로, 도트 반전이 이루어진다. 디멀티플렉서[202(i)]와 멀티플렉서[204(i)]가 VSYNC 신호에 따라서 아날로그 데이터 신호[A(i)]의 극성을 변경하면, 컬럼 반전의 효과가 달성된다.
그러나 데이터 구동부로부터의 아날로그 데이터 신호는 LCD에 표시된 라인의 계조에 대응하며, 표시된 각 화소 밝기의 균일성에 영향을 미치는 상이한 오프셋 전압(offset voltage)를 구비할 수 있다. 일반적으로, 데이터 구동부는 출력 버퍼(210)의 연산 증폭기에 대한 출력 전압 레벨의 변화에 따라서 오프셋 전압을 생성한다. 연산 증폭기의 출력 전압 레벨에 대한 오프셋은 일반적으로 50㎷ 내지 60㎷의 범위 내에 존재하는 반면에, LCD에서 허용되는 오프셋 전압은 10㎷ 이하이다. 연산 증폭기의 출력 전압에 대한 오프셋이 과도하게 허용치를 초과할 경우, 표시판(110)의 관련 액정 장치는 바람직하지 않는 어두운 색상이나 밝은 색상을 갖는 화소 유닛으로 될 수 있다.
도 3a는 TFT-LCD(100)에 의해 표시된 프레임(300)을 도시하고 있고, 각각의 직사각형은 화소 유닛을 나타내며, 출력 버퍼[210(j)]는 출력 오프셋 전압을 갖고 있다. 출력 버퍼[210(j)]는 아날로그 데이터 신호[A(j)]를 데이터선[122(j)]으로 출력하므로, 데이터선[122(j)]에 의해 제어된 화소 유닛은 밝은 회색선(gray line)을 표시한다. 도 3b는 계조 레벨 강도(intensity) 대 데이터선에 대한 그래프를 나타내는 도면이고, 도 3a에 도시한 데이터선은 X축을 따라서 표시되며 사람에게 감지되는 계조 레벨 강도는 Y축을 따라서 측정된다. 여기서 데이터 구동부(120)는 컬럼 반전법에 따라 영상 데이터를 출력한다. 빛의 자극이 인간의 시각계(human visual system)에서 통합되기(integrate) 때문에, 출력 버퍼[210(j)]에 대응하는 회색선이 도 3a에 도시한 것처럼 발생한다.
도 4a는 TFT-LCD(100)로 표시한 다른 프레임(400)을 도시하고 있다. 도 4a에서 각각의 직사각형은 하나의 화소 유닛을 나타내고, 데이터 구동부(120)는 도트 반전에 의한 영상 데이터를 출력한다. 출력 버퍼[210(j)]는 출력 오프셋 전압을 갖고 있다. 그래서 출력 버퍼[210(j)]가 아날로그 데이터 신호[A(j)]를 데이터선[122(j)]으로 출력하거나 아날로그 데이터 신호[A(j-1)]를 데이터선[122(j-1)]으로 출력하면, 데이터선[122(j) 또는 122(j-1)]에 의해 제어된 화소 유닛은 도 4a에 나타낸 밝은 회색점들이 된다. 위에서 설명한 인간 시각계의통합 결과에 의하여, 이러한 밝은 회색점들은 도 4b에 도시한 것처럼, LCD 패널 상에 표시된 밝은 회색선들로서 실제로 사람에게 감지된다. 도 4b의 X축은 도 4a의 데이터선을 나타내고, Y축은 사람의 눈에 의해 감지된 계조 레벨 강도를 나타낸다.
이와 같이 출력 신호 레벨의 변화에 따라서 표시 밝기의 균일성이 저하되는 문제를 해결하기 위한 하나의 방식은 이용하는 연산 증폭기 출력의 정확도를 증가시키는 것이다. 그러나 이러한 해결책은 LCD를 설계하고 제조할 때 많은 어려움을 초래한다.
본 발명의 기술적 과제는 데이터 신호 산란 반전을 위한 장치와 방법을 제공하는 것이다. 본 발명에 의하면, 표시 장치에 표시된 데이터의 밝기에 대한 균일성이 저하되는 것을 효율적으로 방지할 수 있다.
도 1은 박막 트랜지스터-액정 표시 장치(thin film transistor-liquid crysta display, TFT-LCD)를 보여주는 블록도이다.
도 2는 도 1에 도시한 데이터 신호 변환부를 나타내는 블록도이다.
도 3a는 액정 표시 장치(LCD)에 표시한 프레임을 나타내는 도면이다.
도 3b는 도 3a에 도시한 프레임에 대한 계조 레벨 강도 대 데이터선에 대한 그래프이다.
도 4a는 LCD에 표시한 다른 프레임을 나타내는 도면이다.
도 4b는 도 4a에 도시한 프레임의 계조 레벨 강도에 대한 그래프이다.
도 5는 본 발명의 바람직한 실시예에 따른 신호 산란 반전을 갖는 표시 장치를 도시하고 있다.
도 6은 도 5에 도시한 데이터 신호 산란 반전기를 나타내는 블록도이다.
도 7a는 표시된 프레임에 회색선이 나타나는 것을 도시하는 도면이다.
도 7b는 본 발명의 바람직한 실시예에 따른 공간 산란법(space scattering method)을 이용하여 표시한 프레임을 나타내는 도면이다.
도 8a 내지 도 8d는 시간 산란법(time scattering method)을 적용하여 표시한 연속적인 프레임을 나타내는 도면이다.
도 9a 내지 도 9d는 도 8a 내지 도 8d에 도시한 프레임의 계조 레벨 강도에 대한 그래프이다.
도 10은 도 8a 내지 도 8d에 도시한 프레임에서 사람이 감지한 계조 레벨 강도에 대한 그래프이다.
도 11은 도 5에 도시한 신호 산란 반전부(528)의 다른 예를 나타내는 블록도이다.
도 12a는 표시된 프레임에 회색선이 나타나는 것을 도시하는 도면이다.
도 12b는 본 발명의 바람직한 실시예에 따라서 공간 산란법을 적용하여 표시한 프레임을 나타내는 도면이다.
도 13a 내지 도 13e는 시간 산란법을 적용하여 표시한 연속적인 프레임을 나타내는 도면이다.
도 14a 내지 도 14d는 도 13a 내지 도 13d에 도시한 프레임의 계조 레벨 강도에 대한 그래프이다.
도 15는 도 13a 내지 도 13d에 도시한 프레임에서 사람이 감지한 계조 레벨 강도에 대한 그래프이다.
본 발명의 목적은 신호 산란 변환법을 갖는 표시 장치에 이용하기 위하여 데이터 신호 산란 변환을 위한 장치에 의해 달성된다. 신호 산란법을 갖는 표시 장치는 표시판과 데이터 구동부를 포함하고 있다. 이 표시 장치는 m ×n 어레이를 형성하도록 배치된 복수 개의 화소 유닛을 포함하고 있다. 각 행에 있는 화소 유닛이 전기적으로 연결되어 주사선을 형성하고, 각 열에 있는 화소 유닛이 전기적으로 연결되어 데이터선을 형성한다. 상기 표시판에 연결되어 있는 데이터 구동부는 디지털 영상 데이터에 따라서 m개의 아날로그 데이터 신호를 출력한다. 데이터 구동부는 전단 처리부와 데이터 신호 산란 변환을 위한 장치를 포함하고 있다. 상기전단 구동부는 상기 디지털 영상 데이터를 수신하여 m개의 디지털 데이터 신호를 출력한다. 데이터 신호 산란 변환을 위한 장치는 상기 디지털 데이터 신호를 수신하여 m개의 아날로그 데이터 신호를 화소 유닛으로 출력한다. 데이터 신호 산란 변환을 위한 장치는 산란 멀티플렉서, 디지털-아날로그 변환부 산란 디멀티플렉서를 포함하고 있다. 산란 멀티플렉서는 p개의 디지털 데이터 신호를 수신하고 산란법에 따라서 상기 p개의 디지털 데이터 신호 중에서 q번째 디지털 데이터 신호를 출력하며, 상기 p와 q는 양의 정수이고, q는 p 이하이다. 디지털-아날로그 변환부는 상기 산란 멀티플렉서에 연결되어 있고, 상기 q번째 디지털 데이터 신호를 디지털-아날로그 변환하여 아날로그 데이터 신호를 출력한다. 산란 디멀티플렉서는 상기 디지털-아날로그 변환부에 연결되어 있고, p개의 출력 단자를 구비하며, 상기 산란법으로 상기 아날로그 데이터 신호를 상기 p개의 출력 단자 중에서 q번째 출력 단자로 출력한다.
디지털-아날로그 변환부의 출력 버퍼가 각 출력 버퍼의 출력 전압 레벨이 변화함에 따라 발생된 상이한 출력 오프셋 전압을 가질 수 있으므로, 이 출력 버퍼에 연관된 밝은 회색선이 표시 장치에 형성될 수 있다. 본 발명에 따라서, D/A 변환부의 출력 버퍼와 데이터선 사이의 관계가 변한다. 그래서 각 데이터선에 있는 디지털-아날로그 변환부의 출력 오프셋 전압에 대한 영향이 많은 데이터선으로 산란되어, 이 영향으로 인한 비정상적으로 어둡거나 밝은 색상을 갖는 바람직하지 않는 점들은 거의 표시 장치 상에서 감지되지 않는다.
본 발명의 목적에 따라서, 신호 산란법으로 영상을 표시하는 방법은 m ×n어레이를 형성하도록 배치된 복수 개의 화소 유닛을 포함하고 있다. 이 방법은 다음의 단계들을 포함하고 있다. 먼저, p개의 데이터 신호를 제공한다. 다음, 산란법에 따라서, 상기 p개의 디지털 데이터 신호 중에서 q번째 디지털 데이터 신호를 선택한다. 그런 다음 상기 q번째 디지털 데이터 신호에 따라서 아날로그 데이터 신호를 생성한다. 마지막으로 상기 산란법에 따라 영상을 형성하기 위하여 r번째 행과 q번째 열의 화소 유닛에 상기 아날로그 데이터 신호를 공급한다. 상기 m, n, p, q, r은 양의 정수이고, q는 p 이하이며, r은 m 이하이다.
본 발명의 다른 목적, 특징과 장점은 바람직한 실시예에 상세하게 기재된 설명으로부터 자명해질 것이고, 본 발명은 이 바람직한 실시예에 한정되지 않는다. 첨부한 도면을 참조하여, 이하에 본 발명을 설명한다.
도 5를 참조하면, 본 발명의 바람직한 실시예에 따라서 신호 산란 반전을 갖는 표시 장치를 나타내는 블록도를 도시하고 있다. 이 신호 산란 반전을 갖는 표시 장치(500)는 표시판(510), 데이터 구동부(520) 그리고 스캐닝 구동부(530)을 포함하고 있다. 표시판(510)은 m ×n 어레이를 형성할 수 있게 구성된 복수 개의 화소 유닛(P)를 포함하고 있고, 이 화소 유닛(P) 각각은 박막 트랜지스터와 액정 장치(도시하지 않음)를 포함하고 있다. 각 열에 있는 화소 유닛에 대하여, 박막 트랜지스터의 소스 단자가 전기적으로 연결되어, 표시판(510) 외부로 뻗어 있는 m개의 데이터선(522)을 형성한다. 반면에, 각 행에 있는 화소 유닛에 대하여, 박막 트랜지스터의 게이트 단자가 전기적으로 연결되어, 표시판(510) 외부로 뻗어 있는 n개의 주사선(532)을 형성한다. 데이터 구동부(520)는 전단 처리부(526)와 데이터신호 산란 변환부(528)를 포함하고 있고, 디지털 영상 데이터(D)를 수신하여 아날로그 데이터 신호(A)를 출력할 수 있도록 한다. 전단 처리부(526)는 디지털 영상 데이터(D)를 수신하고 디지털 데이터 신호(D')를 출력할 수 있도록 한다. 디지털 신호 산란 변환부(528)는 전단 처리부(526)와 데이터선(522)에 연결되어 있고, 디지털 데이터 신호(D')를 수신하여 이 디지털 데이터 신호(D')를 아날로그 신호로 변환하는 디지털-아날로그(D/A) 변환을 실행하고, 아날로그 데이터 신호(A)를 생성하여 데이터선(522)으로 출력할 수 있도록 한다. 스캐닝 구동부(530)는 주사선(532)에 연결되고, 수평 동기(HSYNC) 신호와 수직 동기(VSYNC) 신호를 수신한다.
VSYNC 신호에 따라서, 스캐닝 구동부(530)는 주사선(532)들 중에서 주사선[532(k)]과 같은 하나의 주사선을 순차적으로 선택하여, 주사선에 있는 모든 박막 트랜지스터를 온시킨다. 여기서 k는 n 이하의 양의 정수이다. 주사선[532(k)]의 모든 박막 트랜지스터가 온되면, 주사선[532(k)]의 박막 트랜지스터에 대한 소스 단자와 드레인 단자를 통하여 데이터 구동부(520)에서 나오는 아날로그 데이터 신호(A)를 주사선[532(k)]의 액정 장치로 인가하여, 데이터 구동부(520)는 이 아날로그 데이터 신호(A)에 따른 계조(gray scale)로 액정 장치를 제어한다. 스캐닝 구동부(530)가 VSYNC 신호를 수신하면, 이 스캐닝 구동부(530)는 첫 번째 주사선에서부터 순차적으로 주사선(532)를 하나씩 다시 온시키기 시작한다.
도 6은 도 5에 도시한 데이터 신호 산란 변환부(528)의 블록도이다. 데이터산란 변환부(528)는 디지털-아날로그(D/A) 변환부(600), 산란 멀티플렉서(640) 그리고 산란 디멀티플렉서(642)를 포함한다. 본 실시예에서, 산란 멀티플렉서(640)는 3-1 라인 멀티플렉서, 즉 각 멀티플렉서가 3개의 입력 단자를 갖고 1개의 출력 단자를 갖는 멀티플렉서이다. 또한 산란 디멀티플렉서(642)는 1-3 라인 디멀티플렉서, 즉 각 디멀티플렉서가 1개의 입력 단자를 갖고 3개의 출력 단자를 갖는 디멀티플렉서이다. 실제로, 본 발명에 따라서 각각 적어도 2-1 라인 멀티플렉서와 1-2 라인 디멀티플렉서가 산란 멀티플렉서와 디멀티플렉서로 동작할 수 있다. 산란 멀티플렉서[640(i)]는 디지털 데이터 신호(D'(i), D'(i+1), D'(i+2)]를 수신하고, 다음에 설명하는 산란법에 따라서 이들 디지털 데이터 신호(D'(i), D'(i+1), D'(i+2)] 중에서 산란 데이터 신호[D''(i)]로서 하나의 디지털 데이터 신호를 선택할 수 있도록 한다. D/A 변환부(600)는 산란 멀티플렉서(640)에 연결되고, 산란 데이터 신호(D'')를 수신하여 이 산란 데이터(D'')에 대하여 D/A 변환을 수행하고, 아날로그 데이터 신호(T)를 출력할 수 있도록 한다. D/A 변환부(600)는 D/A 변환기(606)와 출력 버퍼(610)를 포함하고 있고, 아날로그 데이터 신호(T)를 출력할 수 있도록 한다. D/A 변환기(606)가 산란 멀티플렉서(640)에 연결되는 반면에, 출력 버퍼(610)는 D/A 변환기(606)에 연결된다. D/A 변환부(600)에 연결된 산란 디멀티플렉서[642(i)]는 아날로그 데이터 신호[T(i)]를 수신하여, 산란 멀티플렉서(640)에 따라서 데이터선[522(i), 522(i+1), 522(i+2)]들 중 하나의 데이터선으로 아날로그 데이터 신호[T(i)]를 출력할 수 있도록 한다. 이를테면, 산란 멀티플렉서(640)로부터의 산란 데이터 신호[(D''(i)]가 디지털 데이터신호[D'(i+2)]이어서 아날로그 데이터 신호[T(i)]가 아날로그 데이터 신호[A(i+2)]와 동일할 경우, 산란 디멀티플렉서(642)는 아날로그 데이터 신호[T(i)]를 데이터선[522(i+2)]로 출력한다. 이런 방식에서, 아날로그 데이터 신호(A)는 정확하게 데이터선(522)과 연관될 수 있다. 또한 산란 멀티플렉서(640가 동기되면, 즉, 산란 멀티플렉서[640(i)]가 디지털 데이터 신호[D'(i+2)]를 선택하여 산란 데이터 신호[D''(i)]로서 출력할 경우, 산란 멀티플렉서[640(i-1)]는 산란 데이터 신호[D''(i-1)]로서 디지털 데이터 신호[D'(i+1)]를 선택한다.
산란 멀티플렉서(640)와 산란 디멀티플렉서(642)의 동작에 의하여, D/A 변환부(600)의 출력 버퍼에 대한 각 출력은 3개의 데이터선에 걸쳐 산란된다. 그러므로 출력 버퍼의 어떤 것이 출력 오프셋 전압을 갖고 있을 경우, 이 출력 오프셋 전압으로 인한 바람직하지 않는 점들이 3개의 데이터선 내에서 산란된다. 바람직하지 않는 산란된 점들은 표시 장치 상에서 밝은 회색선을 형성할 수 없고 거의 감지될 수 없기 때문에, 표시 특성이 향상된다.
본 발명에 의하여, 산란법은 출력 버퍼(610)와 데이터선(522) 사이의 대응을 변경하기 위해 이용된다. 출력 버퍼(610)로부터의 출력 오프셋 전압으로 인하여 비정상적으로 어둡거나 밝은 색상을 갖는 바람직하지 않는 점들이 산란법에 따라서 산란되므로, 이 바람직하지 않는 점들은 거의 감지되지 않는다. 그래서 표시 밝기의 균일성이 저하되는 것을 효율적으로 줄일 수 있다. 산란법은 예를 들면 공간 산란법(space scattering method), 시간 산란법(time scattering method), 또는 시간-공간 산란법(time-space scattering method)일 수 있다.
공간 산란법은 각 수평선에 대한 출력 버퍼(610)와 데이터선(522) 사이의 간계를 변경하기 위해 이용된다. 도 7a는 산란법을 이용하지 않고 표시한 프레임을 나타내고 있다. 도 7a에서, 각 직사각형은 하나의 화소 유닛을 나타내고, 이들 직사각형 안에 있는 숫자는 계조 레벨 전압을 화소 유닛에 인가하는 대응 출력 버퍼를 나타낸다. 약간 어두운 직사각형으로 화소 유닛을 그릴 경우, 화소 유닛에 대하여 약간 어둡게 그린 직사각형 안에 있는 숫자에 대응하는 출력 버퍼가 출력 오프셋 전압을 갖는다. 도 7a로부터 알 수 있는 것처럼, 출력 버퍼(j)가 출력 오프셋 전압을 구비하고 있으므로 밝은 회색선이 데이터선[522(j)]을 통해 형성된다. 다음 도 7b를 참조하면, 공간 산란법을 이용하여 표시한 프레임을 나타내고 있고, 여기서 출력 버퍼[610(j)]는 출력 오프셋 전압을 갖고 있다. 그 외에도 산란 멀티플렉서[640(j)]는 D'(j), D'(j+1), D'(j+2), D'(j+1), D'(j), D'(j+1) 등의 순서로 디지털 데이터 신호(D')를 연속적으로 선택한다. 산란 데이터 변환부가 HSYNC 신호를 수신하면, 출력 버퍼(610)와 데이터선(522) 간의 관계가 변한다, 즉 프레임의 동일한 선 상에 처음부터(originally) 발생한 바람직하지않는 점들이 같은 프레임의 다른 데이터선에 걸쳐 산란되므로 이 점들을 감지하긴 어렵다.
시간 산란법은 각 프레임에 대하여 출력 버퍼(610)와 데이터선(522) 사이의 관계를 변경하기 위해 이용된다. 도 8a 내지 도 8d를 참조하면, 시간 산란법을 이용하여 표시한 일련의 프레임이 나타나 있다. 여기서 출력 버퍼[(610(j)]는 출력 오프셋 전압을 갖는다. 또한 산란 멀티플렉서[640(j)]는 D'(j), D'(j+1), D'(j+2), D'(j+1), D'(j), D'(j+1) 등의 순서로 디지털 데이터 신호(D')를 연속적으로 선택한다. 도 8a는 첫 번째 프레임을 나타내고 있고, 밝은 회색의 수직선이 데이터선[522(j)]과 연관되게 형성된다. 도 8b는 두 번째 프레임을 나타내고 있고, 밝은 회색의 수직선이 데이터선[522(j-1)]과 연관되게 형성된다. 도 8c는 세 번째 프레임을 나타내고 있고, 밝은 회색의 수직선이 데이터선[522(j-2)]과 연관되게 형성된다. 도 8d는 네 번째 프레임을 나타내고 있고, 밝은 회색의 수직선이 데이터선[522(j-1)]과 연관되게 형성된다. 간단히 말해서, 출력 버퍼[610(j)]는 연속적인 각 프레임에 대하여 상이한 데이터선과 연관된다. 그래서 출력 오프셋 전압으로 인한 밝은 회색선이 산란되어 이 선들을 감지하기 어렵다.
각 수평선이 있는 각 프레임에 대한 출력 버퍼(610)와 데이터선(522) 사이의 관계를 변경하기 위해 시간-공간 산란법을 이용한다. 즉, 한 프레임에 대한 동일한 데이터선과 연관된 처음부터 있던 바림직하지 않은 점들을 다른 프레임과 다른 데이터선으로 산란시킨다. 그래서 출력 버퍼(610)의 출력 오프셋 전압에 의해 발생된 바람직하지 않은 점들이 균일하게 산란되어 거의 감지할 수 없다.
미리 정해진 순서(sequence), 무작위 순서 또는 가중 곡선(weighted curve)에 따라서 디지털 데이터 신호들[D'(j), D'(j+1), D'(j+2)] 중에서 하나를 선택하도록 산란 멀티플렉서[640(j)]를 구성할 수 있다. 가중 곡선의 경우, 산란 멀티플렉서[640(j)]에서 출력된 디지털 데이터 신호들(D')은 각각 상이한 가중치(weighted value)와 연관된다. 이런 방식으로, 산란 멀티플렉서[640(j)]는 그들이 연관되어 있는 가중치에 따라서 디지털 데이터 신호들[D'(j), D'(j+1), D'(j+2)] 중에서 하나를 선택하여, 출력 버퍼(610)와 데이터선(522) 사이의 관계를변경한다. 산란 멀티플렉서[640(j)]가 가중 곡선에 따라서 출력 버퍼(610)와 데이터선(522) 사이의 관계를 변경하면, 감지되는 표시는 가중 곡선을 밝은 계조 강도로 감은 결과와 같다. 예를 들면, 도 8a 내지 도 8d에서, 디지털 데이터 신호[D'(j), D'(j+1), D'(j+2)]은 가중치들(1/4, 2/4, 1/4)에 각각 연관되어 있다. 도 9a 내지 도 9d는 도 8a 내지 도 8d에 도시한 프레임들에 대한 계조 레벨 강도의 그래프를 보여주고 있다. 도 10은 도 8a 내지 도 8에 도시한 연속적이고 동일한 프레임들에 대하여 사람이 감지하는 계조 레벨 강도에 대한 그래프들이고, 이 그래프들은 가중 곡선을 밝은 회색선의 계조 레벨 강도로 감은 결과를 보여주고 있다. 이런 방식에 의해, 바람직하지 않는 점들이 산란되므로 사람이 감지할 수 있는 이들의 계조 레벨 강도가 줄어든다. 또한 도 10을 통해 알 수 있는 것처럼, 중간에 있는 선이 양 측에 있는 선들보다 더 높은 강도를 갖도록 하여 계조 레벨 강도를 분산시킨다. 전체적으로, 영상은 부드럽게 보이고, 바람직하지 않는 점들은 감지하게 어렵게 된다. 그래서 표시 품질이 향상된다.
도 11은 도 5에 도시한 데이터 신호 산란 변환부(528)의 다른 예에 대한 블록도이다. 도 11에서, 데이터 신호 산란 변환부는 상이한 극성을 갖는 아날로그 데이터 신호를 출력할 수 있다. 데이터 신호 산란 변환부(528)는 디지털-아날로그(D/A) 변환부(1100), (m+3)개의 산란 멀티플렉서(1140), (m+3)개의 산란 디멀티플렉서(1142)를 포함하고 있다. 이 실시예에서, 산란 멀티플렉서는 3-1 라인 멀티플렉서, 즉 3개의 입력 단자와 1개의 출력 단자를 갖는 멀티플렉서이다. 또한 산란 디멀티플렉서는 1-3 라인 디멀티플렉서, 즉 1개의 입력 단자와 3개의 출력 단자를 갖는 디멀티플렉서이다. 실제로, 적어도 2-1 라인 멀티플렉서와 1-2 라인 디멀티플렉서는 본 발명에 따라 각각 산란 멀티플렉서와 산란 디멀티플렉서로서 동작할 수 있다. 산란 멀티플렉서[1140(i)]는 디지털 데이터 신호들[D'(i), D'(i+2), D'(i+4)]을 수신하여, 다음에 설명하는 산란법에 따라 디지털 데이터 신호들[D'(i), D'(i+2), D'(i+4)] 중에서 하나를 산란 데이터 신호[D''(i)]로서 선택한다. D/A 변환부(1100)는 산란 멀티플렉서(1140)에 연결되어 있고, 산란 데이터 신호(D'')를 수신하며, 수신한 산란 데이터 신호(D'')에 대하여 디지털-아날로그 변환을 수행하고, 아날로그 데이터 신호(T)를 출력한다. D/A 변환부(1100)에 연결되어 있는 산란 디멀티플렉서[1142(i)]는 아날로그 데이터 신호[T(i)]를 수신하고, 산란 멀티플렉서(1140)에 따라서 데이터선들[522(i), 522(i+2), 522(i+4)] 중에서 하나의 데이터선으로 아날로그 데이터 신호[T(i)]를 출력한다. 이를 테면, 산란 멀티플렉서(1140)로부터의 산란 데이터 신호[D''(i)]가 디지털 데이터 신호[D'(i+2)]이면, 아날로그 데이터 신호[T(i)]는 아날로그 데이터 신호[A(i+2)]와 같고, 산란 디멀티플렉서(1142)는 아날로그 데이터 신호[T(i)]를 데이터선[522(i+2)]으로 출력한다. 이 방식에 의해, 아날로그 데이터 신호(A)를 정확하게 데이터선(522)과 연관시킬 수 있다. 또한 모든 산란 멀티플렉서(1140)가 동기된다, 즉 산란 멀티플렉서[1140(i)]가 디지털 데이터 신호[D'(i+2)]를 출력하고, 이것을 산란 데이터 신호[D''(i)]로서 출력하면, 산란 멀티플렉서[1140(i-1)]는 디지털 데이터 신호[D'(i+1)]를 산란 데이터 신호[D''(i-1)]로서 선택한다.
D/A 변환부(1100)는 디멀티플렉서(1102), 멀티플렉서(1104), D/A 변환기(1106) 그리고 출력 버퍼(1110)를 포함하고 있다. 디멀티플렉서[1102(i)]는 산란 멀티플렉서[1140(i)], D/A 변환기[1106(i), 1106(i+1)]에 연결되어 있고, 산란 데이터 신호[D''(i)]를 수신한다. 또한 도트 반전이나 컬럼 반전에 따라서, 디멀티플렉서[1102(i)]는 수신한 산란 데이터 신호[D''(i)]를 D/A 변환기[1106(i)]나 D/A 변환기[1106(i+1)]로 출력한다. 또 모든 디멀티플렉서[1102(i)]가 동기된다. 즉 산란 디멀티플렉서[1102(i)]가 디지털 데이터 신호[D''(i)]를 D/A 변환기[1106(i+1)]로 출력하면, 산란 디멀티플렉서[1102(i-1)]는 산란 데이터 신호[D''(i+1)]를 D/A 변환기[1106(i)]로 출력한다. D/A 변환기[1106(i)]는 디멀티플렉서[1102(i), 1102(i-1)]에 연결되어 있고, 디지털 데이터 신호[D''(i-1)나 D''(i)]를 수신하여 변환된 데이터 신호[S(i)]를 출력한다. 또한 i가 홀수이면, D/A 변환기[1106(i)]는 양의 극성을 갖는 변환된 데이터 신호[S(i)]를 출력하고, i가 짝수이면 D/A 변환기[1106(i)]는 음의 극성을 갖는 변환된 데이터 신호[S(i)]를 출력한다. D/A 변환기[1106(i)]에 연결되어 있는 출력 버퍼[1110(i)]는 변환된 데이터 신호[S(i)]를 수신하고, 변환된 데이터 신호[S(i)]에 따라서 버퍼링된 데이터 신호[S(i)]를 멀티플렉서[1104(i), 1104(i-1)]로 공급한다. 멀티플렉서[1104(i)]는 출력 버퍼[1110(i), 1110(i+1)]에 연결되어 있고, 버퍼링된 데이터 신호[S'(i), S'(i+1)]를 수신하며, 디멀티플렉서[1102(i)]에 따라서 아날로그 데이터 신호[T(i)]를 출력한다. 여기서 아날로그 데이터 신호[T(i)]는 S'(i)이거나 S'(i+1)이다. 이를테면, 디멀티플렉서[1102(i)]가 산란 데이터 신호[D''(i)]를D/A 변환기[1106(i+1)]로 출력할 때, 멀티플렉서[1104(i)]는 아날로그 데이터 신호[T(i)]로서 버퍼링된 데이터 신호[S'(i+1)]를 출력한다.
산란 멀티플렉서(1140), 디멀티플렉서(1102), 산란 디멀티플렉서(1142), 그리고 멀티플렉서(1104)의 동작에 따라서 출력 버퍼[1110(i)]의 출력은 6개의 데이터선[522(i-1) 내지 522(i+4)]에 걸쳐서 산란된다. 그러므로 출력 버퍼[1110(i)]가 출력 오프셋 전압을 갖고 있으면, 이 출력 오프셋 전압으로 바람직하지 않는 점들이 이들 6개의 데이터선에 산란된다. 산란된 바람직하지 않은 점들이 표시 장치 상에 밝은 회색선을 형성할 수 없고 사람이 거의 감지할 수 없으므로, 표시 품질이 향상된다.
본 발명에 의해, 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경하는데 산란법을 이용한다. 그래서 출력 버퍼(1110)로부터의 출력 오프셋 전압으로 인한 비정상적으로 어둡거나 밝은 색상을 갖는 바람직하지 않는 점들이 산란되므로, 바람직하지 않는 점들은 거의 감지되지 않는다. 그래서 표시 밝기의 균일성이 떨어지는 것을 효율적으로 줄일 수 있다. 공간 산란법, 시간 산란법, 시간-공간 산란법을 포함하는 산란법을 다음에 설명한다.
공간 산란법은 각 수평선에 해당하는 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경하기 위하여 이용된다. 도 12a는 산란법을 이용하지 않고 표시된 프레임을 나타내고 있고, 컬럼 반전과 같은 극성 반전이 이용된다. 도 12a에서, 각 직사각형은 하나의 화소 유닛을 나타내고, 그 직사각형에 씌여져 있는 숫자는 계조 레벨을 대응하는 화소 유닛으로 출력하는 대응 출력 버퍼를 나타내고 있다. 또한 직사각형 안의 숫자 앞에 붙여진 부호는 숫자와 연관된 출력 버퍼로부터 출력된 출력 신호의 극성을 나타내고 있다. 어둡게 칠해진 직사각형으로서 화소 유닛을 그릴 경우, 직사각형 안의 숫자에 대응하는 출력 버퍼는 출력 오프셋 전압을 갖고 있다. 도 12a에서 알 수 있는 바와 같이, 출력 버퍼[1110(j)]는 출력 오프셋 전압을 갖고 있으므로 밝은 회색선이 데이터선[522(j)]를 따라가며 형성된다. 도 12a는 공간 산란법을 이용하여 표시된 프레임을 나타내고 있고, 출력 버퍼[1110(j)]는 출력 오프셋 전압을 갖고 있다. 산란 멀티플렉서[1140(j)]는 D'(j), D'(j+4), D'(j+2), D'(j), D'(j+4), D'(j+2) 등의 순서로 디지털 데이터 신호(D')를 연속적으로 선택한다. 산란 데이터 변환부가 HSYNC 신호를 수신하면, 출력 버퍼(1110)와 데이터선(522) 사이의 관계는 변한다, 즉 프레임의 동일한 선 상에 처음부터 생긴 바람직하지 않는 점들을 동일한 프레임의 다른 데이터선으로 산란되므로 이들 점들은 인식되기 어렵다.
각 프레임에 대한 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경하는데 시간 산란법을 이용한다. 도 13a 내지 도 13e는 시간 산란법을 이용하여 표시된 일련의 프레임을 나타내고 있고, 극성 반전을 행하기 위하여 컬럼 반전을 이용하며, 출력 버퍼[1110(j)]는 출력 오프셋 전압을 갖고 있다. 또한 산란 멀티플렉서[1140(j)]는 D'(j), D'(j+2), D'(j+4), D'(j+2), D'(j), D'(j+2) 등의 순서로 디지털 데이터 신호(D')를 연속적으로 선택한다. 도 13a는 밝은 회색의 한 수직선이 데이터선[522(j-1)]과 연관되게 형성되어 있는 첫 번째 프레임을 나타내고 있다. 도 13b는 밝은 회색의 한 수직선이 데이터라인[522(j-2))]과 연관되게 형성되어 있는 두 번째 프레임을 나타내고 있으며, 도 13c는 밝은 회색의 한 수직선이 데이터라인[522(j-5)]과 연관되게 형성되어 있는 세 번째 프레임을 나타내고 있다. 또한 도 13d는 밝은 회색의 한 수직선이 데이터라인[522(j-2)]과 연관되게 형성되어 있는 네 번째 프레임을 나타내고 있고, 도 13e는 도 13a와 동일하다. 요약하면, 출력 버퍼[1110(j)]는 연속하는 프레임 각각에 대한 상이한 데이터선과 연관되어 있다. 그래서 출력 오프셋 전압으로 발생하는 밝은 회색선이 산란되어 거의 감지되지 않는다.
각 수평선을 갖는 각 프레임에 해당하는 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경하기 위하여 시간-공간 산란법을 이용한다. 즉 한 프레임에 대한 동일한 데이터선과 연관된 원래부터 있던 바람직하지 않는 점들은 상이한 프레임과 상이한 데이터선으로 산란될 수 있다. 그래서 출력 버퍼(1110)의 출력 오프셋 전압에 의해 발생된 원치 않는 점들이 균일하게 산란되어 한층 더 인식하기 어렵게 된다.
미리 정해진 순서, 무작위 순서 또는 가중 곡선에 따라서 디지털 데이터 신호들[D'(j), D'(j+2), D'(j+4)] 중에서 하나를 선택하도록 산란 멀티플렉서[1140(j)]를 구성할 수 있다. 가중 곡선의 경우, 산란 멀티플렉서[1140(j)]에서 출력된 디지털 데이터 신호들(D')은 각각 상이한 가중치와 연관된다. 이런 방식으로, 산란 멀티플렉서[1140(j)]는 그들이 연관되어 있는 가중치에 따라서 디지털 데이터 신호들[D'(j), D'(j+2), D'(j+4)] 중에서 하나를 선택하여, 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경한다. 산란 멀티플렉서[1140(j)]가 가중 곡선에 따라서 출력 버퍼(1110)와 데이터선(522) 사이의 관계를 변경하면, 감지될 표시는 가중 곡선을 밝은 회색 강도로 감은 결과의 표시와 같다. 예를 들면, 도 13a 내지 도 13e에서, 디지털 데이터 신호들[D'(j), D'(j+2), D'(j+4)]은 가중치들(0.25, 0.5, 0.25)에 각각 연관되어 있다. 도 14a 내지 도 14d는 도 13a 내지 도 13d에 도시한 프레임들에 대한 계조 레벨 강도의 그래프를 보여주고 있다. 또한 도 15는 도 13a 내지 도 13d에 연속적으로 도시한 동일한 프레임들에 대하여 사람이 감지하는 계조 레벨 강도에 대한 그래프들이이다. 동일하게 이 그래프들은 가중 곡선을 밝은 회색선의 계조 레벨 강도로 감은 결과를 보여준다. 이런 방식에 의해, 바람직하지 않는 점들이 산란되므로 사람이 감지할 수 있는 이들의 계조 레벨 강도는 줄어든다. 또한 도 15을 통해 알 수 있는 것처럼, 중간에 있는 선이 양 측에 있는 선들보다 더 높은 강도를 갖도록 하여 계조 레벨 강도를 분산시킨다. 전체적으로, 영상은 부드럽게 보이고, 바람직하지 않는 점들은 감지하게 어렵게 된다. 그래서 표시 품질이 향상된다.
위에 기재한 것처럼, 본 발명에 따른 데이터 신호 산란 변환부는 D/A 변환부에 있는 출력 버터와 데이터선 사이의 관계를 변경하여, D/A 변환부에 있는 출력 버퍼로부터 출력된 출력 오프셋 전압으로 인하여 발생한 비정상적으로 어둡거나 밝은 색상을 갖는 바람직하지 않는 점들을 산란시키므로 바람직하지 않는 점들을 쉽게 감지하기 어렵다. 그러므로 표시 밝기의 균일성이 떨어지는 것을 효율적으로 방지하여 줄여 표시 품질이 향상된다.
본 발명은 예와 바람직한 실시예로 기재되어 있지만 본 발명이 기재한 실시예에 한정되지 않는다는 것은 이해될 것이다. 한편, 다양한 변형, 유사한 배치와 절차를 포용하기 위한 것이고, 가장 넓게 해석한 것을 첨부한 본 발명의 청구범위의 본질로 하므로, 이런 변형, 유사한 배치와 절차를 모두 포용할 수 있다.

Claims (16)

  1. 데이터 신호 산란 변환 장치에 있어서,
    디지털 데이터 신호에 직접 연결되며, 상기 디지털 데이터 신호를 선택적으로 출력하는 제 1 산란 멀티플렉서,
    상기 디지털 데이터 신호에 직접 연결되며, 상기 디지털 데이터 신호를 선택적으로 출력하는 제 2 산란 멀티플렉서,
    상기 제 1 산란 멀티플렉서에 연결되며, 디지털-아날로그 변환을 실행하는 제 1 디지털-아날로그 변환부, 그리고
    상기 제 2 산란 멀티플렉서에 연결되며, 디지털-아날로그 변환을 실행하는 제 2 디지털-아날로그 변환부
    를 포함하는 데이터 신호 산란 변환 장치.
  2. 제1항에서,
    상기 제 1 디지털-아날로그 변환부 및 상기 제 2 디지털-아날로그 변환부에 연결되는 산란 디멀티플렉서를 추가로 포함하는 데이터 신호 산란 변환 장치.
  3. 제1항에서,
    상기 디지털-아날로그 변환부는 신호의 극성을 반전시킬 수 있는 데이터 신호 산란 변환 장치.
  4. 제1항의 데이터 신호 산란 변환 장치를 포함하는, 신호 산란 변환을 갖는 표시 장치.
  5. 제4항에서,
    상기 제 1 디지털-아날로그 변환부 및 상기 제 2 디지털-아날로그 변환부에 연결되는 산란 디멀티플렉서를 추가로 포함하는 표시 장치.
  6. 제4항에서,
    상기 디지털―아날로그 변환부는 신호의 극성을 반전시킬 수 있는 표시 장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 제1항에서,
    상기 디지털 데이터 신호는 상기 상기 제 1 디지털―아날로그 변환부 및 상기 제 2 디지털―아날로그 변환부 중 하나에서 출력되는 데이터 신호 산란 변환 장치.
  14. 제2항에서,
    상기 산란 디멀티플렉서는 적어도 2개의 출력 터미널을 포함하되, 상기 출력 터미널은 자신들 중 하나를 통해 상기 디지털 데이터 신호로부터 변환되는 아날로그 데이터 신호를 출력하는 데이터 신호 산란 변환 장치.
  15. 제4항에서,
    상기 디지털 데이터 신호는 상기 상기 제 1 디지털-아날로그 변환부 및 상기 제 2 디지털-아날로그 변환부 중 하나에서 출력되는 표시 장치.
  16. 제5항에서,
    상기 산란 디멀티플렉서는 적어도 2개의 출력 터미널을 포함하되, 상기 출력 터미널은 자신들 중 하나를 통해 상기 디지털 데이터 신호로부터 변환되는 아날로그 데이터 신호를 출력하는 표시 장치.
KR10-2002-0003570A 2002-01-22 2002-01-22 데이터 신호 산란 변환 장치 및 방법 KR100441150B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0003570A KR100441150B1 (ko) 2002-01-22 2002-01-22 데이터 신호 산란 변환 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0003570A KR100441150B1 (ko) 2002-01-22 2002-01-22 데이터 신호 산란 변환 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20030063026A KR20030063026A (ko) 2003-07-28
KR100441150B1 true KR100441150B1 (ko) 2004-07-19

Family

ID=49321183

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0003570A KR100441150B1 (ko) 2002-01-22 2002-01-22 데이터 신호 산란 변환 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100441150B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0895529A (ja) * 1994-09-22 1996-04-12 Casio Comput Co Ltd 液晶表示装置のデータ制御方法
JPH0916131A (ja) * 1995-06-27 1997-01-17 Casio Comput Co Ltd 液晶表示装置及び液晶表示素子の駆動方法
KR19980083732A (ko) * 1997-05-17 1998-12-05 구자홍 디지탈방식의 액정표시판넬 구동회로
KR100204909B1 (ko) * 1997-02-28 1999-06-15 구본준 엘씨디 소스 드라이버
KR100239413B1 (ko) * 1997-10-14 2000-01-15 김영환 액정표시소자의 구동장치
KR100504898B1 (ko) * 2003-08-11 2005-07-29 엘지전자 주식회사 왕복동식 압축기의 급유 구조

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0895529A (ja) * 1994-09-22 1996-04-12 Casio Comput Co Ltd 液晶表示装置のデータ制御方法
JPH0916131A (ja) * 1995-06-27 1997-01-17 Casio Comput Co Ltd 液晶表示装置及び液晶表示素子の駆動方法
KR100204909B1 (ko) * 1997-02-28 1999-06-15 구본준 엘씨디 소스 드라이버
KR19980083732A (ko) * 1997-05-17 1998-12-05 구자홍 디지탈방식의 액정표시판넬 구동회로
KR100239413B1 (ko) * 1997-10-14 2000-01-15 김영환 액정표시소자의 구동장치
KR100504898B1 (ko) * 2003-08-11 2005-07-29 엘지전자 주식회사 왕복동식 압축기의 급유 구조

Also Published As

Publication number Publication date
KR20030063026A (ko) 2003-07-28

Similar Documents

Publication Publication Date Title
CN100481200C (zh) 液晶驱动设备、液晶显示设备以及液晶驱动方法
KR101698570B1 (ko) 표시 장치 및 그 구동 방법
JP5348884B2 (ja) 液晶表示装置
JP3901048B2 (ja) アクティブマトリクス型液晶表示装置
KR102005872B1 (ko) 표시 장치 및 그 구동 방법
JP3962947B2 (ja) 分散式データ信号変換のための装置および方法
US20020089485A1 (en) Liquid crystal display with multi-frame inverting function and an apparatus and a method for driving the same
KR101152137B1 (ko) 액정 표시 장치
JP2009009087A (ja) 液晶表示装置とその駆動方法
GB2409754A (en) Driving LCD backlight to minimise motion blur
JP2008257244A (ja) 表示装置の駆動装置、それを備えた表示装置、およびその駆動方法
WO2007026551A1 (ja) 表示装置、表示方法、表示モニターおよびテレビジョン受像機
US20080024409A1 (en) Display Device, Display Device Adjustment Method, Image Display Monitor, and Television Receiver
KR101315376B1 (ko) 표시 장치의 구동 장치 및 그 영상 신호 보정 방법
KR20070055059A (ko) 표시 장치의 구동 장치
KR20060128450A (ko) 표시 장치 및 표시 장치의 구동 장치
KR20040018183A (ko) 화상 표시 장치 및 화상 표시 방법, 및 화상 표시프로그램을 기록한 기록 매체
KR20070080290A (ko) 표시 장치 및 그 구동 장치
KR20080088728A (ko) 액정 표시 장치 및 구동 방법
JP2011141557A (ja) 表示装置
JP2007171367A (ja) 液晶表示装置
KR20070080287A (ko) 액정 표시 장치
KR100441150B1 (ko) 데이터 신호 산란 변환 장치 및 방법
KR20070051441A (ko) 액정 표시 장치의 계조 조정 방법 및 시스템
US20080062210A1 (en) Driving device, display apparatus having the same and method of driving the display apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100702

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130626

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee