KR100431302B1 - Method of manufacturing system on chip device - Google Patents
Method of manufacturing system on chip device Download PDFInfo
- Publication number
- KR100431302B1 KR100431302B1 KR10-2002-0025028A KR20020025028A KR100431302B1 KR 100431302 B1 KR100431302 B1 KR 100431302B1 KR 20020025028 A KR20020025028 A KR 20020025028A KR 100431302 B1 KR100431302 B1 KR 100431302B1
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- forming
- gate
- oxide film
- film
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 17
- 239000000758 substrate Substances 0.000 claims abstract description 57
- 238000000034 method Methods 0.000 claims abstract description 52
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 38
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 38
- 239000010703 silicon Substances 0.000 claims abstract description 38
- 239000003990 capacitor Substances 0.000 claims abstract description 34
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 24
- 229920005591 polysilicon Polymers 0.000 claims abstract description 24
- 238000002955 isolation Methods 0.000 claims abstract description 11
- 125000001475 halogen functional group Chemical group 0.000 claims abstract description 8
- 239000004065 semiconductor Substances 0.000 claims abstract description 7
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 7
- 238000000059 patterning Methods 0.000 claims abstract description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 6
- 125000006850 spacer group Chemical group 0.000 claims abstract description 6
- 238000005468 ion implantation Methods 0.000 claims description 36
- 239000007789 gas Substances 0.000 claims description 21
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 8
- 239000001257 hydrogen Substances 0.000 claims description 8
- 229910052739 hydrogen Inorganic materials 0.000 claims description 8
- 238000000137 annealing Methods 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 4
- 238000003475 lamination Methods 0.000 abstract 1
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000003860 storage Methods 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000006731 degradation reaction Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 240000007429 Tor tor Species 0.000 description 1
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66492—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a pocket or a lightly doped drain selectively formed at the side of the gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
본 발명의 목적은 로직 공정의 변경없이도 디램의 캐패시터 면적을 증대시킬 수 있는 시스템 온 칩 소자의 제조방법을 제공하는 것이다. 상기 목적을 달성하기 위하여, 본 발명은 소자분리막을 구비한 반도체 기판 상에 캐패시터들이 형성될 기판 영역을 노출시키는 산화막 패턴을 형성하는 단계; 상기 노출된 기판 영역들 상에 도핑된 실리콘 에피층을 성장시키는 단계; 상기 산화막 패턴을 제거하는 단계; 상기 기판의 전면 상에 게이트용 산화막 및 폴리실리콘막을 차례로 형성하는 단계; 상기 기판의 적소에 게이트 전극들이 형성되고 실리콘 에피층을 감싸는 형태로 게이트용 산화막 및 폴리실리콘막의 적층막들이 잔류되도록 게이트용 폴리실리콘막 및 산화막을 패터닝하는 단계; 상기 게이트 전극들 양측의 기판 표면에 LDD 영역을 형성하고 게이트 전극 양측 가장자리 아래의 기판 부분 표면에 할로 영역을 형성하는 단계; 상기 게이트 전극 및 잔류된 적층막의 양측벽에 스페이서를 형성하는 단계; 상기 게이트 전극들 사이의 기판 표면에 소오스/드레인 영역을 형성하는 단계; 및 상기 게이트 전극들 표면 및 잔류된 적층막 표면에 실리사이드를 형성하여 트랜지스터 및 평판 캐패시터를 형성하는 단계를 포함하는 시스템 온 칩 소자의 제조방법을 제공하며, 본 발명에 따르면, 디램 캐패시터의 면적 증대를 통해 로직의 성능 저하없이 고용량의 디램을 탑재한 시스템 온 칩 소자를 구현할 수 있다.An object of the present invention is to provide a method for manufacturing a system on a chip device that can increase the capacitor area of the DRAM without changing the logic process. In order to achieve the above object, the present invention comprises the steps of forming an oxide film pattern for exposing a substrate region on which capacitors are to be formed on a semiconductor substrate having a device isolation film; Growing a doped silicon epi layer on the exposed substrate regions; Removing the oxide film pattern; Sequentially forming a gate oxide film and a polysilicon film on the entire surface of the substrate; Patterning the gate polysilicon film and the oxide film so that the gate electrodes are formed in place on the substrate and the lamination films of the gate oxide film and the polysilicon film remain in a form surrounding the silicon epi layer; Forming an LDD region on the surface of the substrate on both sides of the gate electrodes and forming a halo region on the surface of the substrate portion below both edges of the gate electrode; Forming spacers on both sidewalls of the gate electrode and the remaining laminated film; Forming a source / drain region on a substrate surface between the gate electrodes; And forming silicide on the gate electrodes and the remaining stacked film to form transistors and flat plate capacitors. According to the present invention, an increase in the area of a DRAM capacitor is provided. This enables system-on-chip devices with high capacity DRAMs without compromising logic performance.
Description
본 발명은 시스템 온 칩 소자의 제조방법에 관한 것으로, 보다 상세하게는, 로직 공정의 변경없이 디램의 캐패시터 면적을 증대시킬 수 있는 시스템 온 칩 소자의 제조방법에 관한 것이다.The present invention relates to a method for manufacturing a system on chip device, and more particularly, to a method for manufacturing a system on chip device capable of increasing a capacitor area of a DRAM without changing a logic process.
시스템 온 칩 소자(Systam on Chip : 이하, SoC)는 디램(DRAM)과 같은 메모리(Memory)와 로직(Logic)을 단일 칩에 구현한 소자로서, 최근들어 그 관심이 높아지고 있다. 특히, 이러한 SoC 소자는 메모리와 로직이 단일 칩에 구현되는 것과 관련해서 칩의 크기가 증가하고 제조 공정이 복잡하며 제조 수율이 낮다는 단점이 있지만, 그럼에도 불구하고 단일 칩에 메모리와 로직이 구현되는 것으로부터 기존 칩들에 비해 고속 및 저전력 구동이 가능한 잇점을 갖기 때문에 그 사용이 점차 증가되는 추세에 있다.System on chip (SoC) is a device that implements memory and logic, such as DRAM (DRAM) on a single chip, the interest is increasing recently. In particular, such SoC devices have the disadvantages of increased chip size, complex manufacturing processes, and low manufacturing yields with respect to memory and logic being implemented on a single chip, but nevertheless memory and logic are implemented on a single chip. Its use is increasing gradually because it has the advantage of high speed and low power operation compared to existing chips.
한편, 상기 SoC 소자는 디램 공정을 기본으로 로직 공정을 적용하는 방식과 로직 공정을 기본으로 디램 공정을 적용하는 방식에 의해 구현될 수 있다. 그런데, 상기 방식들 모두는 디램의 캐패시터 공정으로 인한 써멀 버짓(Thermal Budget)이 로직 공정에 비해 상당히 크기 때문에 로직의 성능(performance)에 나쁜 영향을 미치고 있으며, 또한, 0.25㎛ 이하의 로직 공정에서 채택하고 있는 티타늄 또는 코발트-실리사이드(Ti or Co-silicide)가 써멀 버짓으로 인해 응집(agglomeration)됨으로써, 접합 누설 및 게이트 전극의 저항 증가를 유발하게 된다.The SoC device may be implemented by a method of applying a logic process based on a DRAM process and a method of applying a DRAM process based on a logic process. However, all of the above methods adversely affect the performance of the logic because the thermal budget due to the capacitor process of the DRAM is considerably larger than that of the logic process, and is also adopted in the logic process of 0.25 μm or less. Titanium or cobalt-silicide is agglomerated due to the thermal budget, which causes junction leakage and increased resistance of the gate electrode.
따라서, 상기한 문제를 해결하기 위해, 종래에는 1M 디램 이하에서 적용되었던 평판 캐패시터를 디램 캐패시터에 적용함으로써 로직 공정과 동일하게 SoC 소자를 제조하고 있다.Accordingly, in order to solve the above problem, the SoC device is manufactured in the same manner as in the logic process by applying a flat plate capacitor, which has been conventionally applied under 1M DRAM, to the DRAM capacitor.
도 1a 내지 도 1d는 종래 기술에 따른 SoC 소자의 제조방법을 설명하기 위한 공정 단면도로서, 이를 설명하면 다음과 같다.1A to 1D are cross-sectional views illustrating a method of manufacturing a SoC device according to the prior art, which will be described below.
먼저, 도 1a에 도시된 바와 같이, 반도체 기판(1) 내에 공지의 STI(Shallow Trench Isolation) 공정 따라 트렌치형의 소자분리막들(2)을 형성한다. 그런다음, 기판(1)의 소정 부분 상에 제1이온주입 마스크(3)을 형성한 상태에서 웰 형성 및 문턱전압(Vt) 조절용 이온주입 공정을 수행한다.First, as shown in FIG. 1A, trench isolation device isolation layers 2 are formed in a semiconductor substrate 1 according to a known shallow trench isolation (STI) process. Thereafter, in a state in which the first ion implantation mask 3 is formed on a predetermined portion of the substrate 1, an ion implantation process for forming a well and adjusting the threshold voltage Vt is performed.
다음으로, 도 1b에 도시된 바와 같이, 제1이온주입 마스크를 제거한 상태에서, 소자분리막(2)을 포함한 기판(1)의 전면 상에 게이트용 산화막(4) 및 폴리실리콘막(5)을 차례로 형성하고, 상기 막들(5, 4)을 패터닝하여 게이트 전극들(6)을 형성한다. 이때, 상기 게이트용 폴리실리콘막(5) 및 산화막(4)의 패터닝시에는 캐패시터가 형성될 기판 영역 상에도 상기 막들(5, 4)을 잔류시키며, 이렇게 잔류된 적층막은 제조 완료된 SoC 소자에서 각각 유전체막 및 전극막으로 기능하여 평판 캐패시터를 구성하게 된다.Next, as shown in FIG. 1B, while the first ion implantation mask is removed, the gate oxide film 4 and the polysilicon film 5 are formed on the entire surface of the substrate 1 including the device isolation film 2. Formed sequentially, the films 5 and 4 are patterned to form gate electrodes 6. At this time, when the gate polysilicon film 5 and the oxide film 4 are patterned, the films 5 and 4 remain on the substrate region where the capacitor is to be formed, and the remaining stacked films are respectively formed in the manufactured SoC device. It functions as a dielectric film and an electrode film to form a flat plate capacitor.
계속해서, 기판(1)의 소정 부분 상에 제2이온주입 마스크(7)를 형성한 상태에서 LDD 이온주입 및 할로(halo) 이온주입을 수행하고, 이를 통해, 인접된 게이트 전극들(6) 사이의 기판 표면에 LDD 영역(8)을 형성하고, 그리고, 상기 게이트 전극(6) 양측 가장자리 아래의 기판 표면에 할로 영역(9)을 형성한다.Subsequently, LDD ion implantation and halo ion implantation are performed in a state where the second ion implantation mask 7 is formed on a predetermined portion of the substrate 1, and thus, adjacent gate electrodes 6 are performed. The LDD region 8 is formed on the substrate surface therebetween, and the halo region 9 is formed on the substrate surface under both edges of the gate electrode 6.
다음으로, 도 1c에 도시된 바와 같이, 제2이온주입 마스크를 제거한 상태에서, 상기 결과물 상에 산화막과 질화막의 적층막으로된 절연막을 증착하고, 이를 블랭킷(blanket) 식각하여 상기 게이트 전극(6)의 양측벽에 스페이서(10)를 형성한다. 그런다음, 기판(1)의 소정 부분 상에 제3이온주입 마스크(11)를 형성한 후, 소오스/드레인 이온주입 및 열처리를 차례로 행하여 기판(1)의 적소에 소오스/드레인 영역(12)을 형성한다.Next, as shown in FIG. 1C, in a state in which the second ion implantation mask is removed, an insulating film, which is a laminated film of an oxide film and a nitride film, is deposited on the resultant product, and a blanket is etched to form the gate electrode 6. Spacers 10 are formed on both side walls of the substrate. Then, after forming the third ion implantation mask 11 on the predetermined portion of the substrate 1, the source / drain ion implantation and heat treatment are performed in sequence so that the source / drain region 12 is placed in place of the substrate 1. Form.
그리고나서, 도 1d에 도시된 바와 같이, 제3이온주입 마스크를 제거한 상태에서 게이트 전극(4)의 표면 상에 공지의 공정에 따라 실리사이드(13)를 형성함으로써 기판(1)의 적소에 트랜지스터(14) 및 평판 캐패시터(15)를 형성한다.Then, as illustrated in FIG. 1D, the silicide 13 is formed on the surface of the gate electrode 4 in a state where the third ion implantation mask is removed, according to a known process, so that the transistor ( 14) and the plate capacitor 15 are formed.
이후, 도시하지는 않았으나, 배선 공정을 포함한 일련의 후속 공정을 진행하여 디램과 로직을 혼합한 SoC 소자를 완성한다.Subsequently, although not shown, a series of subsequent processes including a wiring process are performed to complete a SoC device in which DRAM and logic are mixed.
그러나, 종래의 SoC 소자의 제조방법은 평판 캐패시터의 적용을 통해 써멀 버짓에 기인하는 로직의 성능 저하를 방지할 수는 있으나, 칩 크기가 제한됨에 따라 디램의 캐패시터 용량 증가에 한계가 있으며, 그래서, 4M 디램 이상에 상기 평판 캐패시터를 적용함에 어려움이 있다.However, the conventional manufacturing method of the SoC device can prevent the degradation of the logic due to the thermal budget through the application of the flat capacitor, but there is a limit to increase the capacitor capacity of the DRAM as the chip size is limited, so, It is difficult to apply the flat plate capacitor to 4M DRAM or more.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 로직 공정의 변경없이 디램의 캐패시터 면적을 증대시킬 수 있는 SoC 소자의 제조방법을 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide a method for manufacturing a SoC device capable of increasing a capacitor area of a DRAM without changing a logic process.
또한, 본 발명은 로직 공정의 변경없이 디램의 캐패시터 면적의 증대를 통해 고집적화를 달성할 수 있는 SoC 소자의 제조방법을 제공함에 그 다른 목적이 있다.Another object of the present invention is to provide a method for manufacturing a SoC device capable of achieving high integration by increasing a capacitor area of a DRAM without changing a logic process.
도 1a 내지 도 1d는 종래 기술에 따른 시스템 온 칩 소자의 제조방법을 설명하기 위한 공정 단면도.1A to 1D are cross-sectional views illustrating a method of manufacturing a system on chip device according to the related art.
도 2a 내지 도 2g는 본 발명의 실시예에 따른 시스템 온 칩 소자의 제조방법을 설명하기 위한 공정 단면도.2A to 2G are cross-sectional views illustrating a method of manufacturing a system on chip device according to an exemplary embodiment of the present invention.
* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
21 : 반도체 기판 22 : 소자분리막21 semiconductor substrate 22 device isolation film
23 : 제1이온주입 마스크 24 : 산화막 패턴23: first ion implantation mask 24: oxide film pattern
25 : 실리콘 에피층 26 : 게이트용 산화막25 silicon epitaxial layer 26 gate oxide film
27 : 게이트용 폴리실리콘막 28 : 게이트 전극27 polysilicon film for gate 28 gate electrode
29 : 제2이온주입 마스크 30 : LDD 영역29: second ion implantation mask 30: LDD region
31 : 할로 영역 32 : 스페이서31: halo region 32: spacer
33 : 제3이온주입 마스크 34 : 소오스/드레인 영역33: third ion implantation mask 34 source / drain region
35 : 실리사이드 36 : 트랜지스터35 silicide 36 transistor
37 : 평판 캐패시터37: flat plate capacitor
상기와 같은 목적을 달성하기 위하여, 본 발명은 소자분리막들을 구비한 반도체 기판 상에 캐패시터들이 형성될 기판 영역을 노출시키는 산화막 패턴을 형성하는 단계; 상기 노출된 기판 영역들 상에 도핑된 실리콘 에피층을 성장시키는 단계; 상기 실리콘 에피층들이 잔류되도록 상기 산화막 패턴을 제거하는 단계; 상기 실리콘 에피층들을 포함한 기판의 전면 상에 게이트용 산화막 및 폴리실리콘막을 차례로 형성하는 단계; 상기 기판의 적소에 게이트 전극들이 형성됨과 동시에 상기 실리콘 에피층을 감싸는 형태로 게이트용 산화막 및 폴리실리콘막의 적층막들이 잔류되도록 상기 게이트용 폴리실리콘막 및 산화막을 패터닝하는 단계; 상기 게이트 전극들 양측의 기판 표면에 LDD 영역을 형성함과 동시에 게이트 전극의 양측 가장자리 아래의 기판 부분 표면에 할로 영역을 형성하는 단계; 상기 게이트 전극들의 양측벽 및 잔류된 산화막 및 폴리실리콘막의 적층막들 양측벽에 스페이서를 형성하는 단계; 상기 게이트 전극들 사이의 기판 표면에 소오스/드레인 영역을 형성하는 단계; 및 상기 게이트 전극들 표면 및 잔류시킨 적층막 표면에 실리사이드를 형성하여 트랜지스터 및 평판 캐패시터를 형성하는 단계를 포함하는 시스템 온 칩 소자의 제조방법을 제공한다.In order to achieve the above object, the present invention comprises the steps of forming an oxide film pattern for exposing a substrate region on which capacitors are to be formed on a semiconductor substrate having device isolation films; Growing a doped silicon epi layer on the exposed substrate regions; Removing the oxide pattern so that the silicon epi layers remain; Sequentially forming a gate oxide film and a polysilicon film on the entire surface of the substrate including the silicon epi layers; Patterning the gate polysilicon film and the oxide film so that the gate electrodes are formed in place on the substrate and the stacked films of the gate oxide film and the polysilicon film remain in the form of surrounding the silicon epi layer; Forming an LDD region on the surface of the substrate on both sides of the gate electrodes and simultaneously forming a halo region on the surface of the substrate portion below both edges of the gate electrode; Forming spacers on both sidewalls of the gate electrodes and on both sidewalls of the stacked oxide and polysilicon layers; Forming a source / drain region on a substrate surface between the gate electrodes; And forming silicide on the gate electrodes and on the remaining stacked film to form transistors and flat plate capacitors.
또한, 본 발명의 방법은 상기 실리콘 에피층을 형성하는 단계 전 또는 후, 문턱전압(Vt) 조절용 이온주입을 수행하는 단계를 더 포함한다.In addition, the method further includes performing ion implantation for adjusting the threshold voltage (Vt) before or after forming the silicon epitaxial layer.
상기 실리콘 에피층을 형성하는 단계는, 노출된 기판 표면에의 자연산화막 제거를 위하여 HF 계열의 케미컬을 이용한 전처리를 수행하는 단계와, 수소 어닐링을 통해 실리콘 에피 성장이 일어날 기판 부분을 수소로 패시베이션(passivation)시키는 단계와, 실리콘 에피층이 성장되기에 충분한 조건 하에서 소정 두께로 도핑된 실리콘 에피층을 성장시키는 단계로 구성된다.The forming of the silicon epitaxial layer may include performing pretreatment using HF-based chemicals to remove the native oxide layer on the exposed substrate surface, and passivating the portion of the substrate where the silicon epitaxial growth occurs through hydrogen annealing. passivation) and growing the doped silicon epi layer to a predetermined thickness under conditions sufficient for the silicon epi layer to grow.
여기서, 상기 수소 어닐링은 800∼1,000℃의 온도 범위에서 H2를 분당 1∼20리터를 흘려주며, 10∼300초 동안 수행함이 바람직하다.Here, the hydrogen annealing is carried out for 1 to 20 liters per minute H 2 in a temperature range of 800 to 1,000 ℃, it is preferably carried out for 10 to 300 seconds.
상기 실리콘 에피층의 성장은 650∼900℃의 온도 및 10mtorr∼10torr의 압력 범위에서 SiH2Cl2및 HCl 가스를 각각 40∼80sccm 및 10∼200sccm 정도 흘려주면서 1,000∼3,000Å의 두께로 성장시킴이 바람직하다. 이때, 상기 SiH2Cl2가스 대신에 SiH4또는 Si2H6가스를 사용하고, 상기 HCl 가스 대신에 Cl2가스를 사용하는 것도 가능하다. 또한, 상기 실리콘 에피층은 그 성장시에 BH3또는 PH3가스를 2∼50sccm 범위에서 흘려주어 도핑되도록 함이 바람직하다.The silicon epitaxial layer is grown to a thickness of 1,000 to 3,000 kPa while flowing SiH 2 Cl 2 and HCl gas at 40 to 80 sccm and 10 to 200 sccm at a temperature of 650 to 900 ° C. and a pressure range of 10 tortor to 10 torr, respectively. desirable. At this time, SiH 4 or Si 2 H 6 gas may be used instead of the SiH 2 Cl 2 gas, and Cl 2 gas may be used instead of the HCl gas. In addition, the silicon epi layer is preferably doped by flowing BH 3 or PH 3 gas in the range of 2 to 50 sccm at the time of its growth.
게다가, 본 발명의 방법은 상기 게이트용 산화막 및 폴리실리콘막을 차례로 형성하는 단계 후, 상기 게이트용 폴리실리콘막 및 산화막을 패터닝하는 단계 전, 게이트 전극의 공핍(depletion)을 방지하기 위해 프리 도핑(pre doping) 이온주입을 수행하는 단계를 더 포함하며, 상기 이온주입은 바람직하게 5∼45°각도로 기울여 수행하면서 45∼90°씩 회전시켜 수행한다.In addition, the method of the present invention includes pre-doping to prevent depletion of the gate electrode after the step of sequentially forming the gate oxide film and the polysilicon film, and before the patterning of the gate polysilicon film and the oxide film. doping) further comprises the step of performing an ion implantation, the ion implantation is preferably performed by rotating 45 to 90 ° while tilting at an angle of 5 to 45 °.
본 발명에 따르면, 게이트 산화막의 형성 이전에 캐패시터가 형성될 기판 부분에 실린더 형상의 실리콘 에피층을 형성해 줌으로써 로직 공정의 변경없이도 디램의 캐패시터 면적을 용이하게 증가시킬 수 있다.According to the present invention, by forming a cylindrical silicon epitaxial layer on the portion of the substrate where the capacitor is to be formed before the gate oxide film is formed, the capacitor area of the DRAM can be easily increased without changing the logic process.
(실시예)(Example)
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명하도록 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 2a 내지 도 2g는 본 발명의 실시예에 따른 SoC 소자의 제조방법을 설명하기 위한 공정 단면도로서, 이를 설명하면 다음과 같다.2A to 2G are cross-sectional views illustrating a method of manufacturing a SoC device according to an exemplary embodiment of the present invention.
먼저, 도 2a에 도시된 바와 같이, 공지의 STI 공정에 따라 반도체 기판(21)의 적소에 액티브 영역을 한정하는 트렌치형의 소자분리막들(22)을 형성한다. 그런다음, 상기 기판(21)의 소정 부분 상에 제1이온주입 마스크(23)을 형성하고, 웰 형성 및 문턱전압(Vt) 조절용 이온주입 공정을 수행한다.First, as shown in FIG. 2A, trench isolation device isolation layers 22 defining active regions are formed in place of the semiconductor substrate 21 according to a known STI process. Next, a first ion implantation mask 23 is formed on a predetermined portion of the substrate 21, and an ion implantation process for forming a well and adjusting the threshold voltage Vt is performed.
다음으로, 도 2b에 도시된 바와 같이, 제1이온주입 마스크를 제거한 상태에서, 400∼650℃의 온도 범위에서 CVD(Chemical Vapor Deposition) 공정을 통해 반도체 기판(21)의 전면 상에 500∼10,000Å의 두께로 산화막을 증착한 후, 상기 산화막의 일부분을 선택적으로 식각하여 디램 캐패시터에서의 스토리지 노드가 형성될 기판 부분을 노출시키는 산화막 패턴(24)을 형성한다. 그런다음, 노출된 기판 부분 상에 선택적 에피텍셜 성장(Selective Epitaxial Growth : 이하, SEG) 공정을 통해 도핑된 실리콘 에피층(25)을 성장시킨다.Next, as shown in FIG. 2B, in a state where the first ion implantation mask is removed, 500 to 10,000 on the entire surface of the semiconductor substrate 21 through a chemical vapor deposition (CVD) process in a temperature range of 400 to 650 ° C. After depositing an oxide film to a thickness of Å, a portion of the oxide film is selectively etched to form an oxide pattern 24 that exposes the portion of the substrate where the storage node in the DRAM capacitor is to be formed. Then, the doped silicon epitaxial layer 25 is grown on the exposed portion of the substrate through a selective epitaxial growth (SEG) process.
여기서, 상기 SEG 공정에 따른 실리콘 에피층(25)의 성장 공정은 다음과 같이 수행한다.Here, the growth process of the silicon epitaxial layer 25 according to the SEG process is performed as follows.
우선, 전처리로서 HF 계열의 케미컬을 이용하여 노출된 기판 표면에서의 자연산화막을 제거한다.First, a natural oxide film on the exposed substrate surface is removed using HF-based chemical as a pretreatment.
그런다음, 수소 어닐링을 통해 에피 성장이 되어질 기판을 수소로 패시베이션(passivation)시킨다. 이때, 수소 어닐링은 800∼1,000℃의 온도 범위에서 H2를 분당 1∼20 리터를 흘려주며, 약 10∼300초 동안 수행한다.Then, the substrate to be epi grown through hydrogen annealing is passivated with hydrogen. At this time, the hydrogen annealing is performed for 1 to 20 liters per minute H 2 in a temperature range of 800 ~ 1,000 ℃, it is carried out for about 10 to 300 seconds.
이어서, 650∼900℃의 온도 및 10mtorr∼10torr의 압력 범위에서 SiH2Cl2및 HCl 가스를 각각 40∼80sccm 및 10∼200sccm 정도 흘려주어 노출된 기판 부분 상에 1,000∼3,000Å의 두께로 실리콘 에피층을 성장시킨다. 이때, 소오스 가스로서 상기 SiH2Cl2가스 대신에 SiH4또는 Si2H6가스를 사용할 수 있으며, 아울러, 첨가 가스로서 HCl 가스 대신에 Cl2가스를 사용할 수 있다. 또한, 상기 실리콘 에피층의 성장시에는 BH3또는 PH3가스를 2∼50sccm 범위에서 흘려주어 원하는 도전형으로 도핑되도록 한다.Subsequently, SiH 2 Cl 2 and HCl gas were flowed at a temperature of 650 to 900 ° C. and a pressure range of 10 to 10 tor to 40 to 80 sccm and 10 to 200 sccm, respectively, to expose the silicon epi to a thickness of 1,000 to 3,000 Pa on the exposed substrate portion. Grow the layer. At this time, SiH 4 or Si 2 H 6 gas may be used instead of the SiH 2 Cl 2 gas as the source gas, and Cl 2 gas may be used instead of HCl gas as the additive gas. In addition, when the silicon epitaxial layer is grown, BH 3 or PH 3 gas is flowed in a range of 2 to 50 sccm to be doped to a desired conductivity type.
계속해서, 도 2c에 도시된 바와 같이, HF 계열의 케미컬을 이용한 습식 식각 공정을 통해 산화막 패턴을 제거한다. 이 결과, 디램 캐패시터의 스토리지 노드가 형성될 기판 부분 상에는 실린더 형상의 실리콘 에피층(25)이 잔류된다.Subsequently, as illustrated in FIG. 2C, the oxide layer pattern is removed through a wet etching process using an HF-based chemical. As a result, a cylindrical silicon epitaxial layer 25 remains on the substrate portion where the storage node of the DRAM capacitor is to be formed.
한편, 상기 웰 형성 및 문턱전압 조절용 이온주입은 동시에 수행하였지만, 웰 형성을 위한 이온주입만을 수행한 후에 실리콘 에피층을 형성하고, 그리고나서, 문턱전압 조절을 위한 이온주입을 수행하는 것도 가능하다.Meanwhile, the well formation and the ion implantation for adjusting the threshold voltage were performed at the same time, but after performing only the ion implantation for the well formation, the silicon epitaxial layer was formed, and then the ion implantation for adjusting the threshold voltage may be performed.
다음으로, 도 2d에 도시된 바와 같이, 실린더 형상의 실리콘 에피층(25)을 포함한 기판(21)의 전면 상에 게이트용 산화막(26)과 폴리실리콘막(27)을 차례로 형성한다. 그런다음, 게이트 전극의 공핍(depletion)을 방지하기 위해 상기 폴리실리콘막(27) 내에 프리 도핑(pre doping) 이온주입을 수행한다. 이때, 상기 이온주입은 SEG 공정으로 성장된 실리콘 에피층(25) 아래까지 도핑될 수 있도록 5∼45°의 각도로 기울여 경사 이온주입으로 수행하며, 아울러, 45∼90°씩 회전시켜 캐패시터 전체에 이온주입되도록 수행한다.Next, as shown in FIG. 2D, the gate oxide film 26 and the polysilicon film 27 are sequentially formed on the entire surface of the substrate 21 including the cylindrical silicon epitaxial layer 25. Then, predoping ion implantation is performed in the polysilicon film 27 to prevent depletion of the gate electrode. At this time, the ion implantation is performed by inclined ion implantation at an angle of 5 to 45 ° so as to be doped down to the silicon epitaxial layer 25 grown by the SEG process, and is rotated by 45 to 90 ° to the entire capacitor. Perform ion implantation.
그 다음, 도 2e에 도시된 바와 같이, 상기 게이트용 산화막(26) 및 폴리실리콘막(27)을 패터닝하여 소자분리막들(22)에 의해 한정된 액티브 영역 상에 게이트 전극들(28)을 형성한다. 이때, 상기 패터닝은 디램 캐패시터가 형성될 기판 영역, 즉, 실리콘 에피층(25)의 표면 상에도 상기 실리콘 에피층(25)을 감싸는 형태로 폴리실리콘막(27) 및 산화막(26)이 잔류되도록 수행한다. 이어서, 기판(21)의 소정 부분 상에 제2이온주입 마스크(29)를 형성한 후, LDD 이온주입 및 할로 이온주입을 수행하고, 이를 통해, 노출된 기판 표면에 LDD 영역(30)을 형성하고, 그리고, 게이트 전극(26)의 양측 가장자리 아래의 기판 부분 표면에 할로 영역(31)을 형성한다.Next, as shown in FIG. 2E, the gate oxide layer 26 and the polysilicon layer 27 are patterned to form gate electrodes 28 on the active region defined by the device isolation layers 22. . In this case, the patterning is performed such that the polysilicon layer 27 and the oxide layer 26 remain on the substrate region where the DRAM capacitor is to be formed, that is, on the surface of the silicon epilayer 25. Perform. Subsequently, after forming the second ion implantation mask 29 on the predetermined portion of the substrate 21, LDD ion implantation and halo ion implantation are performed, thereby forming the LDD region 30 on the exposed substrate surface. And the halo area | region 31 is formed in the surface of the board | substrate part under both edges of the gate electrode 26. Then, as shown in FIG.
다음으로, 도 2f에 도시된 바와 같이, 제2이온주입 마스크를 제거한 상태에서, 상기 결과물 상에 산화막과 질화막의 적층막으로된 절연막을 증착하고, 이를 블랭킷 식각하여 게이트 전극(28)의 양측벽 및 실리콘 에피층을 감싸도록 패터닝된 폴리실리콘막(27)의 양측벽에 스페이서(32)를 형성한다. 그런다음, 기판(21)의 소정 영역 상에 제3이온주입 마스크(33)를 형성한 후, 소오스/드레인 이온주입 및 열처리를 차례로 행하여 기판(21)의 적소에 소오스/드레인 영역(34)을 형성한다.Next, as shown in FIG. 2F, in a state in which the second ion implantation mask is removed, an insulating film, which is a laminated film of an oxide film and a nitride film, is deposited on the resultant, and blanket-etched to form both side walls of the gate electrode 28. And spacers 32 on both sidewalls of the polysilicon film 27 patterned to surround the silicon epi layer. Thereafter, after forming the third ion implantation mask 33 on the predetermined region of the substrate 21, source / drain ion implantation and heat treatment are performed in sequence to form the source / drain region 34 in place of the substrate 21. Form.
그리고나서, 도 2g에 도시된 바와 같이, 제3이온주입 마스크를 제거한 후, 게이트 전극(28)의 표면 상에 공지의 공정에 따라 실리사이드(35)를 형성하여, 트랜지스터(36) 및 평판 캐패시터(37)를 형성한다. 상기 평판 캐패시터(37)에 있어서, 기판(21)과 산화막(26) 및 폴리실리콘막(27)은 각각 스토리지 노드, 유전체막 및 플레이트 노드로 기능하며, 특히, 실리콘 에피층(25)이 구비됨에 따라 전체적으로 실린더 구조를 갖게 되고, 이에 따라, 고용량을 갖게 된다.Then, as shown in FIG. 2G, after removing the third ion implantation mask, silicide 35 is formed on the surface of the gate electrode 28 according to a known process to form a transistor 36 and a flat plate capacitor ( 37). In the flat plate capacitor 37, the substrate 21, the oxide film 26, and the polysilicon film 27 function as storage nodes, dielectric films, and plate nodes, respectively. In particular, the silicon epitaxial layer 25 is provided. As a result, it has a cylinder structure as a whole, and therefore has a high capacity.
이후, 도시하지는 않았으나, 배선 공정을 포함한 일련의 후속 공정을 진행하여 SoC 소자를 완성한다.Subsequently, although not shown, a series of subsequent processes including a wiring process are performed to complete the SoC device.
본 발명의 방법에 따르면, 평판 캐패시터는 게이트 산화막 형성 이전에 캐패시터가 형성될 영역에 실린더 형상의 실리콘 에피층을 형성해 줌으로써 로직 공정의 변경없이도 매우 용이하게 그 면적을 증대시킬 수 있다.According to the method of the present invention, by forming a cylindrical silicon epitaxial layer in the region where the capacitor is to be formed before the gate oxide film formation, the area of the flat plate capacitor can be increased very easily without changing the logic process.
따라서, 디램에 악영향을 미치지 않으면서 기존의 로직 공정을 적용하면서도 평판 캐패시터의 면적 증대를 통해 그 용량을 향상시킬 수 있다.Therefore, the capacity can be improved by increasing the area of the flat plate capacitor while applying an existing logic process without adversely affecting the DRAM.
이상에서와 같이, 본 발명은 디램에 평판 캐패시터를 적용함에 따라 써멀 버짓에 기인하는 로직의 성능 저하를 초래하지 않으면서도 로직 공정을 변경함이 없이 마스크 공정의 추가만으로 디램 캐패시터 면적을 증대시킬 수 있으며, 그래서, 4M 이상의 고집적화된 디램을 탑재한 SoC 소자를 용이하게 구현할 수 있다.As described above, according to the present invention, by applying a flat plate capacitor to a DRAM, the DRAM capacitor area can be increased by only adding a mask process without changing the logic process without causing a performance degradation of logic due to the thermal budget. Therefore, it is possible to easily implement a SoC device equipped with 4M or more highly integrated DRAM.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.In addition, this invention can be implemented in various changes within the range which does not deviate from the summary.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0025028A KR100431302B1 (en) | 2002-05-07 | 2002-05-07 | Method of manufacturing system on chip device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0025028A KR100431302B1 (en) | 2002-05-07 | 2002-05-07 | Method of manufacturing system on chip device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030086835A KR20030086835A (en) | 2003-11-12 |
KR100431302B1 true KR100431302B1 (en) | 2004-05-12 |
Family
ID=32381830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0025028A KR100431302B1 (en) | 2002-05-07 | 2002-05-07 | Method of manufacturing system on chip device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100431302B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100691960B1 (en) * | 2004-12-30 | 2007-03-09 | 동부일렉트로닉스 주식회사 | Method for forming SONOS device |
KR100683401B1 (en) * | 2005-08-11 | 2007-02-15 | 동부일렉트로닉스 주식회사 | Semiconductor device using epi-layer and method of forming the same |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63313847A (en) * | 1987-06-17 | 1988-12-21 | Hitachi Ltd | Semiconductor device |
JPH0982896A (en) * | 1995-09-19 | 1997-03-28 | Matsushita Electric Ind Co Ltd | Semiconductor device and manufacturing method therefor |
KR19990056756A (en) * | 1997-12-29 | 1999-07-15 | 김영환 | Manufacturing Method of Analog Semiconductor Device |
KR20000020239A (en) * | 1998-09-18 | 2000-04-15 | 김영환 | Method for forming capacitor of analog semiconductor device |
JP2001127270A (en) * | 1999-10-27 | 2001-05-11 | Nec Corp | Semiconductor device and manufacturing method therefor |
JP2001267432A (en) * | 2000-03-01 | 2001-09-28 | Internatl Business Mach Corp <Ibm> | Method for forming polysilicon-polysilicon capacitor, mos transistor, and bipolar transistor simultanrously |
-
2002
- 2002-05-07 KR KR10-2002-0025028A patent/KR100431302B1/en not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63313847A (en) * | 1987-06-17 | 1988-12-21 | Hitachi Ltd | Semiconductor device |
JPH0982896A (en) * | 1995-09-19 | 1997-03-28 | Matsushita Electric Ind Co Ltd | Semiconductor device and manufacturing method therefor |
KR19990056756A (en) * | 1997-12-29 | 1999-07-15 | 김영환 | Manufacturing Method of Analog Semiconductor Device |
KR20000020239A (en) * | 1998-09-18 | 2000-04-15 | 김영환 | Method for forming capacitor of analog semiconductor device |
JP2001127270A (en) * | 1999-10-27 | 2001-05-11 | Nec Corp | Semiconductor device and manufacturing method therefor |
JP2001267432A (en) * | 2000-03-01 | 2001-09-28 | Internatl Business Mach Corp <Ibm> | Method for forming polysilicon-polysilicon capacitor, mos transistor, and bipolar transistor simultanrously |
Also Published As
Publication number | Publication date |
---|---|
KR20030086835A (en) | 2003-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH11224947A (en) | Semiconductor device and manufacture thereof | |
KR100517328B1 (en) | Semiconductor device having contact plug using selective epitaxial growth and method of fabricating the same | |
KR100490301B1 (en) | Method of manufacturing a flash memory cell | |
KR100431302B1 (en) | Method of manufacturing system on chip device | |
JPH1022467A (en) | Semiconductor device and manufacture thereof | |
US7485558B2 (en) | Method of manufacturing semiconductor device | |
US6803289B1 (en) | Bipolar transistor and method for making the same | |
KR100400253B1 (en) | Method for forming the thin film transistor of semiconductor device | |
KR100505390B1 (en) | Method of manufacturing merged DRAM and Logic device | |
KR100408000B1 (en) | Method for Forming Semiconductor Device | |
KR101162258B1 (en) | Method for forming contact in semiconductor device | |
JP2874062B2 (en) | Method for manufacturing thin film transistor | |
KR100855263B1 (en) | A method for manufacturing capacitor of semiconductor device | |
KR100525912B1 (en) | Method of manufacturing a semiconductor device | |
KR100322891B1 (en) | Method For Manufacturing The Gate Electrode Of Semiconductor Device | |
KR100557915B1 (en) | Method of manufacturing merged DRAM and Logic device | |
KR100494127B1 (en) | Method for forming plug in semiconductor device | |
KR100934828B1 (en) | MOSFET forming method of semiconductor device | |
JPH11145425A (en) | Manufacture of semiconductor element and semiconductor device | |
JPH11176959A (en) | Manufacture of semiconductor device | |
KR20030044145A (en) | Method of manufacturing a semiconductor device | |
KR100949895B1 (en) | Gate dielectric film of semiconductor memory device and manufacturing method therefor | |
KR100570217B1 (en) | Elimination method for defect of semiconductor device | |
KR20040002017A (en) | Method of manufacturing a semiconductor device | |
KR20030092536A (en) | Method of manufacturing system on chip device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |