KR100431131B1 - 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치 - Google Patents

변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치 Download PDF

Info

Publication number
KR100431131B1
KR100431131B1 KR10-1999-0038743A KR19990038743A KR100431131B1 KR 100431131 B1 KR100431131 B1 KR 100431131B1 KR 19990038743 A KR19990038743 A KR 19990038743A KR 100431131 B1 KR100431131 B1 KR 100431131B1
Authority
KR
South Korea
Prior art keywords
option
rom
switch
configuration information
slot
Prior art date
Application number
KR10-1999-0038743A
Other languages
English (en)
Other versions
KR20010027151A (ko
Inventor
조성한
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1999-0038743A priority Critical patent/KR100431131B1/ko
Priority to US09/531,670 priority patent/US6502160B1/en
Priority to CNB001072382A priority patent/CN1316795C/zh
Publication of KR20010027151A publication Critical patent/KR20010027151A/ko
Application granted granted Critical
Publication of KR100431131B1 publication Critical patent/KR100431131B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/351Switches specially adapted for specific applications for local area network [LAN], e.g. Ethernet switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/101Packet switching elements characterised by the switching fabric construction using crossbar or matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

본 발명은 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치에 관한 것으로, 특히 각 옵션 슬롯에 새로운 옵션 보드가 장착되는 경우 각 옵션 슬롯의 구성 형태 변경에 따른 구성 정보를 크로스바 스위치로 자동 전달할 수 있도록 한 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치에 관한 것이다.
종래에는 비관리 이더넷 스위치의 크로스바 스위치 하단에 다수 개의 옵션 슬롯을 장착하고 있는 경우 각 옵션 슬롯의 구성 형태가 변경될 때마다 해당 이더넷 스위치의 외부 케이스를 열고 해당되는 구성 정보를 저장하고 있는 ROM으로 교체해야 하는 불편함이 있었다.
본 발명은 비관리 이더넷 스위치의 옵션 슬롯이 프론트-로드 형태를 취하는 구조에서 각 옵션 슬롯의 구성 형태가 변경되는 경우 해당되는 구성 정보를 옵션 슬롯에 장착되는 옵션 보드의 ROM에 저장함으로써, 외부 케이스를 열어 ROM을 교체하지 않고도 해당되는 변경된 구성 정보를 크로스바 스위치로 자동 전달할 수 있게 되어 해당 비관리 이더넷 스위치의 사용에 편의를 제공할 수 있게 된다.

Description

변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치{Changed Configuration Information Automatic Transfer Possible Unmanagement Ethernet Switch}
본 발명은 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치에 관한 것으로, 특히 각 옵션 슬롯에 새로운 옵션 보드가 장착되는 경우 각 옵션 슬롯의 구성 형태 변경에 따른 구성 정보를 크로스바 스위치로 자동 전달할 수 있도록 한 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치에 관한 것이다.
일반적으로, 고속 이더넷 스위칭을 수행하는 이더넷 스위치는 중앙처리장치에 의해 관리되는 경우와 그렇지 않은 경우로 구분되는데, 해당 중앙처리장치에 의해 관리되는 이더넷 스위치의 경우 새로운 옵션 보드의 장착시 변경된 구성 정보를 중앙처리장치에서 자동으로 처리하지만, 해당 중앙처리장치에 의해 관리되지 않는 이더넷 스위치(이하, '비관리 이더넷 스위치'라 칭함)의 경우 새로운 옵션 보드의 장착시 변경된 구성 정보를 자동으로 처리해 주지 못했다.
이를 상세히 설명하면, 종래의 비관리(unmanagement) 이더넷 스위치는 첨부된 도면 도 1에 도시된 바와 같이, 메인 스위칭을 담당하는 크로스바 스위치(11)와, 해당 크로스바 스위치(11)의 하단에 다수 개의 옵션 슬롯(12-1, 12-2)이 장착되는 프론트-로드(Front-Load) 형태의 구조로 되어 있으며, 해당 옵션 슬롯(12-1, 12-2)에는 10/100/1000Mbps의 속도를 제공하는 여러 종류의 이더넷 옵션 보드가 장착될 수 있다.
여기서, 프론트-로드 형태라 함은 장비의 외부 케이스 개폐없이 전면에서 옵션 보드를 장착할 수 있는 형태를 의미한다.
그리고, 해당 크로스바 스위치(11)가 위치한 메인 보드(도면에 도시되어 있지 않음)는 각각의 옵션 슬롯(12-1, 12-2)에 이더넷 옵션 보드가 장착되는 경우 해당되는 옵션 슬롯 구성 형태에 대한 구성 정보를 저장하고 있는 ROM(Read Only Memory, 13)을 구비하며, 해당 ROM(13)은 옵션 슬롯 구성 형태에 따라 해당되는 구성 정보를 저장하고 있어야 한다.
예를 들어, 해당 옵션 슬롯 구성 형태가 아래 표 1과 같이 세가지로 구분되는 경우 해당 비관리 이더넷 스위치의 메인 보드에 장착된 ROM(13)은 각 구성 형태에 따라 해당되는 구성 정보를 저장하고 있는 ROM으로 교체해야 하는데, 해당 크로스바 스위치(11)에 구성 형태 1과 같이 각 옵션 슬롯(12-1, 12-2)에 옵션 보드가 하나도 장착되지 않는 경우 해당 메인 보드에 장착되는 ROM(13)은 옵션 보드가 하나도 장착되어 있지 않다는 구성 정보를 저장하고 있어야 한다.
구성 형태 제1옵션 슬롯 제2옵션 슬롯
1 미장착 미장착
2 옵션 보드 장착 미장착
3 옵션 보드 장착 옵션 보드 장착
그리고, 해당 크로스바 스위치(11)에 구성 형태 2와 같이 제1옵션 슬롯(12-1)에만 옵션 보드가 장착되는 경우 해당 메인 보드에 장착되는 ROM(13)은 제1옵션 슬롯(12-1)에만 옵션 보드가 장착되어 있다는 구성 형태 2의 구조에 맞는 구성 정보를 저장하고 있어야 하며, 이때, 해당 비관리 이더넷 스위치의 전원이 오프된 상태에서 외부 케이스를 열고 해당 메인 보드에 장착된 ROM(13)을 교체해야 한다.
마찬가지로, 해당 크로스바 스위치(11)에 구성 형태 3과 같이 제1옵션 슬롯(12-1)과 제2옵션 슬롯(12-2)에 각각 옵션 보드가 장착되는 경우 해당 메인 보드에 장착되는 ROM(13)은 제1옵션 슬롯(12-1)과 제2옵션 슬롯(12-2)에 옵션 보드가 장착되어 있다는 구성 형태 3의 구조에 맞는 구성 정보를 저장하고 있어야 한다.
전술한 바와 같이, 종래에는 비관리 이더넷 스위치의 크로스바 스위치 하단에 다수 개의 옵션 슬롯을 장착하고 있는 경우 각 옵션 슬롯의 구성 형태가 변경될 때마다 해당 이더넷 스위치의 외부 케이스를 열고 해당되는 구성 정보를 저장하고 있는 ROM으로 교체해야 하는 불편함이 있었다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, 비관리 이더넷 스위치의 옵션 슬롯이 프론트-로드 형태를 취하는 구조에서 각 옵션 슬롯의 구성 형태가 변경되는 경우 해당되는 구성 정보를 옵션 슬롯에 장착되는 옵션 보드의 ROM에 저장함으로써, 외부 케이스를 열어 ROM을 교체하지 않고도 해당되는 변경된 구성 정보를 크로스바 스위치로 자동 전달할 수 있도록 하는데 있다.
도 1은 종래 비관리 이더넷 스위치의 개략적인 구성 블록도.
도 2는 본 발명에 따른 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치의 개략적인 구성 블록도.
도 3은 도 2에 있어, 버스 스위치의 관련 회로를 도시한 도면.
도 4는 도 2에 있어, 제1옵션 보드의 버스 선택 신호 연결 상태를 도시한 도면.
* 도면의 주요 부분에 대한 부호의 설명 *
21 : 크로스바 스위치 22 : 버스 스위치
23-1, 23-2 : 옵션 슬롯 23-1a : 제2ROM
24 : 제1ROM
상술한 바와 같은 목적을 달성하기 위한 본 발명의 특징은, 메인 스위칭을 담당하는 크로스바 스위치와 다수 개의 옵션 슬롯이 장착되는 구조를 갖는 비관리 이더넷 스위치에 있어서, 상기 모든 옵션 슬롯에 옵션 보드가 장착되어 있지 않다는 구성 정보를 저장하는 제1ROM과; 상기 옵션 슬롯중의 첫번째 옵션 슬롯에 장착되는 옵션 보드에 구비되어 옵션 보드를 장착한 옵션 슬롯의 구성 형태에 따라 해당되는 구성 정보를 저장하는 제2ROM과; 상기 첫번째 옵션 슬롯에 대한 옵션 보드의 실장 여부에 대응하여 입력되는 버스 선택 신호에 따라 상기 제1ROM 및 제2ROM 중의 하나를 선택하여 상기 크로스바 스위치에 연결시키는 버스 스위치를 포함하는 데 있다.
여기서, 상기 버스 스위치는, 클럭 신호라인과 칩 선택 신호라인 및 데이터 입/출력 신호라인을 통해 상기 제1ROM, 제2ROM 및 크로스바 스위치에 연결되는 것을 특징으로 한다. 그리고, 상기 버스 스위치는, 상기 첫번째 옵션 슬롯에 옵션 보드가 장착되지 않은 경우에, 메인 보드의 전원 전압으로부터 풀업 저항을 통해 접속되는 고전압 상태인 '하이레벨' 상태의 신호를 상기 버스 선택 신호로서 입력받고, 상기 첫번째 옵션 슬롯에 옵션 보드가 장착된 경우에, 첫번째 옵션 슬롯에 장착되는 옵션 보드의 접지로부터 접속되는 저전압 상태인 '로우레벨' 상태의 신호를 상기 버스 선택 신호로서 입력받는 것을 특징으로 한다.
나아가, 상기 버스 스위치는, 입력받는 상기 버스 선택 신호가 '하이레벨' 상태로 유지되는 경우 상기 크로스바 스위치에 상기 제1ROM을 연결시켜 제1ROM에 저장된 구성 정보를 상기 크로스바 스위치로 자동 전달시키는 것을 특징으로 한다.
또한, 상기 버스 스위치는, 입력받는 상기 버스 선택 신호가 '로우레벨' 상태로 유지되는 경우 상기 크로스바 스위치에 상기 제2ROM을 연결시켜 제2ROM에 저장된 구성 정보를 상기 크로스바 스위치로 자동 전달시키는 것을 특징으로 한다.
이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명에 따른 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치의 구성은 첨부한 도면 도 2에 도시한 바와 같이, 기본적으로 메인 스위칭을 담당하는 크로스바 스위치(21)와, 해당 크로스바 스위치(21)의 하단에 다수 개의 옵션 슬롯(23-1, 23-2)이 장착되는 구조로 되어 있으며, 제1옵션 슬롯(23-1)과 제2옵션 슬롯(23-2)에 옵션 보드가 장착되어 있지 않다는 구성 정보를 저장하고 있는 제1ROM(24)과, 제1옵션 슬롯(23-1)에 장착되는 옵션 보드에 구비되어 옵션 보드를 장착한 옵션 슬롯(23-1, 23-2)의 구성 형태에 따라 해당되는 구성 정보를 저장하고 있는 제2ROM(23-1a)과, BX 단자를 통한 버스선택신호의 입력에 따라 제1ROM(24) 및 제2ROM(23-1a) 중에서 옵션 슬롯(23-1, 23-2)의 구성 형태에 해당되는 구성 정보를 저장하고 있는 ROM을 선택하여 크로스바 스위치(21)에 연결시키는 버스 스위치(22)를 포함하여 이루어진다.
여기서, 해당 제1ROM(24)과 제2ROM(23-1a) 및 크로스바 스위치(21)와 각각의 신호라인으로 연결되는 버스 스위치(22) 관련 회로는 첨부한 도면 도 3과 같은 구조를 갖게 되는데, 버스 스위치(22)는 각각 클럭 신호라인과 칩 선택 신호라인 및 데이터 입/출력 신호라인을 통해 제1ROM(24)과 제2ROM(23-1a) 및 크로스바 스위치(21)와 연결되어 제1ROM(24)과 제2ROM(23-1a) 중의 하나를 선택하여 크로스바 스위치(21)에게 스위칭 연결한다.
즉, 도3에서 해당 버스 스위치(22)의 A[A0∼A3] 단자에 접속되는 클럭 신호라인(48300_EPCLK)과 칩 선택 신호라인(48300_CS) 및 데이터 입/출력 신호라인(48300_EPDI, 48300_EPDO)은 크로스바 스위치(21)에 연결되는 신호라인이고, C[C0∼C3] 단자에 접속되는 클럭 신호라인(OPTION_CLK)과 칩 선택 신호라인(OPTION_CS) 및 데이터 입/출력 신호라인(OPTION_DI, OPTION_DO)은 제1옵션 슬롯(23-1)에 장착되는 옵션 보드에 구비된 제2ROM(23-1a)에 연결되는 신호라인이며, D[D0∼D3] 단자에 접속되는 클럭 신호라인(FESB_CLK)과 칩 선택 신호라인(FESB_CS) 및 데이터 입/출력 신호라인(FESB_DI, FESB_DO)은 메인 보드의 제1ROM(24)에 연결되는 신호라인이다.
그리고, 해당 버스 스위치(22)의 BX 단자에 입력되는 버스 선택 신호(GUNCC)는 버스 스위치(22)에서 옵션 슬롯(23-1, 23-2)의 구성 형태에 따른 구성정보를 저장한 제1ROM(24)과 제2ROM(23-1a) 중의 하나를 선택하여 크로스바 스위치(21)에게 스위칭 연결시키는 선택신호로서 이용된다. 버스 스위치(22)의 BX 단자는 제1옵션 슬롯(23-1)에 옵션 보드가 장착되어 있는지 여부에 따라 풀업 저항(R; pull-up resistor, 4.7㏀)을 통해 메인 보드의 전원 전압(+3.3V)에 접속되거나 옵션 보드의 접지(GND)에 접속되는데, 제1옵션 슬롯(23-1)에 옵션 보드가 장착되지 않은 경우에는 메인 보드의 전원 전압(+3.3V)으로부터 풀업 저항(R)을 통해 접속되는 고전압 상태인 '하이레벨(High Level)' 상태의 신호를 버스 선택 신호(GUNCC)로서 입력받고, 제1옵션 슬롯(23-1)에 옵션 보드가 장착된 경우에는 도4에 도시된 바와 같이 제1옵션 슬롯(23-1)에 장착되는 옵션 보드의 접지(GND)로부터 접속되는 저전압 상태인 '로우레벨(Low Level)' 상태의 신호를 버스 선택 신호(GUNCC)로서 입력받는다.
이때, 제1옵션 슬롯(23-1)에 옵션 보드가 장착되지 않은 상황에서 버스 스위치(22)의 BX 단자에 입력되는 버스 선택 신호(GUNCC)가 '하이레벨' 상태로 유지되는 경우, 버스 스위치(22)는 A[A0∼A3] 단자와 D[D0∼D3] 단자를 연결하여 해당 크로스바 스위치(21)에 메인 보드의 제1ROM(24)을 스위칭 연결함으로써 해당 제1ROM(24)에 저장된 구성 정보를 크로스바 스위치(21)로 자동 전달시킨다.
여기서, 크로스바 스위치(21)는 버스 스위치(22)에 의해 스위칭 연결된 제1ROM(24)으로부터 옵션 보드가 장착되어 있지 않음을 나타내는 구성정보를 수신하게 된다.
반대로, 제1옵션 슬롯(23-1)에 옵션 보드가 장착된 상황에서 버스 스위치(22)의 BX 단자에 입력되는 버스 선택 신호(GUNCC)가 '로우레벨' 상태로 유지되는 경우, 버스 스위치(22)는 A[A0∼A3] 단자와 C[C0∼C3] 단자를 서로 연결하여 제1옵션 슬롯(23-1)에 장착되는 옵션 보드에 구비된 제2ROM(23-1a)을 해당 크로스바 스위치(21)에 스위칭 연결함으로써 해당 제2ROM(23-1a)에 저장된 구성 정보를 크로스바 스위치(21)로 자동 전달시킨다.
여기서, 크로스바 스위치(21)는 버스 스위치(22)에 의해 스위칭 연결된 제2ROM(23-1a)으로부터 옵션 보드가 장착되어 있음을 나타내는 구성정보를 수신하게 된다.
한편, 버스 스위치(22)는 크로스바 스위치(21)와 메인 보드의 제1ROM(24) 또는 제1옵션 슬롯(23-1)에 장착되는 옵션 보드에 구비된 제2ROM(23-1a)에 대해서만 스위칭 연결을 수행하므로, 해당 비관리 이더넷 스위치의 제1옵션 슬롯(23-1)과 제2옵션 슬롯(23-2)에 모두 옵션 보드가 장착되는 경우 실제 버스 스위치(22)에 의해 스위칭 연결되는 각 옵션 슬롯(23-1, 23-2)에 대한 구성 형태에 해당되는 구성 정보는 제1옵션 슬롯(23-1)에 장착되는 옵션 보드에 구비되는 제2ROM(23-1a)에만 저장하면 된다.
그리고, 해당 버스 스위치(22)는 FET(Field-Effect Transistor)가 내장되어 있는 일반적인 버스 스위치 로직(logic)에 2:1 크로스 다중화가 혼합된 형태이고, 해당 FET를 이용한 디지털 스위칭을 수행하기 때문에 입력-출력과 같은 핀(pin) 속성은 존재하지 않고, 도 3에서와 같이 데이터 입력, 데이터 출력과 같은 신호를 서로 혼용해서 사용할 수 있다.
또한, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진자에게 자명한 범위내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.
이상과 같이, 본 발명은 비관리 이더넷 스위치의 옵션 슬롯이 프론트-로드 형태를 취하는 구조에서 옵션 보드를 장착한 옵션 슬롯의 구성 형태가 변경되는 경우 해당되는 구성 정보를 옵션 슬롯에 장착되는 옵션 보드의 ROM에 저장함으로써, 외부 케이스를 열어 ROM을 교체하지 않고도 해당되는 변경된 구성 정보를 크로스바 스위치로 자동 전달할 수 있게 되어 해당 비관리 이더넷 스위치의 사용에 편의를 제공할 수 있게 된다.

Claims (7)

  1. 메인 스위칭을 담당하는 크로스바 스위치와 다수 개의 옵션 슬롯이 장착되는 구조를 갖는 비관리 이더넷 스위치에 있어서,
    상기 모든 옵션 슬롯에 옵션 보드가 장착되어 있지 않다는 구성 정보를 저장하는 제1ROM과; 상기 옵션 슬롯중의 첫번째 옵션 슬롯에 장착되는 옵션 보드에 구비되어 옵션 보드를 장착한 옵션 슬롯의 구성 형태에 따라 해당되는 구성 정보를 저장하는 제2ROM과; 상기 첫번째 옵션 슬롯에 대한 옵션 보드의 실장 여부에 대응하여 입력되는 버스 선택 신호에 따라 상기 제1ROM 및 제2ROM 중의 하나를 선택하여 상기 크로스바 스위치에 연결시키는 버스 스위치를 포함하는 것을 특징으로 하는 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치.
  2. 제 1항에 있어서,
    상기 버스 스위치는, 클럭 신호라인과 칩 선택 신호라인 및 데이터 입/출력 신호라인을 통해 상기 제1ROM, 제2ROM 및 크로스바 스위치에 연결되는 것을 특징으로 하는 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치.
  3. 제 1항에 있어서,
    상기 버스 스위치는, 상기 첫번째 옵션 슬롯에 옵션 보드가 장착되지 않은 경우에, 메인 보드의 전원 전압으로부터 풀업 저항을 통해 접속되는 고전압 상태인 '하이레벨' 상태의 신호를 상기 버스 선택 신호로서 입력받고, 상기 첫번째 옵션 슬롯에 옵션 보드가 장착된 경우에, 첫번째 옵션 슬롯에 장착되는 옵션 보드의 접지로부터 접속되는 저전압 상태인 '로우레벨' 상태의 신호를 상기 버스 선택 신호로서 입력받는 것을 특징으로 하는 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치.
  4. 제 3항에 있어서,
    상기 버스 스위치는, 입력받는 상기 버스 선택 신호가 '하이레벨' 상태로 유지되는 경우 상기 크로스바 스위치에 상기 제1ROM을 연결시켜 제1ROM에 저장된 구성 정보를 상기 크로스바 스위치로 자동 전달시키는 것을 특징으로 하는 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치.
  5. 삭제
  6. 제 3항에 있어서,
    상기 버스 스위치는, 입력받는 상기 버스 선택 신호가 '로우레벨' 상태로 유지되는 경우 상기 크로스바 스위치에 상기 제2ROM을 연결시켜 제2ROM에 저장된 구성 정보를 상기 크로스바 스위치로 자동 전달시키는 것을 특징으로 하는 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치.
  7. 삭제
KR10-1999-0038743A 1999-09-10 1999-09-10 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치 KR100431131B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-1999-0038743A KR100431131B1 (ko) 1999-09-10 1999-09-10 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치
US09/531,670 US6502160B1 (en) 1999-09-10 2000-03-20 Apparatus and method for establishing construction information of a non-management ethernet switch
CNB001072382A CN1316795C (zh) 1999-09-10 2000-04-27 建立非管理以太网交换机结构信息的设备和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0038743A KR100431131B1 (ko) 1999-09-10 1999-09-10 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치

Publications (2)

Publication Number Publication Date
KR20010027151A KR20010027151A (ko) 2001-04-06
KR100431131B1 true KR100431131B1 (ko) 2004-05-12

Family

ID=19611049

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0038743A KR100431131B1 (ko) 1999-09-10 1999-09-10 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치

Country Status (1)

Country Link
KR (1) KR100431131B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115250235A (zh) * 2022-06-23 2022-10-28 北京东土科技股份有限公司 用于对非网管交换机实现管理的装置和方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950006611A (ko) * 1993-08-04 1995-03-21 프랭크 에이. 윌프링 자동적 맵핑 기능을 가진 케이블 관리 시스템
KR970049474A (ko) * 1995-12-23 1997-07-29 양승택 그룹 통신을 제공하는 데이터 교환 장치 및 방법
KR19980063502A (ko) * 1996-12-24 1998-10-07 제프리엘.포먼 랜 스위치 구조

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950006611A (ko) * 1993-08-04 1995-03-21 프랭크 에이. 윌프링 자동적 맵핑 기능을 가진 케이블 관리 시스템
KR970049474A (ko) * 1995-12-23 1997-07-29 양승택 그룹 통신을 제공하는 데이터 교환 장치 및 방법
KR19980063502A (ko) * 1996-12-24 1998-10-07 제프리엘.포먼 랜 스위치 구조

Also Published As

Publication number Publication date
KR20010027151A (ko) 2001-04-06

Similar Documents

Publication Publication Date Title
US6690191B2 (en) Bi-directional output buffer
US8230151B2 (en) Configurable data port for I2C or single-wire broadcast interface
MY133605A (en) A multi link layer to single physical layer interface in a node of a data communication system
US5218679A (en) Programmable controller with input/output signal converting circuit for variably setting a number of inputs and/or outputs
CN211579967U (zh) 天线自动切换电路及系统
KR100297213B1 (ko) 프로그램가능한atm메모리용데이터포트
US4785406A (en) Quad exchange power controller
KR100431131B1 (ko) 변경된 구성 정보 자동 전달이 가능한 비관리 이더넷 스위치
EP1380113B1 (en) Means for compensating a data-dependent supply current in an electronic circuit
US6229335B1 (en) Input/output buffer capable of supporting a multiple of transmission logic buses
ATE243894T1 (de) Halteschaltung in dominologic mit rückstellzeit
US6222397B1 (en) Output circuit with switching function
US4197432A (en) Telephone subscriber's loop power control circuit
US4918329A (en) Data transmission system
US20020097076A1 (en) Flip-flop circuit
US5666071A (en) Device and method for programming high impedance states upon select input/output pads
FI92449C (fi) Häiriötön kytkeytyminen aikajakoiseen väylään
EP1869563B1 (en) Configurable data port for i2c or single-wire broadcast interface
EP0808022B1 (en) Latch circuit operating in synchronization with clock signals
US6586966B1 (en) Data latch with low-power bypass mode
US5915121A (en) Integrated circuit configuration for reducing current consumption
US6502160B1 (en) Apparatus and method for establishing construction information of a non-management ethernet switch
US6651129B1 (en) Apparatus and method for establishing a data communication interface to control and configure an electronic system with analog and digital circuits
US20030146434A1 (en) Semiconductor memory device
KR20010038478A (ko) 비관리 이더넷 스위치에서의 구성 형태 변경에 따른 초기화 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100330

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee