KR100378623B1 - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents

플라즈마 디스플레이 패널 및 그 구동방법 Download PDF

Info

Publication number
KR100378623B1
KR100378623B1 KR10-2001-0009708A KR20010009708A KR100378623B1 KR 100378623 B1 KR100378623 B1 KR 100378623B1 KR 20010009708 A KR20010009708 A KR 20010009708A KR 100378623 B1 KR100378623 B1 KR 100378623B1
Authority
KR
South Korea
Prior art keywords
discharge
sustain
reset
electrode
period
Prior art date
Application number
KR10-2001-0009708A
Other languages
English (en)
Other versions
KR20020069424A (ko
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0009708A priority Critical patent/KR100378623B1/ko
Publication of KR20020069424A publication Critical patent/KR20020069424A/ko
Application granted granted Critical
Publication of KR100378623B1 publication Critical patent/KR100378623B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers

Abstract

본 발명은 리셋기간에서의 발광량을 최소화할 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널은 방전셀 각각에 포함되는 전극이, 방전유지를 위하여 제1 기판 상에 나란하게 배치된 유지전극쌍과; 유지전극쌍과의 리셋방전을 위해 유지전극쌍을 사이에 두고 나란하게 배치된 보조전극쌍과; 제2 기판 상에 형성되어 방전셀의 선택을 위한 데이터신호를 공급하는 데이터전극을 구비하는 것을 특징으로 한다.
이에 따라, 블랙매트릭스 역할을 겸하는 보조전극을 이용하여 리셋방전을 발생시킴으로써 리셋방전에 의한 불요광을 최소화하여 컨트라스트를 향상시킬 수 있게 된다.

Description

플라즈마 디스플레이 패널 및 그 구동방법{Plasma Display Panel and Method for Driving the same}
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 특히 리셋기간에서의 발광량을 최소화할 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, PDP라 한다)이 주목받고 있다. PDP는 통상 디지털 비디오데이터에 따라 화소들 각각의 방전기간을 조절함으로써 화상을 표시하게 된다. 이러한 PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 교류형 PDP가 대표적이다.
도 1은 통상적으로 교류(AC)형 PDP에 매트릭스 형태로 배열되어진 셀 구조를 도시한다. PDP 셀은 상부기판(10) 상에 순차적으로 형성되어진 유지전극쌍(14, 16), 상부 유전체층(18) 및 보호막(20)을 가지는 상판과, 하부기판(12) 상에 순차적으로 형성되어진 데이터전극(22), 하부 유전체층(24), 격벽(26) 및 형광체층(28)을 가지는 하판을 구비한다. 상부기판(10)과 하부기판(12)은 격벽에 의해 평행하게 이격된다. 유지전극쌍(14, 16) 각각은 상대적으로 넓은 폭을 가지며 가시광 투과를 위하여 투명전극물질(ITO)로 이루어진 투명전극(14A, 16A)과, 상대적으로 좁은 폭을 가지며 투명전극(14A, 16A)의 저항성분을 보상하기 위하여 금속전극(14B,16B)으로 이루어진다. 이러한 유지전극쌍(14, 16)은 주사/유지 전극 및 유지전극으로 구성된다. 주사/유지 전극(14)에는 패널 주사를 위한 주사신호와 방전유지를 위한 유지신호가 주로 공급되고, 유지전극(16)에는 유지신호가 주로 공급된다. 상부 유전체층(18)과 하부 유전체층(24)에는 전하가 축적된다. 보호막(20)은 스퍼터링에 의한 상부 유전체층(18)의 손상을 방지하여 PDP의 수명을 늘릴 뿐만 아니라 2차 전자의 방출 효율을 높이게 된다. 보호막(20)으로는 통상 산화마그네슘(MgO)이 이용된다. 데이터전극(22)은 상기 유지전극쌍(14, 16)과 교차하게 형성된다. 이 데이터전극(22)에는 디스플레이되어질 셀들을 선택하기 위한 데이터신호가 공급된다. 격벽(26)은 데이터전극(22)과 나란하게 형성되어 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 형광체층(28)은 하부 유전체층(24) 및 격벽(26)의 표면에 도포되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 그리고, 가스방전을 위한 불활성 가스가 내부의 방전공간에 봉입되어진다.
이러한 구조의 PDP 셀은 데이터전극(22)과 주사/유지 전극(14) 사이의 대향방전에 의해 선택된 후 유지전극쌍(14, 16) 사이의 면방전에 의해 방전을 유지하게 된다. PDP 셀에서는 유지방전시 발생되는 자외선에 의해 형광체(28)가 발광함으로써 가시광이 셀 외부로 방출되게 된다. 이 결과, 셀들을 가지는 PDP는 화상을 표시하게 된다. 이 경우, PDP는 비디오데이터에 따라 셀의 방전유지기간, 즉 유지방전 횟수를 조절하여 영상 표시에 필요한 계조(Gray Scale)를 구현하게 된다.
이러한 PDP의 구동방법으로는 어드레스기간과 디스플레이기간, 즉 방전유지기간으로 분리되어 구동되게 하는 ADS(Address and Display Separation) 구동방법이 대표적이다. ADS 구동방법에서는 한 프레임을 n비트 영상 데이터의 각 비트에 해당하는 n개의 서브필드로 분할하고, 각 서브필드를 다시 어드레스기간과 디스플레이기간으로 분할한다. 여기서, 각 서브필드의 어드레스기간은 동일하고 디스플레이 기간에 20:21:22:…:2n-1비율의 가중치를 부여하여 그 디스플레이 기간들의 조합에 의해 계조를 표현하게 된다. 각 서브필드의 어드레스기간에는 전화면을 초기화하는 리셋기간이 포함되어 있다. 그런데, 각 서브필드의 리셋기간에서 패널 전체의 유지전극쌍(14, 16)에 인가되는 리셋펄스의 상승 및 하강 에지부에서 불필요한 발광이 발생됨에 따라 흑레벨의 휘도가 상승됨으로써 컨트라스트(Contrast)가 낮아지게 된다. 이를 상세히 하면, 다음과 같다.
도 2는 도 1에 도시된 PDP를 하나의 서브필드 기간동안 구동하기 위한 구동파형도로서, Y, Z, X 각각은 주사/유지 전극(14), 유지전극(16), 데이터전극(22) 각각에 공급되는 구동파형을 나타낸다.
리셋기간(RPD)에서 주사/유지 전극(14)에 리셋펄스(RP)가 공급된다. 리셋펄스(RP)는 램프파 형태로 셋업(Set-up) 기간에서는 전압이 증가하고 셋다운(Set-down) 기간에서는 전압이 감소하는 형태를 가진다. 이러한 리셋펄스(RP)에 의해 셋업기간에서 리셋방전이 발생되어 각 전극(14, 16) 주위의 상부 유전층(18)에 벽전하가 형성된다. 이어서, 리셋펄스(RP)의 셋다운기간에서 감소하는 전압에 의해 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스(RP)의 셋다운기간에서 유지전극(16)에 정극성(+)의 직류전압(Vs)을 공급한다. 이 정극성(+)의 직류전압(Vs)에 대하여 리셋펄스(RP)는 서서히 감소하는 형태로 공급되므로 셋다운기간에서 주사/유지 전극(14)이 유지전극(16)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업기간에 생성된 벽전하들이 감소하게 된다.
어드레스기간(APD)에서 주사전극(14)에 스캔펄스(SP)가 공급됨과 아울러 동시에 데이터전극(22)에 데이터펄스가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사/유지 전극(14)에 트리거링펄스(TP)를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀들에서 유지방전이 개시되게 한다. 이어서, 유지전극(16)과 주사/유지 전극(14)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
이러한 유지기간(SPD)에 이은 소거기간(EPD)에서는 유지전극(16)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 리셋펄스(EP)는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 짧은 펄스폭을 가지게 된다. 이러한 리셋펄스(EP)에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
이러한 PDP 구동방법에서 리셋기간은 다음의 안정적인 동작을 위하여 전셀의 내부에 균일한 벽전하를 잔류시키기 위한 것이므로 상당히 중요하다. 이에 따라, PDP 구동방법에서는 매 서브필드마다 리셋기간을 포함하고, 그 리셋기간에서는 램프형태의 리셋펄스를 공급하여 리셋방전이 발생되게 한다. 그러나, 이 리셋방전은 PDP의 휘도레벨에는 기여하지 않는 불필요한 광을 발생시켜 흑레벨의 휘도가 높아지게 함으로써 컨트라스트가 저하되는 문제점이 발생하게 된다. 이렇게, 원하지 않은 빛을 발생시키는 리셋방전의 크기를 약하게 하기 위하여 램프파형을 이용하고 있으나 주사/유지 전극에 공급되는 램프파형의 전압이 워낙 높기 때문에 불요광이 발생하게 되므로 컨트라스트 개선이라는 문제는 여전히 남아 있는 실정이다.
따라서, 본 발명의 목적은 리셋기간동안 발생되는 불요광을 최소화하여 컨트라스트를 향상시킬 수 있는 PDP 및 그 구동방법을 제공하는 것이다.
도 1은 통상적인 3전극 교류 면방전 방식의 PDP에 구성되는 셀을 나타내는 단면도.
도 2는 도 1에 도시된 PDP의 구동파형도.
도 3은 본 발명의 실시 예에 따른 PDP의 전극을 포함하는 상부기판의 단면도.
도 4는 본 발명의 실시 예에 따른 PDP 구동방법에서의 구동파형도.
도 5는 본 발명의 다른 실시 예에 따른 PDP 구동방법에서의 구동파형도.
<도면의 주요부분에 대한 부호의 간단한 설명>
10, 30 : 상부기판 12 : 하부기판
14, 32 : 주사/유지 전극 16, 36 : 유지전극
18, 40 : 상부 유전체층 20 : 보호막
21 : 방전공간 22 : 데이터전극
24 : 하부 유전체층 26 : 격벽
28 : 형광체 36, 38 : 보조전극
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP는 다수개의 방전셀들을 포함하는 플라즈마 디스플레이 패널에서; 방전셀 각각에 포함되는 전극이, 방전유지를 위하여 제1 기판 상에 나란하게 배치된 유지전극쌍과; 유지전극쌍과의 리셋방전을 위해 유지전극쌍을 사이에 두고 나란하게 배치된 보조전극쌍과; 제2 기판 상에 형성되어 방전셀의 선택을 위한 데이터신호를 공급하는 데이터전극을 구비하는것을 특징으로 한다.
본 발명에 따른 PDP 전극 구동방법은 리셋기간과 어드레스기간 및 방전유지기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서; 리셋기간이, 유지전극쌍과, 상기 유지전극쌍을 사이에 두고 나란하게 배치된 보조전극쌍 간에 리셋방전을 발생시키는 단계를 포함하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 3 내지 도 5를 참조하여 상세히 설명하기로 한다.
도 5는 본 발명의 실시 예에 따른 PDP에 매트릭스 형태로 배열되어진 셀의 상판에 대한 단면도를 도시한 것이다. 도 5에 도시된 셀의 상판은 상부기판(30)에 나란하게 형성된 유지전극쌍(32, 34)와, 유지전극쌍(32, 34)을 사이에 두고 형성된 보조전극쌍(36, 38)과, 그 위에 도포된 유전층(40)을 구비한다.
유지전극쌍(32, 24) 각각은 투명전극(32A, 34A)과 버스전극(32B, 34B)으로 구성된다. 투명전극(32A, 34A)은 가시광 투과를 위해 투명전극물질(ITO)로 이루어짐과 아울러 상대적으로 넓은 폭으로 설정된다. 버스전극(32B, 34B)은 금속물질로 이루어져 투명전극(32A, 34A)의 저항성분을 보상함과 아울러 가시광 반사를 최소화하고자 상대적으로 작은 폭으로 설정되어 투명전극(32A, 34A)의 일측부에 서로 대향되게 형성된다. 이러한 유지전극쌍(32, 34)은 방전셀의 선택 및 방전유지를 위한 주사/유지 전극(32)과 방전유지를 위한 유지전극(34)으로 구성된다. 보조전극쌍(36, 38)은 인접한 유지전극쌍(32, 34)과 리셋기간에서 리셋방전을 발생시키게 된다. 다시 말하여, 종래에 유지전극쌍 사이에서 발생되었던 리셋방전이 본 발명에서는 보조전극(36, 38)을 이용하여 제1 보조전극(36)과 주사/유지 전극(32) 사이와 제2 보조전극(38)과 유지전극(34) 사이의 두 곳으로 분리되어 발생하게 된다. 이 경우, 리셋방전으로 방출되는 불요광을 최소화하기 위하여 보조전극쌍(36, 38)과 유지전극쌍(32, 34) 간의 간격(S)은 최대한 작게 설정된다. 이에 따라, 종래와 같이 유지전극쌍(32, 34)간에 리셋방전이 발생하는 경우 그 리셋방전에 의한 불요광이 두 버스전극(32B, 34B) 사이의 비교적 넓은 간격(T)을 통해 투과되는 반면에 본 발명에서는 상기 버스전극(32B, 34B)간의 간격 T 보다 훨씬 작은 간격 S를 통해 불요광이 투과되게 되므로 불요광의 투과를 최소화할 수 있게 된다. 통상 간격 T는 600-700um 정도로 설정되고 있으며 간격 S는 60um으로 설계될 수 있다. 이 경우, 거리비로만 계산하여도 종래보다 1/5의 수준으로 불요광을 차단할 수 있으므로 리셋방전에 의한 컨트라스트 저하를 효과적으로 방지할 수 있게 된다. 여기서, 제1 및 제2 보조전극(36, 38)으로는 컨트라스트 향상을 위하여 통상적으로 사용되고 있는 블랙매트릭스(Black Matrix)를 이용할 수 있다. 블랙매트릭스는 통상 전극 재질과 동일 재료로 만들어지므로 블랙매트릭스를 사용하는 경우 추가 공정 없이 보조전극(36, 38)을 형성할 수 있게 된다.
이러한 구성의 셀들을 매트릭스 형태로 포함하는 액티브 PDP의 구동방법을 도 4에 도시된 구동파형을 참조하여 상세히 설명하면 다음과 같다. 도 4에서 A1는 제1 보조전극(36), Y는 주사/유지 전극(32), Z는 유지전극(34), A2는 제2보조전극(38), X는 도시하지 않은 하판에 형성된 데이터전극에 공급되는 신호파형을 나타낸다.
리셋기간(RPD)에서 주사/유지 전극(32)과 유지전극(34)에 인접한 제2 보조전극(38)에 리셋펄스(RPy, RPa2)가 공급된다. 리셋펄스(RPy, RPa2)는 램프파 형태로 셋업(Set-up) 기간에서는 서서히 전압이 증가하고 셋다운(Set-down) 기간에서는 전압이 감소하는 형태를 가진다. 이러한 리셋펄스(RPy, RPa2)에 의해 셋업기간에서 제1 보조전극(36)과 주사/유지 전극(32) 사이 및 제2 보조전극(38)과 유지전극(34) 사이에서 리셋방전이 발생되어 각 전극(32, 34, 36, 38) 주위의 상부 유전층(40)에 벽전하가 형성된다. 이 경우, 리셋펄스(RPy, RPa2) 전압은 상대적으로 작은 간격(S)으로 이격된 보조전극쌍(36, 38)과 유지전극쌍(32, 34) 사이에서만 리셋방전이 일어나고 상대적으로 큰 간격으로 이격된 유지전극쌍(32, 34) 간에는 리셋방전이 일어나지 않을 정도로 설정한다. 아울러, 유지전극쌍(32, 34)은 이후의 유지방전에 영향을 주지 않으면서 상기 리셋방전이 발생하는 동안 오방전을 발생시키지 않는 조건으로 전극 간격 등이 설정된다. 이어서, 리셋펄스(RPy, RPa2)의 셋다운기간에서 감소하는 전압에 의해 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스(RPy, RPa2)의 셋다운기간에서 유지전극(34) 및 제1 보조전극(36)에 직류 바이어스전압(Vs, Vb)을 공급한다. 이 정극성(+)의 직류 바이어스전압(Vs, Vb)에 대하여 리셋펄스(RPy, RPa2)는 서서히 감소하는 형태로 공급되므로 셋다운기간에서 주사/유지 전극(32) 및 제2 보조전극(38)이 제1보조전극(36)과 유지전극(34)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업기간에 생성된 벽전하들이 감소하게 된다. 여기서, 제1 보조전극(36)에 공급되는 직류 바이어스전압(Vb)은 도 4에 도시된 바와 같이 셋다운기간에만 공급되거나 유지전극(34)과 같이 셋다운기간에서 어드레스기간까지 공급될 수 있다.
어드레스기간(APD)에서 주사/유지 전극(32)에 스캔펄스(SP)가 공급됨과 아울러 동시에 데이터전극(도시하지 않음)에 데이터펄스(DP)가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사/유지 전극(32)에 트리거링펄스(TP)를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀들에서 유지방전이 개시되게 한다. 이어서, 유지전극(34)과 주사/유지 전극(32)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
이러한 유지기간(SPD)에 이은 소거기간(EPD)에서는 유지전극(34)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 소거펄스(EP)는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 짧은 펄스폭을 가지게 된다. 이러한 소거펄스(EP)에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
도 5는 본 발명의 다른 실시 예에 따른 PDP 구동방법을 설명하기 위한 구동파형도를 도시한 것이다. 도 5에서 A1는 제1 보조전극(36), Y는 주사/유지 전극(32), Z는 유지전극(34), A2는 제2 보조전극(38), X는 도시하지 않은 하판에 형성된 데이터전극에 공급되는 신호파형을 나타낸다.
리셋기간(RPD)에서 제1 및 제2 보조전극(36, 38)에 상반된 극성의 램프파 형태인 리셋펄스(RPa1, RPa2)가 각각 공급된다. 이는 도 4에서와는 달리 제1 및 제2 보조전극(36, 38)에만 리셋펄스(RPa1, RPa2)를 공급하여 유지전극쌍(32, 34) 간에는 전압이 걸리지 않도록 함으로써 리셋기간에서 유지전극쌍(32, 34) 간에 오방전이 발생하는 것을 방지할 수 있게 된다. 리셋펄스(RPa1, RPa2)에 의해 제1 보조전극(36)과 주사/유지 전극(32) 사이 및 유지전극(34)과 제2 보조전극(38) 간의 전압차가 증가하는 셋업기간에서 제1 보조전극(36)과 주사/유지 전극(32) 사이 및 제2 보조전극(38)과 유지전극(34) 사이에서 리셋방전이 발생되어 각 전극(32, 34, 36, 38) 주위의 상부 유전층(40)에 벽전하가 형성된다. 이어서, 리셋펄스(RPy, RPa2)에 의해 제1 보조전극(36)과 주사/유지 전극(32) 사이 및 유지전극(34)과 제2 보조전극(38) 간의 전압차가 감소하는 셋다운기간에서 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 경우, 리셋펄스(RPa1, RPa2)의 셋다운기간에서 주사/유지 전극(32) 및 유지전극(34)에 바이어스가 없으므로 리셋펄스(RPa1, RPa2)의 전압은 변경될 수 있다.
어드레스기간(APD)에서 주사/유지 전극(32)에 스캔펄스(SP)가 공급됨과 아울러 동시에 데이터전극(도시하지 않음)에 데이터펄스(DP)가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사/유지 전극(32)에 트리거링펄스(TP)를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀들에서 유지방전이 개시되게 한다. 이어서, 유지전극(34)과 주사/유지 전극(32)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
이러한 유지기간(SPD)에 이은 소거기간(EPD)에서는 유지전극(34)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 소거펄스(EP)는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 짧은 펄스폭을 가지게 된다. 이러한 소거펄스(EP)에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
상술한 바와 같이, 본 발명에 따른 PDP 및 구동 방법에 의하면 블랙매트릭스 역할을 겸하는 보조전극을 이용하여 리셋방전을 발생시킴으로써 리셋방전에 의한 불요광을 최소화하여 컨트라스트를 향상시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (6)

  1. 다수개의 방전셀들을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 방전셀 각각에 포함되는 전극이,
    방전유지를 위하여 제1 기판 상에 나란하게 배치된 유지전극쌍과;
    상기 유지전극쌍과의 리셋방전을 위해 상기 유지전극쌍을 사이에 두고 나란하게 배치된 보조전극쌍과;
    제2 기판 상에 형성되어 상기 방전셀의 선택을 위한 데이터신호를 공급하는 데이터전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 보조전극쌍은 블랙매트릭스인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 유지전극쌍 간의 간격보다 상기 보조전극쌍과 상기 유지전극쌍과의 간격이 더 작게 설정된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 리셋기간과 어드레스기간 및 방전유지기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 상기 리셋기간은,
    유지전극쌍과, 상기 유지전극쌍을 사이에 두고 나란하게 배치된 보조전극쌍 간에 리셋방전을 발생시키는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 4 항에 있어서,
    상기 리셋방전은 상기 유지전극쌍 중 어느 하나의 전극과 상기 보조전극쌍 중 어느 하나의 전극 각각에 공급되는 동일한 리셋펄스에 의해 발생되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 4 항에 있어서,
    상기 리셋방전은 상기 보조전극쌍 각각에 상반된 극성으로 공급되는 리셋펄스에 의해 발생되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR10-2001-0009708A 2001-02-26 2001-02-26 플라즈마 디스플레이 패널 및 그 구동방법 KR100378623B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0009708A KR100378623B1 (ko) 2001-02-26 2001-02-26 플라즈마 디스플레이 패널 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0009708A KR100378623B1 (ko) 2001-02-26 2001-02-26 플라즈마 디스플레이 패널 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20020069424A KR20020069424A (ko) 2002-09-04
KR100378623B1 true KR100378623B1 (ko) 2003-04-03

Family

ID=27695566

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0009708A KR100378623B1 (ko) 2001-02-26 2001-02-26 플라즈마 디스플레이 패널 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR100378623B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030064914A (ko) * 2002-01-29 2003-08-06 엘지전자 주식회사 플라즈마 표시 장치
KR100753514B1 (ko) * 2005-09-12 2007-08-31 엘지전자 주식회사 플라즈마 디스플레이 패널과 그 상부 기판 및 오프-셋공정에 의한 플라즈마 디스플레이 패널의 전극 형성방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980069853A (ko) * 1997-01-21 1998-10-26 세키자와다다시 플라즈마 디스플레이 장치 및 그 구동방법
KR19990016068A (ko) * 1997-08-13 1999-03-05 전주범 피디피(pdp)의 4전극 구동장치
KR20010076098A (ko) * 2000-01-25 2001-08-11 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
KR20020058982A (ko) * 2000-12-30 2002-07-12 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980069853A (ko) * 1997-01-21 1998-10-26 세키자와다다시 플라즈마 디스플레이 장치 및 그 구동방법
KR19990016068A (ko) * 1997-08-13 1999-03-05 전주범 피디피(pdp)의 4전극 구동장치
KR20010076098A (ko) * 2000-01-25 2001-08-11 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
KR20020058982A (ko) * 2000-12-30 2002-07-12 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법

Also Published As

Publication number Publication date
KR20020069424A (ko) 2002-09-04

Similar Documents

Publication Publication Date Title
US7817108B2 (en) Plasma display having electrodes provided at the scan lines
US20090128532A1 (en) Method for driving a plasma display panel
US7227513B2 (en) Plasma display and driving method thereof
KR100751931B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100404846B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100378623B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP4719463B2 (ja) プラズマディスプレイパネルの駆動方法
KR100404838B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 데이터 구동장치
KR100503604B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493918B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421477B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100493919B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100487001B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030037219A (ko) 플라즈마 디스플레이 패널
KR100421678B1 (ko) 플라즈마 디스플레이 패널
KR20040021364A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488153B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100547977B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040017556A (ko) 플라즈마 표시장치 및 그 구동방법
KR20030015781A (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100447118B1 (ko) 플라즈마 디스플레이 패널
KR20020059492A (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
US8098216B2 (en) Plasma display apparatus and driving method thereof
KR20030087693A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20000001516A (ko) 플라즈마 디스플레이 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070221

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee