KR100369630B1 - 에프피지에이 이피엘디의 로딩 검출장치 - Google Patents

에프피지에이 이피엘디의 로딩 검출장치 Download PDF

Info

Publication number
KR100369630B1
KR100369630B1 KR10-2000-0037938A KR20000037938A KR100369630B1 KR 100369630 B1 KR100369630 B1 KR 100369630B1 KR 20000037938 A KR20000037938 A KR 20000037938A KR 100369630 B1 KR100369630 B1 KR 100369630B1
Authority
KR
South Korea
Prior art keywords
fpga
epld
loading
signal
eplds
Prior art date
Application number
KR10-2000-0037938A
Other languages
English (en)
Other versions
KR20020004229A (ko
Inventor
오정훈
김시덕
박수현
김세연
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR10-2000-0037938A priority Critical patent/KR100369630B1/ko
Publication of KR20020004229A publication Critical patent/KR20020004229A/ko
Application granted granted Critical
Publication of KR100369630B1 publication Critical patent/KR100369630B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13214Clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/16Service observation; Fault circuit; Testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/166Prevention of faults

Abstract

본 발명은 같은 기능을 하는 다수의 에프피지에이 이피엘디(FPGA EPLD)를 1개의 시리얼 PROM에서 로딩시 데이터나 클럭이 서로 충돌을 일으키지 않고 연결된 모든 EPLD가 정상적으로 로딩이 되도록하고 로딩이 되지 않은 EPLD를 CPU에서 검출하도록 하여 재 로딩을 하도록 함으로써 연결된 EPLD가 정상적으로 동작할 수 있도록 한 에프피지에이 이피엘디의 로딩 검출장치에 관한 것으로, 이러한 본 발명은
마스터 모드로 구성되는 다수의 FPGA EPLD와, 적어도 한개의 FPGA EPLD에 클럭신호를 인가하고 나머지 FPGA EPLD에 데이터신호를 인가하는 시리얼 PROM과, 상기 FPGA EPLD의 로딩 신호를 인가받는 앤드 게이트와, 상기 앤드 게이트에서 출력되는 로딩 신호를 인가 받고 아울러 로딩되지 않는 FPGA EPLD에 로딩 신호를 출력하는 CPU를 포함하여 구성된다.

Description

에프피지에이 이피엘디의 로딩 검출장치{Apparatus for loading detection of FPGA EPLD}
본 발명은 전자교환기에 관한 것으로서, 보다 상세하게는 같은 기능을 하는 다수의 에프피지에이 이피엘디(FPGA EPLD)를 1개의 시리얼(Serial) PROM에서로딩(loading)시 데이터나 클럭이 서로 충돌을 일으키지 않고 연결된 모든 EPLD가 정상적으로 로딩이 되도록하고 로딩이 되지 않은 EPLD를 CPU에서 검출하도록 하여 재 로딩을 하도록 함으로써 연결된 EPLD가 정상적으로 동작할 수 있도록 한 에프피지에이 이피엘디의 로딩 검출장치에 관한 것이다.
일반적으로 전자교환기는 이동단말기의 호 처리요구를 공중망 또는 전용망을 통해 공중전화교환망(PTSN: Public Switching Telephone Netwok)이나 AMPS(Advanced Mobile Phone Service)와 다른 통신망에 전송하여 이동통신 서비스가 이루어지도록 한 장치이다.
상기 전자교환기는 RS-422 프로토콜(Protocol)로 연결되어 교환기를 전체적으로 운영하고 교환기 내부의 각 프로세서 상태를 파악하여 각 프로세서의 상태를 관리하는 워크스테이션과 다수의 에프피지에이(FPGA: Field Programmable Gate Array) 이피엘디(EPLD: Erasable Programmable Logic Device) 및 시리얼 PROM으로 구성된다.
여기서, 상기 전자교환기는 같은 기능을 하는 다수의 FPGA EPLD가 사용될 경우, 각 EPLD 1개의 시리얼 PROM을 연결하여 동작하도록 구성하므로써 시리얼 PROM이 1개 이상 추가가 된다.
그러나, 1개의 시리얼 PROM을 통하여 전체 EPLD를 로딩 하도록 구성할 경우에 연결된 모든 FPGA EPLD를 마스터 모드(Master mode)로 구성하여 클럭을 같이 연결할 경우에 클럭간에 충돌이 발생하여 로딩 실패가 발생하는 문제점이 있었다.
또한, 데이지 체인(daisy chain) 형식으로 구성될 때는 EPLD가 옵션(option)에 따라 마스터 모드와 슬레이브 모드(slave mode)로 동작하므로 첫번째 단은 마스터 모드로 구성하고 두번째 단에 구성되는 EPLD는 슬레이브 모드로 구성하는데, 상기 두번째 단에 같은 기능을 하는 다수의 EPLD가 연결될 때에 1개의 EPLD에 문제가 발생할 경우에는 같이 연결된 모든 EPLD의 로딩 실패가 발생하는 문제점이 있었다.
그리고, 특정 EPLD의 로딩 실패 여부를 검출할 수 있도록 구성되지 않았고 실패 EPLD에 대한 재 로딩에 대한 대책도 마련되지 않은 문제점이 있었다.
따라서, 본 발명은 상기한 종래 기술에 따른 문제점을 해결하기 위하여 안출한 것으로 본 발명의 목적은, 같은 기능을 하는 다수의 에프피지에이 이피엘디를 데이터와 클럭의 충돌없이 1개의 시리얼 PROM에서 로딩하도록 하고, 로딩이 실패한 이피엘디를 CPU에서 검출한 후 재로딩을 수행토록 함으로써, 시리얼 PROM을 절약함과 아울러 문제가 발생된 이피엘디의 디버그(Debug)가 용이한 에프피지에이 이피엘디의 로딩 검출장치를 제공함에 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 특징은, 마스터 모드로 구성되는 다수의 FPGA EPLD와, 적어도 한개의 FPGA EPLD에 클럭신호를 인가하고 나머지 FPGA EPLD에 데이터 신호를 인가하는 시리얼 PROM과, 상기 FPGA EPLD의 로딩 신호를 인가받아 데이터 로딩 완료 신호를 출력하는 앤드 게이트와, 상기 앤드 게이트에서 출력되는 로딩 완료 신호를 인가받아 이를 처리하고, 로딩 실패시에는 상기 신호를 읽어 로딩 실패된 FPGA EPLD를 확인한 후, 해당 FPGA EPLD에 재로딩 신호를 전송하여 FPGA EPLD가 재로딩 될 수 있도록 로딩 신호를 출력하는 CPU를 포함하여 구성된다.
도 1은 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 제 1 실시예를 나타낸 블록구성도,
도 2는 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 제 2 실시예를 나타낸 블록구성도이다.
<도면의 주요 부분에 대한 부호의 설명>
10, 50 : 에프피지에이 이피엘디 20, 60 : 시리얼 PROM,
30, 70 : 앤드 게이트, 40, 80 : CPU.
이하, 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 바람직한 실시예를 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 1은 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 제 1 실시예를 나타낸 블록구성도로서, 1단에서 다수의 같은 기능을 하는 FPGA EPLD가 연결되는 경우를 나타낸 것이다.
이에 도시된 바와 같이, 1개의 시리얼 PROM으로 1단 형태의 같은 기능을 하는 다수의 FPGA EPLD가 사용될 경우의 형태의 경우로서, 1단 형태의 같은 기능을 하는 다수의 FPGA EPLD(10)가 사용될 때 모든 FPGA EPLD(10)는 마스터 모드(Master mode)로 구성하되 클럭(clock)은 1개의 FPGA EPLD(10)에서 시리얼 PROM(20)과 연결되도록 하고 데이터 패스는 시리얼 PROM이 버퍼를 통하여 연결된 모든 FPGA EPLD와 연결되도록 구성하며 팬_인(Fan_in)과 팬_아웃(Fan_out)이 충분하다면 바로 연결할 수 있다.
그리고, 데이터 로딩 완료 신호는 모두 AND 게이트(30) 형태로 구성하여 로딩 완료 신호가 CPU(40)에 전달 될 수 있도록 하면서, 로딩 실패시에는 CPU(40)에서 이 신호를 읽어 어떤 FPGA EPLD(10)가 로딩 실패 인지를 확인하여 CPU(40)에서 재 로딩 신호를 보내 FPGA EPLD(10)가 재 로딩 될 수 있도록 한다.
도 2는 본 발명에 따른 에프피지에이 이피엘디의 로딩 검출장치의 제 2 실시예를 나타낸 블록구성도로서, 데이지 체인(Daisy Chain) 형식으로 두번째 단에서 다수의 같은 기능을 하는 FPGA EPLD가 연결되는 경우를 나타낸 것이다.
이에 도시된 바와 같이, 1개의 시리얼 PROM이 데이지 체인 형식으로 구성된 형태로 첫번째 단은 마스터 모드(Master Mode)로 두번째 단은 슬레이브 모드(Slave Mode)로 같은 기능을 하는 여러 FPGA EPLD가 연결되는 형태이며, 효율 표시부에서 인터페이스(interface)를 제공하고, 또한 수신 경로도 송신 경로와 동일한 회로로 구성되어 있다.즉, 데이지 체인(daisy chain) 형식으로 두번째 단에서 다수의 같은 기능을 하는 FPGA EPLD(50)가 연결되는 경우로서, 첫번째 단은 마스터 모드로 구성하고 두번째 단은 슬레이브 모드(slave mode)로 구성하되 FPGA EPLD 클럭과 데이터는 FPGA EPLD(50)에서 시리얼 PROM(60)과 연결되도록 한다.
여기서, 상기 첫번째 단과 두번째 단의 FPGA EPLD 클럭과 데이터의 연결은 다음과 같이 구성한다.
먼저, 클럭 패스(clock path)는 반드시 마스터 EPLD에서 슬레이브(slave) EPLD로 버퍼(buffer)를 통하여 각각의 슬레이브 EPLD와 연결되도록 구성해야 마스터로 오 동작되는 EPLD에 의해 로딩 실패되는 경우가 발생하지 않는다.
그리고, 데이터 패스는 팬_인(Fan_in), 팬_아웃(Fan_out)만 만족한다면 모두 같이 연결되도록 구성한다.
또한, 데이터 로딩 완료 신호는 마스터, 슬레이브 EPLD 모두 앤드 게이트(70)형태로 구성하여 로딩 완료 신호가 CPU(80)에 전달 될 수 있도록 하면서 로딩 실패시에는 CPU(80)에서 이 신호를 읽어 어떤 FPGA EPLD(50)가 로딩 실패인지를 확인하여 CPU(80)에서 재 로딩 신호를 보내 EPLD가 재 로딩될 수 있도록 한다.다시 말하면, 본 발명은 다수의 같은 기능을 수행하는 FPGA EPLD를 멀티 로딩(Multi Loading)할 경우, 로딩 데이터 패스는 단방향 패스이므로 연결된 FPGA EPLD가 모두 같이 사용하도록 구성하고, 로딩 클럭은 각각의 FPGA EPLD에 버퍼를 통하여 클럭 경로를 따로 구성하여 1개의 FPGA EPLD에서 문제가 발생하여도 다른 FPGA EPLD의 로딩에 영향을 주지 않도록 구성한 것이다.여기서, 상기 FPGA EPLD는 옵션(option)에 따라 클럭이 마스터와 슬레이브로 동작을 할 수 있는데, 모두 마스터 모드로 구성할 경우에는 도 1에서와 같이 1개의 FPGA EPLD에서만 클럭을 받을 수 있도록 구성하고, 데이지 체인 형식으로 구성할 경우에는 도 2에서와 같이 2번째 단의 FPGA EPLD는 슬레이브로 구성한다.이때, 슬레이브로 구성한 FPGA EPLD에 문제가 발생하여 마스터로 동작할 경우, 로딩 클럭이 원래의 마스터인 FPGA EPLD와 충돌을 일으킬 수 있기 때문에 연결된 모든 FPGA EPLD에 버퍼를 통하여 클럭 경로를 따로 구성하므로써, 1개의 FPGA EPLD에서 문제가 발생하여도 다른 FPGA EPLD의 로딩에 영향을 주지 않도록 구성한 것이다.또한, FPGA EPLD의 로딩 여부를 CPU에서 검출하여 EPLD의 디버그(debug)의 용이 및 로딩 실패시 CPU에서 포트를 통하여 재로딩이 되도록 구성한 것이다.
이상에서 상기한 바와 같이 본 발명은 다수의 같은 기능을 하는 FPGA EPLD를 멀티 로딩할 때 1개의 시리얼 PROM만으로 회로를 구성하여 시리얼 PROM을 절약할 수 있고, 마스터 EPLD에서 다수의 슬레이브 EPLD로 멀티 로딩 시 로딩 데이터 패스는 단 방향 패스이므로 연결된 EPLD가 모두 같이 사용하도록 구성하고 로딩 클럭은 각각의 FPGA EPLD에 클럭 패스를 따로 구성하여 1개의 EPLD에서 문제가 발생하여도 다른 EPLD의 로딩에 영향을 주지 않도록 하는 효과가 있다.
또한, FPGA EPLD가 옵션에 따라 클럭이 마스터와 슬레이브로 동작을 할 수 있기 때문에 슬레이브로 구성한 EPLD에 문제가 발생하여 마스터로 동작할 경우에 로딩 클럭이 원래의 마스터인 EPLD와 충돌을 일으킬 수 있기 때문에 연결된 모든 FPGA EPLD가 로딩이 되지 않는 경우가 발생할 수 있다. 따라서 각각의 FPGA EPLD에 클럭 패스를 따로 구성하여 1개의 EPLD에서 문제가 발생하여도 다른 EPLD의 로딩에 영향을 주지 않도록 구성할 수 있고 EPLD의 로딩 여부를 CPU 인터페이스를 통하여 CPU가 검출하도록 하므로써 EPLD의 디버그 용이 및 로딩 실패시 CPU에서 재 로딩이 되도록 회로를 구성하여 회로 동작상에 문제가 발생하지 않도록 하는 효과가 있다.

Claims (3)

  1. 마스터 모드로 구성되는 다수의 FPGA EPLD와;
    적어도 한개의 FPGA EPLD에 클럭신호를 인가하고 나머지 FPGA EPLD에 데이터 신호를 인가하는 시리얼 PROM과;
    상기 FPGA EPLD의 로딩 신호를 인가받아 데이터 로딩 완료 신호를 출력하는 앤드 게이트와;
    상기 앤드 게이트에서 출력되는 로딩 완료 신호를 인가받아 이를 처리하고, 로딩 실패시에는 상기 신호를 읽어 로딩 실패된 FPGA EPLD를 확인한 후, 해당 FPGA EPLD에 재로딩 신호를 전송하여 FPGA EPLD가 재로딩 될 수 있도록 로딩 신호를 출력하는 CPU를 포함하여 구성됨을 특징으로 하는 FPGA EPLD의 로딩 검출장치.
  2. 한개가 마스터 모드이고 나머지가 슬레이브 모드로 구성되는 다수의 FPGA EPLD와;
    상기 FPGA EPLD의 각각에 클럭신호 및 데이터신호를 인가하는 시리얼 PROM과;
    상기 FPGA EPLD의 로딩 신호를 인가받아 데이터 로딩 완료 신호를 출력하는 앤드 게이트와;
    상기 앤드 게이트에서 출력되는 로딩 완료 신호를 인가받아 이를 처리하고, 로딩 실패시에는 상기 신호를 읽어 로딩 실패된 FPGA EPLD를 확인한 후, 해당 FPGA EPLD에 재로딩 신호를 전송하여 FPGA EPLD가 재로딩 될 수 있도록 로딩 신호를 출력하는 CPU를 포함하여 구성됨을 특징으로 하는 FPGA EPLD의 로딩 검출장치.
  3. 제 2 항에 있어서,
    상기 슬레이브 모드로 구성되는 다수의 FPGA EPLD의 각각에 버퍼가 설치되는 것을 특징으로 하는 FPGA EPLD의 로딩 검출장치.
KR10-2000-0037938A 2000-07-04 2000-07-04 에프피지에이 이피엘디의 로딩 검출장치 KR100369630B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0037938A KR100369630B1 (ko) 2000-07-04 2000-07-04 에프피지에이 이피엘디의 로딩 검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0037938A KR100369630B1 (ko) 2000-07-04 2000-07-04 에프피지에이 이피엘디의 로딩 검출장치

Publications (2)

Publication Number Publication Date
KR20020004229A KR20020004229A (ko) 2002-01-16
KR100369630B1 true KR100369630B1 (ko) 2003-01-29

Family

ID=19676068

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0037938A KR100369630B1 (ko) 2000-07-04 2000-07-04 에프피지에이 이피엘디의 로딩 검출장치

Country Status (1)

Country Link
KR (1) KR100369630B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112486577B (zh) * 2020-11-04 2023-09-29 北京遥测技术研究所 一种新型的cpu加载方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970064411U (ko) * 1996-05-17 1997-12-11 이동통신 교환기 내의 하위 프로세서 보드 설계
KR0145539B1 (ko) * 1995-04-18 1998-08-17 김주용 전전자 교환기의 프로세서간 통신보드 콘트롤 칩 간소화 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0145539B1 (ko) * 1995-04-18 1998-08-17 김주용 전전자 교환기의 프로세서간 통신보드 콘트롤 칩 간소화 방법
KR970064411U (ko) * 1996-05-17 1997-12-11 이동통신 교환기 내의 하위 프로세서 보드 설계

Also Published As

Publication number Publication date
KR20020004229A (ko) 2002-01-16

Similar Documents

Publication Publication Date Title
US8019832B2 (en) Network core access architecture
US20050240810A1 (en) Off-chip lockstep checking
CN110808908B (zh) 跨平台实时切换冗余网络的系统和方法
CN107070731B (zh) 一种主从仲裁方法及系统
CN108462601B (zh) 应用于光传输网络的多保护组倒换方法、装置及网元设备
CN106302071B (zh) 一种适配器、网络设备以及端口配置的方法
US7586854B2 (en) Dynamic data path component configuration apparatus and methods
US7694053B2 (en) Slave assembly for determining source of data received over a two-wire master-slave communications bus
CN101036344B (zh) 通信系统
CN116414752A (zh) 数据传输方法、装置、设备及介质
KR100369630B1 (ko) 에프피지에이 이피엘디의 로딩 검출장치
US8108736B2 (en) Multi-partition computer system, failure handling method and program therefor
US20050015484A1 (en) Method for preventing total failure of a processing unit for protocol information
US20230246730A1 (en) Data transmission method and apparatus, circuit board, storage medium and electronic apparatus
US10891242B2 (en) Embedded USB2 (eUSB2) repeater operation
US4254401A (en) Local device in a control information transfer system
US7814356B2 (en) Apparatus and control method for initializing a phase adjusting part in response to a power supply cut signal
US20080310297A1 (en) Error control apparatus
KR940000453B1 (ko) 전전자 교환기의 하위레벨 프로세서 로딩방법
CN106572492B (zh) 一种射频拉远单元及其工作方法
US11973636B2 (en) Performing network communication regardless of state of network connected device
US11942992B2 (en) Operation method of network device and control chip of network device
CN115277299B (zh) 一种适用于级联型变换器拓扑的同步环路通信系统
CN117857316A (zh) 一种基于软操作的高可靠性的冗余网络控制装置和方法
CN114363274A (zh) 一种收发包系统及方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070109

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee